JP2005318007A - 固体撮像デバイス信号処理装置 - Google Patents

固体撮像デバイス信号処理装置 Download PDF

Info

Publication number
JP2005318007A
JP2005318007A JP2004130223A JP2004130223A JP2005318007A JP 2005318007 A JP2005318007 A JP 2005318007A JP 2004130223 A JP2004130223 A JP 2004130223A JP 2004130223 A JP2004130223 A JP 2004130223A JP 2005318007 A JP2005318007 A JP 2005318007A
Authority
JP
Japan
Prior art keywords
signal
video signal
solid
imaging device
state imaging
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004130223A
Other languages
English (en)
Other versions
JP4687864B2 (ja
Inventor
Isao Takahashi
高橋  功
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JAI Corp
Original Assignee
JAI Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by JAI Corp filed Critical JAI Corp
Priority to JP2004130223A priority Critical patent/JP4687864B2/ja
Publication of JP2005318007A publication Critical patent/JP2005318007A/ja
Application granted granted Critical
Publication of JP4687864B2 publication Critical patent/JP4687864B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Studio Devices (AREA)

Abstract

【課題】相関二重サンプリング回路において、CCD特有のキズ補正及びシェーディング補正等複数の機能を付加したデジタル化相関二重サンプリング回路を提供する。
【解決手段】固体撮像デバイスと、該固体撮像デバイスの出力信号を増幅する増幅器と、該増幅器のアナログ出力信号をデジタル信号に変換するA/D変換回路と、該A/D変換回路のデジタル出力信号のフィードスルー部分と直後の映像信号部分との減算処理により雑音を除去するデジタル化相関二重サンプリング回路を備え、前記デジタル化相関二重サンプリング回路が、前記映像信号部分に任意値の直流信号が加算され、かつ、前記任意値の直流信号を1フレーム単位又は前記映像信号部分ごとに可変制御している。
【選択図】 図1

Description

本発明は固体撮像デバイスの信号処理に係わり、特にデジタル化された相関二重サンプリング回路を用いた固体撮像デバイス信号処理装置に関する。
一般に固体撮像デバイス(以後、CCDと記述)を用いたテレビカメラのCCDと相関二重サンプリング回路に関する従来例を図5及び図6に示す。
図5に示す従来例の固体撮像デバイス信号処理装置ブロック図において、CCD1にはバイアス電源入力端子1aにバイアス電源、駆動パルス入力端子1bに駆動パルスが供給される。また、タイミング信号発生回路(以後、TSGと記述)2で生成されたリセットパルス及び読み出しパルスが供給されてCCD1は周知の如く作動する。
図6に示す従来例の固体撮像デバイスの出力波形図において、CCD1から光電変換され出力されたアナログ出力信号は、図に示すように、リセット期間tR、フィードスルーの0レベル期間tF、映像信号期間tSの3つが繰り返す出力信号が得られる。該出力信号のフィードスルーの0レベル期間tFと映像信号期間tSに含まれるリセット電位のゆらぎは互いに相関を持っている。
これら二つのサンプル値の差を求めてリセットノイズの影響を除くため、CCDの出力信号を、増幅器3を介して相関二重サンプリング回路4へ供給する。
増幅されたCCDの出力信号はフィードスルーS/H(サンプルホールド)4a及び映像信号S/H4bへ入力され、TSG2から出力されたフィードスルーサンプルパルスにより所定のタイミングでフィードスルー期間内をサンプルホールドしたフィードスルーレベル信号が差動増幅器4cの−端子に加えられる。
一方、TSG2から出力された映像信号サンプルパルスにより所定のタイミングで映像信号期間tSの期間内を映像信号S/H4bでサンプルホールドした映像信号が差動増幅器4cの+端子へ加えられ、差動増幅器4cの出力にはそれぞれに含まれる相関したリセットノイズがうち消されて、差動増幅器4cの出力にはリセットノイズが除去されたアナログ映像信号が得られる。
差動増幅器4cから出力された映像信号は、増幅器5で適正化されてアナログ/デジタル(A/D)変換回路6へ加えられ、A/D変換回路6はTSG2からのA/Dクロックパルスにしたがってデジタル信号に変換する。
前記A/D変換回路6から出力されたデジタル信号は、TSG2から出力されたDSPクロックパルスで作動するデジタル信号処理回路7で、所定の方式に従ったデジタル映像信号に形成されて出力端子8から出力される。
特許公開2000−13691号公報
従来例で示した如く、アナログ方式の相関二重サンプリング回路では、各画素ごとにフィードスルーレベルのtF期間をサンプルホールドするフィードスルーS/H回路と、同様に、各画素ごとに映像信号のtS期間をサンプルホールドする映像信号S/H回路と、差動増幅器など個別部品で組み立てられたアナログ回路が多用され小型化が困難であった。
また、S/H回路での半導体部品の電極間容量等に起因するドループ等の発生による信号レベルの精度劣化や、回路構成の複雑さから回路雑音も無視できなかった。
さらに、相関二重サンプリング回路を利用した、CCD特有のキズ補正及びシェーディング補正等複数の機能を付加したデジタル化相関二重サンプリング回路を提供する。
本願発明者は、上記に鑑み鋭意研究の結果、次の手段によりこの課題を解決した。
(1)固体撮像デバイスと、該固体撮像デバイスの出力信号を増幅する増幅器と、該増幅器のアナログ出力信号をデジタル信号に変換するA/D変換回路と、該A/D変換回路のデジタル出力信号のフィードスルー部分と直後の映像信号部分との減算処理により雑音を除去するデジタル化相関二重サンプリング回路を備え、前記デジタル化相関二重サンプリング回路が、前記映像信号部分に任意値の直流信号が加算されてなることを特徴とする固体撮像デバイス信号処理装置。
(2)前記映像信号部分に加算された任意値の直流信号が、1フレーム単位で可変制御されてなることを特徴とする前項(1)に記載の固体撮像デバイス信号処理装置。
(3)前記映像信号部分に加算された任意値の直流信号が、前記映像信号部分ごとに可変制御されてなることを特徴とする前項(1)又は(2)に記載の固体撮像デバイス信号処理装置。
(4)前記デジタル化相関二重サンプリング回路が、前記映像信号部分に加算された任意値の直流信号及び番地を記憶するフレームメモリを備えてなることを特徴とする前項(1)〜(3)のいずれか1項に記載の固体撮像デバイス信号処理装置。
(5)前記デジタル化相関二重サンプリング回路が、前記映像信号部分に加算された任意値の直流信号を前記A/D変換回路の出力後のデジタル信号に加算してなることを特徴とする前項(1)〜(4)のいずれか1項に記載の固体撮像デバイス信号処理装置。
(6)前記映像信号部分に加算された任意値の直流信号が、映像信号の黒レベルに相当する直流電位であることを特徴とする前項(1)〜(5)のいずれか1項に記載の固体撮像デバイス信号処理装置。
(7)前記映像信号部分に加算された直流信号の任意値が、映像信号に含まれる雑音の最大値又はそれ以上の直流電位であることを特徴とする前項(1)〜(6)のいずれか1項に記載の固体撮像デバイス信号処理装置。
本願発明によれば、次のような効果が発揮される。
1.本願発明の請求項1の発明によれば、
前記デジタル化相関二重サンプリング回路が、前記映像信号部分に任意値の直流信号が加算され、前記映像信号部分からフィードスルー部分を減算処理しているので、固体撮像デバイスの光電変換された出力信号において、入射光が無く無信号の場合に、相関二重サンプリングによって映像信号期間が零レベルとなっても、例えば、前記任意値の直流信号として雑音の最大値以上の直流電位を付加することにより、前記映像信号部分に重畳されている相関していない固体撮像デバイスの画素感度不揃いに起因した固定パターン雑音、ショット雑音、増幅器等に起因するその他の雑音など前記デジタル信号処理回路より後段のデジタル信号処理では負の補数信号処理が不要となり、デジタル信号処理が容易になると同時に回路の簡素化を図ることができる。また、本回路以降におけるA/D変換等デジタル信号処理回路での黒つぶれ等の誤作動を防止することが可能となる。
また、複数のサンプルホールド回路、増幅器を省略できるため、回路が簡素化され、そのためにサンプルホールド回路のドループ等アナログ回路特有の問題もなく、さらに低雑音化して信号レベルの高精度化と、装置の小型化を図ることができる。
2.本願発明の請求項2の発明によれば、
前項の効果に加えて、前記映像信号部分に加算された任意値の直流信号を1フレーム単位で可変制御できるので、3CCDカメラ等におけるR,G,B回路それぞれの前記任意の信号レベルを制御することによってR,G,B信号の黒レベルを合致させることができる。このためR,G,B回路それぞれに黒レベルを制御する回路を特別に設ける必要が無く回路の簡素化と低コスト化が図れる。
3.本願発明の請求項3の発明によれば、
前項1及び2の効果に加えて、前記映像信号部分に加算された任意値の直流信号を前記映像信号部分ごとに可変制御できるので、固体撮像デバイスの白キズ又は黒キズ等画素欠陥が生じても、画素ごとに前記任意値の直流信号を制御して目立たない傷補正された画面構成とすることができる。このため固体撮像デバイスごとに必要であったそれぞれの画素欠陥補正回路を特別に設ける必要が無く回路の簡素化と低コスト化が図れる。
また、特に航空機等を利用した輸送途上で宇宙線のため新たに白キズ又は黒キズ等画素欠陥が発生しても現地で再補正可能であり、固体撮像デバイスの交換・再調整等の作業を省略でき大幅なコストダウンと納期短縮が図れる。
さらに、前記傷補正と同様の方法で、CCDの固定パターン雑音を補正することも可能である。
さらにまた、固体撮像デバイス自身にシェーディングがあっても、画素ごとに前記任意値の直流信号を制御して目立たない画面構成とすることができる。このため固体撮像デバイスごとに必要であったそれぞれのシェーディング補正回路を特別に設ける必要が無く回路の簡素化と低コスト化が図れる。
4.本願発明の請求項4の発明によれば、
前項1〜3の効果に加えて、前記映像信号部分に加算された任意値の直流信号及び番地を記憶するフレームメモリを備えているので、前記オフセット電位付加、R,G,B回路それぞれの黒レベル補正、固体撮像デバイス自身のシェーディング及び画素欠陥等を補正するための前記任意値の直流信号及び番地をフレームメモリに記憶しておき、前記記憶された任意値の直流信号及び番地をCCD駆動に同期させて読み出し、前記デジタル化相関二重サンプリング処理によりR,G,B回路それぞれの黒レベル等を自動補正することができる。
このため、R,G,B回路それぞれに黒レベル等の補正回路を特別に設ける必要が無いため回路の簡素化と低コスト化が図れる。
さらに、固体撮像デバイス自身のシェーディングを補正するための前記任意値の直流信号及び番地をフレームメモリに記憶しておき、前記記憶された任意値の直流信号及び番地をCCD駆動に同期させて読み出し、前記デジタル化相関二重サンプリング処理によりシェーディングを自動補正し、目立たない画像構成とすることができ、従来、固体撮像デバイスごとに必要であったそれぞれのシェーディング補正回路を特別に設ける必要が無いため回路の簡素化と低コスト化が図れる。
5.本願発明の請求項5の発明によれば、
前項1〜4の効果に加えて、前記映像信号部分に加算された任意値の直流信号を前記A/D変換回路の出力後のデジタル信号に加算しているので、前記A/D変換回路以降におけるデジタル信号処理を誤作動無く、かつ高精度で行われるため、調整回路の簡素化と調整作業の省略化ができコスト低減化が図れる。
6.本願発明の請求項6の発明によれば、
前項1〜5の効果に加えて、前記映像信号部分に加算された任意値の直流信号が、映像信号の黒レベルに相当する直流電位なので、CCDの遮光されたオプチカルブラック部分の出力信号を検出し、前記映像信号部分に加算する任意値の直流信号を帰還制御することにより、CCDの動作温度変化による暗電圧の変化を自動補正し、映像信号の黒レベルを安定化することができる。
7.本願発明の請求項7の発明によれば、
前項1〜6の効果に加えて、前記映像信号部分に加算された直流信号の任意値が、映像信号に含まれる雑音の最大値又はこれに近似する直流電位なので、固体撮像デバイスの光電変換された出力信号において、入射光が無く無信号の場合に、相関二重サンプリングによって映像信号期間が零レベルとなっても、例えば、前記任意値の直流信号として雑音の最大値以上の直流電位を付加することにより、前記映像信号部分に重畳されている相関していない固体撮像デバイスの画素感度不揃いに起因した固定パターン雑音、ショット雑音、増幅器等に起因するその他の雑音など、前記デジタル信号処理回路より後段のデジタル信号処理では負の補数信号処理が不要となり、デジタル信号処理が容易になると同時に回路の簡素化を図ることができる。
本願発明の固体撮像デバイス信号処理装置の実施の形態を実施例の図に基づいて説明する。尚、図5〜図6に対応する部分には同一符号を付して示す。
図1は本願発明実施例の固体撮像デバイス信号処理装置ブロック図であり、図2は同発明実施例の固体撮像デバイスの出力波形とデジタル化信号波形図、図3は同発明実施例のデジタル化相関二重サンプリングと前記映像信号部に任意値の直流信号を加算する動作説明のための模式図であり、図4は同発明実施例のデジタル化相関二重サンプリングの模式化されたデジタル値による波形図、である。
図1において、CCD(固体撮像デバイス)1と、CCD1の出力信号を増幅する増幅器5と、該増幅器5のアナログ出力信号をデジタル信号に変換するA/D変換回路6と、該A/D変換回路6のデジタル出力信号のフィードスルー部分と直後の映像信号部分との減算処理により雑音を除去するデジタル化相関二重サンプリングを行うデジタル信号処理回路7と、CCD1とA/D変換回路6及びデジタル信号処理回路7へ制御パルスを送出するTSG2で構成されている。
CCD1にはバイアス電源入力端子1aにバイアス電源、駆動パルス入力端子1bに駆動パルスが供給される。また、TSG2で生成されたリセットパルス及び読み出しパルスが供給されてCCD1は周知の如く作動する。
CCD1で光電変換されたアナログ信号は、増幅器5でA/D変換に必要な所定レベルに増幅されてA/D変換回路6へ入力され、TSG2で生成されたA/Dクロックパルスで作動するA/D変換回路6は、前記アナログ信号をデジタル信号に変換し、デジタル信号処理回路7へ供給される。
前記デジタル信号処理回路7は、前記A/D変換回路6からのデジタル信号を主として相関二重サンプリング回路を構成する信号処理用DSP(デジタル・シグナル・プロセッサ)7aと、フレームメモリ7cと、信号処理用DSP7aとフレームメモリ7c及びTSG2等を制御するCPU7bとで構成され、TSG2から供給されるDSPクロックパルスで作動し、デジタル化された回路による相関二重サンプリング処理を行う。
図2において、前記CCD1からの出力信号22は、リセット期間tR、フィードスルーの0レベル期間tF、映像信号期間tSの3つの期間21が1,2〜n番目まで繰り返している。この出力信号22において、フィードスルーの0レベル期間tFに含まれるリセットノイズと映像信号期間tSに含まれるリセットノイズのリセット電位のゆらぎは互いに相関を持っている。
アナログ信号である前記CCD1の出力信号22はA/D変換回路へ入力され、2倍のサンプリング周波数でA/Dクロックパルス23の立ち上がりpFでフィードスルーの0レベル期間tFをリセットし、また、立ち上がりpSで映像信号期間tSをリセットしてオーバーサンプリング処理を行いデジタル信号に変換する。
このように前記CCD1からの出力信号22のフィードスルーの0レベル期間tF及び映像信号期間tSをリセットしA/D変換すると、24に示すようにF0、S0、F1、S1、F2、S2、〜Fn、Snの順次デジタル変換信号24が得られる。
ここで、前記順次デジタル変換信号24のフィードスルーの0レベル期間tFと、映像信号期間tSに含まれるリセットノイズは、前述のとおり互いに相関を持っている。
図3のデジタル化相関二重サンプリングと前記映像信号部に任意値の直流信号を加算する動作説明のための模式図において、A/D変換回路6で2倍のサンプリング周波数でオーバーサンプリング処理されデジタル信号化された出力信号の前記F0、S0、F1、S1、F2、S2〜Fn+2、Sn+2の順次デジタル変換信号31(図2の順次デジタル変換信号24に同じ)の映像信号期間tSの信号S0、S1、S2〜Sn+2は、それぞれ加算器32の端子に加えられる。
一方、画素ごとに対応し、かつそれぞれ任意値の直流信号レベルに設定されデジタル信号化された任意値の直流信号35が前記加算器32の他の端子に加えられ、前記映像信号期間tSの信号S0、S1、S2〜Sn+2に加算される。
また、A/D変換回路6のデジタル信号化された出力信号の前記順次デジタル変換信号31におけるフィードスルーの0レベル期間tFの信号F0、F1、F2〜Fn+2は、それぞれ減算器33の端子に加えられ、一方、前記加算器32から出力された任意値の直流信号が加算された前記S0、S1、S2〜Sn+2信号が減算器33の他の端子に加えられ、その結果、減算器33の出力には相関二重サンプリング処理された映像信号34のVS0,VS1〜VSn+2が得られる。
サンプリング周波数の2倍のクロックパルスであるA/Dクロックパルスでオーバーサンプリング処理された前記F0、F1、F2〜Fn+2信号及び前記S0、S1、S2〜Sn+2信号のそれぞれの順次デジタル変換信号31は減算器33で前記相関二重サンプリング処理され、サンプリング周波数でデジタル信号化され、かつ任意値の直流信号が加算された標準方式の映像信号34が得られる。
図4はデジタル化相関二重サンプリングの模式化されたデジタル値による波形図で、CCD1が明部を撮像した場合と、暗部を撮像した場合の前記デジタル信号処理回路7におけるデジタル変換値レベルについて説明する。
前記CCD1の出力信号40(図2の出力信号22に相当)は、リセット期間tR、フィードスルーの0レベル期間tF、映像信号期間tSの3つの期間で構成されいて、CCD1が明部を撮像した場合の期間46及び暗部を撮像した場合の期間47において、48はゼロレベル(0LSBに相当)、49はA/D変換回路6の所定の入力レンジに合わせたときのA/D変換時のデジタル信号の上限レベルに相当し、例えば、10ビットのA/D変換回路の場合は1023MSBとなる。50はA/D変換レンジを示す。
また、41は明時フィードスルーの0レベルを示し、42は明時映像信号レベルを示し、43は明時の映像信号レンジを示している。
44は暗時フィードスルーの0レベルを示し、45は暗時映像信号レベルを示している。
前述のとおり、アナログ信号である前記CCD1の出力信号40は、デジタル信号に変換するA/Dクロックパルス51の立ち上がりpFでフィードスルーの0レベル期間tFをサンプルホールドし、また、立ち上がりpSで映像信号期間tSをサンプルホールドする。
A/Dクロックパルス51の立ち上がりpFでサンプルホールドされた明時フィードスルーの0レベル期間tFはデジタル化されて50LSBのデジタル信号レベル52を有するデジタル変換値F1となり、また、立ち上がりpSでサンプルホールドされた明時映像信号期間tSはデジタル化されて前記デジタル変換値F1と相関する雑音(F1)と、任意値の直流信号のデジタル変換値S2を含む明時映像信号レベル53のデジタル変換値S1となる。54は明時映像デジタル信号レンジである。
同様に、A/Dクロックパルス51の立ち上がりpFでサンプルホールドされた暗時フィードスルーの0レベル期間tFはデジタル化されて50LSBのデジタル信号レベル55を有するデジタル変換値F2となり、また、立ち上がりpSでサンプルホールドされた暗時映像信号期間tSはデジタル化されてデジタル変換値F2と相関する雑音(F2)と、任意値の直流信号のデジタル変換値S2を含む暗時映像デジタル信号レベル56となる。
ここで、それぞれのデジタル変換値F1と(F1)+S1、F2と(F2)+S2は、図3で説明したように相関二重サンプリング処理され、かつ任意値の直流信号のデジタル変換値S2が加算された標準方式の映像信号34のVS0,VS1〜VSn+2が得られる。
この結果、前記暗時映像信号レベル56には任意値の直流信号のデジタル変換値S2が加算されているため、減算器33で相関二重サンプリング処理されて暗時映像デジタル信号レベル56からデジタル変換値(F2)が減算されても暗時映像信号には前記デジタル変換値S2が残っているため、デジタル信号の下限レベル57の0LSB以下には雑音が存在しない。
ここで58はデジタル信号の上限レベル1023MSBであり、59はデジタル信号の全領域を示す。
通常、映像信号の雑音成分には、相関していないCCDの画素感度不揃いに起因した固定パターン雑音、ショット雑音、増幅器等に起因するその他の雑音が含まれ、これらの雑音は前記映像信号部分に重畳されているため、これら雑音の負の領域のデジタル信号処理では負の補数信号処理が必要になる。
しかし、本願発明では、前記映像信号部分には任意値の直流信号として、例えば、雑音の最大値以上のデジタル変換値が与えられていれば、前記デジタル信号処理回路7より後段のデジタル信号処理では負の補数信号処理が不要であり、デジタル信号処理が容易になると同時に回路の簡素化を図ることができる。
以上のデジタル化相関二重サンプリング処理の他、前記映像信号部分には任意値の直流信号を加算し、前記映像信号部分に加算された任意値の直流信号を1フレーム単位で可変制御できるので、3CCDカメラ等におけるR,G,B回路それぞれの前記任意値の直流信号を制御することによってR,G,B信号の黒レベルを合致させることができる。また、R,G,B信号3チャンネルの黒レベルを同時に制御することもできる。このためR,G,B回路それぞれに黒レベルを制御する回路を特別に設ける必要が無い。
また、前記映像信号部分に加算された任意値の直流信号を前記映像信号部分ごとにレベル制御できるので、図3において、固体撮像デバイスの画素単位の暗電圧(又は暗電流)不揃いに起因する傷現象の補正は、補正しようとする傷暗電圧レベルと傷番地を前記フレームメモリ7c(図1参照)にメモリしておき、これを読み出して前記任意値の直流信号35を制御し、加算器32で加算又は減算(負信号を加算)処理すれば、画素ごとに白キズ又は黒キズ等画素欠陥を補正することにより傷の目立たない画面構成とすることができる。このため固体撮像デバイスごとに必要であったそれぞれの画素欠陥補正回路を特別に設ける必要が無い。
さらに、前記傷補正と同様の方法で、CCD1の固定パターン雑音を補正することもできる。
さらにまた、前記傷補正と同様に、固体撮像デバイス自身のシェーディングレベル及び番地を前記フレームメモリ7c(図1参照)にメモリしておき、これを読み出して前記任意値の直流信号35を制御し、加算器32で減算処理(負信号を加算)すれば、シェーディングの無い画像構成とすることができ、従来、固体撮像デバイスごとに必要であったそれぞれのシェーディング補正回路を特別に設ける必要が無い。
以上の他に、前記映像信号部分に加算された任意値の直流信号が、映像信号の黒レベルに相当する直流電位なので、CCDの遮光されたオプチカルブラック部の複数の前記映像信号部分を積算して平均化処理し、前記映像信号部分に加算する任意値の直流信号を前記シェーディング補正と同様に帰還制御することにより、CCDの動作温度変化による暗電圧(又は暗電流)の変化を自動補正し、映像信号の黒レベルを安定化することができる。
前記映像信号部分に加算する任意値の直流信号を前記A/D変換回路6の後段で付加する以外に、A/D変換回路6を制御して加算してもよく、又は前記増幅器5にアナログ信号として加算してもよい。
本願発明は、相関二重サンプリング回路を単にデジタル化しただけでなく、その機能を利用してCCDカメラに不可欠な複数の補正回路機能を兼用できるため、CCDカメラのさらなる小型化と、デジタル化による信頼性の向上と高性能化が図れるため、産業上の利用可能性大である。
本願発明実施例の固体撮像デバイス信号処理装置ブロック図。 同発明実施例の固体撮像デバイスの出力波形とデジタル化信号波形図。 同発明実施例のデジタル化相関二重サンプリングと前記映像信号部に任意値の直流信号を加算する動作説明のための模式図。 同発明実施例のデジタル化相関二重サンプリング回路の模式化されたデジタル値による波形図。 従来例の固体撮像デバイス信号処理装置ブロック図。 従来例の固体撮像デバイスの出力波形図。
符号の説明
1:固体撮像デバイス(CCD) 1a:バイアス電源入力端子
1b:駆動パルス入力端子 2:タイミング信号発生回路(TSG)
3,5:増幅器 4:相関二重サンプリング回路
6:A/D変換回路 7:デジタル信号処理回路
7a:信号処理用DSP 7b:CPU
7c:フレームメモリ 8:出力端子
21:3つの期間 22:出力信号
23:A/Dクロックパルス 24、31:順次デジタル変換信号
32:加算器 33:減算器
34:相関二重サンプリング処理された映像信号
35:任意値の直流信号 40:出力信号
41:明時フィードスルーの0レベル 42:明時映像信号レベル
43:明時の映像信号レンジ 44:暗時フィードスルーの0レベル
45:暗時映像信号レベル 46:明部を撮像した場合の期間
47:暗部を撮像した場合の期間 48:ゼロレベル
49:A/D変換時のデジタル信号の上限レベル
50:A/D変換レンジ 51:A/Dクロックパルス
52,55:50LSBのデジタル信号レベル
53:明時映像デジタル信号レベル 54:明時映像デジタル信号レンジ
56:暗時映像デジタル信号レベル 57:デジタル信号の下限レベル
58:デジタル信号の上限レベル 59:デジタル信号の全領域
tR:リセット期間 tF:フィードスルーの0レベル期間
tS:映像信号期間
F1,F2,S1,S2:デジタル変換値

Claims (7)

  1. 固体撮像デバイスと、該固体撮像デバイスの出力信号を増幅する増幅器と、該増幅器のアナログ出力信号をデジタル信号に変換するA/D変換回路と、該A/D変換回路のデジタル出力信号のフィードスルー部分と直後の映像信号部分との減算処理により雑音を除去するデジタル化相関二重サンプリング回路を備え、
    前記デジタル化相関二重サンプリング回路が、前記映像信号部分に任意値の直流信号が加算されてなることを特徴とする固体撮像デバイス信号処理装置。
  2. 前記映像信号部分に加算された任意値の直流信号が、1フレーム単位で可変制御されてなることを特徴とする請求項1に記載の固体撮像デバイス信号処理装置。
  3. 前記映像信号部分に加算された任意値の直流信号が、前記映像信号部分ごとに可変制御されてなることを特徴とする請求項1又は2に記載の固体撮像デバイス信号処理装置。
  4. 前記デジタル化相関二重サンプリング回路が、前記映像信号部分に加算された任意値の直流信号及び番地を記憶するフレームメモリを備えてなることを特徴とする請求項1〜3のいずれか1項に記載の固体撮像デバイス信号処理装置。
  5. 前記デジタル化相関二重サンプリング回路が、前記映像信号部分に加算された任意値の直流信号を前記A/D変換回路の出力後のデジタル信号に加算してなることを特徴とする請求項1〜4のいずれか1項に記載の固体撮像デバイス信号処理装置。
  6. 前記映像信号部分に加算された任意値の直流信号が、映像信号の黒レベルに相当する直流電位であることを特徴とする請求項1〜5のいずれか1項に記載の固体撮像デバイス信号処理装置。
  7. 前記映像信号部分に加算された直流信号の任意値が、映像信号に含まれる雑音の最大値又はそれ以上の直流電位であることを特徴とする請求項1〜6のいずれか1項に記載の固体撮像デバイス信号処理装置。
JP2004130223A 2004-04-26 2004-04-26 固体撮像デバイス信号処理装置 Expired - Fee Related JP4687864B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004130223A JP4687864B2 (ja) 2004-04-26 2004-04-26 固体撮像デバイス信号処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004130223A JP4687864B2 (ja) 2004-04-26 2004-04-26 固体撮像デバイス信号処理装置

Publications (2)

Publication Number Publication Date
JP2005318007A true JP2005318007A (ja) 2005-11-10
JP4687864B2 JP4687864B2 (ja) 2011-05-25

Family

ID=35445033

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004130223A Expired - Fee Related JP4687864B2 (ja) 2004-04-26 2004-04-26 固体撮像デバイス信号処理装置

Country Status (1)

Country Link
JP (1) JP4687864B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7948532B2 (en) * 2006-05-19 2011-05-24 Jai Corporation Solid-state image-pickup device signal processing apparatus with signal compensation circuit

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05344418A (ja) * 1992-06-11 1993-12-24 Toshiba Corp デジタルカメラ用クランプ回路
JPH1198373A (ja) * 1997-09-19 1999-04-09 Fuji Photo Film Co Ltd 画像読取方法及び装置
JP2000125084A (ja) * 1998-10-13 2000-04-28 Fuji Photo Film Co Ltd 原稿読取装置
JP2001036811A (ja) * 1999-07-21 2001-02-09 Fuji Photo Film Co Ltd 画像読取装置及び方法
JP2001223920A (ja) * 2000-02-10 2001-08-17 Fuji Photo Film Co Ltd 撮像装置及び表示装置
JP2002271743A (ja) * 2001-03-07 2002-09-20 Fuji Photo Film Co Ltd デジタルカメラの画像記録方法及びデジタルカメラ
JP2003209731A (ja) * 2002-01-09 2003-07-25 Sony Corp 画像信号処理方法及び撮像装置
JP2003219218A (ja) * 2002-01-23 2003-07-31 Fuji Photo Film Co Ltd デジタルカメラ
JP2003244561A (ja) * 2002-02-15 2003-08-29 Canon Inc 撮像装置および撮像方法
JP2003255428A (ja) * 2002-02-28 2003-09-10 Fuji Photo Film Co Ltd カメラ
JP2003348453A (ja) * 2002-05-22 2003-12-05 Mitsubishi Electric Corp 画像信号処理装置
JP2004007543A (ja) * 2002-04-04 2004-01-08 Sony Corp 撮像装置および撮像方法
JP2004023193A (ja) * 2002-06-12 2004-01-22 Fuji Photo Film Co Ltd デジタルカメラ

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05344418A (ja) * 1992-06-11 1993-12-24 Toshiba Corp デジタルカメラ用クランプ回路
JPH1198373A (ja) * 1997-09-19 1999-04-09 Fuji Photo Film Co Ltd 画像読取方法及び装置
JP2000125084A (ja) * 1998-10-13 2000-04-28 Fuji Photo Film Co Ltd 原稿読取装置
JP2001036811A (ja) * 1999-07-21 2001-02-09 Fuji Photo Film Co Ltd 画像読取装置及び方法
JP2001223920A (ja) * 2000-02-10 2001-08-17 Fuji Photo Film Co Ltd 撮像装置及び表示装置
JP2002271743A (ja) * 2001-03-07 2002-09-20 Fuji Photo Film Co Ltd デジタルカメラの画像記録方法及びデジタルカメラ
JP2003209731A (ja) * 2002-01-09 2003-07-25 Sony Corp 画像信号処理方法及び撮像装置
JP2003219218A (ja) * 2002-01-23 2003-07-31 Fuji Photo Film Co Ltd デジタルカメラ
JP2003244561A (ja) * 2002-02-15 2003-08-29 Canon Inc 撮像装置および撮像方法
JP2003255428A (ja) * 2002-02-28 2003-09-10 Fuji Photo Film Co Ltd カメラ
JP2004007543A (ja) * 2002-04-04 2004-01-08 Sony Corp 撮像装置および撮像方法
JP2003348453A (ja) * 2002-05-22 2003-12-05 Mitsubishi Electric Corp 画像信号処理装置
JP2004023193A (ja) * 2002-06-12 2004-01-22 Fuji Photo Film Co Ltd デジタルカメラ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7948532B2 (en) * 2006-05-19 2011-05-24 Jai Corporation Solid-state image-pickup device signal processing apparatus with signal compensation circuit

Also Published As

Publication number Publication date
JP4687864B2 (ja) 2011-05-25

Similar Documents

Publication Publication Date Title
JP4971834B2 (ja) 撮像装置及び撮像システム
KR101000627B1 (ko) 반도체 장치 제어 방법, 신호 처리 방법, 반도체 장치 및전자 기기
US9894308B2 (en) Imaging apparatus, imaging system, and method of driving an imaging system
JP4396425B2 (ja) 固体撮像装置及び信号処理方法
JP4517660B2 (ja) 固体撮像装置、画像入力装置および固体撮像素子の駆動方法
JP2008172493A (ja) フロントエンド信号処理方法およびフロントエンド信号処理装置
JP2007150770A (ja) 撮像装置およびその雑音低減方法
JP2006094010A (ja) 撮像装置及び撮像方法
JP4268643B2 (ja) 撮像装置およびその雑音低減方法
JP2008109264A (ja) 固体撮像装置及び撮像装置
JP5159235B2 (ja) 撮像装置及びその制御方法
JP2008109264A5 (ja)
JP2005130322A (ja) イメージセンサーノイズ除去装置
JP4687864B2 (ja) 固体撮像デバイス信号処理装置
JPH06303531A (ja) 固体撮像素子の画素欠陥補正装置
JP6896788B2 (ja) 撮像装置、撮像方法、コンピュータプログラム及び記憶媒体
US7948532B2 (en) Solid-state image-pickup device signal processing apparatus with signal compensation circuit
JP5301302B2 (ja) 撮像装置
JP2008288723A (ja) 撮像装置、撮像方法、プログラムおよび集積回路
JP5129650B2 (ja) 撮像装置
JP2007081453A (ja) 撮像装置及び信号処理方法並びにプログラム
JP4726616B2 (ja) 赤外線撮像装置
KR100735725B1 (ko) 씨모스 이미지 센서의 노이즈 제거장치 및 방법
US20120038806A1 (en) Image shooting device
JP2007282204A (ja) フロントエンド信号処理回路及び撮像装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070419

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20091023

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091028

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110119

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110201

R150 Certificate of patent or registration of utility model

Ref document number: 4687864

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140225

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees