JP2005244276A5 - - Google Patents

Download PDF

Info

Publication number
JP2005244276A5
JP2005244276A5 JP2004047301A JP2004047301A JP2005244276A5 JP 2005244276 A5 JP2005244276 A5 JP 2005244276A5 JP 2004047301 A JP2004047301 A JP 2004047301A JP 2004047301 A JP2004047301 A JP 2004047301A JP 2005244276 A5 JP2005244276 A5 JP 2005244276A5
Authority
JP
Japan
Prior art keywords
transistor connected
power supply
supply potential
voltage
node
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004047301A
Other languages
English (en)
Other versions
JP2005244276A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2004047301A priority Critical patent/JP2005244276A/ja
Priority claimed from JP2004047301A external-priority patent/JP2005244276A/ja
Priority to US10/944,757 priority patent/US7317358B2/en
Publication of JP2005244276A publication Critical patent/JP2005244276A/ja
Publication of JP2005244276A5 publication Critical patent/JP2005244276A5/ja
Pending legal-status Critical Current

Links

Claims (7)

  1. バイアス電圧を発生させるバイアス部と、
    第1の出力ノードと第1の電源電位の間に接続され、制御電圧によって導通状態が制御される第1のトランジスタと、
    第2の出力ノードと前記第1の電源電位の間に接続され、前記制御電圧によって導通状態が制御される第2のトランジスタと、
    前記第1及び第2の出力ノードの間を接続する複数の抵抗と、
    正相入力端子が前記複数の抵抗の間の点に接続され、逆相入力端子に基準電圧が与えられて前記制御電圧を出力する演算増幅器と、
    内部ノードと前記第1の出力ノードの間に接続され、制御電極に第1の入力信号が与えられる第3のトランジスタと、
    前記内部ノードと前記第2の出力ノードの間に接続され、制御電極に第2の入力信号が与えられる第4のトランジスタと、
    第2の電源電位と前記内部ノードの間に接続され、前記バイアス電圧に対応した一定の電流を流す第5のトランジスタとを、
    備えたことを特徴とする差動増幅回路。
  2. バイアス電圧を発生させるバイアス部と、
    第1の出力ノードと第1の電源電位の間に接続され、制御電圧によって導通状態が制御される第1のトランジスタと、
    第2の出力ノードと前記第1の電源電位の間に接続され、前記制御電圧によって導通状態が制御される第2のトランジスタと、
    前記第1及び第2の出力ノードの間を接続する複数抵抗と、
    正相入力端子が前記複数の抵抗の間の点に接続され、逆相入力端子に基準電圧が与えられて前記制御電圧を出力する演算増幅器と、
    第1の内部ノードと前記第1の出力ノードの間に接続され、制御電極に第1の入力信号が与えられる第3のトランジスタと、
    第2の内部ノードと前記第2の出力ノードの間に接続され、制御電極に第2の入力信号が与えられる第4のトランジスタと、
    前記第1及び第2の内部ノードの間を接続する抵抗と、
    第2の電源電位と前記第1の内部ノードの間に接続され、前記バイアス電圧に対応した一定の電流を流す第5のトランジスタと、
    前記第2の電源電位と前記第2の内部ノードの間に接続され、前記バイアス電圧に対応した一定の電流を流す第6のトランジスタとを、
    備えたことを特徴とする差動増幅回路。
  3. バイアス電圧を発生させるバイアス部と、
    第1の出力ノードと第1の電源電位の間に接続され、制御電圧によって導通状態が制御される第1のトランジスタと、
    第2の出力ノードと前記第1の電源電位の間に接続され、前記制御電圧によって導通状態が制御される第2のトランジスタと、
    前記第1及び第2の出力ノードの間を接続する抵抗と、
    第1の内部ノードと前記第1の出力ノードの間に接続され、制御電極に第1の入力信号が与えられる第3のトランジスタと、
    第2の内部ノードと前記第2の出力ノードの間に接続され、制御電極に第2の入力信号が与えられる第4のトランジスタと、
    前記第1及び第2の内部ノードの間を接続する抵抗と、
    第2の電源電位と前記第1の内部ノードの間に接続され、前記バイアス電圧に対応した一定の電流を流す第5のトランジスタと、
    前記第2の電源電位と前記第2の内部ノードの間に接続され、前記バイアス電圧に対応した一定の電流を流す第6のトランジスタと、
    前記第1及び第2の出力ノードに接続され、基準電圧と該第1及び第2の出力ノードの平均電圧の差に応じた電圧を前記制御電圧として出力する増幅部とを、
    備えたことを特徴とする差動増幅回路。
  4. バイアス電圧を発生させるバイアス部と、
    第1の出力ノードと第1の電源電位の間に接続され、制御電極を有する第1のトランジスタと、
    第2の出力ノードと前記第1の電源電位の間に接続され、制御電極を有する第2のトランジスタと、
    前記第1及び第2の出力ノードの間に直列に接続された複数の抵抗と、
    前記第1の抵抗と第2の抵抗との間に接続された正相入力端子と、基準電圧が与えられる逆相入力端子と、前記第1の及び第2のトランジスタの前記制御電極に接続された出力端子とを有する演算増幅器と、
    第1の内部ノードと前記第1の出力ノードの間に接続され、第1の入力信号が与えられる制御電極を有する第3のトランジスタと、
    第2の内部ノードと前記第2の出力ノードの間に接続され、第2の入力信号が与えられる制御電極を有する第4のトランジスタと、
    前記第1及び第2の内部ノードの間に接続された抵抗と、
    前記第1及び第2の内部ノードと前記第1の電源電位よりも低い第2の電源電位との間に接続され、前記バイアス電圧によって制御される定電流回路とを、
    備えたことを特徴とする差動増幅回路。
  5. 前記バイアス部は、一定電流を流す抵抗素子を有しており、
    前記バイアス電圧は、前記抵抗素子に流れる前記一定電流に基づいて生成されることを特徴とする請求項1〜4のいずれか1項に記載された差動増幅回路。
  6. 前記複数の抵抗は、それぞれ実質的に等しい抵抗値を有することを特徴とする請求項1、2又は4記載の差動増幅回路。
  7. 前記第1及び第2の内部ノードの間に接続された前記抵抗は、直列に接続された複数の抵抗素子から成ることを特徴とする請求項2又は4記載の差動増幅回路。
JP2004047301A 2004-02-24 2004-02-24 差動増幅回路 Pending JP2005244276A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2004047301A JP2005244276A (ja) 2004-02-24 2004-02-24 差動増幅回路
US10/944,757 US7317358B2 (en) 2004-02-24 2004-09-21 Differential amplifier circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004047301A JP2005244276A (ja) 2004-02-24 2004-02-24 差動増幅回路

Publications (2)

Publication Number Publication Date
JP2005244276A JP2005244276A (ja) 2005-09-08
JP2005244276A5 true JP2005244276A5 (ja) 2007-09-13

Family

ID=34858167

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004047301A Pending JP2005244276A (ja) 2004-02-24 2004-02-24 差動増幅回路

Country Status (2)

Country Link
US (1) US7317358B2 (ja)
JP (1) JP2005244276A (ja)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200505157A (en) * 2003-07-21 2005-02-01 Realtek Semiconductor Corp Linear-in-decibel variable gain amplifier
US7075368B2 (en) * 2003-09-01 2006-07-11 Realtek Semiconductor Corp. Linear-in-decibel variable gain amplifier
US7078972B2 (en) * 2003-10-01 2006-07-18 Realtek Semiconductor Corp. Linear decibel-scale variable gain amplifier
US7602246B2 (en) * 2004-06-02 2009-10-13 Qualcomm, Incorporated General-purpose wideband amplifier
US7352207B2 (en) * 2005-09-30 2008-04-01 Silicon Laboratories Inc. Output driver with common mode feedback
JP4836125B2 (ja) * 2006-04-20 2011-12-14 ルネサスエレクトロニクス株式会社 半導体装置
US7508235B2 (en) * 2006-06-07 2009-03-24 Silicon Laboratories Inc. Differential line termination technique
US7999523B1 (en) 2008-08-29 2011-08-16 Silicon Laboratories Inc. Driver with improved power supply rejection
US20100117703A1 (en) * 2008-11-13 2010-05-13 Zhipeng Zhu Multi-mode single-ended cmos input buffer
KR20100081830A (ko) * 2009-01-07 2010-07-15 삼성전자주식회사 반도체 메모리 장치의 컨버터
US8461880B2 (en) * 2009-04-02 2013-06-11 Silicon Labs Spectra, Inc. Buffer with an output swing created using an over-supply voltage
JP5272948B2 (ja) * 2009-07-28 2013-08-28 ソニー株式会社 増幅回路、半導体集積回路、無線伝送システム、通信装置
JP5860772B2 (ja) * 2012-06-27 2016-02-16 ルネサスエレクトロニクス株式会社 通信回路及び半導体装置
US9395733B2 (en) * 2013-08-23 2016-07-19 Macronix International Co., Ltd. Voltage adjusting circuit applied to reference circuit
CN105981305B (zh) * 2013-12-20 2019-05-14 英特尔公司 可配置收发器电路架构
US9831840B2 (en) * 2015-05-18 2017-11-28 Texas Instruments Incorporated Amplifier circuit and method for adaptive amplifier biasing
US9722555B1 (en) * 2016-05-20 2017-08-01 Inphi Corporation Differential circuits with constant GM bias
US10425043B1 (en) * 2018-05-03 2019-09-24 Novatek Microelectronics Corp. Operational amplifier with constant transconductance bias circuit and method using the same
KR102067904B1 (ko) * 2018-07-29 2020-01-17 주식회사 에프램 감지 설정 저항 신호 제어 증폭 회로 장치

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6107882A (en) * 1997-12-11 2000-08-22 Lucent Technologies Inc. Amplifier having improved common mode voltage range
JP2001274648A (ja) 2000-03-23 2001-10-05 Seiko Instruments Inc リミッタ回路
US6369621B1 (en) * 2001-03-29 2002-04-09 Texas Instruments Incorporated Voltage/current mode TIA/EIA-644 compliant fast LVDS driver with output current limit
US6590980B1 (en) * 2001-09-24 2003-07-08 Micrel, Incorporated Low voltage, low power operational amplifier with rail to rail output
US6617888B2 (en) * 2002-01-02 2003-09-09 Intel Corporation Low supply voltage differential signal driver
US6661288B2 (en) * 2002-02-09 2003-12-09 Texas Instruments Incorporated Apparatus for effecting high speed switching of a communication signal
US6703899B2 (en) * 2002-04-02 2004-03-09 Northrop Grumman Corporation Quad switched gain circuit

Similar Documents

Publication Publication Date Title
JP2005244276A5 (ja)
TWI314677B (en) Constant current circuit
JP2008071335A5 (ja)
JP2011048601A (ja) 基準電流電圧発生回路
JP2007207411A5 (ja)
JP2011004367A5 (ja)
US7683687B2 (en) Hysteresis characteristic input circuit including resistors capable of suppressing penetration current
JP2005244276A (ja) 差動増幅回路
JP2006042349A5 (ja)
TW201013362A (en) Constant current circuit
JP5900149B2 (ja) 入力判定回路
JP4792933B2 (ja) 電流制御回路およびled駆動用半導体集積回路
JP4653857B1 (ja) 負荷装置
JP2006020177A5 (ja)
JP4315724B2 (ja) バンドギャップ型基準電圧回路のスタートアップ回路
JPH06180332A (ja) 電流検出回路
JP2009094595A (ja) 差動増幅回路
JP4479309B2 (ja) 基準電流発生回路及び基準電圧発生回路
JP2008205738A (ja) 演算増幅器
JP3058087B2 (ja) 利得可変増幅器
JP2005025698A5 (ja)
JP4768653B2 (ja) 演算増幅器
JP2005217613A (ja) ポップノイズ防止回路
TWI573391B (zh) 可變增益放大電路
JPWO2021070246A5 (ja)