JP2005234459A - 表示装置および液晶表示装置 - Google Patents

表示装置および液晶表示装置 Download PDF

Info

Publication number
JP2005234459A
JP2005234459A JP2004046413A JP2004046413A JP2005234459A JP 2005234459 A JP2005234459 A JP 2005234459A JP 2004046413 A JP2004046413 A JP 2004046413A JP 2004046413 A JP2004046413 A JP 2004046413A JP 2005234459 A JP2005234459 A JP 2005234459A
Authority
JP
Japan
Prior art keywords
glass substrate
signal line
scanning line
line electrode
frame portion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004046413A
Other languages
English (en)
Inventor
Osamu Ishibashi
修 石橋
Hiroshi Hayama
浩 葉山
Hiroshi Kano
博司 加納
Toshiharu Noda
俊治 野田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2004046413A priority Critical patent/JP2005234459A/ja
Publication of JP2005234459A publication Critical patent/JP2005234459A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

【課題】 ドライバICと外部回路接続用FPCケーブルを搭載する表示パネルの額縁部の省スペース化を実現する表示装置を提供する。
【解決手段】 駆動素子4の駆動出力端子20の配列された辺と相対する辺に入力端子21を形成し、外部回路接続用端子23を駆動素子4の入力端子21から3mm以内、かつ、駆動素子4の入力端子21と平行に形成した構成とすることにより、駆動素子4を搭載した額縁部の幅寸法を7mm以下とする。
【選択図】 図2

Description

本発明は、表示装置および液晶表示装置に関し、特に、半導体駆動素子と外部回路接続用FPCケーブルを搭載した額縁部の省スペース化を実現する表示装置および液晶表示装置に関する。
近年の技術の発展に伴い、2枚のガラス基板で液晶層を挟み封止して成る液晶表示パネルにおいて、一方のガラス基板の周辺部の表示画素領域外で、かつ、対向する他方のガラス基板に覆われていない領域(以降、この領域を額縁部と呼ぶ)に駆動素子を実装した液晶表示装置が実用化されている。
例えば、特許文献1の図1に記載されている従来の液晶表示装置では、液晶表示パネルの少なくとも一つの額縁部に、少なくとも一つの半導体チップを搭載するとともに、外部に対する接続用端子電極の複数個を形成し、前記半導体チップと各接続用端子とを、前記額縁部の長手方向に並べて設けた構成を採用している。
この従来の液晶表示装置は、液晶を封入するように互いに貼り合わせて成る二枚の透明基板を有し、前記半導体チップには、両透明基板における多数本の画素用透明電極を表示駆動するためのドライバアナログ回路と、これに対する制御回路及び/又は記憶回路等から成るロジック回路とが形成されている。また、前記接続用端子電極には、フレキシブルフラットケーブル(FPCケーブル)が接続される。更に、前記額縁部には、前記半導体チップと両透明基板における各画素用透明電極とを接続する多数本のパターン配線が形成されている。
このように、額縁部に、半導体チップと各接続用端子電極とを、額縁部の長手方向に並べて配置することにより、額縁部における幅寸法を、従来のように、これら半導体チップ及び各接続用端子電極を額縁部の幅方向に並べて設ける場合よりも小さくすることができる。
しかしながら、この特許文献1に開示された液晶表示装置には以下の問題がある。
第1の問題点は、VGA以上の液晶パネルに適用したとき、液晶表示装置のコストが高くなるということである。この原因は、半導体チップのコストが高くなることに起因する。その理由は、端子ピッチ50μmでVGA対応の信号線駆動素子を作る場合、長さは96mm以上となり、1枚のシリコンウェハから製造できる半導体チップ数の歩留まりが悪くなるためである。
第2の問題点は、3インチ以上の液晶パネルに適用したとき、額縁部の幅が広くなるということである。この原因は、半導体チップと液晶パネル間の配線スペースが大きくなることに起因する。その理由は以下の通りである。半導体チップの長さを20mm、半導体チップの出力端子ピッチを50μm、液晶パネルの最小配線ピッチを8μmとし、額縁の中央に半導体チップを搭載した場合、3インチの液晶パネルの横寸法が61mmであることから、液晶パネルの縁端部から半導体チップの縁端部までの額縁部長さ方向の寸法は20.5mmとなる。ここで、液晶パネルの縁端部の端子から半導体チップの縁端部の端子まで斜めに配線したとして、最小配線ピッチ8μmを確保するためには、半導体チップの出力端子ピッチを50μmであることから9.2°以上の角度が必要となり、液晶パネルの縁端部から半導体チップの縁端部までの額縁部幅方向の寸法は3.3mm以上が必要となるためである。
第3の問題点は、2つの額縁部にそれぞれ走査線駆動素子と信号線駆動素子を搭載した構成としたとき、液晶表示装置のコストが高くなるということである。この原因は、FPCケーブルの部品代と実装コストがかかることに起因する。その理由は、各額縁部に搭載した各駆動素子に対してそれぞれFPCケーブルを接続するためである。
これらの問題を解決するため、表示パネルの縦寸法又は/及び横寸法と同サイズのガラス基板上に薄膜トランジスタで駆動回路を構成した駆動素子を形成し、走査線駆動素子を搭載した額縁部と信号線駆動素子を搭載した額縁部に挟まれるコーナー部に外部回路接続用端子を設け、その端子部から走査線駆動素子の入力端子と信号線駆動素子の入力端子の両方に接続される配線を有する構成とした液晶表示装置が提案されている。
例えば、特許文献2の第2図に記載されている従来の液晶表示装置では、ガラス基板上に薄膜トランジスタで走査線駆動回路を構成した走査線駆動素子と、同じくガラス基板上に薄膜トランジスタで信号線駆動回路を構成した信号線駆動素子を、液晶表示パネルの額縁部に搭載する構成を採用している。
この従来の液晶表示装置の液晶表示パネルは、図19及び図20に示すように、表示画素電極に電圧を印加する複数個の薄膜トランジスタと、前記薄膜トランジスタを選択する複数本の走査線と、前記走査線と直行する複数本の信号線、を表面に形成するガラス基板1と、前記表示画素電極の対向電極を表面に形成し、液晶層をはさんで前記ガラス基板1と対向するガラス基板2とから構成され、前記ガラス基板1の一辺には複数個配列された走査線電極配列と、前記ガラス基板1の走査線電極が配列された辺と隣接する他の一辺には複数個配列された信号線電極配列を有している。
また、この従来の液晶表示装置の走査線駆動素子は、前記液晶表示パネルのガラス基板1の走査線電極配列側額縁部に搭載されて、前記ガラス基板1の走査線電極配列に対応する駆動回路の出力端子配列を有し、さらに各出力端子はそれぞれ対応する走査線電極に接続されている。同様に、この従来の液晶表示装置の信号線駆動素子は、前記液晶表示パネルのガラス基板1の信号線電極配列側の額縁部に搭載されて、前記ガラス基板1の信号線電極配列に対応する駆動回路の出力端子配列を有し、さらに各出力端子はそれぞれ対応する信号査線電極に接続されている。
また、各駆動素子の基板の一端縁部には、駆動回路から導出した入力端子が形成されており、この入力端子は、前記ガラス基板1のコーナー部に配線した外部回路接続用中継配線に半田等によって接続されている。また、前記ガラス基板1のコーナー部の一端縁部にはこの外部回路接続用中継配線と電気的に接続した外部回路接続用端子が配列されている。
特開2002−131772公報 (第5頁、図1) 特許第3033124号公報 (第5頁、第2図)
しかしながら、この特許文献2に開示された液晶表示装置にはいくつかの問題がある。
第1の問題点は、額縁部の幅寸法を小さくできないということである。この原因は、外部回路接続用のFPCケーブルの幅に起因する。その理由は、以下の通りである。近年の技術の発展に伴い、駆動素子の幅は4mm以下に狭幅化された。走査線駆動素子と信号線駆動素子には4系統の電源とGND、18本の映像信号、10本の階調電圧、16本の制御信号、2本のクロック信号と、液晶表示パネルの表示画素電極の対向電極に供給する電源を必要とする。
ここで、配線幅40μm、配線ピッチ80μm、配線厚9μmの銅配線を有し、長さ10cmのFPCケーブルを外部回路接続用に用いたとして、4系統の電源と対向電極用電源には50mAの電流が流れるとし、FPCケーブルでの電圧降下を0.02V以下に抑えるためには、銅配線の抵抗率は1.7x10−8[Ω・m]であることから、各電源は12本以上の配線が必要となる。また、GNDには100mAの電流が流れるとし、同様にFPCケーブルでの電圧降下を0.02V以下にするためには、GNDは24本以上の配線が必要となる。これより、FPCケーブルの銅配線は全部で130本以上となるため、FPCケーブルの幅は10.4mm以上となる。従って、駆動素子の幅は4mm以下に短くなっても、FPCケーブルの幅がこれよりも大きく、外部回路接続用FPCケーブルを接続するために額縁部の幅寸法を広げなくてはならない。
第2の問題点は、駆動素子に入力する電源電圧が降下してしまうことである。この原因は、外部回路接続用端子から駆動素子の入力端子までの配線インピーダンスに起因する。その理由は、一般に、製造の容易さやコストを下げる目的で、ガラス基板上に用いる配線は銅配線よりも抵抗率の高い、アルミ配線やクロム配線を用い、外部回路接続用端子から駆動素子の入力端子までの配線が長く、かつ、配線本数が多く配線幅を広くできないためである。
第3の問題点は、駆動素子を実装する際の端子の位置合わせが難しくなるということである。この原因は、駆動素子の短辺と長辺に接続用端子を有する構成に起因する。その理由は、近年の技術の発展に伴い、駆動素子の幅は4mm以下に狭幅化されたが、信号線駆動素子の入力信号は40本以上になるため、入力端子ピッチは100μm以下になる。また、液晶表示パネルの高解像度化に伴い、液晶表示パネルの信号線ピッチも狭ピッチ化し、例えば、12インチのXGAパネル(1024x768)では、信号線駆動素子の出力端子ピッチは80μmとなる。このように、X方向、Y方向ともに100μm以下の狭ピッチとなり、正確な位置合わせ精度が求められるためである。
そこで、本発明は、上記従来技術の問題点に鑑みて成されたものであり、本発明の第1の目的は、ドライバICと外部回路接続用FPCケーブルを搭載する表示パネルの額縁部の省スペース化を実現する表示装置を提供することにある。
本発明の第2の目的は、駆動素子に入力する電源電圧降下を小さくできる表示装置を提供することにある。
本発明の第3の目的は、生産性を向上できる表示装置を提供することにある。
本発明の第4の目的は、信頼性を向上できる表示装置を提供することにある。
本発明では、マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の周辺部の表示画素領域外の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、他方の駆動素子の出力端子配列を設けた辺と隣接する辺に入力端子を形成し、該他方の駆動素子の入力端子を設けた辺を前記一方の駆動素子の入力端子を設けた辺とほぼ一直線上又はほぼ平行に位置する構成とし、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺および前記他方の駆動素子の入力端子を形成した辺と平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする。
また、本発明では、マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側額縁部ならびに信号線電極端子配列側額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、他方の駆動素子の出力端子配列を設けた辺、又は/及びその辺と相対する辺に入力端子を形成し、該他方の駆動素子の出力端子配列を設けた辺と隣接する辺を前記一方の駆動素子の入力端子を設けた辺とほぼ一直線上又はほぼ平行に位置する構成とし、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子を形成した辺と平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする。
また、本発明では、マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、該一方の駆動素子の入力端子を設けた辺と隣接する辺を、前記他方の駆動素子の出力端子配列を設けた辺と相対する辺とほぼ一直線上又はほぼ平行に位置する構成とし、他方の駆動素子の出力端子配列を設けた辺と隣接する辺に入力端子を形成し、前記外部回路接続用端子から前記他方の駆動素子の入力端子までの配線を前記一方の駆動素子内部に形成し、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする。
また、本発明では、マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の周辺部の表示画素領域外額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側額縁部ならびに信号線電極端子配列側額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、該一方の駆動素子の入力端子を設けた辺と隣接する辺を、前記他方の駆動素子の出力端子配列を設けた辺と相対する辺とほぼ一直線上又はほぼ平行に位置する構成とし、他方の駆動素子の出力端子配列を設けた辺、又は/及びその辺と相対する辺に入力端子を形成し、前記外部回路接続用端子から前記他方の駆動素子の入力端子までの配線を前記一方の駆動素子内部に形成し、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする。
この場合、例えば、前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、他方の駆動素子に最も近い領域に形成することが好ましい。また、前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、該額縁部のほぼ中央に形成しても良い。さらに、前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、他方の駆動素子から最も遠い領域に形成しても良い。
本発明の表示装置は、長手方向は表示パネルの走査線電極端子配列長に応じた長さで、幅は4mm以下のガラス基板上に、薄膜トランジスタで構成した走査線駆動回路を形成した走査線駆動素子と、
長手方向は表示パネルの信号線電極端子配列長に応じた長さで、幅は4mm以下のガラス基板上に、薄膜トランジスタで構成した信号線駆動回路を形成した信号線駆動素子と、
駆動素子の搭載された額縁部の幅寸法よりも幅が広い外部回路接続用FPCケーブルを接続するための外部回路接続用端子配列とを有し、
2つの駆動素子のうち少なくとも一方の駆動素子は、駆動出力端子の配列された辺と相対する辺に入力端子を有する構成を有し、
前記外部回路接続用端子の形状は長さが1.5mm以下で、前記外部回路接続用端子の配列は前記駆動素子の入力端子配列から1.5mm以下で、かつ、前記一方の駆動素子の入力端子配列と平行に形成した構成を有する。
また、外部回路接続用端子と他方の駆動素子の入力端子との間の配線を、前記一方の駆動素子内又は/及び表示パネルのガラス基板上に形成した構成を有する。
長手方向は表示パネルの走査線電極端子配列長または信号線電極端子配列長に応じた長さで、幅は4mm以下で、駆動出力端子の配列された辺と相対する辺に入力端子を有する駆動素子と、端子形状の長さが1.5mm以下の外部回路接続用端子を、前記駆動素子の入力端子配列から1.5mm以下で、かつ、前記駆動素子の入力端子配列と平行に形成した構成とすることにより、額縁部の幅寸法よりも幅が広い外部回路接続用FPCケーブルを接続しても前記駆動素子を搭載した額縁部の幅寸法を7mm以下にできる。
また、外部回路接続用端子と前記駆動素子の入力端子の間の配線を1.5mm以下とすることにより、電源配線のインピーダンスを下げ、前記駆動素子に入力する電源電圧降下を小さくできる。
また、外部回路接続用端子と他方の駆動素子の入力端子との間の配線を、前記駆動素子内又は/及び表示パネルのガラス基板上に形成した構成とすることにより、電源配線のインピーダンスを下げ、走査線駆動素子に入力する電源電圧降下を小さくできる。
また、駆動素子の入力端子を、駆動出力端子の配列された辺と相対する辺に配列する構成にすることにより、位置合わせの精度が要求される方向は一方向だけとなり、生産性ならびに信頼性を向上することができる。
本発明の第1の効果は、長手方向は表示パネルの走査線電極端子配列長または信号線電極端子配列長に応じた長さで、幅は4mm以下で、駆動出力端子の配列された辺と相対する辺に入力端子を有する駆動素子と、端子形状の長さが1.5mm以下の外部回路接続用端子を、前記駆動素子の入力端子配列から1.5mm以下で、かつ、前記駆動素子の入力端子配列と平行に形成した構成とすることにより、額縁部の幅寸法よりも幅が広い外部回路接続用FPCケーブルを接続しても、前記駆動素子を搭載した額縁部の幅寸法を7mm以下の表示装置を提供することができる。
本発明の第2の効果は、電源配線のインピーダンスを下げるために、外部回路接続用端子と一方の駆動素子の入力端子の間の配線を1.5mm以下とすることにより、及び、外部回路接続用端子と他方の駆動素子の入力端子の間の配線を、前記一方の駆動素子内又は/及び表示パネルのガラス基板上に形成した構成とすることにより、前記一方の駆動素子と前記他方の駆動素子に入力する電源電圧降下を小さくした表示装置を提供することができる。
本発明の第3の効果は、駆動素子の入力端子を、駆動出力端子の配列された辺の対辺に配列する構成にすることにより、生産性を向上できる液晶表示装置を提供することにある。
本発明の第4の効果は、駆動素子の入力端子を、駆動出力端子の配列された辺の対辺に配列する構成にすることにより、信頼性を向上できる液晶表示装置を提供することにある。
次に、本発明の実施の形態について図面を参照して詳細に説明する。
(第1の実施の形態)
図1参照すると、本発明の第1の実施の形態として液晶表示装置の斜視図が示されている。
従来例の図19に対応し、従来例(図19)と同一領域は同一記号で示してある。図2は、図1の円Aに囲まれた部分を拡大した平面図、図3は図2の一点鎖線AAにおける断面図、図4は図2の一点鎖線ABにおける断面図である。
図において、ガラス基板1は、表示画素電極に電圧を印加する複数個の薄膜トランジスタと、前記薄膜トランジスタを選択する複数本の走査線16と、前記走査線と直行する複数本の信号線17を表面に形成し、ガラス基板2は、前記表示画素電極の対向電極32を表面に形成している。
さらに、ガラス基板1とガラス基板2は液晶31を封入するように互いに貼り合わされている。前記ガラス基板1の一辺には複数個配列された走査線電極配列と、前記ガラス基板1の走査線電極が配列された辺と隣接する他の一辺には複数個配列された信号線電極配列を有している。走査線駆動素子3は、長手方向は走査線電極端子配列長に応じた長さで、幅は4mm以下のガラス基板54の上に、多結晶シリコン薄膜トランジスタから構成され該走査線に電圧を供給する駆動回路55を形成し、前記ガラス基板1の走査線電極配列に対応する駆動回路の出力端子配列を有し、前記ガラス基板1の走査線電極配列側額縁部に搭載されて、各出力端子18はそれぞれ対応する走査線電極59に異方導電性接着フィルム56により接続されている。
同様に、信号線駆動素子4は、長手方向は信号線電極端子配列長に応じた長さで、幅は4mm以下のガラス基板34の上に、多結晶シリコン薄膜トランジスタから構成され該信号線に電圧を供給する駆動回路35を形成し、前記ガラス基板1の信号線電極配列に対応する駆動回路の出力端子配列20を有し、前記液晶表示パネルのガラス基板1の信号線電極配列側額縁部に搭載されて、各出力端子20はそれぞれ対応する信号査線電極39に異方導電性接着フィルム36により接続されている。
また、走査線駆動素子3のガラス基板54の走査線駆動出力端子18の配列された辺と隣接する辺には、走査線駆動回路55の入力端子19が形成され、信号線駆動素子4のガラス基板34の信号線駆動出力端子20の配列された辺と相対する辺には、信号線駆動回路35の入力端子21が形成されている。さらに、走査線駆動素子3の長手方向は、おおよそ信号線駆動素子4の幅だけ延伸し、走査線駆動素子3の入力端子19が設けられた辺は、信号線駆動素子4の入力端子21が設けられた辺とほぼ一直線上にある。
走査線駆動回路55の入力端子19と信号線駆動回路35の入力端子21は、外部回路接続用FPCケーブル5が接続される外部回路接続用端子22、23とアルミ配線又は/及びクロム配線又は/及び銅配線24、25で電気的に接続されている。
ここで、外部回路接続用FPCケーブル5には、走査線駆動素子と信号線駆動素子に供給する4系統の電源とGND、18本の映像信号、10本の階調電圧、16本の制御信号、2本のクロック信号と、液晶表示パネルの表示画素電極の対向電極に供給する電源が配線されている。この配線を、配線幅40μm、配線ピッチ80μm、配線厚9μmの銅配線とし、FPCケーブル5の長さを10cmとしたとき、4系統の電源と対向電極用電源には50mAの電流が流れるとし、FPCケーブル5での電圧降下を0.02V以下に抑えるためには、銅配線の抵抗率は1.7x10−8[Ω・m]であることから、各電源は12本以上の配線が必要となる。
また、GNDには100mAの電流が流れるとし、同様にFPCケーブル5での電圧降下を0.02V以下にするためには、GNDは24本以上の配線が必要となる。これより、FPCケーブル5の銅配線は全部で130本以上となるため、FPCケーブル5の幅、すなわち、外部回路接続用端子22、23の配列の幅W3は10.4mm以上となる。
外部回路接続用端子22、23は、信号線駆動素子4の搭載された額縁部の縁端部に配列され、外部回路接続用端子23と信号線駆動素子4の入力端子21の間は1.5mm以下である。また、外部回路接続用FPCケーブル5の端子46と外部回路接続用端子22、23は異方導電性接着フィルム45により接続されるが、ある接着強度が求められるため、異方導電性接着フィルム45の幅、すなわち、外部回路接続用端子22、23の長手方向は、1mm乃至1.5mmの長さを有する。
従って、従来は、外部回路接続用端子22、23を、走査線駆動素子3または信号線駆動素子4と並べて設けていたため、額縁部の幅はFPCケーブル5の幅(10.5mm)以上が必要であったが、この本実施の形態では、走査線駆動素子3の搭載される額縁部の幅W1をおおよそ4mmに、信号線駆動素子4の搭載される額縁部の幅W2を7mm以下にできるという効果がもたらされる。
しかも、本実施の形態では、外部回路接続用端子23と信号線駆動素子4の入力端子21の間と、外部回路接続用端子22と走査線駆動素子3の入力端子19の間は、共に1.5mm以下の構成となっているので、電源配線のインピーダンスを下げ、電源電圧の降下を小さくできるという効果が得られる。
さらに、本実施の形態では、信号線駆動素子4の入力端子21を、信号線駆動出力端子20の配列された辺と相対する辺に配列する構成となっているので、信号線駆動素子4の位置合わせの精度が要求される方向は信号線駆動素子4の長さL2方向だけとなり、生産性ならびに信頼性を向上することができる。
(第2の実施の形態)
上記第1の実施の形態において、走査線駆動素子3の入力端子19を、走査線駆動出力端子18の配列された辺に並べて配列する構成とすることができる。そのための構成を、第2の実施の形態として図5に示す。
本第2の実施の形態では、走査線駆動素子3の入力端子19を、走査線駆動出力端子18の配列された辺に並べて配列する構成としているので、走査線駆動素子3の位置合わせの精度が要求される方向は走査線駆動素子3の長さL1方向だけとなり、生産性ならびに信頼性を向上することができる。
(第3の実施の形態)
さらに、上記第1の実施の形態において、走査線駆動素子3の入力端子19を、走査線駆動出力端子18の配列された辺と相対する辺に配列する構成とすることもできる。そのための構成を、第3の実施の形態として図6に示す。
本第3の実施の形態では、走査線駆動素子3の入力端子19を、走査線駆動出力端子18の配列された辺と相対する辺に配列する構成としているので、走査線駆動素子3の位置合わせの精度が要求される方向は走査線駆動素子3の長さL1方向だけとなり、生産性ならびに信頼性を向上することができる。
(第4の実施の形態)
上記第1の実施の形態において、走査線駆動素子3の長手方向をおおよそ信号線駆動素子4の幅だけ延伸し、走査線駆動素子3の入力端子19が設けられた辺を、信号線駆動素子4の入力端子21が設けられた辺とほぼ一直線上にある構成としたが、信号線駆動素子4をおおよそ走査線駆動素子3の幅だけ延伸し、走査線駆動素子3の入力端子19と外部回路接続用端子22の間の配線74を信号線駆動素子4内に形成することができる。そのための構成を、第4の実施の形態として図7に示す。ここで、図8は、図7の円Bに囲まれた部分を拡大した平面図である。
図において、走査線駆動素子3の入力端子19は、走査線駆動出力端子18の配列された辺と隣接する辺に形成され、信号線駆動素子4には、外部回路接続用端子22から走査線駆動素子3の入力端子19への中継配線74と、その配線用の入力中継端子75と出力中継端子71が形成され、ガラス基板1上には、信号線駆動素子4の出力中継端子71と走査線駆動素子3の入力端子19を接続するためのアルミ配線又は/及びクロム配線又は/及び銅配線72が形成されている。
図示されていないが、信号線駆動素子4内の中継配線74と並設するように、ガラス基板1上にアルミ配線又は/及びクロム配線又は/及び銅配線が形成されても良い。
(第5の実施の形態)
さらに、上記第4の実施の形態において、走査線駆動素子3の入力端子19を、走査線駆動出力端子18の配列された辺、又は/及びその辺と相対する辺に配列する構成とすることもできる。そのための構成を、第5の実施の形態として図9に示す。
本第5の実施の形態では、走査線駆動素子3の入力端子19を、走査線駆動出力端子18の配列された辺、又は/及びその辺と相対する辺に配列する構成としているので、走査線駆動素子3の位置合わせの精度が要求される方向は走査線駆動素子3の長さL1方向だけとなり、生産性ならびに信頼性を向上することができる。
(第6及び第7の実施の形態)
さらに、上記第4の実施の形態と上記第5の実施の形態において、外部回路接続用端子21、22を信号線駆動素子4を搭載した額縁部の中央付近、または、外部回路接続用端子21、22を信号線駆動素子4を搭載した額縁部の走査線駆動素子3をから最も遠い位置に形成する構成とすることもできる。そのための構成を、それぞれ第6の実施の形態、第7の実施の形態として、それぞれ、図10及び図11に示す。
(第8の実施の形態)
図12に、本発明の第8の実施の形態として液晶表示装置の斜視図が示されている。図13に第8の実施の形態として液晶表示装置の平面図が示されている。
図において、ガラス基板1は、表示画素電極に電圧を印加する複数個の薄膜トランジスタと、前記薄膜トランジスタを選択する複数本の走査線16と、前記走査線と直行する複数本の信号線17、を表面に形成し、ガラス基板2は、前記表示画素電極の対向電極32を表面に形成している。さらに、ガラス基板1とガラス基板2は液晶31を封入するように互いに貼り合わされている。前記ガラス基板1の一辺には複数個配列された走査線電極配列と、前記ガラス基板1の走査線電極が配列された辺と隣接する他の一辺には複数個配列された信号線電極配列を有している。走査線駆動素子3は、長手方向は走査線電極端子配列長に応じた長さで、幅は4mm以下のガラス基板54の上に、多結晶シリコン薄膜トランジスタから構成され該走査線に電圧を供給する駆動回路55を形成し、前記ガラス基板1の走査線電極配列に対応する駆動回路の出力端子配列を有し、前記ガラス基板1の走査線電極配列側額縁部に搭載されて、各出力端子18はそれぞれ対応する走査線電極59に異方導電性接着フィルム56により接続されている。
同様に、信号線駆動素子4は、長手方向は信号線電極端子配列長に応じた長さで、幅は4mm以下のガラス基板34の上に、多結晶シリコン薄膜トランジスタから構成され該信号線に電圧を供給する駆動回路35を形成し、前記ガラス基板1の信号線電極配列に対応する駆動回路の出力端子配列20を有し、前記液晶表示パネルのガラス基板1の信号線電極配列側額縁部に搭載されて、各出力端子20はそれぞれ対応する信号査線電極39に異方導電性接着フィルム36により接続されている。
また、走査線駆動素子3のガラス基板54の走査線駆動出力端子18の配列された辺と隣接する辺には、走査線駆動回路55の入力端子19が形成され、信号線駆動素子4のガラス基板34の信号線駆動出力端子20の配列された辺、又は/及びその辺と相対する辺には、信号線駆動回路35の入力端子21が形成されている。
さらに、信号線駆動素子4の長手方向は、おおよそ走査線駆動素子3の幅だけ延伸し、信号線駆動素子4の信号線駆動出力端子20と隣接する辺は、走査線駆動素子3の入力端子19が設けられた辺とほぼ一直線上にある。
走査線駆動回路55の入力端子19と信号線駆動回路35の入力端子21は、外部回路接続用FPCケーブル5が接続される外部回路接続用端子22、23とアルミ配線又は/及びクロム配線又は/及び銅配線24、25で電気的に接続されている。
外部回路接続用端子22、23は、走査線駆動素子3の搭載された額縁部の縁端部に配列され、外部回路接続用端子22と走査線駆動素子3の入力端子19の間は1.5mm以下である。また、外部回路接続用FPCケーブル5の端子46と外部回路接続用端子22、23は異方導電性接着フィルム45により接続されるが、ある接着強度が求められるため、異方導電性接着フィルム45の幅、すなわち、外部回路接続用端子22、23の長手方向は、1mm乃至1.5mmの長さを有する。
従って、この実施の形態では、信号線駆動素子4の搭載される額縁部の幅W2をおおよそ4mmに、走査線駆動素子3の搭載される額縁部の幅W1を7mm以下にできるという効果がもたらされる。
(第9及び第10の実施の形態)
さらに、上記第8の実施の形態において、外部回路接続用端子21、22を走査線駆動素子3を搭載した額縁部の中央付近、または、外部回路接続用端子21、22を走査線駆動素子3を搭載した額縁部の信号線駆動素子4から最も遠い位置に形成する構成とすることもできる。そのための構成を、それぞれ、第9の実施の形態、第10の実施の形態として図14、図15に示す。
(第11、12及び第13の実施の形態)
さらに、上記第8の実施の形態において、外部回路接続用端子21、22を信号線駆動素子4を搭載した額縁部の走査線駆動素子3から最も近い位置、外部回路接続用端子21、22を信号線駆動素子4を搭載した額縁部の中央付近、または、外部回路接続用端子21、22を信号線駆動素子4を搭載した額縁部の走査線駆動素子3から最も遠い位置に形成することもできる。そのための構成を、それぞれ、第11の実施の形態、第12の実施の形態及び第13の実施の形態として、それぞれ、図16、図17及び図18に示す。
本発明の液晶表示装置の第1の実施の形態を示す斜視図である。 本発明の液晶表示装置の第1の実施の形態を示す平面図である。 本発明の液晶表示装置の第1の実施の形態を示す断面図である。 本発明の液晶表示装置の第1の実施の形態を示す断面図である。 本発明の液晶表示装置の第2の実施の形態を示す平面図である。 本発明の液晶表示装置の第3の実施の形態を示す平面図である。 本発明の液晶表示装置の第4の実施の形態を示す斜視図である。 本発明の液晶表示装置の第4の実施の形態を示す平面図である。 本発明の液晶表示装置の第5の実施の形態を示す平面図である。 本発明の液晶表示装置の第6の実施の形態を示す斜視図である。 本発明の液晶表示装置の第7の実施の形態を示す斜視図である。 本発明の液晶表示装置の第8の実施の形態を示す斜視図である。 本発明の液晶表示装置の第8の実施の形態を示す平面図である。 本発明の液晶表示装置の第9の実施の形態を示す斜視図である。 本発明の液晶表示装置の第10の実施の形態を示す斜視図である。 本発明の液晶表示装置の第11の実施の形態一実施の形態を示す斜視図である。 本発明の液晶表示装置の第12の実施の形態一実施の形態を示す斜視図である。 本発明の液晶表示装置の第13の実施の形態一実施の形態を示す斜視図である。 従来の液晶表示装置の一例を示す斜視図である。 従来の液晶表示装置の一例を示す平面図である。
符号の説明
1 ガラス基板
2 ガラス基板
3 走査線駆動素子
4 信号線駆動素子
5 外部回路接続用フレキシブルフラットケーブル
16 走査線
17 信号線
18 走査線駆動出力端子
19 入力端子
20 信号線駆動出力端子
21 入力端子
22、23 外部回路接続用端子
24、25 アルミ配線,クロム配線,銅配線
31 液晶層
32 対向電極
33 シールド材
34 ガラス基板
35 信号線駆動回路
36 異方導電性接着フィルム
37 フィルム基板
38 銅配線
39 信号線電極端子
40 絶縁膜
41 電極端子
44、45 異方導電性接着フィルム
46 電極端子
54 ガラス基板
55 走査線駆動回路
56 異方導電性接着フィルム
59 走査線電極端子
60 絶縁膜
61、62 電極端子
64 異方導電性接着フィルム

Claims (35)

  1. マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
    長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の周辺部の表示画素領域外の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、他方の駆動素子の出力端子配列を設けた辺と隣接する辺に入力端子を形成し、該他方の駆動素子の入力端子を設けた辺を前記一方の駆動素子の入力端子を設けた辺とほぼ一直線上又はほぼ平行に位置する構成とし、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺および前記他方の駆動素子の入力端子を形成した辺と平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする3インチ以上の表示装置。
  2. マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
    長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側額縁部ならびに信号線電極端子配列側額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、他方の駆動素子の出力端子配列を設けた辺、又は/及びその辺と相対する辺に入力端子を形成し、該他方の駆動素子の出力端子配列を設けた辺と隣接する辺を前記一方の駆動素子の入力端子を設けた辺とほぼ一直線上又はほぼ平行に位置する構成とし、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子を形成した辺と平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする3インチ以上の表示装置。
  3. マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
    長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、該一方の駆動素子の入力端子を設けた辺と隣接する辺を、前記他方の駆動素子の出力端子配列を設けた辺と相対する辺とほぼ一直線上又はほぼ平行に位置する構成とし、他方の駆動素子の出力端子配列を設けた辺と隣接する辺に入力端子を形成し、前記外部回路接続用端子から前記他方の駆動素子の入力端子までの配線を前記一方の駆動素子内部に形成し、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする3インチ以上の表示装置。
  4. マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
    長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の周辺部の表示画素領域外額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側額縁部ならびに信号線電極端子配列側額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、該一方の駆動素子の入力端子を設けた辺と隣接する辺を、前記他方の駆動素子の出力端子配列を設けた辺と相対する辺とほぼ一直線上又はほぼ平行に位置する構成とし、他方の駆動素子の出力端子配列を設けた辺、又は/及びその辺と相対する辺に入力端子を形成し、前記外部回路接続用端子から前記他方の駆動素子の入力端子までの配線を前記一方の駆動素子内部に形成し、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする3インチ以上の表示装置。
  5. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、他方の駆動素子に最も近い領域に形成したことを特徴とする請求項1から4のいずれか1つに記載の表示装置。
  6. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、該額縁部のほぼ中央に形成したことを特徴とする請求項1から4のいずれか1つに記載の表示装置。
  7. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、他方の駆動素子から最も遠い領域に形成したことを特徴とする請求項1から4のいずれか1つに記載の表示装置。
  8. マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する480本以上の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する640本以上の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
    長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板1の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の周辺部の表示画素領域外の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、他方の駆動素子の出力端子配列を設けた辺と隣接する辺に入力端子を形成し、該他方の駆動素子の入力端子を設けた辺を前記一方の駆動素子の入力端子を設けた辺とほぼ一直線上又はほぼ平行に位置する構成とし、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺および前記他方の駆動素子の入力端子を形成した辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする表示装置。
  9. マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する480本以上の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する640本以上の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
    長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、他方の駆動素子の出力端子配列を設けた辺、又は/及びその辺と相対する辺に入力端子を形成し、該他方の駆動素子の出力端子配列を設けた辺と隣接する辺を前記一方の駆動素子の入力端子を設けた辺とほぼ一直線上又はほぼ平行に位置する構成とし、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子を形成した辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする表示装置。
  10. マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する480本以上の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する640本以上の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
    長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板1に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、該一方の駆動素子の入力端子を設けた辺と隣接する辺を、前記他方の駆動素子の出力端子配列を設けた辺と相対する辺とほぼ一直線上又はほぼ平行に位置する構成とし、他方の駆動素子の出力端子配列を設けた辺と隣接する辺に入力端子を形成し、前記外部回路接続用端子から前記他方の駆動素子の入力端子までの配線を前記一方の駆動素子内部に形成し、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする表示装置。
  11. マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する480本以上の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する640本以上の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
    長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の周辺部の表示画素領域外額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とするガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、該一方の駆動素子の入力端子を設けた辺と隣接する辺を、前記他方の駆動素子の出力端子配列を設けた辺と相対する辺とほぼ一直線上又はほぼ平行に位置する構成とし、他方の駆動素子の出力端子配列を設けた辺又は/及びその辺と相対する辺に入力端子を形成し、前記外部回路接続用端子から前記他方の駆動素子の入力端子までの配線を前記一方の駆動素子内部に形成し、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする表示装置。
  12. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、他方の駆動素子に最も近い領域に形成したことを特徴とする請求項8から11のいずれか1つに記載の表示装置。
  13. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、該額縁部のほぼ中央に形成したことを特徴とする請求項8から11のいずれか1つに記載の表示装置。
  14. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、他方の駆動素子から最も遠い領域に形成したことを特徴とする請求項8から11のいずれか1つに記載の表示装置。
  15. 表示画素電極に電圧を印加する複数個の薄膜トランジスタと、前記薄膜トランジスタを選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成する第1のガラス基板と、
    前記表示画素電極の対向電極を表面に形成し、液晶層をはさんで前記第1のガラス基板と対向する第2のガラス基板と、
    長手方向は前記第1のガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記第1のガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の周辺部の表示画素領域外の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記第1のガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記第1のガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記第1のガラス基板と前記第2のガラス基板に信号と電源電圧を供給し、前記第1のガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記第1のガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、他方の駆動素子の出力端子配列を設けた辺と隣接する辺に入力端子を形成し、該他方の駆動素子の入力端子を設けた辺を前記一方の駆動素子の入力端子を設けた辺とほぼ一直線上又はほぼ平行に位置する構成とし、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺および前記他方の駆動素子の入力端子を形成した辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする3インチ以上の液晶表示装置。
  16. 表示画素電極に電圧を印加する複数個の薄膜トランジスタと、前記薄膜トランジスタを選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成する第1のガラス基板と、
    前記表示画素電極の対向電極を表面に形成し、液晶層をはさんで前記第1のガラス基板と対向する第2のガラス基板と、
    長手方向は前記第1のガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記第1のガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記第1のガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記第1のガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記第1のガラス基板と前記第2のガラス基板に信号と電源電圧を供給し、前記第1のガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記第1のガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、他方の駆動素子の出力端子配列を設けた辺又は/及びその辺と相対する辺に入力端子を形成し、該他方の駆動素子の出力端子配列を設けた辺と隣接する辺を前記一方の駆動素子の入力端子を設けた辺とほぼ一直線上又はほぼ平行に位置する構成とし、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子を形成した辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする3インチ以上の液晶表示装置。
  17. 表示画素電極に電圧を印加する複数個の薄膜トランジスタと、前記薄膜トランジスタを選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成する第1のガラス基板と、
    前記表示画素電極の対向電極を表面に形成し、液晶層をはさんで前記第1のガラス基板と対向する第2のガラス基板と、
    長手方向は前記第1のガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記第1のガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記第1のガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記第1のガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記第1のガラス基板と前記第2のガラス基板に信号と電源電圧を供給し、前記第1のガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記第1のガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、該一方の駆動素子の入力端子を設けた辺と隣接する辺を、前記他方の駆動素子の出力端子配列を設けた辺と相対する辺とほぼ一直線上又はほぼ平行に位置する構成とし、他方の駆動素子の出力端子配列を設けた辺と隣接する辺に入力端子を形成し、前記外部回路接続用端子から前記他方の駆動素子の入力端子までの配線を前記一方の駆動素子内部に形成し、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする3インチ以上の液晶表示装置。
  18. 表示画素電極に電圧を印加する複数個の薄膜トランジスタと、前記薄膜トランジスタを選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列と、を表面に形成する第1のガラス基板と、
    前記表示画素電極の対向電極を表面に形成し、液晶層をはさんで前記第1のガラス基板と対向する第2のガラス基板と、
    長手方向は前記第1のガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記第1のガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の周辺部の表示画素領域外額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記第1のガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記第1のガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記第1のガラス基板と前記第2のガラス基板に信号と電源電圧を供給し、前記第1のガラス基板の走査線電極端子配列側額縁部ならびに信号線電極端子配列側額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記第1のガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、該一方の駆動素子の入力端子を設けた辺と隣接する辺を、前記他方の駆動素子の出力端子配列を設けた辺と相対する辺とほぼ一直線上又はほぼ平行に位置する構成とし、他方の駆動素子の出力端子配列を設けた辺又は/及びその辺と相対する辺に入力端子を形成し、前記外部回路接続用端子から前記他方の駆動素子の入力端子までの配線を前記一方の駆動素子内部に形成し、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする3インチ以上の液晶表示装置。
  19. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、他方の駆動素子に最も近い領域に形成したことを特徴とする請求項15から18のいずれか1つに記載の液晶表示装置。
  20. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、該額縁部のほぼ中央に形成したことを特徴とする請求項15から18のいずれか1つに記載の液晶表示装置。
  21. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、他方の駆動素子から最も遠い領域に形成したことを特徴とする請求項15から18のいずれか1つに記載の液晶表示装置。
  22. 表示画素電極に電圧を印加する複数個の薄膜トランジスタと、前記薄膜トランジスタを選択する480本以上の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行する640本以上の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成する第1のガラス基板と、
    前記表示画素電極の対向電極を表面に形成し、液晶層をはさんで前記第1のガラス基板と対向する第2のガラス基板と、
    長手方向は前記第1のガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記第1のガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の周辺部の表示画素領域外の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記第1のガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記第1のガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の信号線電極端子配列側額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記第1のガラス基板と第2のガラス基板に信号と電源電圧を供給し、前記第1のガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記第1のガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、他方の駆動素子の出力端子配列を設けた辺と隣接する辺に入力端子を形成し、該他方の駆動素子の入力端子を設けた辺を前記一方の駆動素子の入力端子を設けた辺とほぼ一直線上又はほぼ平行に位置する構成とし、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺および前記他方の駆動素子の入力端子を形成した辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする液晶表示装置。
  23. 表示画素電極に電圧を印加する複数個の薄膜トランジスタと、前記薄膜トランジスタを選択する480本以上の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行する640本以上の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成する第1のガラス基板と、
    前記表示画素電極の対向電極を表面に形成し、液晶層をはさんで前記第1のガラス基板と対向する第2のガラス基板と、
    長手方向は前記第1のガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記第1のガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記第1のガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記第1のガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記第1のガラス基板と第2のガラス基板に信号と電源電圧を供給し、前記第1のガラス基板の走査線電極端子配列側額縁部ならびに信号線電極端子配列側額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記第1のガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、他方の駆動素子の出力端子配列を設けた辺又は/及びその辺と相対する辺に入力端子を形成し、該他方の駆動素子の出力端子配列を設けた辺と隣接する辺を前記一方の駆動素子の入力端子を設けた辺とほぼ一直線上又はほぼ平行に位置する構成とし、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子を形成した辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする液晶表示装置。
  24. 表示画素電極に電圧を印加する複数個の薄膜トランジスタと、前記薄膜トランジスタを選択する480本以上の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行する640本以上の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成する第1のガラス基板と、
    前記表示画素電極の対向電極を表面に形成し、液晶層をはさんで前記第1のガラス基板と対向する第2のガラス基板と、
    長手方向は前記第1のガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記第1のガラス基板1の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記第1のガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記第1のガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記第1のガラス基板と第2のガラス基板に信号と電源電圧を供給し、前記第1のガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記第1のガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、該一方の駆動素子の入力端子を設けた辺と隣接する辺を、前記他方の駆動素子の出力端子配列を設けた辺と相対する辺とほぼ一直線上又はほぼ平行に位置する構成とし、他方の駆動素子の出力端子配列を設けた辺と隣接する辺に入力端子を形成し、前記外部回路接続用端子から前記他方の駆動素子の入力端子までの配線を前記一方の駆動素子内部に形成し、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする液晶表示装置。
  25. 表示画素電極に電圧を印加する複数個の薄膜トランジスタと、前記薄膜トランジスタを選択する480本以上の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行する640本以上の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成する第1のガラス基板と、
    前記表示画素電極の対向電極を表面に形成し、液晶層をはさんで前記第1のガラス基板と対向する第2のガラス基板と、
    長手方向は前記第1のガラス基板の走査線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記第1のガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の周辺部の表示画素領域外額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記第1のガラス基板の信号線電極端子配列長に応じた長さで幅は4mm以下とする第1のガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記第1のガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記第1のガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記第1のガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記第1のガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記第1のガラス基板1と第2のガラス基板2に信号と電源電圧を供給し、前記第1のガラス基板の走査線電極端子配列側額縁部ならびに信号線電極端子配列側額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記第1のガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、該一方の駆動素子の入力端子を設けた辺と隣接する辺を、前記他方の駆動素子の出力端子配列を設けた辺と相対する辺とほぼ一直線上又はほぼ平行に位置する構成とし、他方の駆動素子の出力端子配列を設けた辺又は/及びその辺と相対する辺に入力端子を形成し、前記外部回路接続用端子から前記他方の駆動素子の入力端子までの配線を前記一方の駆動素子内部に形成し、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺と、平行かつ3mm以内の位置に形成することにより、前記駆動素子及び前記外部回路接続用端子を搭載した額縁部の幅寸法を7mm以下の構造としたことを特徴とする液晶表示装置。
  26. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、他方の駆動素子に最も近い領域に形成したことを特徴とする請求項22から25のいずれか1つに記載の液晶表示装置。
  27. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、該額縁部のほぼ中央に形成したことを特徴とする請求項22から25のいずれか1つに記載の液晶表示装置。
  28. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、他方の駆動素子から最も遠い領域に形成したことを特徴とする請求項22から25のいずれか1つに記載の液晶表示装置。
  29. マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
    長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さのガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の周辺部の表示画素領域外の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さのガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、他方の駆動素子の出力端子配列を設けた辺と隣接する辺に入力端子を形成し、該他方の駆動素子の入力端子を設けた辺を前記一方の駆動素子の入力端子を設けた辺とほぼ一直線上又はほぼ平行に位置する構成とし、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺および前記他方の駆動素子の入力端子を形成した辺と平行の位置に形成する構造としたことを特徴とする表示装置。
  30. マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
    長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さのガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さのガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側額縁部ならびに信号線電極端子配列側額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、他方の駆動素子の出力端子配列を設けた辺、又は/及びその辺と相対する辺に入力端子を形成し、該他方の駆動素子の出力端子配列を設けた辺と隣接する辺を前記一方の駆動素子の入力端子を設けた辺とほぼ一直線上又はほぼ平行に位置する構成とし、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子を形成した辺と平行の位置に形成する構造としたことを特徴とする表示装置。
  31. マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
    長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さのガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さのガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側の額縁部ならびに信号線電極端子配列側の額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、該一方の駆動素子の入力端子を設けた辺と隣接する辺を、前記他方の駆動素子の出力端子配列を設けた辺と相対する辺とほぼ一直線上又はほぼ平行に位置する構成とし、他方の駆動素子の出力端子配列を設けた辺と隣接する辺に入力端子を形成し、前記外部回路接続用端子から前記他方の駆動素子の入力端子までの配線を前記一方の駆動素子内部に形成し、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺と、平行の位置に形成する構造としたことを特徴とする表示装置。
  32. マトリクス状に配列された複数個の表示画素と、前記表示画素を選択する複数本の走査線と、該走査線と電気的に接続し一辺に複数個配列された走査線電極端子配列と、前記走査線と直行し前記表示画素を選択する複数本の信号線と、該信号線と電気的に接続し一辺に複数個配列された信号線電極端子配列とを表面に形成するガラス基板と、
    長手方向は前記ガラス基板の走査線電極端子配列長に応じた長さのガラス基板上に、多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の走査線に電圧を供給する走査線駆動回路を形成し、前記ガラス基板の走査線電極端子配列に対応する走査線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の周辺部の表示画素領域外額縁部の走査線電極端子配列側に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の走査線電極に接続される走査線駆動素子と、
    長手方向は前記ガラス基板の信号線電極端子配列長に応じた長さのガラス基板上に多結晶シリコン薄膜トランジスタから構成され前記ガラス基板の信号線に電圧を供給する信号線駆動回路を形成し、前記ガラス基板の信号線電極端子配列に対応する信号線駆動回路の出力端子配列と、外部回路から供給される信号と電源電圧を入力するための入力端子を有し、前記ガラス基板の信号線電極端子配列側の額縁部に搭載されて、前記各出力端子はそれぞれ対応する前記ガラス基板の信号線電極に接続される信号線駆動素子とから構成され、
    外部回路から前記走査線駆動素子と前記信号線駆動素子と前記ガラス基板に信号と電源電圧を供給し、前記ガラス基板の走査線電極端子配列側額縁部ならびに信号線電極端子配列側額縁部の幅よりも広い幅を有するフレキシブルフラットケーブルを接続するための外部回路接続用端子を前記ガラス基板の額縁部に形成した構成とする表示装置において、
    走査線駆動素子と信号線駆動素子のうち一方の駆動素子の出力端子配列を設けた辺と相対する辺に入力端子を形成し、該一方の駆動素子の入力端子を設けた辺と隣接する辺を、前記他方の駆動素子の出力端子配列を設けた辺と相対する辺とほぼ一直線上又はほぼ平行に位置する構成とし、他方の駆動素子の出力端子配列を設けた辺、又は/及びその辺と相対する辺に入力端子を形成し、前記外部回路接続用端子から前記他方の駆動素子の入力端子までの配線を前記一方の駆動素子内部に形成し、さらに、前記外部回路接続用端子の配列を、前記一方の駆動素子の搭載された額縁部上で、前記一方の駆動素子の入力端子の形成された辺と、平行の位置に形成する構造としたことを特徴とする表示装置。
  33. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、他方の駆動素子に最も近い領域に形成したことを特徴とする請求項29から32のいずれか1つに記載の表示装置。
  34. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、該額縁部のほぼ中央に形成したことを特徴とする請求項29から32のいずれか1つに記載の表示装置。
  35. 前記外部回路接続用端子を、一方の駆動素子の搭載された額縁部上で、他方の駆動素子から最も遠い領域に形成したことを特徴とする請求項29から32のいずれか1つに記載の表示装置。
JP2004046413A 2004-02-23 2004-02-23 表示装置および液晶表示装置 Pending JP2005234459A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004046413A JP2005234459A (ja) 2004-02-23 2004-02-23 表示装置および液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004046413A JP2005234459A (ja) 2004-02-23 2004-02-23 表示装置および液晶表示装置

Publications (1)

Publication Number Publication Date
JP2005234459A true JP2005234459A (ja) 2005-09-02

Family

ID=35017446

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004046413A Pending JP2005234459A (ja) 2004-02-23 2004-02-23 表示装置および液晶表示装置

Country Status (1)

Country Link
JP (1) JP2005234459A (ja)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08250745A (ja) * 1995-03-10 1996-09-27 Semiconductor Energy Lab Co Ltd 表示装置
JPH11223829A (ja) * 1998-02-09 1999-08-17 Seiko Epson Corp 液晶装置
JP2000214477A (ja) * 1999-01-20 2000-08-04 Mitsubishi Electric Corp 液晶表示装置及びその製造方法
JP2001201759A (ja) * 2000-01-20 2001-07-27 Sanyo Electric Co Ltd 液晶表示装置
JP2003098550A (ja) * 2001-09-26 2003-04-03 Fujitsu Display Technologies Corp 液晶表示装置及びその製造方法
JP2003203945A (ja) * 2002-01-09 2003-07-18 Sharp Corp 配線基板およびこれを用いた表示装置
JP2003228079A (ja) * 2002-02-04 2003-08-15 Seiko Instruments Inc 表示装置およびドライバic
JP2004037496A (ja) * 2002-06-28 2004-02-05 Seiko Epson Corp 電気光学装置及びその駆動方法並びに電子機器

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08250745A (ja) * 1995-03-10 1996-09-27 Semiconductor Energy Lab Co Ltd 表示装置
JPH11223829A (ja) * 1998-02-09 1999-08-17 Seiko Epson Corp 液晶装置
JP2000214477A (ja) * 1999-01-20 2000-08-04 Mitsubishi Electric Corp 液晶表示装置及びその製造方法
JP2001201759A (ja) * 2000-01-20 2001-07-27 Sanyo Electric Co Ltd 液晶表示装置
JP2003098550A (ja) * 2001-09-26 2003-04-03 Fujitsu Display Technologies Corp 液晶表示装置及びその製造方法
JP2003203945A (ja) * 2002-01-09 2003-07-18 Sharp Corp 配線基板およびこれを用いた表示装置
JP2003228079A (ja) * 2002-02-04 2003-08-15 Seiko Instruments Inc 表示装置およびドライバic
JP2004037496A (ja) * 2002-06-28 2004-02-05 Seiko Epson Corp 電気光学装置及びその駆動方法並びに電子機器

Similar Documents

Publication Publication Date Title
US7561132B2 (en) Display device
US8395744B2 (en) Display device including dummy pixel region
US7504723B2 (en) Electrical connection pattern in an electronic panel
KR100724226B1 (ko) 전기 광학 장치, 전기 광학 장치용 기판, 회로 기판, 실장구조체 및 전자 기기
KR101313918B1 (ko) 디바이스 기판
US20070222777A1 (en) Electrooptic device, wiring board, method for manufacturing electrooptic device, and electronic device
JP2002139741A (ja) 等抵抗配線液晶表示装置
JP2009237280A (ja) 表示装置
US7483109B2 (en) Space saving on peripheral rim outside display pixel region in display device
KR101621559B1 (ko) 액정표시장치
JP4006012B2 (ja) 表示装置および液晶表示装置
US20050231495A1 (en) Display device
JPH0926593A (ja) 液晶表示装置
TWI439778B (zh) 畫素陣列基板及顯示面板
JP2008309825A (ja) 液晶表示装置
JP4737367B2 (ja) 表示装置及びこれを用いた携帯端末
KR100990315B1 (ko) 액정표시장치
JP4525174B2 (ja) 液晶表示装置
JP2008241801A (ja) 電気光学装置用基板、この基板を用いた電気光学装置及びこの電気光学装置を搭載した電子機器。
JP2005234459A (ja) 表示装置および液晶表示装置
JP2005250114A (ja) 表示装置
JP2008172117A (ja) 電気光学装置、電気光学装置用基板、半導体素子、及び電子機器
KR20070068235A (ko) 액정표시장치 및 그 제조방법
JPH11202364A (ja) 液晶表示装置
JP4581527B2 (ja) 電気光学装置及び電子機器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070115

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100301

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100317

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20100707