JP2000036944A - インタレ―ス走査ビデオ信号を非インタレ―ス走査ビデオ信号に変換する方法および装置。 - Google Patents

インタレ―ス走査ビデオ信号を非インタレ―ス走査ビデオ信号に変換する方法および装置。

Info

Publication number
JP2000036944A
JP2000036944A JP11093873A JP9387399A JP2000036944A JP 2000036944 A JP2000036944 A JP 2000036944A JP 11093873 A JP11093873 A JP 11093873A JP 9387399 A JP9387399 A JP 9387399A JP 2000036944 A JP2000036944 A JP 2000036944A
Authority
JP
Japan
Prior art keywords
video signal
signal
interlaced
interpolated
pass filtered
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11093873A
Other languages
English (en)
Other versions
JP4125442B2 (ja
Inventor
Robert Dischart Lee
ロバート デイスチャート リー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of JP2000036944A publication Critical patent/JP2000036944A/ja
Application granted granted Critical
Publication of JP4125442B2 publication Critical patent/JP4125442B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/641Multi-purpose receivers, e.g. for auxiliary information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Television Systems (AREA)
  • Color Television Systems (AREA)

Abstract

(57)【要約】 (修正有) 【課題】 2つの構成画像フィールドの間に時間的位置
を有する画像フレームを発生する、インタレース走査−
プログレッシブ走査変換システムの提供。 【解決手段】 システムは、インタレース走査ビデオ信
号を受け取る端子と、端子と結合し、水平ライン間隔の
数Nだけインターレス走査ビデオ信号を遅延して第1の
遅延ビデオ信号を生成する第1の遅延要素で、N水平ラ
イン間隔が1フィールド期間より少ないが、N+1水平
ライン間隔が1フィールド期間より大きい第1の遅延要
素と、これと結合し、1水平ライン間隔だけ第1の遅延
ビデオ信号を遅延して第2の遅延ビデオ信号を生成の第
2の遅延要素と、受信のインタレース走査ビデオ信号を
第1の遅延ビデオ信号と組合せ、第1の補間信号を生成
する第1の補間器と、受信のインタレース走査ビデオ信
号を第2の遅延ビデオ信号と組合せる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、テレビ受信機に関
し、より詳細には、インタレース走査ビデオ信号を非イ
ンタレース走査ビデオ画像またはプログレッシブ走査ビ
デオ画像として表示するテレビ受信機に関する。
【0002】
【従来の技術】主要な放送基準の全てに従ってフォーマ
ットされたテレビ信号は、インタレース走査ビデオ信号
である。インタレース走査ビデオ信号において、画像フ
レームは2つのインタリーブされたフィールドとして表
示される。1つのフィールド、すなわち、上部フィール
ドは画像フレームの奇数ラインを含み、他のフィール
ド、すなわち下部フィールドは画像フレームの偶数ライ
ンを含む。典型的に、画像フィールドは異なる時間で起
こる。例えば、NTSC基準に従ってフォーマットされ
たビデオ信号は、連続的なフィールドの間で1/60秒
のフィールド間隔を有する。
【0003】
【発明が解決しようとする課題】インタレース走査のビ
デオ信号の表示が、表示された画像にアーチファクトを
生成することが、長い間公知である。最も目立つもの
は、表示された画像の垂直ラインを形成する画像の絵素
(画素)が画像の上に向かって動くように見える垂直ド
ットクロールである。
【0004】インタレース走査画像を非インタレース走
査フォーマットで表示する場合にこの種の歪みが取り除
かれ得ることも公知である。インタレース走査信号から
非インタレース走査信号を発生する1つの方法は、イン
タレース走査信号の各ラインを2倍にするか、個々の画
像フィールドを画像フレームに変換するためにフィール
ド内の連続的なラインの間を補間することである。この
ような画像フレームを発生するためにラインを2倍にす
るシステムは、フィールドからフィールドを上下に振動
するぎざぎざの対角ラインまたは水平ラインなどのアー
チファクトを有する傾向にある。間にあるラインおよび
画像フィールドを補間するシステムは、補間されたライ
ンの水平解像度が補間されないラインの半分の解像度で
あるので異なる水平解像度の交互のラインを有する。加
えて、高解像度画像ラインおよび低解像度画像ラインの
相対位置はフレームからフレームへと変化し、更なるア
ーチファクトを引き起こす。
【0005】他のインタレース走査およびプログレッシ
ブ走査変換システムは、画像フレームを形成する他の画
像フィールドから1つの画像フィールドに追加のライン
を発生することを試みる。これらのシステムは、適応フ
ィルタ方法または線状フィルタ方法のいずれかを使用す
る。適応方法は、信号のノイズによってトリックにかか
る傾向にある。画像信号のこのノイズは、適応フィルタ
が誤った決定をさせ可視のアーチファクトを引き起こし
得る。従来の線形フィルタを利用するシステムは、1つ
の画像フィールド内の画素に対して他の画像フィールド
における画素、または補間された画素に対して補間され
ない画素の周波数応答が異なるという問題を有する。
【0006】本発明は、上記課題を解決するためになさ
れたものであって、2つの構成画像フィールドの時間的
(temporal)位置の間に時間的位置を有する画
像フレームを発生する、インタレース走査−プログレッ
シブ走査変換システムを提供する。
【0007】
【課題を解決するための手段】本発明の1つの局面によ
れば、インタレース走査ビデオ信号をプログレッシブ走
査ビデオ信号に変換するシステムは、インタレース走査
ビデオ信号を受け取る端子と、該端子と結合し、水平ラ
イン間隔の数Nだけインターレス走査ビデオ信号を遅延
して第1の遅延ビデオ信号を生成する第1の遅延要素で
あって、N水平ライン間隔が1フィールド期間より少な
いが、N+1水平ライン間隔が1フィールド期間より大
きい第1の遅延要素と、該第1の遅延要素と結合し、1
水平ライン間隔だけ該第1の遅延ビデオ信号を遅延して
第2の遅延ビデオ信号を生成する第2の遅延要素と、該
受け取られたインタレース走査ビデオ信号を該第1の遅
延ビデオ信号と組合せ、第1の補間された信号を生成す
る、第1の補間器と、該受け取られたインタレース走査
ビデオ信号を該第2の遅延ビデオ信号と組合せ、第2の
補間された信号を生成する、第2の補間器と、該第1の
補間器と結合され、第1のサンプルレートで該第1の補
間された信号のサンプルを受け取り、該第1のサンプル
レートの2倍である第2のサンプルレートで該第1の補
間された信号のサンプルを出力信号として提供する、第
1の高速化(speed−up)メモリと、該第2の補
間器と結合され、該第1のサンプルレートで該第2の補
間された信号のサンプルを受け取り、該第2のサンプル
レートで該第1の補間された信号のサンプルを出力信号
として提供する、第2の高速化メモリと、該第1の高速
化メモリおよび該第2の高速化メモリと結合され、該第
1および第2の高速化メモリの該出力信号をプログレッ
シブ走査ビデオ信号として交互に提供するマルチプレク
サと、を含む。これにより、上記目的が達成される。
【0008】上記システムが、比較的低い周波数成分に
関連して前記インタレース走査ビデオ信号の比較的高い
周波数成分を減衰し、低域通過フィルタリングされたイ
ンタレース走査ビデオ信号を提供する低域通過フィルタ
であって、前記第1および前記第2の遅延要素と前記第
1および前記第2の補間器とが該低域通過フィルタリン
グされたインタレース走査ビデオ信号を受け取るように
結合される低域通過フィルタと、受け取られた該インタ
レース走査ビデオ信号から該低域通過フィルタリングさ
れたインタレース走査ビデオを減算し、高域通過フィル
タリングされたインタレース走査ビデオ信号を提供する
減算器と、該高域通過フィルタリングされたインタレー
ス走査ビデオ信号を受け取るように結合され、プログレ
ッシブ走査高域通過フィルタリングされたビデオ信号を
発生するライン2重化メモリと、該プログレッシブ走査
高域通過フィルタリングされたビデオ信号を、前記マル
チプレクサによって提供された信号に加え、プログレッ
シブ走査ビデオ信号を生成する手段と、を更に含んでも
よい。
【0009】上記システムが、比較的低い周波数成分に
関連して前記インタレース走査ビデオ信号の比較的高い
周波数成分を減衰し、低域通過フィルタリングされたイ
ンタレース走査ビデオ信号を提供する低域通過フィルタ
であって、前記第1の遅延要素および前記第2の遅延要
素と前記第1の補間器および前記第2の補間器とが該低
域通過フィルタリングされたインタレース走査ビデオ信
号を受け取るように結合される低域通過フィルタと、該
受け取られたインタレース走査ビデオ信号から該低域通
過フィルタリングされたインタレース走査ビデオを減算
し、高域通過フィルタリングされたインタレース走査ビ
デオ信号を提供する減算器と、該インタレース走査ビデ
オ信号の1水平ライン間隔だけ該高域通過フィルタリン
グされたインタレース走査ビデオ信号を遅延し、遅延さ
れた高域通過フィルタリングされたビデオ信号を生成す
る第3の遅延要素と、該高域通過フィルタリングされた
走査ビデオ信号と該遅延された高域通過フィルタリング
されたビデオ信号とを第1の比率で組合せ、第1の補間
された高域通過フィルタリングされたビデオ信号を生成
する第3の補間器と、該高域通過フィルタリングされた
インタレース走査ビデオ信号と該遅延された高域通過フ
ィルタリングされたビデオ信号とを該第1の比率と異な
る第2の比率で組合せ、第2の補間された高域通過フィ
ルタリングされたビデオ信号を生成する第4の補間器
と、該第1の補間された高域通過フィルタリングされた
ビデオ信号を該第1の補間された信号に加える手段と、
該第2の補間された高域通過フィルタリングされたビデ
オ信号を該第2の補間された信号に加える手段と、を更
に含んでもよい。
【0010】前記受け取られたインタレース走査ビデオ
信号は、輝度信号成分およびクロミナンス信号成分を含
む複合ビデオ信号であり、前記システムは前記高域通過
フィルタリングされたインタレース走査ビデオ信号を受
け取るように結合され、該高域通過フィルタリングされ
たインタレース走査ビデオ信号を前記第3の遅延要素、
前記第3の補間器および前記第4の補間器に提供する前
に、該高域通過フィルタリングされたインタレース走査
ビデオ信号から該クロミナンス信号成分を分離する、輝
度/クロミナンス分離回路を更に含んでもよい。
【0011】前記受け取られたインタレース走査ビデオ
信号が、輝度成分信号であってもよい。
【0012】本発明の別の局面によれば、インタレース
走査ビデオ信号をプログレッシブ走査ビデオ信号に変換
するシステムであって、インタレース走査輝度ビデオ信
号を受け取る端子と、該端子と結合され、262の水平
ライン間隔だけ該インタレース走査輝度ビデオ信号を遅
延する第1の遅延要素と、該第1の遅延要素と結合さ
れ、1水平ライン間隔だけ該第1の遅延されたビデオ信
号を遅延させて第2の遅延されたビデオ信号を生成する
第2の遅延要素と、該受け取られたインタレース走査輝
度ビデオ信号を該第1の遅延されたビデオ信号と組合
せ、第1の補間された信号を生成する第1の補間器と、
該受け取られたインタレース走査輝度ビデオ信号を該第
2の遅延されたビデオ信号と組合せ、第2の補間された
信号を生成する第2の補間器と、該第1の補間器と結合
され、第1のサンプルレートで該第1の補間された信号
のサンプルを受け取り、該第1のサンプルレートの2倍
である第2のサンプルレートで該第1の補間された信号
のサンプルを出力信号として提供する、第1の高速化メ
モリと、該第2の補間器と結合され、該第1のサンプル
レートで該第2の補間された信号のサンプルを受け取
り、該第2のサンプルレートで該第1の補間された信号
のサンプルを出力信号として提供する、第2の高速化メ
モリと、該第1および該第2の高速化メモリと結合さ
れ、それぞれの該第1および該第2の高速化メモリの出
力信号をプログレッシブ走査ビデオ信号として交互に提
供するマルチプレクサと、を含む。これにより、上記目
的が達成される。
【0013】本発明の更に別の局面によれば、第1のサ
ンプルレートを有するインタレース走査ビデオ信号を、
該第1のサンプルレートより大きい第2のサンプルレー
トを有するプログレッシブ走査ビデオ信号に変換する方
法は、a)該インタレース走査ビデオ信号を表すビデオ
信号を提供する工程と、b)該インタレース走査ビデオ
信号を表す第2のビデオ信号を提供する工程であって、
該第1のビデオ信号および該第2のビデオ信号はN水平
ライン間隔の時間で異なり、該Nが該N水平ライン間隔
は1フィールド期間より小さいがN+1水平ライン間隔
は1フィールド期間より大きいような整数である工程
と、c)該インタレース走査ビデオ信号を表す第3のビ
デオ信号を提供する工程であって、該第1のビデオ信号
および該第3のビデオ信号が、N+1の水平ライン間隔
の時間異なる工程と、d)該第1のビデオ信号および該
第2のビデオ信号の間を補間して、第1の補間された信
号を生成する工程と、e)該第1のビデオ信号および該
第3のビデオ信号を補間して、第2の補間された信号を
生成する工程と、f)該第1の補間された信号および該
第2の補間された信号のサンプルレートを2倍にして2
倍速の該第1および第2の補間された信号を生成する工
程と、g)該2倍速の第1の補間された信号および該2
倍速の第2の補間された信号のサンプルの1水平ライン
をプログレッシブ走査ビデオ信号としてそれぞれ交互に
提供する工程と、を含む。これにより、上記目的が達成
される。
【0014】上記の方法が、前記インタレース走査ビデ
オ信号を低域通過フィルタリングして、低域通過フィル
タリングされたインタレース走査ビデオ信号を前記工程
a)、工程b)および工程c)で処理された前記インタ
レース走査ビデオ信号として提供する工程と、該インタ
レース走査ビデオ信号から該低域通過フィルタリングさ
れたインタレース走査ビデオ信号を減算し、高域通過フ
ィルタリングされたインタレース走査ビデオ信号を提供
する工程と、該高域通過フィルタリングされたインタレ
ース走査ビデオ信号のサンプルの各ラインを前記第2の
サンプルレートでサンプルの2つのラインに変換し、プ
ログレッシブ走査高域通過フィルタリングされたビデオ
信号を生成する工程と、該プログレッシブ走査高域通過
フィルタリングされたビデオ信号を前記工程g)によっ
て提供された信号に加え、プログレッシブ走査ビデオ信
号を生成する工程と、を更に含んでもよい。
【0015】上記の方法が、前記インタレース走査ビデ
オ信号を低域通過フィルタリングして、低域通過フィル
タリングされたインタレース走査ビデオ信号を前記工程
a)、工程b)および工程c)で処理された前記インタ
レース走査ビデオ信号として提供する工程と、該インタ
レース走査ビデオ信号から該低域通過フィルタリングさ
れたインタレース走査ビデオ信号を減算し、高域通過フ
ィルタリングされたインタレース走査ビデオ信号を提供
する工程と、該高域通過フィルタリングされたインタレ
ース走査ビデオ信号を該インタレース走査ビデオ信号の
1水平ライン間隔だけ遅延し、遅延された高域通過フィ
ルタリングビデオ信号を生成する工程と、該高域通過フ
ィルタリングされたインタレース走査ビデオ信号と遅延
された高域通過フィルタリングビデオ信号との間を第1
の比率で補間し、第1の補間された高域通過フィルタリ
ングビデオ信号を生成する工程と、該高域通過フィルタ
リングされたインタレース走査ビデオ信号と遅延された
高域通過フィルタリングされたビデオ信号との間を該第
1の比率とは異なる第2の比率で補間し、第2の補間さ
れた高域通過フィルタリングされたビデオ信号を生成す
る工程と、該第1の補間された高域通過フィルタリング
されたビデオ信号を該第1の補間された信号に加える工
程と、該第2の補間された高域通過フィルタリングされ
たビデオ信号を該第2の補間された信号に加える工程
と、を更に含んでもよい。
【0016】前記受け取られたインタレース走査ビデオ
信号は輝度信号成分とクロミナンス信号成分とを含む複
合ビデオ信号であってもよく、上記の方法は、前記高域
通過フィルタリングされたインタレース走査ビデオ信号
を遅延する工程および該高域通過フィルタリングされた
インタレース走査ビデオ信号と該遅延された高域通過フ
ィルタリングビデオ信号との間を補間する工程の前に、
該クロミナンス信号成分を該高域通過フィルタリングさ
れたインタレース走査ビデオ信号から分離する工程を更
に含んでもよい。
【0017】本発明の別の局面によれば、第1のサンプ
ルレートを有するインタレース走査ビデオ信号を、該第
1のサンプルレートより大きな第2のサンプルレートを
有するプログレッシブ走査ビデオ信号に変換する装置
は、該インタレース走査ビデオ信号を表すビデオ信号を
提供する手段と、該インタレース走査ビデオ信号を表す
第2のビデオ信号を提供する手段であって、該第1およ
び該第2のビデオ信号はN水平ライン間隔の時間異な
り、該Nが該N水平ライン間隔は1フィールド期間より
小さいがN+1水平ライン間隔は1フィールド期間より
大きいような整数である手段と、該インタレース走査ビ
デオ信号を表す第3のビデオ信号を提供する手段であっ
て、該第1のビデオ信号および該第3のビデオ信号が、
N+1水平ライン間隔の時間で異なる手段と、該第1の
ビデオ信号および該第2のビデオ信号の間を補間して、
第1の補間された信号を生成する手段と、該第1のビデ
オ信号および該第3のビデオ信号を補間して、第2の補
間された信号を生成する手段と、該第1の補間された信
号および該第2の補間された信号のサンプルレートを2
倍にして2倍速の該第1および第2の補間された信号を
生成する手段と、該2倍速の第1の補間された信号およ
び該2倍速の第2の補間された信号のサンプルの1水平
ラインをプログレッシブ走査ビデオ信号としてそれぞれ
交互に提供する手段と、を含む。これにより上記目的が
達成される。
【0018】本発明は、2つの構成画像フィールドの時
間的(temporal)位置の間に時間的位置を有す
る画像フレームを発生する、インタレース走査−プログ
レッシブ走査変換システムに具現化される。システム
は、2つのフィールドが表示されたとき、現在のフィー
ルドからの現在のラインを、現在のラインの真上にある
前のフィールドのラインと現在のラインの真下にある前
のフィールドのラインとに連続的に平均化することによ
って、プログレッシブフレームに対する画像ラインを補
間する。
【0019】本発明の1つの局面によれば、補間方法
は、輝度信号情報の比較的低い周波数成分に対してのみ
適用される。より高い周波数の輝度情報は、2つの構成
フィールドの1つから選択され、ラインの2倍化また
は、重み付けしたライン補間フィルタによって処理され
た後のいずれかで表示される。
【0020】本発明の別の局面によれば、複合ビデオ信
号からのより低い周波数の成分を分離するために使用さ
れる低域通過フィルタリングは、輝度/クロミナンスフ
ィルタの一部である。
【0021】インタレース走査ビデオ信号をプログレッ
シブ走査ビデオ信号に変換するシステムは、インタレー
ス走査画像フレームを構成する上部および下部フィール
ドのそれぞれのライン間にラインを補間してプログレッ
シブ走査画像フレームを生成する。生成されたライン
は、下部フィールドのラインおよび上部フィールドのラ
インのそれぞれの間に効果的な空間的および時間的位置
を有する。上部フィールドからの1つのラインは、プロ
グレッシブフレームの2つのラインを発生するためにイ
ンタレースフレームにおける1つのラインの真上および
真下の下部フィールドの2つのラインに補間される。任
意に、インタレース走査をプログレッシブ走査にする方
法は、輝度信号の比較的低い周波数成分にのみ適用され
る。より高い周波輝度信号成分については、2つのイン
タレースフィールドの一方を選択し、これをライン2倍
化または補間およびライン2倍化してからプログレッシ
ブ走査低周波輝度信号成分に加える。1つのフィールド
からのインタレース走査ビデオ信号のクロミナンス成分
は、ラインが2倍化され、カラー差信号成分へと分離さ
れ、プログレッシブ走査輝度信号成分を有するマトリク
スに適用される。
【0022】
【発明の実施の形態】National Televi
sion Standards Committee
(NTSC)によって開発された基準の下では、ビデオ
信号は連続的な画像フレームとして表示され、各フレー
ムは上部フィールドと下部フィールドである2つのイン
タレース画像フィールドを含む。NTSCのフレーム間
隔は1/30秒であり、1/60秒毎の2つのフィール
ド間隔に分割される。画像フレームは、各画像フィール
ドにおいて262 1/2の水平ラインが生じるように
分割された525の水平ライン間隔を含む。
【0023】図2Aは、NTSCビデオフレームの2つ
のフィールドの相対空間位置を示す画像走査図である。
再生された画像において、上部ビデオフィールドのライ
ン212は、下部ビデオフィールドのそれぞれのライン
210の間で走査される。
【0024】以下に記載の本発明の例示的な実施形態
は、2つのフィールドのそれぞれのラインの間のライン
を補間し、下部フィールドのライン210および上部フ
ィールドのライン212の間の空間位置を占める画像フ
レームのラインを生成する。例えば、ライン212Aお
よびライン212Cの間に配置された4つのラインを発
生するために、ライン210Aはライン212Aおよび
ライン212Bに個別に平均化され、ライン210Bは
ライン212Bおよびライン212Cに個別に平均化さ
れる。これらの動作は、フレームを発生するために使用
される画像フィールドのラインの間に空間位置および時
間位置を有する非インタレース画像フレームの補間され
たラインを生成する。
【0025】図1Aは、本発明の実施形態を含む信号処
理回路のブロック図である。図1Aにおいて、インタレ
ースされたビデオ信号が受け取られ、輝度−クロミナン
ス分離回路102に付与される。回路102は、例え
ば、カラー副搬送波の周波数の4倍のサンプル周波数4
scで輝度およびクロミナンス信号を提供するラインコ
ームフィルタ(図示せず)を含み得る。クロミナンス信
号は、サンプル(R−Y)、(B−Y)、−(R−
Y)、−(B−Y)、(R−Y)・・・の配列であり、
(R−Y)および(B−Y)は、カラー差信号である。
回路102によって提供された輝度信号は、約4MHz
のバンド幅を有する一方、クロミナンス信号は、約0.
5MHzのバンド幅を有する。
【0026】輝度−クロミナンス分離回路102によっ
て提供される輝度信号は、本発明によればライン補間器
106に付与される。ライン補間器106としての使用
に適する例示的回路は、図1Bを参照に以下に説明す
る。以下に示すように、ライン補間器は、8fscのサン
プルレートで輝度サンプルを提供し、入力インタレース
ビデオ信号のライン周波数の2倍を有する。
【0027】回路102によって提供されるクロミナン
ス信号は、ラインダブラ回路104に付与される。回路
104は、現在のフィールドの各ラインに対してクロミ
ナンスサンプルを2倍にし、サンプルを個別の(R−
Y)カラー差信号と(B−Y)カラー差信号とに分離す
る。ラインが2倍化されたサンプルは、入力インタレー
スビデオ信号のラインレートの2倍である8fscのサン
プルレートで提供される。ライン補間器106およびラ
インダブラ104によって提供されるY,(R−Y)お
よび(B−Y)の出力信号は、信号を組み合わせて表示
装置(図示せず)を駆動するために使用され得る原色信
号R、G、およびBを生成するマトリクス回路108に
付与される。
【0028】図1Bは、図1Aに示すライン補間器10
6として使用するのに適したライン補間回路のブロック
図である。この回路は、図1Aに示す輝度/クロミナン
ス分離回路102によって提供されるようなインタレー
ス走査輝度信号を受け取り、その信号を262H遅延ラ
イン110に付与する。現在受け取られるインタレース
輝度信号は、合計回路114で262の水平ライン間隔
だけ遅延された信号と合計される。262H遅延ライン
の出力信号もまた、1H遅延ライン112の入力端子に
付与され、263水平ライン間隔だけ遅延された信号を
提供する。遅延ライン112の出力信号は、合計回路1
16の入力ポートの1つに付与される。合計回路116
の他の入力ポートは、現在のインタレース輝度信号を受
け取るように結合される。合計回路114の出力信号
は、表示された画像の現在のラインの真下にある、前の
フィールドからのラインと合計された現在のラインであ
る。同様に、合計回路116の出力信号は、輝度データ
の現在受け取られたラインと表示される画像の現在のラ
インの真上の前のフィールドからの輝度データのライン
との合計である。
【0029】合計回路114および合計回路116の出
力信号は、それぞれの時間圧縮回路120および118
に付与される。回路120および118のそれぞれは、
本質的に、サンプルの1つの水平ライン間隔を保持する
ために十分な数のセルを有するファーストイン・ファー
ストアウト(FIFO)メモリである。本発明の例示的
な実施形態において、FIFOメモリのそれぞれは、す
くなくとも910画素のデータ値を保持する。データ値
は、インタレース走査サンプルレート(例えば、4
sc)で合計回路114および116によって生成され
る際にメモリ120および118に格納され、次いで入
力サンプルレートの2倍(例えば、8ffc)でメモリ1
20および118から交互に読み出される。よって、図
1の示す回路の出力信号は、入力信号の2倍のビデオラ
インを有し、各ビデオラインは、入力信号のラインと同
数のサンプルを有する。よって、図1に示す回路の出力
信号は非インタレースビデオ信号であり、各非インタレ
ースビデオ信号の各フレームの各ラインは、入力インタ
レースビデオ信号の2つのフィールドからのビデオ情報
を含む。
【0030】時間圧縮回路118および120を制御す
るクロック信号は、図1Cに示す同期分離器およびクロ
ック発生器128によって発生される。この回路は、イ
ンタレースビデオ信号を受け取り、この信号から画素ク
ロック信号CLOCK、画素クロック信号の2倍の周波
数を有する周波数2倍化信号2×CLK、および入力イ
ンタレースビデオ信号のライン周波数の2倍の周波数を
有し、入力ビデオ信号の各半分のラインの状態を変化す
る信号2Hを発生する。同期分離器およびクロック発生
器128は、例えば、水平同期パルスおよびカラーバー
スト信号をインタレースビデオ信号および2つの位相ロ
ックされたループから分離する同期分離器回路を含み得
る。2つの位相ロックされたループの1つは水平同期パ
ルスに同期され信号2Hを発生し、もう一方はカラーバ
ースト信号に同期され、信号CLOCKおよび2×CL
Kを生成する。本発明の例証的な実施形態において、信
号CLOCKは、入力インタレースNTSCビデオ信号
のカラー副搬送波(4fsc)の4倍の周波数を有し、信
号2×CLKは、8fscの周波数を有する。
【0031】信号CLOCKは、1H(FIFO)メモ
リ120および118の書き込みクロック入力に付与さ
れる。この信号に応答して、合計回路114および11
6によって提供されるデータは、発生される画素ごとに
画素上のFIFOメモリに格納される。FIFOメモリ
120に対する読み出しクロック信号は、インバータ1
24およびANDゲート126によって発生される。イ
ンバータ124は、回路128によって提供される信号
2Hを反転させ、ANDゲート126の入力ポートの1
つに付与する。ANDゲート126の他の入力端子は、
信号2×CLKを受け取るように結合される。ANDゲ
ート126は、半分のライン間隔についてのみだが入力
画素レートの2倍でクロック信号を提供する。よって、
合計回路114からのデータのラインの1つは、半分の
水平ライン間隔において1H FIFOメモリ120か
ら読み出される。
【0032】1H FIFO118に対する読み出しク
ロック信号は、信号2×CLKおよび2H信号を受け取
るために結合されたANDゲート122によって発生さ
れる。ANDゲートの出力信号は、回路126からの入
力水平ライン間隔の反対半分であるが、ラインの入力ビ
デオデータの全てのサンプルに対して2×CLKのレー
トでクロックパルスを提供する。
【0033】動作中、入力データは1つのライン間隔の
半分に対して1H FIFO118に提供される。半分
のライン間隔点に達した時、データがFIFO118か
ら半分のライン間隔に対して読み出されるが、これはF
IFOに書き込まれるレートの2倍で行われる。よっ
て、データの全ビデオラインはFIFO118から半分
のライン間隔で読み出される。FIFO120に対し
て、データの全ラインがFIFOに書き込まれ、次い
で、半分のライン間隔においてFIFOから読み出され
る。FIFO120にデータの新しいラインを書き込む
書き込みクロック信号の第1のパルスは、FIFO12
0からデータを読み取る読み出しクロック信号の第1の
クロックパルスの直後に生じるように同期される。
【0034】データがFIFO118によって提供され
るとき、そのデータをプログレッシブ走査ビデオ信号と
して送るように、マルチプレクサ130が信号2Hによ
って調整される。しかし、データがFIFO120によ
って提供されるとき、マルチプレクサ130はそのデー
タをプログレッシブ走査ビデオ信号として提供するよう
に調整される。
【0035】FIFOメモリ118および120の上述
したタイミングは論理的には可能である一方、実際のF
IFOメモリ装置は、上述の時間圧縮機能を実行するた
めに1Hメモリ以上(例えば、910のメモリ位置)を
必要とし得る。
【0036】図1Bに示す実施形態の代替として、26
2H遅延ライン110および1H遅延ライン112の位
置を交換し、115および113の接続を切断し(Xに
よって示される)、117および111の接続(仮想的
に示す)をその代わりに加え得ることが考えられる。こ
の別の実施形態において、遅延フィールドからのライン
が現在のフィールドの真上、および真下のラインに加え
られる。図2Aの表記を用いると、プログレッシブ走査
ビデオ信号の2つの出力ラインを発生するために、ライ
ン212Bがライン210Aおよび210Bに同時に且
つ別々に補間される。
【0037】図2Bは、1、2、および3と番号付けさ
れたいくつかのインタレースフレームを示す垂直時間図
である。各フレームは、下部フィールド「L」と上部フ
ィールド「U」とを含む。図2Bにおける円の列は、ビ
デオフィールドの個別のラインを表す。図2Bに示すよ
うに、下部フィールドのライン210は表示される画像
における上部フィールドのライン212の間に配置され
る。図2Bに示す垂直時間図は、図2Aに示す画像走査
図が、画像ラインがページに入り込むようにページから
回転されるとみなし得る。
【0038】図2Cは、図1Bに示す回路の動作を示
す。図2Cに示す楕円214および216のそれぞれ
は、図1Bに示す合計回路116および114の1つに
よって行われる補間動作を表す。例えば、楕円216
は、合計回路116による現在のインタレースビデオ信
号ライン210Aを遅延ビデオ信号ライン212Aに加
算することを表す。同様に、楕円214は、現在のイン
タレースビデオ信号ライン210Aと遅延インタレース
ビデオ信号ライン212Bとの加算を表す。
【0039】図1Bに示す補間回路に対する2つの入力
ラインの時間的な位置が、フィールド時間間隔によって
分離されているので、得られる補間ラインの時間的位置
はフィールド時間間隔の中心に位置する。これを図2D
に示す。図2Dにおいて、補間されたフレームを、入力
画像のフィールドを示す円の列の間の菱型の列として示
す。図2Dに示すように、補間されたライン220A
は、元のライン210Aおよび212Aから発生され
る。補間されたライン220Bは、入力インタレースラ
イン210Aおよび212Bから発生される。補間され
たライン220Cおよび220Dは、補間された入力ラ
イン210Bおよび212B、210Bおよび212C
のそれぞれと同様の方法で発生される。図2Eは、入力
インタレースラインが取り除かれた出力非インタレース
フレームの補間されたラインを示す。
【0040】図3は、出力非インタレースビデオ信号の
垂直解像度を示すグラフである。図3に示す特性は、入
力ビデオ画像の低域通過垂直フィルタリングを表す。図
4は、振幅対サンプルレートのグラフであり、図1Bに
示す回路によって提供される信号の時間的解像度を示
す。この図は、非インタレースビデオ信号を生成する補
間プロセスによるインタレースビデオ信号の時間的解像
度が減少することを示す。
【0041】しかし、図1Bに示す回路による時間的解
像度の低減は、標準CCDテレビジョンカメラによって
生成された信号の時間的解像度に匹敵する。図5におけ
る曲線512は、フィールドレートビデオCCDカメラ
の時間的解像度を示す。この特性で示されるロールオフ
は、1つのフィールド間隔にわたるCCDカメラにおけ
る画素データの統合の結果である。図5の曲線510
は、フレーム統合ビデオCCDカメラの時間的応答を同
様に示す。図示されるように、フレーム統合カメラによ
って提供された信号の時間的解像度は、フィールド統合
ビデオカメラによって提供されるものより相当低い。最
後に、曲線514は、シャッターCCDカメラの時間的
応答特性を示す。シャッターカメラは、フレーム間隔ま
たはフィールド間隔のいずれよりも短い時間間隔で光を
迅速に統合し、よって、フレーム統合カメラまたはフィ
ールド統合カメラのいずれよりも高い時間的解像度を有
する。
【0042】図5に示すグラフから、図1Bに示す回路
がフレーム統合カメラまたはフィールド統合カメラによ
って生成されたビデオ信号の時間的解像度に無視できる
ような効果しか有さないが、シャッターカメラに、より
優れた効果を有し得ることが明らかである。
【0043】図1Bに示す回路は、図1Aの輝度/クロ
ミナンス分離フィルタ102によって発生され、コーム
フィルタリングされた輝度信号に作用する。この回路は
大多数の画像に対して良好な結果を生成する一方、画像
によっては、画像の水平ラインに沿ってぼやけたり、ビ
デオ信号の2つのフィールドの間に動きがある時に2重
画像をも起こし得る。これらのアーチファクトは、補間
された非インタレース走査ビデオ信号への高周波水平ビ
デオ情報の包含、および画像フレームを構成する2つの
フィールドの間の画像における水平動きによって起こさ
れる。この動きが生じる際、非インタレースフレームの
画素を生成するために平均化された2つのフィールドの
画素が同一のビデオ情報を表示し得ない。画像が弱い垂
直エッジを含む際、エッジがぼやけ得る。強い垂直エッ
ジを含む画像は、ライン上の異なる点で画素に寄与し、
ビデオ画像に明らかな2重エッジを生じ得る。
【0044】図6に示す回路は、このようなぼやけアー
チファクト、または2重ラインアーチファクトを緩和す
るために設計される。本質的に、この回路は、ビデオ画
像の低水平周波成分にのみライン補間を適用し、補間さ
れたラインを成分フィールドの1つのみから取られた高
周波ビデオ情報で増加させる。図6に示す回路は、図1
Aに示す輝度/クロミナンス分離回路102によって提
供されるインタレース輝度信号、または輝度およびクロ
ミナンス成分の両方を含むインタレース複合ビデオ信号
のいずれかを受け取り得る。
【0045】図6において、インタレース入力信号は、
低域通過フィルタ610および減算回路612の入力ポ
ートの1つに付与される。減算回路612の他の入力ポ
ートは結合され、低域通過フィルタ610の出力信号を
受け取る。低域通過フィルタ610の出力信号は、図1
Bに示すものと同じであり得るライン補間回路106に
も付与される。従って、減算回路612の出力信号は、
インタレースビデオ信号の高水平周波成分のみを表す。
【0046】図6に示す回路に対する入力信号が複合ビ
デオ信号である場合、減算回路612によって提供され
る信号は、高周波輝度信号成分からクロミナンス信号成
分を分離し、輝度信号成分をライン反復回路616に提
供するオプションの輝度/クロミナンス分離回路10
2’に付与される。本発明のこの代替の実施形態におい
て、分離されたクロミナンス信号は、図1Aに示すライ
ン2重化回路104に付与される。
【0047】しかし、図6に示す回路に対する入力信号
が図1Aに示す輝度/クロミナンス分離回路102によ
って提供されるコームフィルタリングされた輝度信号で
ある場合、回路102’は必要なく、高周波輝度信号
は、減算回路612からライン反復回路612に直接付
与される。
【0048】例示的なライン反復回路616は、上述す
るライン2重回路104と同じように動作し、ビデオサ
ンプルの非インタレースラインを生成する。ここで、現
在の入力ビデオフィールドにおける各ラインからの水平
高周波情報が、出力ビデオフレームにおいてライン近傍
で2度起こる。ライン反復回路616は、非インタレー
ス信号の対応するサンプルと高周波ビデオ情報を合計回
路618で合計することによって、これらの高周波成分
をライン補間器614によって提供される非インタレー
ス信号の全てのラインに付与する。
【0049】図7は、図6に示す回路における使用に適
切なライン反復回路のブロック図である。図7におい
て、クロックおよびパルス発生器712によって提供さ
れる信号も受け取る1HFIFOメモリ710に入力信
号が付与される。これらの信号は、入力サンプルレート
における入力クロック信号fs、および入力サンプルレ
ートの2倍の出力クロック信号2fsを含む。入力FI
FO710に対するアドレスカウンタがラインレートパ
ルスによってリセットされる。FIFO710に対する
出力アドレスカウンタが、ラインレートパルスの2倍の
周波数を有するパルスによってリセットされる。動作に
おいて、入力ラインの半分がFIFOに書き込まれた
際、2倍のラインレートパルスは出力カウンタをリセッ
トし、データの格納されたラインが書き込まれた時の2
倍のレートで読み出される。読み出しリセットパルスが
生じた後の半分のライン間隔において、FIFO710
に格納されたデータが初めて読み出され、データを2度
目に読み出すために、次の半分のライン間隔中に読み出
しクロックを再びリセットする。読み出しクロックがリ
セットされた直後、書き込みクロックがリセットされ、
読み出しクロック信号に応答して読み出したばかりのF
IFOメモリ710のセルに、データの新しいラインを
格納することが開始される。図1のFIFOメモリ11
8および120を参照にして述べたように、実際の実施
において、FIFOメモリ710は、適切に動作するた
めにセルの1Hの数を超える追加のセルを必要とし得
る。
【0050】図7に示す回路は、1つのフィールドから
ラインを単に2倍にし、補間されたフレームのそれぞれ
のラインにそれを付与する。しかし、これは非インタレ
ース画像に対角アーチファクトを生じ得る。図7に示す
ライン反復スキームに対する代替のスキームは、図8に
示すライン補間フィルタである。この回路は高周波輝度
情報を1H遅延ライン810に受け、高周波情報をゲイ
ン調節回路612Aおよび612Cに付与する。1H遅
延ラインの出力信号は、ゲイン調節回路812Bおよび
812Dに付与される。ゲイン調節回路812Aおよび
812Dによって提供される出力信号は、合計回路81
4に付与される。合計回路814は、図1Bに示す合計
回路114によって提供される出力信号と加算される信
号を生成する。ゲイン調節回路812Cおよび812D
の出力信号は、図1Bに示す合計回路116によって提
供される出力信号に加算される出力信号を生成する合計
回路816に付与される。ゲイン調節回路812Aおよ
び812Bを、例えば、それぞれ0.25および0.7
5にそれぞれ設定し、ゲイン調節回路812Cおよび8
12Dを0.75および0.25にそれぞれ設定するこ
とによって、さもなければライン反復回路で失われる垂
直位相報を補間を介して部分的に取り戻し得る。
【0051】本発明は、NTSCビデオ信号処理回路に
関して説明したが、これは任意のインタレース走査ビデ
オ信号を非インタレースまたはプログレッシブ走査ビデ
オ信号に変換するために用いられ得ることが企図され
る。ビデオ信号処理回路を設計する当業者は、本発明の
上述に与えられた回路を容易に構築することができる。
【0052】本発明を例示的な実施形態に関して説明し
たが、特許請求の範囲で上記に概要を述べたように実施
され得ることが考えられる。
【0053】
【発明の効果】本発明によれば、インタレース走査ビデ
オ信号をプログレッシブ走査ビデオ信号に変換するシス
テムは、インタレース走査画像フレームを構成する上部
および下部フィールドのそれぞれのライン間にラインを
補間してプログレッシブ走査画像フレームを生成する。
その結果、アーチファクトを引き起こすことなく、イン
タレース走査−プログレッシブ走査変換を行うことがで
きる。1つの画像フィールド内の画素に対して他の画像
フィールドにおける画素、または補間された画素に対し
て補間されない画素の周波数応答が異ならないようにす
ることができる。
【図面の簡単な説明】
【図1A】本発明の実施形態を含むビデオ信号処理回路
のブロック図である。
【図1B】図1Aに示す回路における使用に適したビデ
オ信号ライン補間回路のブロック図である。
【図1C】図1Aおよび図1Bに示すビデオ信号処理回
路と共に使用することに適したクロック信号発生回路の
ブロック図である。
【図2A】画像フレームを構成する2つのフィールドの
間の空間的な関係を示すビデオ画像図である。
【図2B】いくつかのビデオ画像フィールドのいくつか
のラインを示し、本発明が動作する環境を説明するため
に有用な垂直時間図である。
【図2C】図1Bに示す回路の動作を説明するために有
用な、複数の画像フィールドの複数のラインの垂直時間
図である。
【図2D】図1Bに示す回路を用いて生成され、結果と
して得られる複数のフレームの非インタレースラインに
重ね合わされたインタレース信号の複数のフィールドの
複数のラインの垂直時間図である。
【図2E】図1Bに示す回路によって生成された複数の
非インタレースフレームの複数のラインを示す垂直時間
図である。
【図3】図2Dに示す非インタレースビデオ信号に対す
る垂直サンプル数対振幅のグラフである。
【図4】図2Dに示す非インタレースビデオ信号に対す
るサンプルレート対振幅のグラフである。
【図5】ビデオカメラによって提供されるフィルタリン
グと、図1Bに示す本発明の実施形態の間の関係を説明
するために有用なサンプルレート対振幅のグラフであ
る。
【図6】図1Bに示すようなライン補間器を含む本発明
の別の実施形態によるビデオ信号処理回路のブロック図
である。
【図7】図6に示す回路での使用に適したライン反復回
路のブロック図である。
【図8】図6に示すライン反復回路に代えての使用に適
したラインコームフィルタのブロック図である。
【符号の説明】
102 輝度−クロミナンス分離回路 104 ラインダブラ回路 106 ライン補間器 108 マトリクス回路 110 262H遅延ライン 112 1H遅延ライン 128 同期分離器およびクロック発生器

Claims (11)

    【特許請求の範囲】
  1. 【請求項1】 インタレース走査ビデオ信号をプログレ
    ッシブ走査ビデオ信号に変換するシステムであって、 インタレース走査ビデオ信号を受け取る端子と、 該端子と結合し、水平ライン間隔の数Nだけインターレ
    ス走査ビデオ信号を遅延して第1の遅延ビデオ信号を生
    成する第1の遅延要素であって、N水平ライン間隔が1
    フィールド期間より少ないが、N+1水平ライン間隔が
    1フィールド期間より大きい第1の遅延要素と、 該第1の遅延要素と結合し、1水平ライン間隔だけ該第
    1の遅延ビデオ信号を遅延して第2の遅延ビデオ信号を
    生成する第2の遅延要素と、 該受け取られたインタレース走査ビデオ信号を該第1の
    遅延ビデオ信号と組合せ、第1の補間された信号を生成
    する、第1の補間器と、 該受け取られたインタレース走査ビデオ信号を該第2の
    遅延ビデオ信号と組合せ、第2の補間された信号を生成
    する、第2の補間器と、 該第1の補間器と結合され、第1のサンプルレートで該
    第1の補間された信号のサンプルを受け取り、該第1の
    サンプルレートの2倍である第2のサンプルレートで該
    第1の補間された信号のサンプルを出力信号として提供
    する、第1の高速化(speed−up)メモリと、 該第2の補間器と結合され、該第1のサンプルレートで
    該第2の補間された信号のサンプルを受け取り、該第2
    のサンプルレートで該第1の補間された信号のサンプル
    を出力信号として提供する、第2の高速化メモリと、 該第1の高速化メモリおよび該第2の高速化メモリと結
    合され、該第1および第2の高速化メモリの該出力信号
    をプログレッシブ走査ビデオ信号として交互に提供する
    マルチプレクサと、 を含む、システム。
  2. 【請求項2】 比較的低い周波数成分に関連して前記イ
    ンタレース走査ビデオ信号の比較的高い周波数成分を減
    衰し、低域通過フィルタリングされたインタレース走査
    ビデオ信号を提供する低域通過フィルタであって、前記
    第1および前記第2の遅延要素と前記第1および前記第
    2の補間器とが該低域通過フィルタリングされたインタ
    レース走査ビデオ信号を受け取るように結合される低域
    通過フィルタと、 受け取られた該インタレース走査ビデオ信号から該低域
    通過フィルタリングされたインタレース走査ビデオを減
    算し、高域通過フィルタリングされたインタレース走査
    ビデオ信号を提供する減算器と、 該高域通過フィルタリングされたインタレース走査ビデ
    オ信号を受け取るように結合され、プログレッシブ走査
    高域通過フィルタリングされたビデオ信号を発生するラ
    イン2重化メモリと、 該プログレッシブ走査高域通過フィルタリングされたビ
    デオ信号を、前記マルチプレクサによって提供された信
    号に加え、プログレッシブ走査ビデオ信号を生成する手
    段と、 を更に含む、請求項1に記載のシステム。
  3. 【請求項3】 比較的低い周波数成分に関連して前記イ
    ンタレース走査ビデオ信号の比較的高い周波数成分を減
    衰し、低域通過フィルタリングされたインタレース走査
    ビデオ信号を提供する低域通過フィルタであって、前記
    第1の遅延要素および前記第2の遅延要素と前記第1の
    補間器および前記第2の補間器とが該低域通過フィルタ
    リングされたインタレース走査ビデオ信号を受け取るよ
    うに結合される低域通過フィルタと、 該受け取られたインタレース走査ビデオ信号から該低域
    通過フィルタリングされたインタレース走査ビデオを減
    算し、高域通過フィルタリングされたインタレース走査
    ビデオ信号を提供する減算器と、 該インタレース走査ビデオ信号の1水平ライン間隔だけ
    該高域通過フィルタリングされたインタレース走査ビデ
    オ信号を遅延し、遅延された高域通過フィルタリングさ
    れたビデオ信号を生成する第3の遅延要素と、 該高域通過フィルタリングされた走査ビデオ信号と該遅
    延された高域通過フィルタリングされたビデオ信号とを
    第1の比率で組合せ、第1の補間された高域通過フィル
    タリングされたビデオ信号を生成する第3の補間器と、 該高域通過フィルタリングされたインタレース走査ビデ
    オ信号と該遅延された高域通過フィルタリングされたビ
    デオ信号とを該第1の比率とは異なる第2の比率で組合
    せ、第2の補間された高域通過フィルタリングされたビ
    デオ信号を生成する第4の補間器と、 該第1の補間された高域通過フィルタリングされたビデ
    オ信号を該第1の補間された信号に加える手段と、 該第2の補間された高域通過フィルタリングされたビデ
    オ信号を該第2の補間された信号に加える手段と、 を更に含む、請求項1に記載のシステム。
  4. 【請求項4】 前記受け取られたインタレース走査ビデ
    オ信号は、輝度信号成分およびクロミナンス信号成分を
    含む複合ビデオ信号であり、前記システムは前記高域通
    過フィルタリングされたインタレース走査ビデオ信号を
    受け取るように結合され、該高域通過フィルタリングさ
    れたインタレース走査ビデオ信号を前記第3の遅延要
    素、前記第3の補間器および前記第4の補間器に提供す
    る前に、該高域通過フィルタリングされたインタレース
    走査ビデオ信号から該クロミナンス信号成分を分離す
    る、輝度/クロミナンス分離回路を更に含む、請求項3
    に記載のシステム。
  5. 【請求項5】 前記受け取られたインタレース走査ビデ
    オ信号が、輝度成分信号である、請求項1に記載のシス
    テム。
  6. 【請求項6】 インタレース走査ビデオ信号をプログレ
    ッシブ走査ビデオ信号に変換するシステムであって、 インタレース走査輝度ビデオ信号を受け取る端子と、 該端子と結合され、262の水平ライン間隔だけ該イン
    タレース走査輝度ビデオ信号を遅延する第1の遅延要素
    と、 該第1の遅延要素と結合され、1水平ライン間隔だけ該
    第1の遅延されたビデオ信号を遅延させて第2の遅延さ
    れたビデオ信号を生成する第2の遅延要素と、 該受け取られたインタレース走査輝度ビデオ信号を該第
    1の遅延されたビデオ信号と組合せ、第1の補間された
    信号を生成する第1の補間器と、 該受け取られたインタレース走査輝度ビデオ信号を該第
    2の遅延されたビデオ信号と組合せ、第2の補間された
    信号を生成する第2の補間器と、 該第1の補間器と結合され、第1のサンプルレートで該
    第1の補間された信号のサンプルを受け取り、該第1の
    サンプルレートの2倍である第2のサンプルレートで該
    第1の補間された信号のサンプルを出力信号として提供
    する、第1の高速化メモリと、 該第2の補間器と結合され、該第1のサンプルレートで
    該第2の補間された信号のサンプルを受け取り、該第2
    のサンプルレートで該第1の補間された信号のサンプル
    を出力信号として提供する、第2の高速化メモリと、 該第1および該第2の高速化メモリと結合され、それぞ
    れの該第1および該第2の高速化メモリの出力信号をプ
    ログレッシブ走査ビデオ信号として交互に提供するマル
    チプレクサと、 を含む、システム。
  7. 【請求項7】 第1のサンプルレートを有するインタレ
    ース走査ビデオ信号を、該第1のサンプルレートより大
    きい第2のサンプルレートを有するプログレッシブ走査
    ビデオ信号に変換する方法であって、 a)該インタレース走査ビデオ信号を表すビデオ信号を
    提供する工程と、 b)該インタレース走査ビデオ信号を表す第2のビデオ
    信号を提供する工程であって、該第1のビデオ信号およ
    び該第2のビデオ信号はN水平ライン間隔の時間で異な
    り、該Nが該N水平ライン間隔は1フィールド期間より
    小さいがN+1水平ライン間隔は1フィールド期間より
    大きいような整数である工程と、 c)該インタレース走査ビデオ信号を表す第3のビデオ
    信号を提供する工程であって、該第1のビデオ信号およ
    び該第3のビデオ信号が、N+1の水平ライン間隔の時
    間異なる工程と、 d)該第1のビデオ信号および該第2のビデオ信号の間
    を補間して、第1の補間された信号を生成する工程と、 e)該第1のビデオ信号および該第3のビデオ信号を補
    間して、第2の補間された信号を生成する工程と、 f)該第1の補間された信号および該第2の補間された
    信号のサンプルレートを2倍にして2倍速の該第1およ
    び第2の補間された信号を生成する工程と、 g)該2倍速の第1の補間された信号および該2倍速の
    第2の補間された信号のサンプルの1水平ラインをプロ
    グレッシブ走査ビデオ信号としてそれぞれ交互に提供す
    る工程と、 を含む方法。
  8. 【請求項8】 前記インタレース走査ビデオ信号を低域
    通過フィルタリングして、低域通過フィルタリングされ
    たインタレース走査ビデオ信号を前記工程a)、工程
    b)および工程c)で処理された前記インタレース走査
    ビデオ信号として提供する工程と、 該インタレース走査ビデオ信号から該低域通過フィルタ
    リングされたインタレース走査ビデオ信号を減算し、高
    域通過フィルタリングされたインタレース走査ビデオ信
    号を提供する工程と、 該高域通過フィルタリングされたインタレース走査ビデ
    オ信号のサンプルの各ラインを前記第2のサンプルレー
    トでサンプルの2つのラインに変換し、プログレッシブ
    走査高域通過フィルタリングされたビデオ信号を生成す
    る工程と、 該プログレッシブ走査高域通過フィルタリングされたビ
    デオ信号を前記工程g)によって提供された信号に加
    え、プログレッシブ走査ビデオ信号を生成する工程と、 を更に含む、請求項7に記載の方法。
  9. 【請求項9】 前記インタレース走査ビデオ信号を低域
    通過フィルタリングして、低域通過フィルタリングされ
    たインタレース走査ビデオ信号を前記工程a)、工程
    b)および工程c)で処理された前記インタレース走査
    ビデオ信号として提供する工程と、 該インタレース走査ビデオ信号から該低域通過フィルタ
    リングされたインタレース走査ビデオ信号を減算し、高
    域通過フィルタリングされたインタレース走査ビデオ信
    号を提供する工程と、 該高域通過フィルタリングされたインタレース走査ビデ
    オ信号を該インタレース走査ビデオ信号の1水平ライン
    間隔だけ遅延し、遅延された高域通過フィルタリングビ
    デオ信号を生成する工程と、 該高域通過フィルタリングされたインタレース走査ビデ
    オ信号と遅延された高域通過フィルタリングビデオ信号
    との間を第1の比率で補間し、第1の補間された高域通
    過フィルタリングビデオ信号を生成する工程と、 該高域通過フィルタリングされたインタレース走査ビデ
    オ信号と遅延された高域通過フィルタリングされたビデ
    オ信号との間を該第1の比率とは異なる第2の比率で補
    間し、第2の補間された高域通過フィルタリングされた
    ビデオ信号を生成する工程と、 該第1の補間された高域通過フィルタリングされたビデ
    オ信号を該第1の補間された信号に加える工程と、 該第2の補間された高域通過フィルタリングされたビデ
    オ信号を該第2の補間された信号に加える工程と、 を更に含む、請求項7に記載の方法。
  10. 【請求項10】 前記受け取られたインタレース走査ビ
    デオ信号は輝度信号成分とクロミナンス信号成分とを含
    む複合ビデオ信号であり、前記方法は、前記高域通過フ
    ィルタリングされたインタレース走査ビデオ信号を遅延
    する工程および該高域通過フィルタリングされたインタ
    レース走査ビデオ信号と該遅延された高域通過フィルタ
    リングビデオ信号との間を補間する工程の前に、該クロ
    ミナンス信号成分を該高域通過フィルタリングされたイ
    ンタレース走査ビデオ信号から分離する工程を更に含
    む、請求項9に記載の方法。
  11. 【請求項11】 第1のサンプルレートを有するインタ
    レース走査ビデオ信号を、該第1のサンプルレートより
    大きな第2のサンプルレートを有するプログレッシブ走
    査ビデオ信号に変換する装置であって、 該インタレース走査ビデオ信号を表すビデオ信号を提供
    する手段と、 該インタレース走査ビデオ信号を表す第2のビデオ信号
    を提供する手段であって、該第1および該第2のビデオ
    信号はN水平ライン間隔の時間異なり、該Nが該N水平
    ライン間隔は1フィールド期間より小さいがN+1水平
    ライン間隔は1フィールド期間より大きいような整数で
    ある手段と、 該インタレース走査ビデオ信号を表す第3のビデオ信号
    を提供する手段であって、該第1のビデオ信号および該
    第3のビデオ信号が、N+1水平ライン間隔の時間で異
    なる手段と、 該第1のビデオ信号および該第2のビデオ信号の間を補
    間して、第1の補間された信号を生成する手段と、 該第1のビデオ信号および該第3のビデオ信号を補間し
    て、第2の補間された信号を生成する手段と、 該第1の補間された信号および該第2の補間された信号
    のサンプルレートを2倍にして2倍速の該第1および第
    2の補間された信号を生成する手段と、 該2倍速の第1の補間された信号および該2倍速の第2
    の補間された信号のサンプルの1水平ラインをプログレ
    ッシブ走査ビデオ信号としてそれぞれ交互に提供する手
    段と、 を含む装置。
JP09387399A 1998-03-31 1999-03-31 インタレース走査ビデオ信号を非インタレース走査ビデオ信号に変換する方法および装置。 Expired - Fee Related JP4125442B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/052.771 1998-03-31
US09/052,771 US6040869A (en) 1998-03-31 1998-03-31 Method and apparatus for converting an interlace-scan video signal into a non-interlace-scan video signal

Publications (2)

Publication Number Publication Date
JP2000036944A true JP2000036944A (ja) 2000-02-02
JP4125442B2 JP4125442B2 (ja) 2008-07-30

Family

ID=21979787

Family Applications (1)

Application Number Title Priority Date Filing Date
JP09387399A Expired - Fee Related JP4125442B2 (ja) 1998-03-31 1999-03-31 インタレース走査ビデオ信号を非インタレース走査ビデオ信号に変換する方法および装置。

Country Status (4)

Country Link
US (1) US6040869A (ja)
EP (1) EP0948201B1 (ja)
JP (1) JP4125442B2 (ja)
DE (1) DE69902962T2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100429436B1 (ko) * 2000-01-26 2004-05-03 닛뽕덴끼 가부시끼가이샤 화상 데이터 표시 시스템, 화상 묘화장치, 화상 묘화방법 및 화상 묘화 프로그램을 기록한 기록매체
KR100486284B1 (ko) * 2002-11-22 2005-04-29 삼성전자주식회사 연속되는 두 개의 디인터레이스 프레임들을 출력할 수있는 디인터레이스 장치 및 디인터레이스 방법

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6266092B1 (en) * 1998-05-12 2001-07-24 Genesis Microchip Inc. Method and apparatus for video line multiplication with enhanced sharpness
JP2940545B1 (ja) * 1998-05-28 1999-08-25 日本電気株式会社 画像変換方法および画像変換装置
JP4008580B2 (ja) * 1998-06-25 2007-11-14 株式会社東芝 表示制御装置およびインターレースデータ表示制御方法
US6297847B1 (en) * 1998-08-03 2001-10-02 S3 Graphics Co., Ltd. Removal of interpolation artifacts in a non-interlaced video stream
JP2000078596A (ja) * 1998-08-31 2000-03-14 Mitsubishi Electric Corp ビデオカメラ
JP4022682B2 (ja) * 1999-09-14 2007-12-19 富士フイルム株式会社 撮像装置及び画像出力方法
KR100472436B1 (ko) * 2000-08-29 2005-03-07 삼성전자주식회사 디지털 텔레비전에서의 적응적 외부 입력 비디오 신호의처리장치
TWI222831B (en) * 2003-07-09 2004-10-21 Mediatek Inc Video playback system to generate both progressive and interlace video signals
DE102004016350A1 (de) * 2004-04-02 2005-10-27 Micronas Gmbh Verfahren und Vorrichtung zur Interpolation eines Bildpunktes einer Zwischenzeile eines Halbbildes
KR100662616B1 (ko) * 2006-01-17 2007-01-02 삼성전자주식회사 필름 영상 제공방법 및 그 필름 영상을 제공하는영상표시장치
JP2008003519A (ja) * 2006-06-26 2008-01-10 Toshiba Corp 液晶受像装置
US8031265B2 (en) * 2007-08-20 2011-10-04 Texas Instruments Incorporated System and method for combining interlaced video frames
US8068173B2 (en) * 2009-09-30 2011-11-29 Kabushiki Kaisha Toshiba Color difference signal format conversion device and method

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL7900324A (nl) * 1979-01-16 1980-07-18 Philips Nv Rasterinterpolatieschakeling.
US4400719A (en) * 1981-09-08 1983-08-23 Rca Corporation Television display system with reduced line-scan artifacts
US4415931A (en) * 1982-03-18 1983-11-15 Rca Corporation Television display with doubled horizontal lines
JPS59167184A (ja) * 1983-03-11 1984-09-20 Sony Corp テレビジヨン受像機
US4550336A (en) * 1983-08-26 1985-10-29 Rca Corporation Progressive scan speed-up processor
US4583113A (en) * 1983-08-26 1986-04-15 Rca Corporation Progressive scan television display system employing interpolation in the luminance channel
JPS60165186A (ja) * 1984-02-08 1985-08-28 Hitachi Ltd 走査線補間回路
US4580163A (en) * 1984-08-31 1986-04-01 Rca Corporation Progressive scan video processor having parallel organized memories and a single averaging circuit
US4577225A (en) * 1984-08-31 1986-03-18 Rca Corporation Progressive scan video processor having common memories for video interpolation and speed-up
US4639763A (en) * 1985-04-30 1987-01-27 Rca Corporation Interlace to non-interlace scan converter for RGB format video input signals
US4677482A (en) * 1985-12-31 1987-06-30 Rca Corporation Dual mode progressive scan system with automatic mode switching by image analysis
JPS61234194A (ja) * 1986-04-04 1986-10-18 Hitachi Ltd カラ−テレビ信号処理方式
US4673978A (en) * 1986-05-23 1987-06-16 Rca Corporation Progressive scan processor with plural frequency band interpolation
US4679084A (en) * 1986-06-20 1987-07-07 Rca Corporation Method and apparatus for freezing a television picture
US4698675A (en) * 1986-09-29 1987-10-06 Rca Corporation Progressive scan display system having intra-field and inter-field processing modes
JPH0257081A (ja) * 1988-08-23 1990-02-26 Toshiba Corp テレビジョン信号送信装置およびテレビジョン信号受信装置
US4989091A (en) * 1988-11-16 1991-01-29 Scientific-Atlanta, Inc. Scan converter for a high definition television system
US5305112A (en) * 1990-06-29 1994-04-19 Pioneer Electronic Corporation Video signal recording/reproducing system for recording and reproducing video signals in high quality picture television system
US5175619A (en) * 1990-11-26 1992-12-29 Thomson Consumer Electronics, Inc. Progressive scan television system using luminance low frequencies from previous field
DE4211955A1 (de) * 1992-04-09 1993-10-14 Thomson Brandt Gmbh Verfahren und Vorrichtung für eine interlace-progressiv-Wandlung
DE4233354A1 (de) * 1992-10-05 1994-04-07 Thomson Brandt Gmbh Verfahren und Vorrichtung zur Bildwechselfrequenz-Verdoppelung
BR9408481A (pt) * 1994-01-12 1997-10-28 Thomson Consumer Electronics Sistema de descompressão de sinais para descomprimir um sinal de vídeo submetido à compressão em uma pluralidade de modos e resoluções espaciais e conversor de mútliplos modos para a conversão de um sinal de vídeo para cima na dimensão espacialmente vertical
JPH10510696A (ja) * 1995-10-05 1998-10-13 ファルージャ,イブ・セ 標準帯域幅のカラーテレビジョン信号から垂直の精細度が高められたカラービデオ信号を生成するための方法および装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100429436B1 (ko) * 2000-01-26 2004-05-03 닛뽕덴끼 가부시끼가이샤 화상 데이터 표시 시스템, 화상 묘화장치, 화상 묘화방법 및 화상 묘화 프로그램을 기록한 기록매체
KR100486284B1 (ko) * 2002-11-22 2005-04-29 삼성전자주식회사 연속되는 두 개의 디인터레이스 프레임들을 출력할 수있는 디인터레이스 장치 및 디인터레이스 방법
US7116373B2 (en) 2002-11-22 2006-10-03 Samsung Electronics, Co., Ltd. Deinterlacing apparatus and method capable of outputting two consecutive deinterlaced frames

Also Published As

Publication number Publication date
DE69902962D1 (de) 2002-10-24
DE69902962T2 (de) 2003-06-05
US6040869A (en) 2000-03-21
JP4125442B2 (ja) 2008-07-30
EP0948201B1 (en) 2002-09-18
EP0948201A2 (en) 1999-10-06
EP0948201A3 (en) 2000-06-14

Similar Documents

Publication Publication Date Title
US4558347A (en) Progressive scan television system employing vertical detail enhancement
JP4125442B2 (ja) インタレース走査ビデオ信号を非インタレース走査ビデオ信号に変換する方法および装置。
JP2603813B2 (ja) 順次走査ビデオ信号処理装置
US4583113A (en) Progressive scan television display system employing interpolation in the luminance channel
JP2736699B2 (ja) ビデオ信号処理装置
JP3271143B2 (ja) 映像信号処理回路
US5001562A (en) Scanning line converting system for displaying a high definition television system video signal on a TV receiver
JPH10191268A (ja) 映像信号処理装置および処理方法
JPH1051810A (ja) Cvbs信号のメモリ最適化処理方法及び回路装置
JPH05137122A (ja) 映像信号の信号処理方法及び回路
US4616251A (en) Progressive scan television system employing a comb filter
KR100222971B1 (ko) 3판식 고해상도 촬상 장치
JPH0670288A (ja) テレビ信号の信号処理方法
JPH1098694A (ja) 画像信号の走査変換方法及び回路
JP3547148B2 (ja) テレビジョン信号の構成装置
CA1313705B (en) Progresive scan television display system
JP2642464B2 (ja) テレビジョン信号変換装置
JPH0225600B2 (ja)
JP3603393B2 (ja) テレビジョン回路
JPS63171091A (ja) 映像信号処理回路
JPH0759027A (ja) ピクチャー・イン・ピクチャー回路
JPS6057796A (ja) 走査変換装置
JPH05316480A (ja) ライン数変換装置
JPH06350975A (ja) テレビジョン信号の構成方法
JPS62128685A (ja) 倍速変換装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050729

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070910

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071109

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080422

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080508

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110516

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120516

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees