ITMI972745A1 - Circuito e procedimento per controllare il ritardo temporale di segnale sincrono di quadro in sistema di comunicazione radio digitale - Google Patents

Circuito e procedimento per controllare il ritardo temporale di segnale sincrono di quadro in sistema di comunicazione radio digitale Download PDF

Info

Publication number
ITMI972745A1
ITMI972745A1 IT97MI002745A ITMI972745A ITMI972745A1 IT MI972745 A1 ITMI972745 A1 IT MI972745A1 IT 97MI002745 A IT97MI002745 A IT 97MI002745A IT MI972745 A ITMI972745 A IT MI972745A IT MI972745 A1 ITMI972745 A1 IT MI972745A1
Authority
IT
Italy
Prior art keywords
frame
signal
synchronous signal
base stations
time delay
Prior art date
Application number
IT97MI002745A
Other languages
English (en)
Inventor
Jong-Woong Lee
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of ITMI972745A1 publication Critical patent/ITMI972745A1/it
Application granted granted Critical
Publication of IT1296859B1 publication Critical patent/IT1296859B1/it

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/14Relay systems
    • H04B7/15Active relay systems
    • H04B7/155Ground-based stations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/24Radio transmission systems, i.e. using radiation field for communication between two or more posts
    • H04B7/26Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
    • H04B7/2662Arrangements for Wireless System Synchronisation
    • H04B7/2671Arrangements for Wireless Time-Division Multiple Access [TDMA] System Synchronisation
    • H04B7/2678Time synchronisation
    • H04B7/2687Inter base stations synchronisation
    • H04B7/2693Centralised synchronisation, i.e. using external universal time reference, e.g. by using a global positioning system [GPS] or by distributing time reference over the wireline network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0682Clock or time synchronisation in a network by delay compensation, e.g. by compensation of propagation delay or variations thereof, by ranging

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)

Description

D E S C R I Z I O N E
La presente invenzione riguarda un sistema di comunicazione radio digitale, ed in particolare, un circuito ed un procedimento per controllare un ritardo temporale di un segnale sincrono di quadro secondo una differenza di distanza tra un centro di commutazione ed una stazione di base.
In un sistema di comunicazione radio digitale, ogni stazione di base riceve lo stesso segnale sincrono di quadro trasmesso da un centro di commutazione, per commutare un canale in risposta al segnale sincrono di quadro ricevuto. In generale, la stazione di base dovrebbe ricevere il segnale sincrono di quadro entro un errore di ritardo di ±2μsec allo scopo di commutare il canale senza uno scollegamento del servizio di chiamata.
Nel sistema di comunicazione radio digitale, un tasso di trasferimento del segnale sincrono di quadro è determinato dalle caratteristiche di una linea di trasmissione. Cioè, il segnale sincrono di quadro subisce un ritardo temporale durante la trasmissione, secondo le caratteristiche delle linea di trasmissione tra il centro di commutazione e la stazione di base. In altre parole, nel caso in cui una distanza tra il centro di commutazione e la stazione di base sia molto lunga, il segnale sincrono di quadro trasmesso dal centro di commutazione alla stazione di base subirà un ritardo temporale serio. Al contrario, nel caso in cui la distanza tra il centro di commutazione e la stazione di base sia molto breve, il segnale sincrono di quadro trasmesso dal centro di commutazione alla stazione di base subirà un ritardo temporale inferiore.
Alla luce delle precedenti descrizioni, si nota che il ritardo temporale del segnale sincrono di quadro è dipendente dalle caratteristiche (cioè, distanza) della linea di trasmissione tra il centro di commutazione e la stazione di base. Tuttavia, dato che la stazione di base dovrebbe ricevere il segnale sincrono di quadro entro l'errore di ritardo allo scopo di commutare il canale senza lo scollegamento del servizio di chiamata, la distanza tra il centro di commutazione e la stazione di base non può essere estesa senza limite. Inoltre, nel caso in cui il segnale sincrono di quadro sia distorto a causa delle caratteristiche della linea di trasmissione e dell'ambiente circostante durante la trasmissione, non vi è alcun modo di compensare la distorsione del segnale sincrono di quadro.
E' quindi uno scopo della presente invenzione fornire un circuito ed un procedimento per rivelare un ritardo temporale di un segnale sincrono di quadro trasmesso da un centro di commutazione alla stazione di base, in un sistema di comunicazione radio digitale.
Un altro scopo della presente invenzione è quello di fornire un circuito ed un procedimento per compensare un ritardo temporale di un segnale sincrono di quadro.
Per conseguire questi ed altri scopi, un circuito per controllare uno stato temporale di un segnale sincrono di quadro in un sistema di comunicazione radio digitale includente un centro di commutazione per trasmettere il segnale sincrono di quadro ad un una pluralità di stazioni di base, le stazioni di base alimentando istantaneamente il segnale sincrono di quadro ricevuto indietro al centro di commutazione, include un rivelatore di ritardo per confrontare il segnale sincrono di quadro trasmesso alle stazioni di base con il segnale sincrono di quadro retroazionato dalle stazioni di base, per rivelare il ritardo temporale del segnale sincrono di quadro; ed un compensatore di ritardo per compensare il ritardo temporale del segnale sincrono di quadro.
Gli scopi, le caratteristiche ed i vantaggi precedenti ed altri della presente invenzione diverranno più evidenti alla luce della seguente descrizione dettagliata di una sua forma di realizzazione esemplificativa considerata con i disegni allegati in cui:
la figura 1 è un diagramma a blocchi schematico di un sistema di comunicazione radio digitale a cui è applicabile la presente invenzione; la figura 2 è un diagramma a blocchi schematico di un'interfaccia (130) di stazioni di base e di una stazione di base (141) della figura 1;
la figura 3 è uno schema a blocchi dettagliato di un rivelatore di ritardo (130) della figura 2 secondo una forma di realizzazione preferita della presente invenzione;
la figura 4 è uno schema a blocchi dettagliato di trasmettitori (210 e 240) della figura 2 secondo una forma di realizzazione preferita della presente invenzione;
la figura 5 è un diagramma temporale di segnali generati da un centro di commutazione (100) ed una stazione di base (141) secondo una forma di realizzazione preferita della presente invenzione; e
la figura 6 è uno schema a blocchi di un rivelatore di ritardo (23) secondo un'altra forma di realizzazione preferita della presente invenzione.
Una forma di realizzazione preferita della presente invenzione sarà descritta in dettaglio facendo riferimento ai disegni allegati, in cui i numeri di riferimento uguali o similari indicano gli stessi elementi nei disegni, per comprensione. Sebbene nella specifica forma di realizzazione tali elementi dettagliati saranno definiti e descritti in modo esemplificativo in dettaglio per chiarire la materia della presente invenzione, la presente invenzione può essere implementata con la descrizione della presente invenzione dei tecnici del ramo anche senza i dettagli. Inoltre, una descrizione dettagliata in modo non necessario di costruzione ampiamente note può essere qui evitata.
Facendo riferimento alla figura 1, un sistema di comunicazione radio digitale a cui è applicabile la presente invenzione include un centro di commutazione 100, una pluralità di stazioni di base 141-14n, ed un terminale mobile 150, in cui le distanze tra il centro di commutazione 100 e le rispettive stazioni di base 141-14n sono tutte differenti. Il centro di commutazione 100 include un'unità di controllo principale 110, un processore di segnale 120, ed un'interfaccia (BSI) 130 di stazione di base. L'unità di controllo principale 110 controlla un'operazione complessiva del centro di commutazione 100, il processore di segnale 120 elabora segnali trasferiti a e ricevuti dall'interfaccia 130 di stazione di base sotto il controllo dell'unità di controllo principale 110, e l'interfaccia 130 di stazione di base interfaccia segnali trasmessi a e ricevuti dalle stazioni di base 141-14n. Il terminale mobile 150 si collega con la stazione di base più vicina tra le stazioni di base 141-14n, per trasmettere/ricevere dati per una conversazione telefonica. Uno schema a blocchi dettagliato dell'interfaccia 130 di stazione di base e della stazione di base 141 è illustrato nella figura 2.
Facendo riferimento a figure 1 e 2, l'interfaccia 130 di stazione di base include un trasmettitore 210 per trasmettere/ricevere dati ed un segnale, un'unità di controllo 220 per controllare un'operazione complessiva dell'interfaccia 130 di stazione di base, ed un rivelatore di ritardo 230 per rivelare un ritardo temporale del segnale sincrono di quadro trasmesso dal centro di commutazione 100. La stazione di base 141 include un trasmettitore 240 per trasmettere/ricevere dati ed un segnale, un'unità di controllo 250 per controllare un'operazione complessiva della stazione di base 141, ed un compensatore di ritardo per compensare il ritardo temporale del segnale sincrono di quadro.
Facendo riferimento alla figura 3, il circuito di ritardo 230 secondo una forma di realizzazione preferita della presente invenzione include un contatore 302, una memoria temporanea 304, ed un comparatore 306.
La figura 4 illustra uno schema a blocchi dettagliato dei trasmettitori 210 e 240 della figura 2 secondo la presente invenzione. Come illustrato nel disegno, il trasmettitore 210 include un padrone 410 ed un asservito 420. Il trasmettitore 240 include un asservito 430 ed un padrone 440, collegati al padrone 410 ed all*asservito 420 del trasmettitore 210, rispettivamente.
La figura 5 è un diagramma temporale di segnali generati dal centro di commutazione 100 e dalla stazione di base 141 secondo la presente invenzione. Nel disegno, un segnale 500 rappresenta il segnale sincrono di quadro trasmesso dal centro di commutazione 100 alla stazione di base 141.
Un segnale 510 rappresenta un segnale che il contatore genera per rivelare il ritardo temporale tra il segnale sincrono di quadro trasmesso alla stazione di base 141 e un segnale sincrono di quadro retroazionato dalla stazione di base 141. Un segnale 520 rappresenta il segnale sincrono di quadro retroazionato dalla stazione di base 141 al centro di commutazione 100.
Facendo riferimento alle figure da 1 a 5, il centro di commutazione 100 e ciascuna delle stazioni di base 141-14n includono i trasmettitori 210 e 240 mostrati nella figura 4 rispettivamente, per trasmettere/ricevere segnali tra due coppie delle linee di trasmissione. Nel caso in cui il centro di commutazione 100 trasmette dati alla stazione di base 141, l'unità di controllo 220 permette al trasmettitore 210 di trasmettere i dati alla stazione di base 141 tramite il padrone 410. Poi, l'unità di controllo 250 della stazione di base 141 permette al trasmettitore 240 di ricevere i dati trasmessi dal centro di commutazione 100 tramite l'asservito 430. Nel frattempo, nel caso in cui la stazione di base 141 trasmetta dati al centro di commutazione 100, l'unità di controllo 250 permette al trasmettitore 240 di trasmettere i dati al centro di commutazione 100 tramite il padrone 440. Poi, l'unità di controllo 220 del centro di commutazione 100 permette al trasmettitore 210 di ricevere i dati trasmessi dalla stazione di base 141 tramite l'asservito 420.
Ora, verranno effettuate descrizioni circa come il centro di commutazione 100 trasmette il segnale sincrono di quadro 500 alla stazione di ba-se 141 tramite il trasmettitore 210. L'unità di controllo 220 permette al trasmettitore 210 di trasmettere il segnale sincrono di quadro all'asservito 430 della stazione di base 410 tramite il padrone 410. L'asservito 430 trasferisce il segnale sincrono di quadro ricevuto al padrone 440. Il padrone 440 trasferisce il segnale sincrono di quadro all'asservito 420, per retroazionarlo al centro di commutazione 100. Il trasmettitore 210 trasferisce il segnale sincrono di quadro retroazionato dalla stazione di base 141 al rivelatore di ritardo 230. Il rivelatore di ritardo 230 confronta il segnale sincrono di quadro retroazionato dalla stazione di base 141 con il segnale sincrono di quadro che il centro di commutazione 100 ha trasmesso alla stazione di base 141, per rivelare un ritardo temporale del segnale sincrono di quadro. Come illustrato nella figura 3, il rivelatore di ritardo 230 secondo una forma di realizzazione della presente invenzione include il contatore 302, la memoria temporanea 304, ed il comparatore 306. Il contatore 302 inizia un'operazione di conteggio in risposta al segnale sincrono di quadro trasmesso alla stazione di base 141, e completa l'operazione di conteggio in risposta al segnale sincrono di quadro retroazionato dalla stazione di base 141. La memoria temporanea 304 memorizza temporaneamente il segnale sincrono di quadro retroazionato dalla stazione di base 141, e lo trasferisce al comparatore 306 in risposta ad un segnale di controllo ricevuto dall'unità di controllo 220. Il comparatore 306 confronta il segnale 510 generato dal contatore 302 con il segnale sincrono di quadro 520 memorizzato nella memoria temporanea 304, per rivelare il ritardo temporale del segnale sincrono di quadro e fornire l'unità di controllo 220 con l'informazione di ritardo temporale rivelata. L'unità di controllo 220 permette al trasmettitore 210 di trasmettere l'informazione di ritardo temporale alla stazione di base 141. Il padrone 410 trasmette l'informazione di ritardo temporale del segnale sincrono di quadro all'asservito 430. L'asservito 430 trasferisce l'informazione di ritardo temporale del segnale sincrono di quadro ricevuto al compensatore di ritardo 260. Il compensatore di ritardo 260 ritarda o abbrevia il segnale sincrono di quadro ricevuto in risposta all'informazione di ritardo temporale, per compensare il ritardo temporale del segnale sincrono di quadro. L'unità di controlla 250 controlla la stazione di base 141 in base al segnale sincrono di quadro compensato. Una tale operazione è eseguita in modo ripetuto tra il centro di commutazione 100 e le rispettive stazioni di base 141-14n, per rivelare e compensare il ritardo temporale del segnale sincrono di quadro secondo la differenza di distanza tra il centro di commutazione 100 e le stazioni di base rispettive 141-14n.
La figura 6 è uno schema a blocchi del rivelatore di ritardo 230 della figura 2 secondo un'altra forma di realizzazione preferita della presente invenzione. Nel disegno, il rivelatore di ritardo 230 include un contatore 600, memorie temporanee 610 e 620, ed un sottrattore 630. Il contatore 600 esegue un'operazione di conteggio in seguito alla ricezione dei segnali sincroni di quadro retroazionati dalle rispettive stazioni di base 141-14n. La memoria temporanea 610 memorizza un valore di conteggio che il contatore 600 ha generato eseguendo l'operazione di conteggio in seguito alla ricezione del segnale sincrono di quadro retroazionato da una stazione di base di riferimento (per esempio, una stazione di base più vicina dal centro di commutazione 100). La memoria temporanea 620 memorizza un valore di conteggio che il contatore 600 ha generato eseguendo l'operazione di conteggio in seguito alla ricezione del segnale sincrono di quadro retroazionato dalle rimanenti stazioni di base diverse dalla stazione di base di riferimento. Il sottrattore 630 sottrae un segnale emesso dalla memoria temporanea 610 da un segnale emesso dalla memoria temporale 620, per generare tra di essi una differenza di segnali.
Ora, facendo riferimento alle figure 2 e 6, saranno effettuate descrizioni circa come il rivelatore di ritardo 230 secondo un'altra forma di realizzazione della presente invenzione rivela il ritardo temporale del segnale sincrono di quadro, secondo la differenza di distanza tra il centro di commutazione 100 e le rispettive stazioni di base 141-14n. Il rivelatore di ritardo 230 rivela i segnali singoli di quadro retroazionati dalle rispettive stazioni di base, in base.alla stazione di base più vicina (cioè, la stazione di base di riferimento) dal centro di commutazione 100. Per esempio, nel caso in cui la stazione di base 141 sia la stazione di base più vicina, la memoria temporanea 610 memorizza temporaneamente il segnale sincrono di quadro retroazionato dalla stazione di base 141. Nel frattempo, la memoria temporanea 620 memorizza temporaneamente i segnali sincroni di quadro retroazionati dalle altre stazioni di base 141—14n. Il sottrattore 630 rivela una differenza di segnale tra i segnali sincroni di quadro retroazionati generati dalle memorie temporanee 610 e 620. Cioè, il sottrattore 630 rivela una differenza di ritardo temporale tra il segnale sincrono di quadro di retroazione generato dalla memoria temporale 620 ed il segnale singolo di quadro di retroazione generato dalla memoria temporanea 610. Il sottrattore 630 calcola le differenze di ritardo temporale tra il valore di ritardo di tempo di riferimento (uscita di 610) ed i va-lori di ritardo temporale (uscita di 620) dei rispettivi segnali sincroni di quadro, e fornisce l'unità di controllo 220 con differenze di ritardo temporanee calcolate. L'unità di controllo 220 permette al trasmettitore 210 di trasmettere i valori di ritardo temporale dei segnali sincroni di quadro alle corrispondenti stazioni di base. In seguito alla ricezione dei valori di ritardo, le rispettive stazioni di base 141—14n ritardano il segnale sincrono di quadro se il valore di ritardo è negativo, e abbreviano il segnale sincrono di quadro se il valore di ritardo è positivo. Nella forma di realizzazione della presente invenzione, un resistore di regolazione FS in un chip CP23030 è usato per ritardare o abbreviare il segnale sincrono di quadro.
Come si può comprendere dalle precedenti descrizioni, il sistema di comunicazione radio digitale dell'invenzione rivela il ritardo temporale del segnale sincrono di quadro secondo la differenza di distanza fra il centro di commutazione e le rispettive stazioni di base, per compensare il ritardo temporale del segnale sincrono di quadro, fornendo quindi un servizio di chiamata stabile anche mentre si commuta il canale.
Sebbene una forma di realizzazione preferita della presente invenzione sia stata descritta in dettaglio qui in precedenza, si dovrebbe chiaramente comprendere che molte varianti'e/o modifiche dei concetti inventivi di base qui insegnati che possono apparire ai tecnici del ramo, ricadranno ancora entro lo spirito e l'ambito della presente invenzione come definita nelle allegate rivendicazioni.

Claims (6)

  1. R I V E N D I C A Z I O N I 1. Circuito per controllare un ritardo temporale di un segnale sincrono di quadro in un sistema di comunicazione radio digitale includente un centro di commutazione per trasmettere il segnale sincrono di quadro ad una pluralità di stazioni di base, dette stazioni di base alimentando istantaneamente il segnale sincrono di quadro ricevuto indietro a detto centro di commutazione, comprendente:, un rivelatore di ritardo per confrontare detto segnale sincrono di quadro trasmesso alle stazioni di base con detto segnale sincrono di quadro retroazionato dalle stazioni di base, per rivelare il ritardo temporale dì detto segnale sincrono di quadro; e un compensatore di ritardo per compensare il ritardo temporale di deto segnale sincrono di quadro.
  2. 2. Circuito per controllare un ritardo temporale di un segnale sincrono di quadro secondo la rivendicazione 1, in cui detto rivelatore di ritardo comprende: una memoria temporanea per memorizzare detto segnale sincrono di quadro retroazionato da dette stazioni di base; un contatore per iniziare un'operazione di conteggio in risposta a detto segnale sincrono di quadro trasmesso a dette stazioni di base, e completare l'operazione di conteggio in risposta a detto segnale sincrono di quadro retroazionato da dette stazioni di base; e un comparatore per confrontare detto segnale sincrono di quadro memorizzato in detta memoria temporanea con un valore di conteggio emesso da detto contatore, per rivelare il ritardo temporale di detto segnale sincrono di quadro. .
  3. 3. Circuito per controllare un ritardo temporale di un segnale sincrono di quadro secondo la rivendicazione 1, in cui detto rivelatore di ritardo comprende: un contatore per eseguire un'operazione di conteggio in seguito alla ricezione dei segnali sincroni di quadro retroazionati da dette rispettive stazioni di base; una prima memoria temporanea per memorizzare un segnale singolo di quadro retroazionato da una stazione di base più vicina; una seconda memoria temporanea per memorizzare segnali sincroni di quadro retroazionati dalle stazioni di base tranne detta stazione di base più vicina; e un sottrattore per sottrarre il segnale sincrono di quadro memorizzato in detta prima memoria temporanea dal segnale sincrono di quadro memorizzato in detta seconda memoria temporanea, per calcolare tra di essi una differenza di segnale.
  4. 4. Circuito per controllare un ritardo temporale di un segnale sincrono di quadro secondo la rivendicazione 3, in cui detto compensatore di ritardo ritarda il segnale sincrono di quadro se detta differenza di segnale è negativa, ed abbrevia il segnale sincrono di quadro se detta differenza di segnale è positiva.
  5. 5. Procedimento per controllare un ritardo temporale di un segnale sincrono di quadro in un sistema di comunicazione radio digitale includente un centro di commutazione ed una pluralità di stazioni di base, comprendente le fasi che consistono nel: trasmettere il segnale sincrono di quadro da detto centro di commutazione a dette stazioni di base; alimentare istantaneamente detto segnale sincrono di quadro indietro a detto centro di commutazione da dette stazioni di base; e confrontare detto segnale sincrono di quadro trasmesso a dette stazioni di base con detto segnale sincrono di quadro retroazionato da dette stazioni di base, per rivelare il ritardo temporale di detto segnale sincrono di quadro.
  6. 6. Procedimento per controllare un ritardo temporale di un segnale sincrono di quadro secondo la rivendicazione 5, comprendente inoltre la fase che consiste nel compensare il ritardo temporale di detto segnale sincrono di quadro.
IT97MI002745A 1996-12-19 1997-12-11 Circuito e procedimento per controllare il ritardo temporale di segnale sincrono di quadro in sistema di comunicazione radio digitale IT1296859B1 (it)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960068172A KR19980049458A (ko) 1996-12-19 1996-12-19 디지털 무선 통신시스템에서 기지국들간의 거리차에 의한 동기 신호 지연검출 회로 및 방법

Publications (2)

Publication Number Publication Date
ITMI972745A1 true ITMI972745A1 (it) 1998-06-19
IT1296859B1 IT1296859B1 (it) 1999-08-02

Family

ID=19489385

Family Applications (1)

Application Number Title Priority Date Filing Date
IT97MI002745A IT1296859B1 (it) 1996-12-19 1997-12-11 Circuito e procedimento per controllare il ritardo temporale di segnale sincrono di quadro in sistema di comunicazione radio digitale

Country Status (4)

Country Link
KR (1) KR19980049458A (it)
DE (1) DE19752945B4 (it)
GB (1) GB2321829B (it)
IT (1) IT1296859B1 (it)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9806268D0 (en) * 1998-03-25 1998-05-20 Gec Alsthom Ltd Method for determining propagation delays and method for detecting processor-clock drift in a communications system
KR20000065354A (ko) * 1999-04-02 2000-11-15 김영환 백홀 딜레이를 이용한 기지국의 트래픽 프레임 송신방법
DE19926830C2 (de) * 1999-06-12 2003-03-27 Tenovis Gmbh & Co Kg Verfahren, Zentrale und Modul
US6430241B1 (en) * 1999-08-18 2002-08-06 Siemens Aktiengesellschaft Method and configuration for synchronizing system units
KR100328756B1 (ko) * 1999-08-20 2002-03-14 서평원 무선교환기의 기지국간 케이블지연 측정 및 이상유무 판별 장치 및 그 방법
DE10034686A1 (de) 1999-09-13 2001-03-22 Siemens Ag Anordnung zur Informationsübermittlung zwischen zwei Kommunikationseinrichtungen
DE19944302A1 (de) * 1999-09-15 2001-04-12 Siemens Ag Verfahren zur Synchronisation
KR100379463B1 (ko) * 1999-11-30 2003-04-10 엘지전자 주식회사 패킷 전송 시간 측정 방법
GB2359960B (en) 2000-03-03 2004-06-16 Mitel Corp Embedded loop delay compensation circuit for multi-channel transceiver
DE10110177B4 (de) * 2000-03-03 2005-04-14 Zarlink Semiconductor Inc., City Of Ottawa Verfahren zum Messen und Kompensieren der Fortpflanzungsverzögerung zwischen Knoten in einem Kommunikationsnetzwerk
FR2839234B1 (fr) * 2002-04-30 2004-08-27 Nortel Networks Ltd Procede de controle d'echanges de trames entre une unite de controle et au moins une station radio, et unite de controle pour la mise en oeuvre du procede
US7711008B2 (en) 2006-01-23 2010-05-04 Ipwireless, Inc. Quasi synchronous transmission in cellular networks
US8054822B2 (en) 2008-01-28 2011-11-08 Alcatel Lucent Synchronization of call traffic in the forward direction over backhaul links
KR101380054B1 (ko) * 2009-12-21 2014-04-01 한국전자통신연구원 선로 장애 위치 검출 장치 및 방법
EP3434043B1 (en) * 2016-03-22 2020-05-06 Telefonaktiebolaget LM Ericsson (PUBL) Centralized multi-node flow control for 5g multi-connectivity
EP3476163B1 (en) 2016-06-23 2020-06-03 Telefonaktiebolaget LM Ericsson (publ) Timing control of data transmitted by multiple nodes for reception in a specified time limit for 5g multi-connectivity.
WO2018041419A1 (en) 2016-08-29 2018-03-08 Telefonaktiebolaget Lm Ericsson (Publ) Flow control in wireless communication systems

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5245634A (en) * 1992-03-23 1993-09-14 Motorola, Inc. Base-site synchronization in a communication system
IT1265155B1 (it) * 1993-07-14 1996-10-31 Italtel Spa Procedimento e dispositivo per equalizzare l'istante di trasmissione di una pluralita' di stazioni radio base
JP2785789B2 (ja) * 1996-02-09 1998-08-13 日本電気株式会社 ディジタル移動通信システム

Also Published As

Publication number Publication date
DE19752945A1 (de) 1998-06-25
GB2321829A (en) 1998-08-05
GB2321829B (en) 1999-08-04
IT1296859B1 (it) 1999-08-02
GB9726793D0 (en) 1998-02-18
DE19752945B4 (de) 2005-09-08
KR19980049458A (ko) 1998-09-15

Similar Documents

Publication Publication Date Title
ITMI972745A1 (it) Circuito e procedimento per controllare il ritardo temporale di segnale sincrono di quadro in sistema di comunicazione radio digitale
US5327277A (en) Method and apparatus for determining equalization delays in a transmission system and related apparatus
US5722080A (en) Inter-station synchronization method
US5363373A (en) Digital mobile station using presettable timeslot counter for compensating for propagation delay time
IT1253991B (it) Metodo di gestione di messaggi radiotelefonici emessi a bassa potenza.
GB1517566A (en) Multipoint data communication system
HU208204B (en) Master and slave data transmission device, system and portable radiox telephone
US7324457B2 (en) Method and apparatus for compensating for optical transmission delay in a synchronous mobile communication system using synchronous digital hierarchy
JPH01231442A (ja) 時分割多重無線通信システムにおける子局内相互通話の通話監視方式
US10887008B2 (en) Apparatus and method for compensating optical transmission delay
JPH07264673A (ja) データバーストの自動同期方法および装置
JPS61144935A (ja) デジタル式無線通信系の時間チヤンネル間の保護時間を短縮する方法および回路装置
US20050007998A1 (en) Packet switched data network for transferring data packets with a predetermined delay and a radio communication network equipped with such a data network
US6925175B2 (en) Long-haul path length delay estimator and compensator for an echo canceller
JPH1098437A (ja) 通話路品質測定方式
JPH11109062A (ja) 時刻同期方式
KR20070044105A (ko) 이동통신시스템의 기지국과 중계기에서의 지연시간 측정방법
US3551603A (en) Switching system scanning arrangement
JP3031290B2 (ja) Pds構成の光伝送システムにおける遅延測定方式
JPH10126348A (ja) 光出力制御回路
JPS6070876A (ja) フアクシミリ装置の信号伝送方法
JPS6218097B2 (it)
JPS60141035A (ja) 対向する2局間の送信電力制御方式
JPH01231447A (ja) 回線品質監視装置
JPS6218096B2 (it)

Legal Events

Date Code Title Description
0001 Granted