FR2834834A1 - Dispositif et procede de transmission de donnees pour commander un panneau d'affichage a cristaux liquides - Google Patents

Dispositif et procede de transmission de donnees pour commander un panneau d'affichage a cristaux liquides Download PDF

Info

Publication number
FR2834834A1
FR2834834A1 FR0207564A FR0207564A FR2834834A1 FR 2834834 A1 FR2834834 A1 FR 2834834A1 FR 0207564 A FR0207564 A FR 0207564A FR 0207564 A FR0207564 A FR 0207564A FR 2834834 A1 FR2834834 A1 FR 2834834A1
Authority
FR
France
Prior art keywords
data
voltage
input
resistor
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR0207564A
Other languages
English (en)
Other versions
FR2834834B1 (fr
Inventor
Seok Woo Lee
Jin Kyoung Song
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Philips LCD Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Philips LCD Co Ltd filed Critical LG Philips LCD Co Ltd
Publication of FR2834834A1 publication Critical patent/FR2834834A1/fr
Application granted granted Critical
Publication of FR2834834B1 publication Critical patent/FR2834834B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B15/00Suppression or limitation of noise or interference
    • H04B15/02Reducing interference from electric apparatus by means located at or near the interfering apparatus
    • H04B15/04Reducing interference from electric apparatus by means located at or near the interfering apparatus the interference being caused by substantially sinusoidal oscillations, e.g. in a receiver or in a tape-recorder
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/147Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Dc Digital Transmission (AREA)

Abstract

L'invention concerne un dispositif et un procédé de transmission de données pour abaisser une tension de transmission de données afin d'éliminer l'interférence électromagnétique.Dans dispositif de commande de données, un contrôleur de synchronisation (20) aligne les données pixels d'entrée, abaisse les tensions de données d'entrée des données pixels d'entrée, et les fournit à une pluralité de lignes de transmission de données. Un pilote de données (34) élève les tensions de données d'entrée abaissées pour commander un panneau d'affichage à cristaux liquides, puis les convertit en signaux de tension de pixels analogiques pour appliquer les signaux de tension de pixels analogiques aux lignes de données.Utilisation dans des panneaux d'affichage à cristaux liquides.

Description

DISPOSITIF ET PROCEDE DE TRANSMISSION DE DONNEES
POUR COMMANDER UN PANNEAU D'AFFICHAGE A CRISTAUX LIQUIDES
La présente invention concerne un procédé de transmission de données, et plus particulièrement, un dispositif et un procédé pour la transmission de données qui permet de minimiser l'interférence électro-magnétique (IEM) qui se produit lors de la transmission de donnces en parallèle. Bien que la présente invention soit adaptée à un vaste champ d'applications, elle s'applique particulièrement à un dispositif de
commande de donnces d'un affichage à cristaux liquides.
De nos jours, la quantité de données vidéo transmises par l'intermédiaire d'un moyen de transmission a augmenté pour satisfaire la demande d'une image haute qualité de la part des utilisateurs. En conséquence, les données vidéo sont transtérées avec un débit élevé. À cette fin, la fréquence de transmission des données vidéo a augmenté et le nombre des lignes de transmission pour acheminer les données vidéo s'est également accru. Comme les données vidéo à haute fréquence sont transférées de manière synchrone sur un plus grand nombre de lignes de transmission de données, une interférence électro-magnétique (IEM) se produit sur les lignes de
transmission de donnces.
Afin de réduire 1'IEM, le nombre de transitions de données a été réduit dans l'affichage à cristaux liquides (LCD) à l'aide d'un système de modulation de données. Alternativement, la fréquence de transmission a été diminuée par
l'utilisation d'un système à six bus.
La figure 1 représente un dispositif de commande de données d'un LCD
conventionnel qui transmet des données vidéo grâce à un système à six bus.
En référence à la figure 1, dispositif de commande de données inclut des circuits intogrés (CI) de commande de données 8 pour commander les lignes de données d'un panneau d'affichage à cristaux liquides 10, et un contrôleur de
synchronisation 2 pour contrôler le pilotage des CI de commande de donnces 8.
Chaque CI de commande de données 8 est monté sur un boîtier de supports à bande (TCP) 6 devant être relié au panneau d'affichage à cristaux liquides 10. En outre, chaque CI de commande de données 8 est connecté à un contrôleur de synchronisation 2 par l'intermédiaire du TCP 6 et d'une carte à circuit
imprimé (PCB) 4.
De manière plus spécifique, dans le panneau d'affichage à cristaux liquides 10, les lignes de porte et les lignes de données sont disposées de telle manière qu'elles se R \Rrrdc\ I 97(N)\ I q7;R rInr d nAvr 7fA, _ / c
2 2834834
croisent. Les cellules à cristaux liquides sont positionnées à chaque zone de croisement de chaque ligne de porte et de chaque ligne de données. Le panneau d'affichage à cristaux liquides 10 est muni d'électrodes à pixcls et d'une électrode commune pour fournir un champ électrique à chacune des cellules à cristaux liquides. Chaque électrode à pixcls est connectée à une des lignes de données par l'intermédiaire des électrodes source et drain d'un transistor à couche mince en tant que dispositif de commutation. L'électrode de porte du transistor à couche mince est reliée à une des lignes de porte, ce qui permet d'appliquer un signal de tension de pixels aux électrodes à pixels, pour chaque ligne. En conséquence, le panneau 0 d'affichage à cristaux liquides 10 contrôle l'émission lumineuse du champ électrique appliqué entre l'électrode à pixels et l'électrode commune conformément au signal de tension de pixels pour chaque cellule de cristaux liquides, produisant ainsi
l'affichage d'une image.
Les CI de commande de données 8 appliquent un signal de tension de pixels à chaque ligne de donnces toutes les fois qu'un signal de porte est appliqué à l'une des lignes de porte par les CI de commande de porte (non représenté). Particulièrement, les CI de commande de données 8 convertissent les données vidéo numériques (données pixels) reçues à partir du contrôleur de synchronisation 2 en signaux de
tension de pixcls analogiques.
Le contrôleur de synchronisation 2 contrôle le pilotage des CI de commande de données 8 et des CI de commande de porte, et applique les données pixels aux CI de commande de données 8 simultanément. À cette fin, comme représenté sur la figure 2, le contrôleur de synchronisation 2 inclut un générateur de signaux de contrôle 3 pour générer des signaux de contrôle, et un dispositif d'alignement de données 5
pour aligner les données pixcls en conformité avec le système à six bus.
Le générateur de signaux de contrôle 3 génère des signaux de contrôle de données (c 'est-à-dire S SC, SSP, SOE et POL, etc.) pour contrôler le CI de commande de données 8 à l'aide d'un signal d'horloge principal MCLK et des signaux de synchronisation horizontaux et verticaux H et V reçus à partir de l'extérieur de celui-ci. Les signaux de contrôle de données sont appliqués au CI de commande de données 8 par l'intermédiaire de chaque ligne de transmission incluse dans un bus de signaux de contrôle de données 16. En outre, le générateur de signaux de contrôle 3 génère et fournit des signaux de contrôle de porte (c'est-à-dire GSC, GSP et GOE, etc.) pour contrôler le CI de commande de porte (non représenté) au CI de commande de porte par l'intermédiaire d'un bus de signaux de contrôle (non représenté). Le dispositif d'alignement de donnces 5 aligne les données pixels R. G et B fournies à partir de l'extérieur de celui-ci en conformité avec le système à six bus \\HIRSCH6\BREVETS\BreYets\l9700\19768 doc - 19 juin 2002 - 2115
3 2834834
pour les appliquer au CI de commande de données 8. En d'autres termes, le dispositif d'alignement de données 5 divise les données pixels R. G et B en données pixels de parité paire RO, GO et BO et en données pisels de parité paire RE, GE et BE pour les fournir simultanément au CI de commande de donnces 8 par 1'intermédiaire de chacun des trois bus de données de parité impaire 12 et de chacun des trois bus de donnces de parité paire 14. Ici, quand chaque donnée pixel RD, GD et BD comprend un signal de 6 bits, chacun des bus de donnces de parité impaire 12 et des bus de donnces de parité paire 14 comprend 6 lignes de transmission de données. Ainsi, les
bus de données incluent 36 lignes de transmission de donnces au total.
lo Les CI de commande de données du LCD conventionnel transmettent les données pixels par l'intermédiaire du système à six bus pour réduire la fréquence de transmission, réduisant ainsi 1'IEM. Cependant, dispositif de commande de données conventionnel ne réduit pas l'IEM, car le nombre de lignes de transmission de
données est augmenté.
En conséquence, la présente invention concerne un dispositif et un procédé de transmission de donnces qui évitent un ou plusieurs des problèmes dus aux limites et
aux désavantages de l'art connexe.
Un autre objet de la présente invention est de fournir un dispositif et un procédé pour la transmission de donnces qui réduit une tension de transmission de
donnces pour éliminer l'IEM.
D'autres caractéristiques et avantages de l'invention ressortiront de la
description qui va suivre et deviendront en partie apparents à partir de cette
description, ou bien ils peuvent être appris par la pratique de l' invention. Les
objectifs et autres avantages de l'invention seront réalisés et atteints par la structure
qui appara^tra particulièrement dans la description écrite et les revendications jointes,
ainsi que sur les dessins annexés.
Pour mettre en _uvre ces avantages et d'autres avantages, et conformément au but de la présente invention, comme réalisé et largement décrit, un dispositif de transmission de données inclut des moyens d'interfaçage de données pour recevoir des données d'entrée ayant une tension de données d'entrée, diminuer la tension de données d'entrée, et fournir la tension de données d'entrée abaissée à une pluralité de lignes de transmission de données, et des moyens d'entrée de données pour élever la tension de donnces abaissée à la tension de données d'entrée initiale pour
commander un panneau d'affichage à cristaux liquides.
Selon un mode de réalisation, dans le dispositif de transmission de données, la tension de donnces d'entrée est abaissée à l'aide d'un diviseur de tension. Le diviseur de tension peut comprendre un premier résisteur ou résistance, disposé en série à chaque ligne de transmission de données, et un second résisteur ou résistance disposé \\HIRSCH6\BRF, VETS\Brevets\19700\19768doc- 19juin2002-3115 en parallèle à chaque ligne de kansmission de données et dont la valeur de résistance
est inférieure à celle du premier résisteur.
Selon un anke mode de réalisation, le premier résisteur est placé à un terminal de sortie des moyens d'interfaçage de données, et le second résisteur est placé à un
s terminal d'entrée des moyens d'enkée de donnces.
Alternativement, les premier et second résisteurs peuvent 8tre placés à un
terminal de sortie des moyens d'interfaçage de donnces.
L'invention propose également un procédé de transmission de données qui comprend l'abaissement d'une tension de données d' entrée d 'une donnée d' entrée et o la fourniture de la tension de donnces d'entrée abaissée à une pluralité de lignes de kansmission de données, et l' élévation de la tension d' entrce abaissce des données d'enkée à la tension de données d'entrce initiale pour commander un panneau
d'affichage à cristaux liquides.
L'invention propose également un dispositif de commande de données d'un affichage à cristaux liquides pour commander une pluralité de lignes de données d'un panneau d'affichage à cristaux liquides inclut un contrôleur de synchronisation pour aligner les données pixels d'entrée, pour abaisser la tension de données d'entrée des donnces pixcls d'entrée et pour la fournir à une pluralité de lignes de transmission de données, et un pilote de donnces pour élever les tensions de données d'entrée abaissées des données pixels aux tensions de données d'entrce initiales pour commander le panneau d'affichage à cristaux liquides et les convertir en signaux de tension de pixcls analogiques pour appliquer les signaux de tension de pixels
analogiques aux lignes de données.
Selon un autre mode de réalisation, dans le dispositif de commande de 2s données, le diviseur de tension inclut un premier résisteur disposé en série à chaque ligne de transmission de donnces, et un second résisteur disposé en parallèle à chaque ligne de transmission de donnces et dont la valeur de résistance est inférieure
à celle du premier résisteur.
Selon un autre mode de réalisation, le premier résisteur est placé à un terminal de sortie du contrôleur de synchronisation, et le second résisteur est placé à un
terminal d'entrée du pilote de données.
Alternativement, les premier et second résisteurs peuvent étre placés à un
terminal de sortie du contrôleur de synchronisation.
Selon un autre mode de réalisation, le contrôleur de synchronisation génère une pluralité de signaux de coukole pour contrôler un pilotage du pilote de données, et abaisse les tensions des signaux de contrôle à l'aide d'un second diviseur de tension
pour les fournir à une pluralité de lignes de transmission de signaux de contrôle.
\\HIRSCH6 RREVETS\Brevets\19700\19768. doc - 19 juin 2002 - 4/1 s Le second diviseur de tension peut comprendre un premier résisteur disposé en série à chacune des lignes de transmission de donnces et des lignes de transmission de signaux de contrôle, et un second résisteur disposé en parallèle à chacune des lignes de transmission de données et des lignes de transmission de signaux de contrôle et dont la valeur de résistance est inférieure à celle du premier résisteur. Selon un autre mode de réalisation, le premier résisteur est placé à un terminal de sortie du contr81eur de synchronisation, tandis que le second résisteur est placé à
un terminal d'entrée du pilote de données.
Selon un autre mode de réalisation, le premier résisteur est incorporé au o contrôleur de synchronisation, et le second résisteur est incorporé au pilote de données. Alternativement, les premier et second résisteurs peuvent étre placés à un
terrninal de sortie du contrôleur de synchronisation.
Selon un autre mode de réalisation, les premier et second résisteurs sont incorporés au contr81eur de synchronisation. Le dispositif de commande de données peut comprendre un système de changement de niveau pour élever les tensions de données d'entrée abaissées des données pixels d'entrée aux tensions de données d'entrce initiales pour comrnander le panneau d'affichage à cristaux liquides, et une unité de commande de données pour convertir les tensions de données d'entrée augmentées en signaux de tension de pixcls analogiques pour appliquer les signaux de tension de pixels analogiques aux
lignes de données.
I1 faut comprendre que la description générale précédente et la description
détaillée suivante sont données à titre d'exemple, et qu'elles sont destinées à foDir
une explication approfondie de l'invention telle qu'elle est revendiquce.
Les dessins joints, qui sont inclus pour apporter une meilleure compréhension de l' invention, qui sont incorporés et constituent une partie de cette application, illustrent les modes de réalisation de l'invention et servent en conjonction avec la
description à expliquer le principe de l'invention.
Sur les dessins: la figure 1 est une vue schématique montrant un dispositif de commande de données d'un affichage à cristaux liquides conventionnel; la figure 2 est une vue détaillée des bus de transmission de données entre le contrôleur de synchronisation et les circuits intégrés de commande de données représentés sur la figure 1; la figure 3 est une vue schématique montrant un dispositif de commande de données d'un affichage à cristaux liquides selon la présente invention; \\HIRSCH6\BREVETS\Brevets\19700\19768 doc - 19 juin 2002 - 5/15 la figure 4 est un diagramne de forme d'onde de tension des signaux de contrôle et des données pixels fournis à partir du contrôleur de synchronisation représenté sur la figure 3; et la figure 5 est un diagramme de circuits détaillé montrant une configuration du
s système de changement de niveau représenté sur la figure 3.
Une référence détaillée sera faite à présent aux modes de réalisation illustrés de la présente invention, dont les exemples sont décrits sur les dessins joints. Lorsque c'est possible, les mémes numéros de référence seront utilisés sur tous les dessins
pour se référer à des parties identiques ou similaires.
0 La figure 3 est un schéma de principe montrant une configuration d'un dispositif de commande de données d'un affichage à cristaux liquides selon la
présente invention.
En référence à la figure 3, dispositif de commande de donnces inclut des CI de commande de données 30 pour commander les lignes de données d'un panneau d'affichage à cristaux liquides (non représenté) et un contrôleur de
synchronisation 20 pour contrôler le pilotage des CI de commande de données 30.
De manière plus spécifique, le conkôleur de synchronisation 20 contrôle le pilotage des CI de commande de données 30 et des CI de commande de porte (non représenté) et applique des données pixels (c'est-à-dire RO, GO, BO, RE, GE et BE) aux CI de commande de données 30 simultanément. À cette fin, le contrôleur de synchronisation 20 inclut un générateur de signaux de contrôle 22 pour générer des signaux de contrôle, et un dispositif d'alignement de donnces 24 pour aligner les
données pixels RO, GO, RE, GE et BE en conformité avec le système à six bus.
Le générateur de signaux de contrôle 22 génère des signaux de contrôle de données (c'est-à-dire SSC, SSP, SOE et POL, etc.) pour contrôler le CI de commande de donnces 30 à l'aide d'un signal d'horloge principal MCKL et des signaux de synchronisation horizontaux et verticaux H et V reçus à partir de l'extérieur de celui-ci. Les signaux de contrôle de données sont appliqués au CI de commande de données 30 par l'intermédiaire de chaque ligne de transmission incluse dans un bus de signaux de contrôle de données 46. En outre, le générateur de signaux de contrôle 22 génère et fournit des signaux de contrôle de porte (c'est-à-dire GSC, GSP et GOE, etc.) pour contrôler le CI de commande de porte (non représenté) au CI de commande de porte par l'intermédiaire d'un bus de signaux de contrôle (non représenté). Le dispositif d'alignement de données 24 aligne les données pixels R. G et B reçues à partir de l'extérieur de celui-ci en conformité avec le système à six bus et les fournit au CI de commande de données 30. En d'autres termes, le dispositif d'alignement de données 24 divise les donnces pixcls R. G et B en données pixels de \\HIRSC116\BREVETS\Brevets\19700\19768doc- 19 juin2002-6/15 parité paire RO, GO et BO et en données pixcls de parité paire RE, GE et BE et les transmet simultanément au CI de commande de données 30 par l'intermédiaire de chacun des trois bus de données de parité impaire 42 et de chacun des trois bus de données de parité paire 44. Ici, quand chaque donnée pixel RD, GD et BD comprend s un signal de 6 bits, chacun des bus de données de parité impaire 42 et des bus de données de parité paire 44 comprend 6 lignes de transmission de données. Ainsi, les
bus de données incluent 36 lignes de transmission de donnces au total.
Chaque ligne de transmission de données incluse dans les bus de donnces de parité impaire 42 et dans les bus de données de parité paire 44 est munie de résisteurs de division de tension Rl et R2 pour réduire les tensions des données pixcls RO, GO, BO, RE, GE et BE sortant du contrôleur de synchronisation 20. En outre, chaque ligne de transmission de signaux de contrôle incluse dans le bus de signaux de contrôle de données 46 est munie de résisteurs de division de tension R1 et R2 pour réduire les tensions des signaux de contrôle de données sortant du contrôleur de
synchronisation 20.
Plus spécifiquement, un premier résisteur ou résistance Rl ayant une valeur de résistance relativement grande est disposé en série à chacune des lignes de transmission de données et des lignes de transmission de signaux de contrôle connectées au terminal de sortie du contrôleur de synchronisation 20. En outre, un second résisteur R2 ayant une valeur de résistance inférieure à celle du premier résisteur R1 est disposé en parallèle à chacune des lignes de transmission de donnces et des lignes de transmission de signaux de contrôle connectées au terminal d'entrée du CI de commande de donnces 30. Ainsi, les données pixels LRO, LGO, LBO, LRE, LGE et LBE dont la tension a chuté par rapport à la valeur de résistance du premier résisteur R1 sont fournies au CI de commande de donnces 30 par l'intermédiaire des bus de donnces de parité impaire 42 et des bus de données de parité paire 44. En outre, les signaux de contrôle de données LSSO, LSSC, LSOE et LPOL, etc. dont la tension a chuté par rapport à la valeur de résistance du premier résisteur R1 sont fournis au CI de commande de données 30 par l'intermédiaire du
bus de signaux de contrôle de données 46.
Par exemple, les signaux de contrôle SSC, SSP, SOE et POL" etc. fournis à partir du générateur de signaux de contrôle 22 du contrôleur de synchronisation 20 et les données pixels RO, GO, BO, RE, GE et BE fournies à partir du dispositif d'alignement de données 24 ont une tension d'excursion d'environ 3,3 V comme représenté sur la figure 4. Le signal d'horloge de décalage source SSC et les donnces pixels RO, GO, BO, RE, GE et BE représentés sur la figure 4 ont une tension d' excursion d' environ 3 00 mV à l' aide des résisteurs de division de tension R 1 et R2 placés au terminal de sortie du contrôleur de synchronisation 20 et au terminal \\HIRSCH6\BREVETS\Brevets\19700\19768 doc - 19 juin 2002 - 7115 d'entrée du CI de commande de données 30, et sont transférés par l'intermédiaire du bus de signaux de contrôle 46 et des bus de données 42 et 44. Les tensions des signaux de contrôle de données LSSC, LSSP, LSOE et LPOL, etc. et les données pixels LRO, LGO, LBO, LRE, LGE et LBE transférces par l'intermédiaire du bus de s signaux de contrôle 46 et des bus de données 42 et 44 sont considérablement basses comparées aux valeurs connues précédemment, de telle sorte que 1'IEM aux bus 42, 44 et 46 est minimisce. Ici, les premiers résisteurs R1 placés au terminal de sortie du
contrôleur de synchronisation 20 sont intégrés au contrôleur de synchronisation 20.
En outre, les seconds résisteurs R2 placés au terminal d'entrce du CI de commande 0 de donnces 30 sont intégrés au CI de commande de donnces 30. Alternativement, tous les résisteurs de division de tension R1 et R2 peuvent être placés au terminal de sortie du contr81eur de synchronisation 20 pour être intégrés au contrôleur de
synchronisation 20.
Le CI de commande de données 30 inclut un système de changement de niveau 32 pour convertir les tensions des signaux de contrôle de données LSSC, LSSP, LSOE et LPOL, etc. dont la tension a chuté et des donnces pixels LRO, LGO, LBO, LRE, LGE et LBE, etc. dont la tension a chuté reçues à partir du contrôleur de synchronisation 20 à la tension de commande normale, et un pilote de données 34 pour convertir les donnces pixels RO, GO, BO, RE, GE et BE en signaux de tension
de pixels analogiques et les fournir aux lignes de données.
Le système de changement de niveau 32 élève le faible niveau de tension des signaux de contrôle de données LSSC, LSSP, LSOE et LPOL, etc. reçus par l'intermédiaire du bus de signaux de contrôle 46 et le faible niveau de tension des données pixels LRO, LGO, LBO, LRE, LGE et LBE reçues par l'intermédiaire des 2s bus de données 42 et 44 aux tensions de commande normales d'environ 3,3 V. Le système de changement de niveau 32 fournit alors le niveau de tension de commande normal. A cette fin, le système de changement de niveau 32 inclut des amplificateurs de tension 36 placés aux lignes d'entrée des signaux de contrôle de données et aux lignes d'entrce des donnces pixels, comme représenté sur la figure 5. L'amplificateur de tension 36 doit comporter une caractéristique de bascule de Schmitt capable de
générer un signal d'onde rectangulaire fort quelque soit la forme d'onde d'entrée.
Le pilote de données 34 pilote les lignes de données à l'aide des signaux de contrôle de données SSP, SSC, SOE et POL, etc. et des donnces pixels RO, GO, BO, RE, GE et BE élevés à la tension de commande normale au moyen du système de changement de niveau 32. Plus spécifiquement, le pilote de données 34 verrouille de manière séquentielle les données pixels RO, GO, BO, RE, GE et BE en réponse à l'impulsion de départ source SSP et au signal d'horloge de décalage source SSC, puis il fournit simultanément les données pixels verrouillées en réponse au signal de \\HIRSCH6\BREVETS\Brevets\19700\19768.doc - 19 juin 2002 - 8/15 validation de sortie source SOE. Puis, le pilote de données 34 convertit les données pixels fournies simultanément RO, GO, BO, RE, GE et BE en signaux de tension de pixels en utilisant des tensions gamma pour appliquer les signaux de tension de pixels aux lignes de donnces. Dans ce cas, le pilote de données 34 convertit les s données pixels en signaux de tension de pixels de telle manière qu'ils puissent être utilisés par un système de commande d'inversion de point ou par un système de
commande d' inversion de colonne en réponse au signal de contrôle de polarité POL.
Comme décrit ci-dessus, dispositif de commande de données du LCD selon la présente invention abaisse considérablement les niveaux de tension des signaux de contrôle et des données pixels sortant du contrôleur de synchronisation 20 à l'aide des résisteurs de division de tension pour transférer les signaux et les données au CI de commande de données, puis il les élève à la tension de commande normale. Ainsi, 1'EM au chemin de transmission de données est minimisée, et la consommation
électrique est réduite de façon importante dans la présente invention.
En outre, une telle technique qui consiste à abaisser la tension de données transmise par l'intermédiaire des bus à l' aide des résisteurs de division de tension pour transférer la tension de données abaissce, puis à l'élever à la tension de commande normale initiale peut s'appliquer facilement à un dispositif de transmission de données offrant une transmission de donnces parallèle en utilisant un
bus multiple de manière à minimiser l'IEM.
Comme décrit ci-dessus, selon la présente invention, la tension de données est considérablement abaissée à l' aide des résisteurs de division de tension pour être transmise par l'intermédiaire des bus, puis élevée à la tension de commande normale initiale, de telle sorte que 1'IEM entre les signaux de données transférés 2s simultanément par l'intermédiaire d'un bus multiple puisse être minimisée. En conséquence, une distorsion des signaux de donnces causée par l'IEM peut être
empêchée dans la présente invention.
De plus, selon la présente invention, les tensions des signaux de contrôle et des données pixels sortant du contrôleur de synchronisation sont considérablement abaissces à l'aide des résisteurs de division de tension pour êke transmises au CI de
commande de données, puis élevées à la tension de commande normale initiale.
Ainsi, cela minimise l'EM au niveau du chemin de transmission de données et
réduit la consommation électrique.
Il sera apparent à l'homme du métier que diverses modifications et variantes 3s peuvent être apportées dans dispositif et le procédé de transmission de données de la présente invention, tout en restant dans l'esprit et dans la portée de l'invention. Ainsi, il est prévu que la présente invention couvre les modifications et les variantes de \\HIRSCH6\BREVETS\Brovets\19700\19768.doc - 19 jum 2002 - 9/15
cette invention, du moment qu'elles entrent dans le cadre des revendications
annexées et de leurs Equivalents.
\\lilRSCH6\BREVETS\Brevets\19700\19768 doc -19 juin 2002 -10/15

Claims (19)

REVENDICATIONS
1. Dispositif de transmission de données caractérisé en ce qu'il comprend: des moyens d'interfaçage de données (20) pour recevoir des données d'entrce ayant une tension de données d'entrée, abaisser la tension de données d'entrée, et fournir la tension de données d'entrée abaissée à une pluralité de lignes de transmission de données; et des moyens d'entrce de données (30) pour élever la tension de donnces abaissée à la tension de données d'entrée initiale pour commander un panneau
d'affichage à cristaux liquides.
2. Dispositif de transmission de données selon la revendication 1, caractérisé en ce que la tension de données d' entrée est abaissée à l ' aide d'un diviseur de tension (R1, R2).
3. Dispositif de transmission de données selon la revendication 1 ou la revendication 2, dans lequel le diviseur de tension inclut: un premier résisteur ou résistance (R1) disposé en série à chaque ligne de transmission de données; et un second résisteur ou résistance (R2) disposé en parallèle à chaque ligne de transmission de données et ayant une valeur de résistance inférieure à celle du
premier résisteur.
2s
4. Dispositif de transmission de donnces selon la revendication 3, dans lequel le premier résisteur (R1) est placé à un terminal de sortie des moyens d'interfaçage de données, et le second résisteur (R2) est placé à un terminal d'entrée
des moyens d'entrée de donnces.
5. Dispositif de transmission de donnces selon la revendication 3, dans lequel les premier et second résisteurs (R1, R2) sont placés à un terminal de sortie
des moyens d'interfaçage de données (20).
6. Procédé de transmission de données caractérisé en ce qu'il comprend: 3s l' abaissement d'une tension de données d' entrée d 'une donnce d' entrée et la fourniture de la tension de données d'entrce abaissce à une pluralité de lignes de transmission de données; et \\HIRSCH6\BREVETS\Brevets\19700\19768 doc - 19 juir 2002 - 11/15
12 2834834
l'élévation de la tension d'entrée abaissée à la tension de données d'entrée
initiale pour commander un panneau d'affichage à cristaux liquides.
7. Procédé selon la revendication 6, dans laquelle la tension de données d'entrée est abaissée à l'aide d'un diviseur de tension.
8. Dispositif de commande de données d'un affichage à cristaux liquides pour commander une pluralité de lignes de données d'un panneau d'affichage à cristaux liquides, dispositif caractérisé en ce qu'il comprend: o un contrôleur de synchronisation (20) pour aligner les données pixels d'entrée, pour abaisser les tensions de dormées d'entrée des données pixcls d'entrce, et pour les fournir à une pluralité de lignes de transmission de données; et un pilote de données (30) pour élever les tensions de données d'entrce abaissces des données pixels aux tensions de données d'entrée initiales pour commander le panneau d'affichage à cristaux liquides, et les convertir en signaux de tension de pixels analogiques pour appliquer les signaux de tension de pixels
analogiques aux lignes de données.
9. Dispositif de commande de donnces selon la revendication 8, dans lequel la tension de données d'entrée est abaissée à l'aide d'un premier diviseur de tension.
10. Dispositif de commande de données selon la revendication 9, dans lequel le premier diviseur de tension inclut: un premier résisteur (R1) disposé en série à chaque ligne de transmission de données; et un second résisteur (R2) disposé en parallèle à chaque ligne de transmission de
données et ayant une valeur de résistance inférieure à celle du premier résisteur.
11. Dispositif de commande de données selon la revendication 10, dans lequel le premier résisteur est placé à un terminal de sortie du contrôleur de synchronisation (20), et le second résisteur est placé à un terminal d'entrce du pilote
de données (30).
3s
12. Dispositif de commande de donnces selon la revendication 10, dans lequel les premier et second résisteurs sont placés à un terminal de sortie du
contrôleur de synchronisation (20).
\\HlRSCH6\BREVETS\Brevets\19700\19768.doc- 19 jun2002- 12/15
13 2834834
13. Dispositif de commande de données selon l'une quelconque des
revendications 8 à 12, dans lequel le contrôleur de synchronisation (20) génère une
pluralité de signaux de contrôle (SSP, SSC, SOE, POL) pour contr81er le pilotage du pilote de données (30), et abaisse les tensions des signaux de contrôle à l'aide d'un second diviseur de tension (R1, R2) pour les fournir à une pluralité de lignes de
transmission de signaux de contrôle.
14. Dispositif de commande de données selon la revendication 13, dans lequel le second diviseur de tension inclut: 0 un premier résisteur (R1) disposé en série à chacune des lignes de transmission de données et des lignes de transmission de signaux de contrôle; et un second résisteur (R2) disposé en parallèle à chacune des lignes de transmission de donnces et des lignes de transmission de signaux de contrôle et ayant
une valeur de résistance inférieure à celle du premier résisteur.
15. Dispositif de commande de données selon la revendication 14, dans lequel le premier résisteur (R1) est placé à un terminal de sortie du contrôleur de synchronisation (20), et le second résisteur (R2) est placé à un terminal d'entrée du
pilote de données (34).
16. Dispositif de commande de donnces selon la revendication 15, dans lequel le premier résisteur est incorporé au contrôleur de synchronisation (20), et le
second résisteur est incorporé au pilote de données (30).
2s
17. Dispositif de commande de donnces selon la revendication 14, dans lequel les premier et second résisteurs (R1, R2) sont placés à un terminal de sortie du
contrôleur de synchronisation (20).
18. Dispositif de commande de données selon la revendication 17, dans lequel à la fois les premier et second résisteurs sont incorporés au contrôleur de
synchronisation (20).
19. Dispositif de commande de données selon la revendication 8 à 18, dans lequel le pilote de donnces (30) inclut: 3s un système de changement de niveau (32) pour élever les tensions de données d'entrée abaissces des données pixels d'entrée à une tension de commande primaire; et \\HI RSCH6\BREVETS\Breve(s\ 19700\19768 doc - I 9 juin 2002 - 1 3/1 5 une unité de commande de données (34) pour convertir les tensions de données d'entrée augmentées en signaux de tension de pixels analogiques pour fournir les
signaux de tension de pixels analogiques aux lignes de données.
FR0207564A 2002-01-14 2002-06-19 Dispositif et procede de transmission de donnees pour commander un panneau d'affichage a cristaux liquides Expired - Fee Related FR2834834B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020002089A KR100864921B1 (ko) 2002-01-14 2002-01-14 데이터 전송 장치 및 방법

Publications (2)

Publication Number Publication Date
FR2834834A1 true FR2834834A1 (fr) 2003-07-18
FR2834834B1 FR2834834B1 (fr) 2006-02-03

Family

ID=19718452

Family Applications (1)

Application Number Title Priority Date Filing Date
FR0207564A Expired - Fee Related FR2834834B1 (fr) 2002-01-14 2002-06-19 Dispositif et procede de transmission de donnees pour commander un panneau d'affichage a cristaux liquides

Country Status (7)

Country Link
US (1) US7133014B2 (fr)
JP (1) JP4201076B2 (fr)
KR (1) KR100864921B1 (fr)
CN (1) CN1312652C (fr)
DE (1) DE10226906B4 (fr)
FR (1) FR2834834B1 (fr)
GB (1) GB2384103B (fr)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100933452B1 (ko) * 2003-11-19 2009-12-23 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 구동방법
KR101090248B1 (ko) * 2004-05-06 2011-12-06 삼성전자주식회사 칼럼 드라이버 및 이를 갖는 평판 표시 장치
US8004482B2 (en) * 2005-10-14 2011-08-23 Lg Display Co., Ltd. Apparatus for driving liquid crystal display device by mixing analog and modulated data voltage
US7884832B2 (en) * 2007-04-13 2011-02-08 Global Oled Technology Llc Calibrating RGBW displays
KR100971216B1 (ko) * 2008-08-25 2010-07-20 주식회사 동부하이텍 디스플레이
JP2011043775A (ja) 2009-08-24 2011-03-03 Nec Lcd Technologies Ltd 画像表示装置及び該画像表示装置に用いられる映像信号処理方法
CN104063199A (zh) * 2013-03-21 2014-09-24 格科微电子(上海)有限公司 基于rgb接口的lcd驱动器的数据传输的方法
CN104809993A (zh) * 2015-04-15 2015-07-29 深圳市华星光电技术有限公司 源极驱动器及液晶显示器
US10462417B2 (en) * 2017-08-31 2019-10-29 Apple Inc. Methods and apparatus for reducing electromagnetic interference resultant from data transmission over a high-speed audio/visual interface
CN110890114B (zh) * 2018-09-10 2022-01-25 瑞昱半导体股份有限公司 存储器装置
WO2020191617A1 (fr) * 2019-03-26 2020-10-01 京东方科技集团股份有限公司 Procédé et dispositif de transmission de signaux, et dispositif d'affichage
CN112530350B (zh) * 2020-12-18 2023-07-18 厦门天马微电子有限公司 一种显示面板及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0813134A2 (fr) * 1996-06-14 1997-12-17 Sun Microsystems, Inc. Circuit et méthode sortant sélectivement des signaux d'horloge
US20010040564A1 (en) * 1999-12-28 2001-11-15 Yun Sang Chang Data transmission method and apparatus for driving a display
US6320590B1 (en) * 1998-02-25 2001-11-20 Lg. Philips Lcd Co., Ltd. Data bus compressing apparatus

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0738338A (ja) * 1993-07-26 1995-02-07 Nippondenso Co Ltd 集積回路
US5986641A (en) 1995-04-07 1999-11-16 Kabushiki Kaisha Toshiba Display signal interface system between display controller and display apparatus
US6118438A (en) 1997-03-18 2000-09-12 Ati Technologies, Inc. Low comment mode impedence differential driver and applications thereof
JP3711706B2 (ja) * 1997-06-26 2005-11-02 セイコーエプソン株式会社 分圧回路、d/a変換器、回路基板、電子機器及び液晶表示装置
JPH1185111A (ja) 1997-09-10 1999-03-30 Sony Corp 液晶表示素子
JP3576382B2 (ja) * 1997-10-31 2004-10-13 シャープ株式会社 インターフェース回路及び液晶駆動回路
US6356260B1 (en) 1998-04-10 2002-03-12 National Semiconductor Corporation Method for reducing power and electromagnetic interference in conveying video data
KR100700415B1 (ko) 1998-09-19 2007-03-27 엘지.필립스 엘시디 주식회사 액티브 매트릭스 액정표시장치
KR100572218B1 (ko) 1998-11-07 2006-09-06 삼성전자주식회사 평판디스플레이시스템의화상신호인터페이스장치및그방법
KR20000040532A (ko) * 1998-12-18 2000-07-05 윤종용 이.엠.아이.를 줄이기 위한 액정 구동 장치
US6323849B1 (en) * 1999-01-22 2001-11-27 Motorola, Inc. Display module with reduced power consumption
US6611552B2 (en) * 1999-01-28 2003-08-26 Intel Corporation Universal serial bus transceiver and associated methods
EP1050824A3 (fr) * 1999-04-22 2004-01-28 Matsushita Electric Industrial Co., Ltd. Circuit de transmission bidirectionelle de signal et système de bus
US6274951B1 (en) * 1999-05-05 2001-08-14 Hitachi America, Ltd. EMI energy absorber
JP2001337651A (ja) * 2000-05-24 2001-12-07 Nec Microsystems Ltd 液晶駆動用電源回路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0813134A2 (fr) * 1996-06-14 1997-12-17 Sun Microsystems, Inc. Circuit et méthode sortant sélectivement des signaux d'horloge
US6320590B1 (en) * 1998-02-25 2001-11-20 Lg. Philips Lcd Co., Ltd. Data bus compressing apparatus
US20010040564A1 (en) * 1999-12-28 2001-11-15 Yun Sang Chang Data transmission method and apparatus for driving a display

Also Published As

Publication number Publication date
DE10226906B4 (de) 2006-01-19
US7133014B2 (en) 2006-11-07
JP4201076B2 (ja) 2008-12-24
KR20030061552A (ko) 2003-07-22
KR100864921B1 (ko) 2008-10-22
GB2384103B (en) 2004-03-10
GB2384103A (en) 2003-07-16
FR2834834B1 (fr) 2006-02-03
CN1432990A (zh) 2003-07-30
JP2003208134A (ja) 2003-07-25
US20030132926A1 (en) 2003-07-17
CN1312652C (zh) 2007-04-25
DE10226906A1 (de) 2003-08-21
GB0213873D0 (en) 2002-07-31

Similar Documents

Publication Publication Date Title
JP3288142B2 (ja) 液晶表示装置およびその駆動方法
US8289258B2 (en) Liquid crystal display
JP5159748B2 (ja) 液晶表示装置とその駆動方法
US20110080382A1 (en) Electronic device, display device and method of controlling the display device
US7483006B2 (en) Liquid crystal display, driver chip and driving method thereof
US20050219189A1 (en) Data transfer method and electronic device
FR2830969A1 (fr) Dispositif de pilotage de donnees et procede d'utilisation pour un panneau d'affichage a cristaux liquides
FR2834814A1 (fr) Dispositif et procede pour piloter un afficheur a cristaux liquides
FR2888031A1 (fr) Dispositif d'affichage a cristaux liquides et procede de pilotage d'un tel dispositif
FR2834834A1 (fr) Dispositif et procede de transmission de donnees pour commander un panneau d'affichage a cristaux liquides
JP2003241220A (ja) 液晶表示装置
US11948536B2 (en) Analog video transport integration with timing controller
KR100769159B1 (ko) 액정 디스플레이 장치 및 그 구동방법
KR20150125145A (ko) 표시장치
FR2887674A1 (fr) Dispositif d'affichage a cristaux liquides de type piste conductrice sur verre
US20150187288A1 (en) White Tracking Adjustment Method, Manufacturing Method of Liquid Crystal Display and Liquid Crystal Display
CN102568420A (zh) 显示装置
KR101633103B1 (ko) 액정표시장치
US20070211005A1 (en) Gamma voltage generator
US8411078B2 (en) Method of modulating/demodulating a signal, apparatus for performing the method and display apparatus including the apparatus
FR2863760A1 (fr) Module de pilotage de donnees et dispositif d'affichage a cristal liquide le mettant en oeuvre
JP2004309824A (ja) 表示装置
US20230290296A1 (en) Spread-spectrum video transport source driver integration with display panel
KR100870498B1 (ko) 액정표시장치
KR100870499B1 (ko) 액정표시장치와 그 구동방법

Legal Events

Date Code Title Description
CD Change of name or company name
PLFP Fee payment

Year of fee payment: 15

PLFP Fee payment

Year of fee payment: 16

PLFP Fee payment

Year of fee payment: 17

PLFP Fee payment

Year of fee payment: 18

ST Notification of lapse

Effective date: 20210205