FR2747871A1 - Appareil et procede de generation de signaux de modulation par deplacement de phase a codage differentiel-n a decalage de pi/n - Google Patents

Appareil et procede de generation de signaux de modulation par deplacement de phase a codage differentiel-n a decalage de pi/n Download PDF

Info

Publication number
FR2747871A1
FR2747871A1 FR9704149A FR9704149A FR2747871A1 FR 2747871 A1 FR2747871 A1 FR 2747871A1 FR 9704149 A FR9704149 A FR 9704149A FR 9704149 A FR9704149 A FR 9704149A FR 2747871 A1 FR2747871 A1 FR 2747871A1
Authority
FR
France
Prior art keywords
phase
output
index
determined
output value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9704149A
Other languages
English (en)
Other versions
FR2747871B1 (fr
Inventor
Kwan Sung Kim
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of FR2747871A1 publication Critical patent/FR2747871A1/fr
Application granted granted Critical
Publication of FR2747871B1 publication Critical patent/FR2747871B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2032Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner
    • H04L27/2053Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases
    • H04L27/206Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers
    • H04L27/2067Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers with more than two phase states
    • H04L27/2071Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers with more than two phase states in which the data are represented by the carrier phase, e.g. systems with differential coding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2032Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner
    • H04L27/2035Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using a single or unspecified number of carriers
    • H04L27/2042Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using a single or unspecified number of carriers with more than two phase states
    • H04L27/2046Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using a single or unspecified number of carriers with more than two phase states in which the data are represented by carrier phase

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

L'appareil et le procédé générant un signal de modulation n-DPSK à décalage de vpi/n, dans un système de transfert numérique, sont capables de déterminer des signaux de modulation à la fois en quadrature en phase (Qk) et en phase (Ik) provenant d'une table de détermination de valeurs de sortie unique. Un indice en phase de sortie est tout d'abord déterminé à partir d'une table de détermination en phase de sortie, sur la base d'un indice associé à une variation en phase apparaissant lorsque les données binaires sont combinées en données parallèles, ainsi qu'avec un indice en phase précédent. Sur la base de l'indice de base de sortie, l'un, sélectionné, des signaux de modulation en quadrature (Qk) et en phase (Ik), est déterminé à partir de la table de détermination de valeurs de sortie. Après réglage de l'indice en phase de sortie, le signal de modulation restant est déterminé par la table de détermination de valeurs de sortie. Cela rend inutile d'effectuer des calculs complexes, tels qu'une fonction sinus, une fonction cosinus et une multiplication, en permettant ainsi d'obtenir plus rapidement des signaux de sortie modulés fiables.

Description

Arrière plan de l'invention 1. Domaine de l'invention
La présente invention concerne un système de trans-
fert numérique et, plus particulièrement, un appareil et un procédé de génération de signaux de modulation par déplacement de phase à codage différentiel-n à décalage de T/n, qui sont utilisés pour moduler une suite série de données binaires dans
un signal à décalage de 7r/n.
2. Description de la technologie concernée
Dans les systèmes de communications numériques, un
signal numérique est converti en un signal de bande de fréquen-
ces voulue, selon une modulation permettant d'effectuer son
transfert. Un tel procédé de modulation utilisé dans les systè-
mes de communications numériques, comprend un procédé à modula-
tion par sauts d'amplitude (ASK) dans lequel l'amplitude d'une onde porteuse est modulée par un signal numérique, un procédé à modulation par déplacement de fréquence (FSK) dans lequel la
fréquence d'une onde porteuse est modulée par un signal numéri-
que et un procédé à modulation par déplacement de phase (PSK)
2' dans lequel la phase d'une onde porteuse est modulée par un si-
gnal numérique. Parmi ces procédés de modulation, le procédé
PSK est le procédé représentatif pour les systèmes de communi-
cations numériques.
Par exemple, dans un système de communications nu-
mériques tel qu'un téléphone, un signal numérique est modulé,
pour son transfert, selon un procédé DPSK décalé de n/4.
Les développements de la technologie des communica-
tions conduisent à une exigence de transfert de données en quantité constante. Du fait de cette exigence, la quantité de <o signaux numériques à moduler augmente inévitablement. Dans ces conditions, on a proposé un appareil de génération d'un signal
de modulation 16-DPSK décalé de 7/16.
La figure 1 est un schéma par blocs illustrant un appareil conventionnel de génération d'un signal de modulation
16-DPSK décalé de 7/16.
L'appareil représenté à la figure 1 comprend un
convertisseur série-parallèle 102 destiné à convertir un cou-
rant de données binaires d'entrée bm en quatre courants de don-
nées parallèles Xk, Yk, Zk et Ak. Le courant de données binai-
res d'entrée bm est un courant de données série. Par le conver- tisseur série-parallèle 102, le premier, le second, le troisième et le quatrième bit du courant de données binaires5 d'entrée bm sont convertis respectivement en courants parallè- les à un bit Xk, Yk, Zk et Ak. Ainsi, le convertisseur série-
parallèle 102 fournit en sortie des données parallèles à qua- tre bits. On prévoit également un codeur en phase différentiel 104 qui reçoit les données parallèles à 4 bits provenant du convertisseur série- parallèle 102. Sur la base des données pa- rallèles à 4 bits reçues, le codeur en phase différentiel 104
détermine une variation en phase Ad. Le codeur en phase diffé- rentiel 104 génère des signaux Ik et Qk de modulation 16-DPSK à décalage de 2/16, sur la base de la variation en phase détermi-15 née. La détermination de la phase par le codeur en phase diffé-
rentiel 104 est effectuée suivant une règle représentée dans le
Tableau 1 qui suit. La génération des signaux Ik et Qk de modu-
lation 16-DPSK à décalage de z/16, est effectuée suivant
L'Equation 1 ci-après.
Tableau 1
Relation entre données d'entrée et variations en phase dans un 16/DPSK à décalage de n/16 Xk Yk Zk Ak A
O O O O /16
0 O O 1 37/16
O O 1 0 5O/16
O O 1 1 77/16
O 1 0 0 97/16
O 1 0 1 11z/16
O 1 1 0 13X/16
0 1 1 15x/16
1 0 0 0 -15T/16
1 0 0 1 -13t/16
1 0 1 0 -11O/16
1 0 1 1 -9K/16
1 1 0 0 -7n/16
1 1 0 1 -57/16
1 1 1 0 -3/16
1 1 1 1 -c/16 Comme représenté dans le Tableau 1, une variation en phase AS est déterminée selon une combinaison de données pa- rallèles de 4 bits Xk, Yk, Zk et Ak. Dans le Tableau 1, chaque
donnée parallèle de 4 bits Xk, Yk, Zk et Ak est représentée sous la forme d'une combinaison de codes binaires, pour plus de facilité de l'explication.10 Cependant, au lieu de tels codes binaires, on peut utiliser pour les données parallèles des codes de gray présen-
tant une résistance élevée au bruit.
Ik = Ik-1 cos [A$(Xk,Yk,Zk,Ak)] - Qk-1 sin [A"(Xk,Yk,Zk,Ak)] Qk = Ik- 1 sin [A$(Xk,Yk,Zk,Ak)] + Qk-1 cos [A$(Xk,Yk,Zk,Ak)] (1) Dans l'Equation (1) ci-dessus, " Ik " est un signal de modulation à composante de courant en phase, tandis que " Uk " est un signal de modulation à composante de courant en 2l quadrature. De plus " Ik-1 " et " Qk-1 " sont respectivement les signaux de modulation à composantes de courant en phase et
en en quadrature en phase d'un intervalle d'impulsion précé-
dent.
Comme indiqué ci-dessus, l'appareil de génération de signaux à modulation 16-DPSK à décalage de r/16 convention-
nel convertit un courant de données binaires série en données parallèles à 4 bits, en dérivant ainsi une variation en phase. En utilisant la variation en phase dérivée, l'appareil génère un signal de modulation à composante en phase Ik et un signal10 de modulation à composantes en quadrature Qk. Pour dériver les signaux de modulation à composantes en phase et en quadrature
Ik et Qk, on doit effectuer un calcul utilisant l'Equation (1).
En d'autres termes, il est nécessaire d'effectuer des calculs
tels qu'une fonction sinus, une fonction cosinus, une multipli-
cation, une addition et une soustraction. Cependant, il est difficile de configurer en pratique le matériel pour traiter de
tels calculs. Bien que le matériel pour le calcul de l'équation (1) soit configuré, sa configuration peut être extrêmement com- plexe. Lorsque le calcul de l'Equation (1) est effectué en uti-
lisant un logiciel, il se pose le problème d'un allongement
considérable du temps nécessaire au traitement.
Résumé de l'invention
L'invention a pour but de créer un appareil de gé-
nération d'un signal de modulation n-DPSK à décalage de z/n dans un système de transfert numérique, cet appareil ayant un
configuration simplifiée.
Un autre but de l'invention est de créer un appa-
reil et un procédé de génération d'un signal de modulation n-
DPSK à décalage de z/n dans un système de transfert numérique, cet appareil et ce procédé étant capables de réduire le temps
de traitement nécessaire pour la génération du signal.
A cet effet, la présente invention concerne, sous
un premier aspect, un appareil de génération de signaux de mo-
dulation à verrouillage à décalage en phase à codage différen-
tiel-n à décalage de 7/n, comprenant: * un convertisseur série-parallèle pour convertir un courant de données binaires série (bm) en courants de données binaires parallèles; s
e un bloc de détermination d'indices en phase de sortie compre-
nant une table de détermination d'indices en phase de sortie
stockant des indices indiquant des variations en phase asso-
ciées respectivement à toutes les combinaisons de courants de données binaires parallèles fournies en sortie par le conver- tisseur série-parallèle, le bloc de détermination d'indices en phase de sortie servant à déterminer, à partir de la table
de détermination d'indices en phase de sortie, un indice in-
diquant une variation en phase associée à une combinaison de courants de données binaires parallèles fournis couramment en sortie par le convertisseur série-parallèle, et déterminant un indice indiquant une phase de sortie courante basée sur l'indice de variation en phase déterminée en même temps
qu'avec un indice en phase précédent, qui consiste en un in-
dice d'une phase de sortie déterminée dans un intervalle d'impulsion précédent, tout en stockant l'indice en phase de sortie courant déterminé pour utiliser l'indice stocké comme un indice en phase précédent dans un intervalle d'impulsion suivant; et e un bloc de détermination de valeurs de sortie comprenant une
table de détermination de valeurs de sortie stockant des va-
leurs de sortie associées à l'un, sélectionné, de signaux de modulation de composantes en quadrature en phase et en phase, et auxquels on affecte respectivement des indices de valeurs
de sortie, le bloc de détermination de valeurs de sortie ser-
vant à déterminer un indice de valeurs de sortie correspon-
dant à l'indice en phase de sortie courant fourni en sortie par le bloc de détermination d'indices en phase de sortie,
déterminant une valeur de sortie du signal de modulation sé-
lectionné, qui correspond à l'indice de valeurs de sortie dé-
terminé provenant de la table de détermination de valeurs de
sortie, et fournissant en sortie la valeur de sortie détermi-
née comme le signal de modulation sélectionné, tout en incré-
mentant ou décrémentant d'une valeur d'indices prédéterminée l'indice de valeurs de sortie déterminé en déterminant une valeur de sortie du signal de modulation sélectionné, qui
correspond à l'indice de valeurs de sortie résultant prove-
nant de la table de détermination de valeurs de sortie, et fournissant en sortie la valeur de sortie déterminée, comme
le signal de modulation restant.
Suivant d'autres caractéristiques de l'invention: * les courants de données binaires parallèles fournis en sortie par le convertisseur sérieparallèle sont combinés en mbits (m: nombre entier supérieur à zéro), et le nombre d'indices de variations en phase déterminé par le bloc de détermination d'indices en phase de sortie est de 2m, * le nombre d'indices en phase de sortie courants déterminés 1e par le bloc de détermination d'indices en phase de sortie et le nombre d'indices en phase de sortie précédents stockés par le bloc de détermination d'indices en phases de sortie sont chacun de 2m+l, * le bloc de détermination d'indices en phase de sortie ajoute l'indice de variation en phase courant à l'indice en phase de sortie précédent et détermine la valeur résultante comme l'indice en phase de sortie courant, tandis que les indices en phase de sortie affectés dans la table de détermination d'indices en phase de sortie, sont affectés aux phases de sortie dans la table de détermination d'indices en phase de sortie de telle manière qu'un nombre entier de O soit affecté comme l'indice pour une phase de sortie de 0 , tandis qu'on affecte des nombres entiers incrémentés séquentiellement de 1 à partir du nombre entier de 0, comme les indices respectifs pour les phases de sortie de z/n à (2n-l) 7/n,
* la table de détermination de valeurs de sortie stocke des va-
leurs, indicatives de " sinSk " (sinSk=sin(cE/n)), associées au signal de modulation de composante en quadrature en phase
et auxquelles on affecte respectivement des indices de va- leurs de sortie correspondant partiellement à tous les indi-
ces en phase de sortie déterminés par le bloc de détermination d'indices en phase de sortie, et les valeurs de
" sin(wt/n) " sont obtenus tandis qu'on incrémente séquen-
tiellement " e " de 1 à partir de " O " jusqu'à " 2m+l + 2 m-1 * le bloc de détermination de valeurs de sortie détermine un indice de valeurs de sortie correspondant à l'indice en phase
de sortie courant fourni en sortie par le bloc de détermina-
tion d'indices en phase de sortie, détermine une valeur de
sortie du signal de modulation de composante en phase en qua-
drature correspondant à l'indice de valeurs de sortie déter-
miné provenant de la table de détermination de valeurs de sortie, fournit en sortie la valeur de sortie déterminée, comme le signal de modulation de composante en quadrature en
phase, ajoute une valeur de 2m à l'indice de valeurs de sor-
tie déterminé, détermine une valeur de sortie du signal de modulation de composante en quadrature en phase correspondant
III à un indice de valeurs de sortie obtenu par l'addition à par-
tir de la table de détermination de valeurs de sortie, et fournit en sortie la valeur de sortie déterminée, comme le
signal de modulation de composante en phase.
L'invention concerne également, sous un autre as-
pect, un procédé de génération de signaux de modulation par dé-
placement de phase à codage différentiel-n à décalage de n/n, dans un système de transfert numérique comprenant une table de détermination d'indices en phase de sortie stockant des indices indiquant des variations en phase associées respectivement à
toutes les combinaisons de courants de données binaires paral-
lèles, et une table de détermination de valeurs de sortie stockant des valeurs de sortie associées à l'un, sélectionné, de signaux de modulation de composantes en quadrature en phase
et en phase, et auxquelles on affecte respectivement des indi-
ces de valeurs de sortie, comprenant les étapes consistant à: (a) convertir un courant de données binaires série en courant de données binaires parallèles;
(b) déterminer un indice indiquant une variation en phase asso-
ciée aux courants de données binaires parallèles, à partir zt de la table de détermination d'indices en phase de sortie;
(c) ajouter l'indice de variation en phase déterminé à un in-
dice en phase précédent qui est un indice en phase de sor-
tie déterminé dans un intervalle d'impulsion précédent, pour déterminer ainsi un indice en phase de sortie courant sur la base de la valeur résultante, et régler l'indice en phase de sortie courant ainsi déterminé, comme l'indice en phase précédent à utiliser dans un intervalle d'impulsion
suivant pour déterminer un indice en phase de sortie sui-
vant; (d) déterminer un indice de valeurs de sortie correspondant à la sortie d'indices en phase de sortie courant, lire une valeur de sortie du signal de modulation sélectionné cor- respondant à l'indice de valeurs de sortie déterminé, à partir de la table de détermination de valeurs de sortie, et fournir en sortie la valeur de sortie déterminée, comme le signal de modulation sélectionné; et
11) (e) incrémenter ou décrémenter d'une valeur d'indices prédéter-
minée, l'indice de valeurs de sortie déterminé dans l'étape
(d), déterminer une valeur de sortie du signal de modula-
tion restant, correspondant à l'indice de valeurs de sortie résultant provenant de la table de détermination de valeurs
1n de sortie, et fournir en sortie la valeur de sortie déter-
minée, comme le signal de modulation restant.
Suivant une autre caractéristique de l'invention,
* la table de détermination de valeurs de sortie stocke des va-
leurs associées au signal de modulation de composante en qua-
) drature en phase, et auxquelles sont affectées respectivement des indices de valeurs de sortie correspondant partiellement à tous les indices en phase de sortie déterminés par le bloc de détermination d'indices en phase de sortie (220), * l'étape (d) comprend les étapes consistant à déterminer un indice de valeurs de sortie correspondant à l'indice en phase de sortie courant déterminé, à lire une valeur de sortie du signal de modulation de composante en quadrature en phase
correspondant à l'indice de valeurs de sortie déterminé pro-
venant de la table de détermination de valeurs de sortie, et à fournir en sortie la valeur de sortie lue, comme le signal de modulation de composante en quadrature en phase, et
* l'étape (e) comprend les étapes consistant à ajouter une va-
leur 2m (" m " est le nombre de bits des courants de données binaires parallèles combinés) à l'indice de valeurs de sortie
déterminé, à déterminer une valeur de sortie du signal de mo-
dulation de composante en quadrature en phase, correspondant
à un indice de valeurs de sortie obtenu par l'addition à par-
tir de la table de détermination de valeurs de sortie, et fournir en sortie la valeur de sortie déterminée, comme le
signal de modulation de composante en phase.
Brève description des dessins
La présente invention sera décrite ci-après de ma- nière plus détaillée à l'aide de modes de réalisation représen-
tés sur les dessins annexés dans lesquels: * la figure 1 est un schéma par blocs illustrant un appareil conventionnel de génération d'un signal de modulation 16-DPSK à décalage de z/16; * la figure 2 est un schéma par blocs illustrant un appareil de génération d'un signal de modulation 16-DPSK à décalage de
T/16, selon une forme de réalisation de la présente inven-
tion; * la figure 3 est un schéma par blocs illustrant un appareil de génération d'un signal de modulation 16-DPSK à décalage de
t/16, selon une autre forme de réalisation de la présente in-
vention;
* la figure 4 est une vue schématique illustrant une constella-
tion de points de signal 16-DPSK à décalage de z/16, selon la présente invention; et * la figure 5 est un ordinogramme illustrant les étapes de
traitement séquentielles d'un procédé de génération d'un si-
gnal de modulation n-DPSK à décalage de z/n', selon la pré-
sente invention.
> Description détaillée des modes de réalisation pré-
férentiels
Dans un mode de réalisation préférentiel, l'inven-
tion sera décrite en se référant à un appareil de génération de signal de modulation 16-DPSK à décalage de 7/16. Cependant, la
1() présente invention n'est pas limitée à un tel appareil de géné-
ration de signal de modulation 16-DPSK à décalage de n/16, mais
peut s'appliquer à n'importe quel appareil de génération de si-
gnal de modulation n-DPSK à décalage de 7/n.
La figure 2 est un schéma par blocs illustrant un
appareil de génération d'un signal de modulation 16-DPSK à dé-
calage de 7/16, selon une forme de réalisation de la présente invention. I0
A la figure 2, l'appareil selon cette forme de réa-
lisation comprend un convertisseur série-parallèle 210 destiné
à convertir un courant de données binaires d'entrée bm en qua-
tre courants de données parallèles Xk, Yk, Zk, et Ak qui sont combinés en données à 4 bits. Le nombre de combinaisons de don-
nées à 4 bits est de 16 (24 = 16). Par le convertisseur série-
parallèle 210, le premier, second, troisième et quatrième bit
du courant de données binaires d'entrée bm sont convertis res-
pectivement en courants parallèles à 1 bit Xk, Yk, Zk et Ak.
Selon les différentes combinaisons de ces bits parallèles, dif-
férentes variations en phase, ASk, sont offertes comme repré-
senté dans le Tableau 2. Bien que ces variations en phase
puissent être offertes en utilisant une grande variété de co-
des, par exemple des codes de gray, ces variations sont obte-
Ji nues ici en utilisant des codes binaires pour simplifier l'explication. Dans le Tableau 2, des indices de variation en phase sont affectés pour distinguer les variations en phase, "k, présentées par les différentes combinaisons de Xk, Yk, Zk et Ak. Une telle affectation d'indices de variation en phase est effectuée facultativement par l'utilisateur d'une manière
cohérente pour obtenir une corrélation entre un bloc de déter-
mination d'indices de base de sortie et un bloc de détermina-
tion de valeurs de sortie, ainsi qu'une corrélation entre un matériel utilisant le traitement et un logiciel utilisant le
traitement. Cela sera décrit ci-après.
I1
Tableau 2
Xk Yk Zk Ak A Indice de va-
riation en phase
O O O O 7/16 1
O O O 1 3%/16 3
O O 1 0 5c/16 5
O O 1 1 7T/16 7
O 1 0 0 9%/16 9
0 1 0 1 11îT/16 11
O 1 1 0 13z/16 13 0 1 1 1 15x/16 15 1 0 0 0 -15t/16 17
1 0 0 1 -13 Z/16 19
1 0 1 0 -11z/16 21
1 0 1 1 -9T/16 23
1 1 0 0 -7%/16 25
1 1 0 1 -5%/16 27
1 1 1 0 -3T/16 29
i 1 1 1 -7/16 31 Les valeurs devant être finalement obtenues selon
la présente invention sont un signal de modulation de composan-
tes en phase Ik et un signal de modulation de composantes en
quadrature Qk. Ces signaux de modulation en phase et en quadra-
ture en phase Ik et Qk sont exprimés par l'Equation (2) sui-
vante: Ik = Ik-1 cos [ASk(Xk,Yk,Zk,Ak)] - Qk-l sin [A"k(Xk,Yk,Zk, Ak)] Qk = Ik-1 sin [ASk(Xk,Yk,Zk,Ak)] + Qk-1 cos [A"k(Xk,Yk,Zk,Ak)] (2) Dans l'équation (2) ci-dessus, " Ik " désigne un signal de modulation de composante de courant en phase tandis que " Qk " désigne un signal de modulation de composante de courant en quadrature en phase. De plus " Ik-l " et " Qk-l " sont respectivement les signaux de modulation de composante en phase et en quadrature en phase d'un intervalle d'impulsion
précédent. Pour déterminer les valeurs de ces signaux de modu-
lation de composantes en phase et en quadrature Ik et Qk pour chaque intervalle d'impulsion, il est nécessaire d'effectuer des calculs tels qu'une fonction sinus, une fonction cosinus, une multiplication, une addition et une soustraction. Après la fin de ces calculs, il est possible de déterminer une phase de
sortie courante. Selon la présente invention cependant, un in-
dice en phase de sortie correspondant à une phase de sortie est tout d'abord déterminé en utilisant une table de détermination
d'indices en phase de sortie (Tableau 3) d'un bloc de détermi-
nation d'indices en phase de sortie 220, sans détermination de signaux de modulation de composantes en phase et en quadrature Ik et Qk nécessitant un certain nombre de calculs. Une telle détermination est basée sur une définition selon laquelle une
Ji phase de sortie k présentée dans une modulation, a une varia-
tion ASk (déterminée par Xk, Yk, Zk et Ak) à partir d'une phase
4-1 précédant la phase de sortie 4k.
Ainsi, le bloc de détermination d'indices en phase de sortie 220 détermine une phase de sortie courante (Ok) en
ajoutant un indice de variation en phase (ASk) couramment in-
troduit dans celui-ci, à un indice en phase précédent (-1), car 4k=k-l+ Ak. Dans ce cas, l'indice en phase de sortie de courant présente une relation qui est représentée dans la table de détermination d'indices en phase de sortie (Tableau 3) à
partir de l'indice en phase de sortie précédent. Le bloc de dé-
termination d'indices en phase de sortie 220, qui est inclus dans l'appareil de génération de signal de modulation 16-DPSK à
décalage de r/16 selon la présente invention, est un bloc des-
tiné à traiter des indices ayant les relations d'entrée/sortie
qui sont représentées dans le Tableau 3.
Tableau 3
Tableau de détermination d'indices en phase de sortie PP PPI Indice de variation en phase (k-1) 1 3 5 7 9 11 13 15 17 19 21 23 25 27 29 31
0 0 1 3 5 7 9 11 13 15 17 19 21 23 25 27 29 31
7/16 1 2 4 6 8 10 12 14 16 18 20 22 24 26 28 30 0
2i/16 2 3 5 7 9 11 13 15 17 19 21 23 25 27 29 31 1 3z/16 3 4 6 8 10 12 14 16 18 20 22 24 26 28 30 0 2
4Z/16 4 5 7 9 11 13 15 17 19 21 23 25 27 29 31 1 3
z/16 5 6 8 10 12 14 16 18 20 22 24 26 28 30 0 2 4
6K/16 6 7 9 11 13 15 17 19 21 23 25 27 29 31 1 3 5
7T/16 7 8 10 12 14 16 18 20 22 24 26 28 30 0 2 4 6
8z/16 8 9 11 13 15 17 19 21 23 25 27 29 31 1 3 5 7
9Z/16 9 10 12 14 16 18 20 22 24 26 28 30 0 2 4 6 8
î/16 10 11 13 15 17 19 21 23 25 27 29 31 1 3 5 7 9
* 11z/16 11 12 14 16 18 20 22 24 26 28 30 0 2 4 6 8 10 12z/16 12 13 15 17 19 21 23 25 27 29 31 1 3 5 7 9 11 13z/16 13 14 16 18 20 22 24 26 28 30 0 2 4 6 8 10 12
141/16 14 15 17 19 21 23 25 27 29 31 1 3 5 7 9 11 13
151/16 15 16 18 20 22 24 26 28 30 0 2 4 6 8 10 12 14
16z/16 16 17 19 21 23 25 27 29 31 1 3 5 7 9 11 13 15 17z/16 17 18 20 22 24 26 28 30 0 2 4 6 8 10 12 14 16
187/16 18 19 21 23 25 27 29 31 1 3 5 7 9 11 13 15 17
197/16 19 20 22 24 26 28 30 0 2 4 6 8 10 12 14 16 18
207/16 20 21 23 25 27 29 31 1 3 5 7 9 11 13 15 17 19
21z/16 21 22 24 26 28 30 0 2 4 6 8 10 12 14 16 18 20 22z/16 22 23 25 27 29 31 1 3 5 7 9 11 13 15 17 19 21 23z/16 23 24 26 28 30 0 2 4 6 8 10 12 14 16 18 20 22
24%/16 24 25 27 29 31 1 3 5 7 9 11 13 15 17 19 21 23
z/16 25 26 28 30 0 2 4 6 8 10 12 14 16 18 20 22 24 26z/16 26 27 29 31 1 3 5 7 9 11 13 15 17 19 21 23 25 27z/16 27 28 30 0 2 4 6 8 10 12 14 16 18 20 22 24 26 28z/16 28 29 31 1 3 5 7 9 1l 13 15 17 19 21 23 25 27 29z/16 29 30 0 2 4 6 8 10 12 14 16 18 20 22 24 26 28
307/16 30 31 1 3 5 7 9 11 13 15 17 19 21 23 25 27 29
31z/16 31 0 2 4 6 8 10 12 14 16 18 20 22 24 26 28 30 ** 1): Phase précédente 2): Indice en phase précédent
Le bloc de détermination d'indices en phase de sor-
tie 220 a pour fonction de désigner un indice en phase de sor-
tie voulu sur la base d'un indice de variation en phase d'entrée d'un indice en phase précédent, à partir du Tableau 3 c'est-à- dire la tableau de détermination en phase de sortie qui indique la relation entre la phase de sortie courante et la phase de sortie précédente présentant une certaine variation en phase, par l'utilisation d'un indice. Ainsi, le bloc de déter- mination d'indices en phase de sortie 220 a pour fonction de déterminer un indice en phase de sortie et d'envoyer l'indice en phase de sortie déterminé à un bloc de détermination de va- leurs de sortie 230. Le bloc de détermination d'indices en10 phase de sortie 220 a également pour fonction de retarder ou de
stocker l'indice en phase de sortie courant de façon que l'in-
dice en phase de sortie retardé ou stocké puisse être ensuite
utilisé comme indice en phase précédent (k-1).
Lorsqu'il reçoit un indice de variation en phase, le bloc de détermination d'indices en phase de sortie 220 lit dans le Tableau 3 un indice en phase de sortie qui est indiqué
sur un point de croisement du Tableau 3 entre l'indice de va-
riation en phase et l'indice en phase qui vient juste d'être déterminé, c'est-à-dire l'indice en phase précédent. Le bloc de détermination d'indices en phase de sortie 220 envoie ensuite
l'indice en phase de sortie lu, au bloc de détermination de va-
leurs de sortie 230. En même temps, le bloc de détermination d'indices en phase de sortie 220 retarde ou stocke l'indice en phase de sortie déterminé comme indiqué ci-dessus, de manière à utiliser cet indice en phase de sortie comme indice en phase
précédent dans un intervalle d'impulsion suivant. De cette ma-
nière il est possible de déterminer un nouvel indice en phase de sortie à chaque fois qu'on introduit un indice de variation en phase basé sur une nouvelle donnée. Ces fonctions du bloc de 3) détermination d'indices en phase de sortie 220 peuvent être réalisées en utilisant des circuits de retard et des décodeurs conventionnels. Le bloc de détermination de valeurs de sortie 230, qui est également inclus dans l'appareil de génération de
signal de modulation 16/DPSK à décalage de t/16, a pour fonc-
tion de déterminer des signaux de modulation de composantes en phase et en quadrature Ik et Qk, sur la base de l'indice en phase de sortie déterminé dans le bloc de détermination d'indices en phase de sortie 220. Les signaux de modulation de composantes en phase et en quadrature en phase Ik et Qk peuvent
être obtenus, sur la base de l'indice en phase de sortie prove- nant du bloc de détermination d'indices en phase de sortie 220,
à partir de deux tableaux qui stockent respectivement les va-
leurs de fonction cosinus en phases de sortie successives sous la forme de valeurs de signaux de modulation de composantes en phase Ik (Ik=cos $k), et les valeurs de fonction sinus de ces
phases de sortie sous la forme de valeurs de signaux de modula-
tion de composante en quadrature Qk (Qk=sink).
1( Selon la présente invention cependant, une table de détermination de valeurs de sortie, qui est constituée par le Tableau 4 suivant, est stockée dans le bloc de détermination de valeurs de sortie 230. Le Tableau 4 ne stocke que les valeurs de fonction sinus des phases de sortie k qui correspondent respectivement aux indices en phase de sortie successifs. Selon la présente invention, le bloc de détermination d'indices de valeurs de sortie 230 lit la valeur de fonction sinus d'une phase de sortie k correspondant à un indice en phase de sortie fourni en sortie par le bloc de détermination d'indices en 2) phase de sortie 220, pour obtenir ainsi un signal de modulation de composante en quadrature en phase Qk(Qk=sin fa). Le bloc de détermination d'indices de valeurs de sortie 230 incrémente
également l'indice en phase de sortie de 8 pour obtenir un in-
dice associé à un signal de modulation de composante en phase
Ik (Ik=cos 4, cos k = sin 4+90 ).
Le bloc de détermination d'indices en valeurs de
sortie 230 lit ensuite la valeur de fonction sinus qui corres-
pond à l'indice obtenu, sous la fore d'un signal de modulation de composante en phase Ik. On obtient ainsi les deux signaux de 3<X modulation de composantes en phase et en quadrature en phase Ik et Qk. En variante, on peut obtenir les signaux de modulation de composantes en phase et en quadrature en phase Ik et Qk en
utilisant un tableau dans lequel sont stockées des valeurs dif-
férentes de celles du Tableau 4, conformément au fait qu'il existe un déphasage de 90 entre sin k et cos 4k. Dans ce cas, il est nécessaire d'incrémenter ou de décrémenter l'indice en phase de sortie obtenu à partir du bloc de détermination d'indices en phase de sortie 220, comme dans le cas ci-dessus
associé au Tableau 4.
Tableau 4
Indice k sin K
0 0 0
1 t/16 sin z/16 2 2-/16 sin i/8 3 3/!6 sin 3z/16
4 4/16 1/{2
5;/16 sin 5T/16 6 65/16 sin 3n/8 7 7T/16 sin 7K/16 8 8r/16 1 9 9Kc/16 sin 9t/16 10T/16 sin 5t/8 11 11T/16 sin 11z/16 12 12î/16 1/wt2 13 13t/16 sin 13t/16 14 14z/16 sin 7z/8 15z/16 sin 15z/16
16 165/16 0
17 17z/16 sin 17K/16 18 18z/16 sin 97/8 19 19r/16 sin 19z/16 20o/16 -1/{2 21 21z/16 sin 21z/16 22 22x/16 sin 11/8 23 23X/16 sin 23X/16 24 24r/16 - 1 25T/16 sin 25x/16 26 26z/16 sin 13x/8 27 27T/16 sin 27T/16
28 28T/16 -1/{2
29 29/1t6 sin 29z/16 30T/16 sin 15z/8 31 31x/16 sin 31x/16 32 32x/16 0 33 33z/16 sin x/16 34 34/16 sin 2/8 35x/16 sin 32/16
36 365/16 1/{2
37 37X/16 sin 5x/16 38 38T/16 sin 3z/16 39 39x/16 sin 7Z/16 Comme indiqué ci-dessus, le bloc de détermination
de valeurs de sortie 230, qui comprend la table de détermina-
tion de valeurs de sortie, à savoir le Tableau 4, détermine tout d'abord la valeur de sin $k sur la base de l'indice en phase de sortie provenant du bloc de détermination d'indices en
phase de sortie 220. Ensuite, le bloc de détermination de va-
leurs de sortie 230 détermine un indice associé à la valeur de cos 4k, en ajoutant 8 à l'indice en phase de sortie obtenu à partir du bloc de détermination d'indices en phase de sortie
220, conformément au fait qu'il existe un déphasage de 90 en-
tre sin fa et cos k. Sur la base de l'indice déterminé, le
bloc de détermination de valeurs de sortie 230 détermine en-
suite la valeur de cos Qk à partir du Tableau 4. Ainsi, il est possible de commander directement les signaux de modulation en phase et en quadrature en phase Ik et Qk à partir de la table de détermination de valeurs de sortie, en utilisant l'indice en phase de sortie. En variante, on peut obtenir les signaux de modulation de composantes en phase et en quadrature en phase Ik et Kq en utilisant une table de détermination de valeurs de 2) sortie stockant des valeurs de cos k, en étant réglées dans l'indice en phase de sortie, ou en utilisant une autre table configurée de manière différente de celle du Tableau 4, tout en utilisant le fait qu'il existe une différence en phase de 90
entre sin k et cos k.
> La figure 3 est un schéma par blocs illustrant un
appareil de génération de signal de modulation 16-DPSK à déca-
lage de n/16 selon une autre forme de réalisation de la pré-
sente invention. A la figure 3, les éléments qui correspondent
respectivement à ceux de la figure 2 sont désignés par les mê-
mes références numériques.
A la figure 3, l'appareil de cette forme de réali-
sation comprend un convertisseur série-parallèle 210 destiné à convertir un courant de données binaires d'entrée bm en quatre courants de données séparés Xk, Yk, Zk et Ak qui sont combinés
en données à 4 bits. Les données à 4 bits provenant du conver-
tisseur série-parallèle 210 sont appliquées à un premier déco-
deur 221 qui envoie son signal de sortie à un second décodeur 231. Le signal de sortie du premier décodeur 221 est renvoyé en rétroaction au premier décodeur 221 par l'intermédiaire d'un
circuit de retard 222. Le circuit de retard 222 applique un in-
dice en phase de sortie d'un intervalle d'impulsion précédent, c'est-àdire un indice en phase précédent, au premier décodeur 221. Par suite, le premier décodeur 221 détermine un indice en phase de sortie sur la base des courants de données séparés Xk,
Yk, Zk et Ak (données à 4 bits) reçus du convertisseur série-
parallèle 210 dans l'intervalle d'impulsion courant, en même temps que l'indice en phase précédent reçu du circuit de retard 222 dans l'intervalle d'impulsion courant. Le premier décodeur 221 envoie l'indice en phase de sortie déterminé sous la forme
d'une donnée binaire, au second décodeur 231. Une mémoire tam-
pon de valeurs de sortie 232 est couplée au second décodeur
231. La mémoire tampon de valeurs de sortie 232 stocke une ta-
ble de détermination de valeurs de sortie qui peut être le Ta-
bleau 4. Sur la base de la donnée binaire indiquant l'indice en
phase de sortie déterminé par le premier décodeur 221, le se-
cond décodeur 231 lit un signal de modulation de composante en quadrature en phase voulu Qk dans une table de détermination de valeurs de sortie, qui peut être le Tableau 4, stockée dans la mémoire tampon de valeurs de sortie 232. Le second décodeur 231 reçoit également un signal de sélection de puce CS. Lorsqu'il reçoit le signal de sélection de puce CS, le second décodeur
231 effectue une addition de " 1000 " c'est-à-dire 8 sur l'in-
dice en phase de sortie reçu du premier décodeur 221, ce qui permet ainsi d'obtenir un indice de détermination d'un signal
de modulation de composante en phase Ik. Ainsi, le second déco-
deur 231 lit dans la table de détermination de valeurs de sor-
tie un signal de modulation de composante en phase Ik ) correspondant à l'indice incrémenté de 8 à partir de l'indice en phase de sortie. Le second décodeur 231 fournit finalement en sortie les signaux de modulation de composantes en phase et
en quadrature obtenus Ik et Qk par l'intermédiaire de la mé-
moire tampon de valeurs de sortie 232. La mémoire tampon de va-
leurs de sortir 232 sert à fournir en sortie les signaux de modulation de composantes en phase en en quadrature obtenus Ik et Qk dans le même intervalle de temps. La figure 4 est une vue schématique illustrant une constellation de points de signal dans l'appareil de génération de signal de modulation 16-DPSK à décalage de n/16, selon la présente invention. Une telle cons- tellation de points de signal est la même dans les deux formes de réalisation de la présente invention représentées respecti- vement aux figures 2 et 3. Bien qu'un appareil de génération de signal de modulation 16-DPSK à décalage de x/16 ait été décrit dans les formes de réalisation de la présente invention représentées aux figures 2 et 3, la présente invention n'est pas limitée à un1) tel appareil de génération de signal de modulation 16-DPSK à décalage de z/16. La présente invention peut être étendue à
n'importe quel appareil de génération de signal de modulation n/DPSK à décalage de 7/n. La figure 5 est un ordinogramme illustrant les éta-
Ji pes de traitement séquentielles d'un procédé de génération d'un
signal de modulation n-DPSK à décalage de z/n, selon la pré-
sente invention.
Selon le procédé de la présente invention, un cou-
rant de données binaires d'entrée bm est tout d'abord converti ( en m courants de données binaires parallèles, c'est-à-dire n bits, à l'étape 502 de la figure 5. Un indice de variation de
phase correspondant aux m courants de données binaires est en-
suite déterminé à l'étape 504. A l'étape 506, un indice en
phase de sortie est déterminé à partir d'une table de détermi-
nation en phase de sortie qui peut par exemple être le Tableau 3, sur la base d'un indice en phase précédent, en même temps
que l'indice de variation en phase déterminé à l'étape 504.
L'indice en phase précédent est l'indice d'une phase de sortie
dans un intervalle d'impulsion précédent. Comme indiqué ci-
dessus, la phase de sortie est liée à la phase précédente en ce
qu'elle correspond à une valeur obtenue en ajoutant une varia-
tion en phase à la phase précédente. Pour le traitement effec-
tué à l'étape 506, l'indice en phase obtenu de manière courante
est réglé à l'étape 508, de sorte qu'il peut être ensuite uti-
lisé comme indice en phase précédent. A l'étape 510, l'un sé-
lectionné des signaux de modulation de composantes en phase et en quadrature Ik et Qk, est déterminé en utilisant une table de détermination de valeurs de sortie, sur la base de l'indice en
phase de sortie déterminé à l'étape 506.
Comme indiqué ci-dessus, la table de détermination de valeurs de sortie stocke des valeurs qui ne sont associées i qu'à l'un seulement, sélectionné, des signaux de modulation de composantes en phase et en quadrature Ik et Qk conformément au
fait qu'il existe une différence en phase de 90 entre ces si-
gnaux de modulation de composantes en phase et en quadrature Ik et Qk. Par exemple, cette table de détermination de valeurs de
ls sortie peut être le Tableau 4. Par suite, dès que l'un, sélec-
tionné des signaux de modulation de composantes en phase et en quadrature Ik et Qk, est déterminé, sur la base de l'indice en phase de sortie, l'autre signal de modulation peut également être déterminé en utilisant le signal de modulation déterminé comme référence. A l'étape 512, l'indice en phase de sortie est incrémenté ou décrémenté d'une valeur d'indices correspondant à une phase de 90 . En utilisant l'indice en phase résultant, une valeur correspondant au signal de modulation restant est lue
dans la table de détermination de valeurs de sortie. On déter-
mine ainsi les deux signaux de modulation de composantes en
phase et en quadrature Ik et Qk.
Lorsque le traitement indiqué ci-dessus est effec-
tué en utilisant un appareil de génération de signal de modula-
tion n-DPSK à décalage de i/n selon la présente invention, on doit prendre en considération les conditions suivantes: (1) Le nombre de variations en phase est déterminé. Lorsque le nombre de courants de données produits par une conversion de données du convertisseur série- parallèle, est " m ", il
est possible de commander 2m variation en phase (2m=n).
Dans le cas d'un DPSK à décalage de x/4, " m " est égal à 2. Dans le cas d'un DPSK à décalage 7/8, " m " est égal à 3. Ici, " n " indique le nombre total de variations en
phase A"k (4k = $k-1 + A $k) utilisées dans le bloc de dé-
termination d'indices en phase de sortie. Dans le cas d'un n-DPSK à décalage de I/n, (A$k) qui indique une variation
en phase physique, peut être de z/n, 37/n, 57/n,... Des in-
dices de variation en phase sont affectés pour être utili-
sés dans le bloc de détermination d'indices en phase de
sortie et dans le bloc de détermination de valeurs de sor-
tie. De tels indices de variation en phase peuvent être 1,
3, 5,...En variante, on peut utiliser des indices de va-
riation en phase affectés comme 1,2, 3, 4,..., pour dis-
tinguer les variations en phase entre elles. Dans chaque cas, le nombre total de variations en phase correspond à
" n " (n=2m).
(2) Le bloc de détermination d'indices en phase de sortie est configuré pour déterminer une phase de sortie en utilisant <) une phase précédente et une variation en phase. Dans le cas d'un codage différentiel, le nombre en phases de sortie ou
en phases précédentes correspond à " 2m-1 " lorsque le nom-
bre de variations en phase est " 2m ". L'affectation d'in-
dices pour les phases de sortie est effectuée de telle manière qu'un nombre entier de O soit affecté comme indice pour la phase de sortie de 0 , tandis qu'on affecte des nombres entiers incrémentés séquentiellement de 1 à partir du nombre entier de 0, comme indices pour les phases de
sortie respectivement de x/n à (2n-l) z/n. Lorsqu'on uti-
0 lise ces indices en phase de sortie, les valeurs des phases
de sortie sont configurées de manière à satisfaire l'équa-
tion " /k = k-1 + A k ", c'est-à-dire la condition dans
laquelle la phase de sortie courante correspond à une va-
leur obtenue en ajoutant une variation en phase sur la base
"5 d'une donnée d'entrée, à une phase de sortie précédente ve-
nant avant la phase de sortie courante. Les indices en phase de sortie peuvent être stockés dans une table qui peut par exemple être le Tableau 3, de façon que chacun
d'entre eux soit indiqué sur un point de croisement du ta-
bleau entre un indice de variation en phase associé et un indice en phase précédent associé, tous deux indiqués sur le tableau. L'indice en phase de sortie courant est retardé ou stocké de façon qu'il puisse être utilisé ultérieurement
comme indice en phase précédent dans l'intervalle d'impul-
c' sion suivant, en même temps qu'un indice de variation en phase suivant, pour déterminer un indice en phase de sortie suivant. Le bloc de détermination d'indices en phase de
sortie peut être configuré en utilisant une combinaison lo-
gique de blocs de retard ou de mémoire, et de décodeurs.
(3) Le bloc de détermination de valeurs de sortie est stocké avec une table de Qk qui stocke des valeurs de Qk (Qk = sin Qk) Le nombre de valeurs de Qk correspond à 2m+1 2M-i + 2 ". Dans le tableau de Qk, on stocke également des
valeurs de sin (Oe/n). Les valeurs de sin (ez/n) sont obte-
nues tout en incrémentant séquentiellement " E " de 1 à partir de " 0 " jusqu'à " 2m+l + 2m-1 ". Par suite, le bloc
1( de détermination de valeurs de sortie peut désigner des va-
leurs voulues stockées dans le tableau, tout en incrémen-
tant ou décrémentant l'indice en phase de sortie obtenu dans le bloc de détermination d'indices en phase de sortie de l'appareil de génération de signal de modulation n-DPSK à décalage de z/n. Bien que le tableau soit configuré en utilisant des valeurs de sin 4k, on peut réaliser d'autres types de tableaux conformément au fait qu'il existe une différence en phase de 90 entre les valeurs de sin 4k et
cos 4k. Dans ce cas, il est possible d'obtenir les deux si-
gnaux de modulation de composantes en quadrature et en
phase Qk et Ik, à partir d'un tableau unique, tout en in-
crémentant ou décrémentant l'indice en phase de sortie.
(4) Pour la détermination d'une valeur de sortie, le bloc de
détermination de valeurs de sortie désigne un indice cor-
respondant à l'indice en phase de sortie déterminé par le bloc de détermination d'indices en phase de sortie, pour
obtenir ainsi une valeur Qk voulue stockée dans celui-ci.
Le bloc de détermination de valeurs de sortie ajoute en-
suite " 2m " à l'indice en phase de sortie obtenu à partir du bloc de détermination d'indices en phase de sortie, et
lit une valeur Ik stockée qui correspond à l'indice résul-
tant. On obtient ainsi les deux valeurs Qk et Ik.
Comme cela apparaît d'après la description ci-
dessus, la présente invention fournit un appareil et un procédé de génération d'un signal de modulation n-DPSK à décalage de 2/n dans un système de transfert numérique, cet appareil et ce procédé étant capables de déterminer des signaux de modulation à la fois en quadrature de phase et en phase, à partir d'une table de détermination de valeurs de sortie unique. Selon la présente invention, un indice en phase de sortie est tout d'abord déterminé à partir d'une table de détermination en
phase de sortie, sur la base d'un indice associé à une varia-
tion en phase apparaissant lorsqu'une donnée binaire série est convertie en une donnée parallèle, en même temps qu'un indice en phase précédent. Sur la base de l'indice en phase de sortie, l'un, sélectionné, des signaux de modulation en quadrature en
phase et en phase, est déterminé à partir de la table de déter-
mination de valeurs de sortie. Après le réglage de l'indice en phase de sortie, le signal de modulation restant est déterminé
à partir de la table de détermination de valeurs de sortie. Par suite, il n'est plus nécessaire d'effectuer des calculs com-
plexes tels qu'une fonction sinus, une fonction cosinus et une15 multiplication, comme cela était nécessaire dans les procédés
conventionnels. A ce sujet, il est possible d'obtenir plus ra-
pidement des signaux de sortie modulés fiables.
2 5
R E V E ND I C A T I ON S
1 ) Appareil de génération de signaux de modulation par dépla-
cement de phase à codage différentiel-n à décalage de z/n, caractérisé en ce qu' il comprend:
* un convertisseur série-parallèle (210) pour convertir un cou-
rant de données binaires série (bm) en courants de données binaires parallèles; * un bloc de détermination d'indices en phase de sortie (220) l comprenant une table de détermination d'indices en phase de sortie stockant des indices indiquant des variations en phase
associées respectivement à toutes les combinaisons de cou-
rants de données binaires parallèles fournies en sortie par le convertisseur série-parallèle, le bloc de détermination d'indices en phase de sortie (220) servant à déterminer, à partir de la table de détermination d'indices en phase de sortie, un indice indiquant une variation en phase associée à une combinaison de courants de données binaires parallèles
fournis couramment en sortie par le convertisseur série-
parallèle (210), et déterminant un indice indiquant une phase de sortie courante basée sur l'indice de variation en phase
déterminée en même temps qu'avec un indice en phase précé-
dent, qui consiste en un indice d'une phase de sortie déter-
minée dans un intervalle d'impulsion précédent, tout en stockant l'indice en phase de sortie courant déterminé pour utiliser l'indice stocké comme un indice en phase précédent dans un intervalle d'impulsion suivant; et
* un bloc de détermination de valeurs de sortie (230) compre-
nant une table de détermination de valeurs de sortie stockant des valeurs de sortie associées à l'un, sélectionné, de si-
gnaux de modulation de composantes en quadrature en phase et en phase, et auxquels on affecte respectivement des indices de valeurs de sortie, le bloc de détermination de valeurs de sortie (230) servant à déterminer un indice de valeurs de sortie correspondant à l'indice en phase de sortie courant fourni en sortie par le bloc de détermination d'indices en phase de sortie, déterminant une valeur de sortie du signal
de modulation sélectionné, qui correspond à l'indice de va-
leurs de sortie déterminé provenant de la table de détermina-
tion de valeurs de sortie, et fournissant en sortie la valeur
de sortie déterminée comme le signal de modulation sélection-
né, tout en incrémentant ou décrémentant d'une valeur
d'indices prédéterminée l'indice de valeurs de sortie déter-
miné en déterminant une valeur de sortie du signal de modula-
tion sélectionné, qui correspond à l'indice de valeurs de sortie résultant provenant de la table de détermination de
1 valeurs de sortie, et fournissant en sortie la valeur de sor-
tie déterminée, comme le signal de modulation restant.
2 ) Appareil selon la revendication 1, caractérisé en ce que les courants de données binaires parallèles fournis en sortie par le convertisseur série-parallèle (210) sont combinés en mbits (m: nombre entier supérieur à zéro), et le nombre d'in- dices de variations en phase déterminé par le bloc de détermi- nation d'indices en phase de sortie (220) est de 2m.20) 3 ) Appareil selon la revendication 2, caractérisé en ce que le nombre d'indices en phase de sortie courants déterminés par le bloc de détermination d'indices en phase de sortie (220) et le nombre d'indices en phase de sortie précédents stockés par le bloc de détermination d'indices en phases de sortie (220)
sont chacun de 2m+l.
4 ) Appareil selon la revendication 3, caractérisé en ce que le bloc de détermination d'indices en phase de sortie (220) ajoute l'indice de variation en phase courant à l'indice en phase de sortie précédent et détermine la valeur résultante
comme l'indice en phase de sortie courant, tandis que les indi-
ces en phase de sortie affectés dans la table de détermination
d'indices en phase de sortie, sont affectés aux phases de sor-
tie dans la table de détermination d'indices en phase de sortie de telle manière qu'un nombre entier de 0 soit affecté comme l'indice pour une phase de sortie de 0 , tandis qu'on affecte des nombres entiers incrémentés séquentiellement de 1 à partir du nombre entier de 0, comme les indices respectifs pour les
phases de sortie de 1/n à (2n-l) 7/n.
) Appareil selon la revendication 3, caractérisé en ce que
la table de détermination de valeurs de sortie stocke des va-
leurs, indicatives de " sin4k " (sin4k=sin(a7/n)), associées au signal de modulation de composante en quadrature en phase et auxquelles on affecte respectivement des indices de valeurs de sortie correspondant partiellement à tous les indices en phase de sortie déterminés par le bloc de détermination d'indices en
phase de sortie (220), et les valeurs de " sin(m7/n) " sont ob-
tenus tandis qu'on incrémente séquentiellement " a " de 1 à
partir de " 0 " jusqu'à " 2m+l + 2 m-1 ".
6 ) Appareil selon la revendication 5, caractérisé en ce que le bloc de détermination de valeurs de sortie (230) détermine un indice de valeurs de sortie correspondant à l'indice en
phase de sortie courant fourni en sortie par le bloc de déter-
mination d'indices en phase de sortie (220), détermine une va-
leur de sortie du signal de modulation de composante en phase
en quadrature correspondant à l'indice de valeurs de sortie dé-
terminé provenant de la table de détermination de valeurs de sortie, fournit en sortie la valeur de sortie déterminée, comme le signal de modulation de composante en quadrature en phase,
ajoute une valeur de 2m à l'indice de valeurs de sortie déter-
31 miné, détermine une valeur de sortie du signal de modulation de composante en quadrature en phase correspondant à un indice de valeurs de sortie obtenu par l'addition à partir de la table de
détermination de valeurs de sortie, et fournit en sortie la va-
leur de sortie déterminée, comme le signal de modulation de
composante en phase.
7 ) Procédé de génération de signaux de modulation par
déplacement de phase à codage différentiel-n à déca-
lage de 7/n, dans un système de transfert numérique comprenant
une table de détermination d'indices en phase de sortie stock-
ant des indices indiquant des variations en phase associées respectivement à toutes les combinaisons de courants de données binaires parallèles, et une table de détermination de valeurs
de sortie stockant des valeurs de sortie associées à l'un, sé-
lectionné, de signaux de modulation de composantes en quadra-
ture en phase et en phase, et auxquelles on affecte respectivement des indices de valeurs de sortie, caractérisé en ce qu' il comprend les étapes consistant à: (a) convertir un courant de données binaires série en courants de données binaires parallèles;
(b) déterminer un indice indiquant une variation en phase asso-
ciée aux courants de données binaires parallèles, à partir de la table de détermination d'indices en phase de sortie;
* (c) ajouter l'indice de variation en phase déterminé à un in-
dice en phase précédent qui est un indice en phase de sor-
tie déterminé dans un intervalle d'impulsion précédent, pour déterminer ainsi un indice en phase de sortie courant sur la base de la valeur résultante, et régler l'indice en phase de sortie courant ainsi déterminé, comme l'indice en phase précédent à utiliser dans un intervalle d'impulsion
suivant pour déterminer un indice en phase de sortie sui-
vant; (d) déterminer un indice de valeurs de sortie correspondant à la sortie d'indices en phase de sortie courant, lire une
valeur de sortie du signal de modulation sélectionné cor-
respondant à l'indice de valeurs de sortie déterminé, à 301 partir de la table de détermination de valeurs de sortie, et fournir en sortie la valeur de sortie déterminée, comme le signal de modulation sélectionné; et
(e) incrémenter ou décrémenter d'une valeur d'indices prédéter-
minée, l'indice de valeurs de sortie déterminé dans l'étape (d), déterminer une valeur de sortie du signal de modula- tion restant, correspondant à l'indice de valeurs de sortie résultant provenant de la table de détermination de valeurs
de sortie, et fournir en sortie la valeur de sortie déter-
minée, comme le signal de modulation restant.
8 ) Procédé selon la revendication 7, caractérisé en ce que
* la table de détermination de valeurs de sortie stocke des va-
leurs associées au signal de modulation de composante en qua-
drature en phase, et auxquelles sont affectées respectivement des indices de valeurs de sortie correspondant partiellement 1i à tous les indices en phase de sortie déterminés par le bloc de détermination d'indices en phase de sortie (220), * l'étape (d) comprend les étapes consistant à déterminer un indice de valeurs de sortie correspondant à l'indice en phase de sortie courant déterminé, à lire une valeur de sortie du signal de modulation de composante en quadrature en phase
correspondant à l'indice de valeurs de sortie déterminé pro-
venant de la table de détermination de valeurs de sortie, et à fournir en sortie la valeur de sortie lue, comme le signal de modulation de composante en quadrature en phase, et 2) * l'étape (e) comprend les étapes consistant à ajouter une va-
leur 2m (" m " est le nombre de bits des courants de données binaires parallèles combinés) à l'indice de valeurs de sortie
déterminé, à déterminer une valeur de sortie du signal de mo-
dulation de composante en quadrature en phase, correspondant
à un indice de valeurs de sortie obtenu par l'addition à par-
tir de la table de détermination de valeurs de sortie, et fournir en sortie la valeur de sortie déterminée, comme le
signal de modulation de composante en phase.
FR9704149A 1996-04-04 1997-04-04 Appareil et procede de generation de signaux de modulation par deplacement de phase a codage differentiel-n a decalage de pi/n Expired - Fee Related FR2747871B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960010242A KR100239169B1 (ko) 1996-04-04 1996-04-04 파이/n 쉬프티트 n차분위상쉬프트키잉 변조신호 발생장치

Publications (2)

Publication Number Publication Date
FR2747871A1 true FR2747871A1 (fr) 1997-10-24
FR2747871B1 FR2747871B1 (fr) 2004-09-10

Family

ID=19455108

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9704149A Expired - Fee Related FR2747871B1 (fr) 1996-04-04 1997-04-04 Appareil et procede de generation de signaux de modulation par deplacement de phase a codage differentiel-n a decalage de pi/n

Country Status (7)

Country Link
US (1) US6115428A (fr)
JP (1) JPH1032615A (fr)
KR (1) KR100239169B1 (fr)
CN (1) CN1074622C (fr)
DE (1) DE19713830B4 (fr)
FR (1) FR2747871B1 (fr)
GB (1) GB2311915B (fr)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2370473B (en) 2000-12-21 2004-04-07 Marconi Caswell Ltd Improvements in or relating to optical communication
DE10121855A1 (de) * 2001-05-04 2003-02-13 Atmel Germany Gmbh Verfahren zur Übertragung von Daten
US7103327B2 (en) * 2002-06-18 2006-09-05 Broadcom, Corp. Single side band transmitter having reduced DC offset
DE10229128A1 (de) * 2002-06-28 2004-01-29 Advanced Micro Devices, Inc., Sunnyvale Passives Impedanznetz zum Drehen eines Phasensystems
TWI240522B (en) * 2002-09-18 2005-09-21 Mediatek Inc Reduced memory architecture for edge modulator
US7103110B2 (en) * 2003-10-10 2006-09-05 Atmel Corporation Dual phase pulse modulation encoder circuit
TW200520402A (en) * 2003-10-10 2005-06-16 Atmel Corp The system configured to transmit, receive, transmit and receive data signals over a data link, the method for converting parallel image data into serial image data, the method for converting parallel microprocessor data into serial microprocessor data
US6947493B2 (en) * 2003-10-10 2005-09-20 Atmel Corporation Dual phase pulse modulation decoder circuit
US7283011B2 (en) * 2003-10-10 2007-10-16 Atmel Corporation Method for performing dual phase pulse modulation
CZ298204B6 (cs) * 2004-06-16 2007-07-18 Psp Engineering A. S. Zarízení pro podávání a trídení sypkého az balvanitého materiálu
US7079577B2 (en) * 2004-09-08 2006-07-18 Atmel Corporation Wide window decoder circuit for dual phase pulse modulation
KR100672240B1 (ko) 2005-10-20 2007-01-22 (주)리-뉴화학 옥상방수공법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5260673A (en) * 1992-08-21 1993-11-09 Hughes Aircraft Company π/4 differential encoding for digital cellular mobile systems
GB2276798A (en) * 1993-03-30 1994-10-05 Samsung Electronics Co Ltd Differentially encoding quadrature phase shift keying modulation
US5369378A (en) * 1992-02-13 1994-11-29 Sanyo Electric Co., Ltd. Digital DQPSK modulator

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2843493C3 (de) * 1978-10-05 1982-02-18 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung zum Erzeugen von phasendifferenzmodulierten Datensignalen
DE3839919A1 (de) * 1988-11-26 1990-06-07 Ant Nachrichtentech Digitaler modemsender mit quadratur-amplitudenmodulation
SE463390B (sv) * 1989-03-13 1990-11-12 Ericsson Telefon Ab L M Vaagformsgenerator
DE3919530A1 (de) * 1989-06-15 1990-12-20 Ant Nachrichtentech Verfahren zur digitalen modulation und digitaler modulator
US5140613A (en) * 1990-05-25 1992-08-18 Hewlett-Packard Company Baseband modulation system with improved ROM-based digital filter
US5495505A (en) * 1990-12-20 1996-02-27 Motorola, Inc. Increased frequency resolution in a synthesizer
US5157693A (en) * 1991-04-01 1992-10-20 Motorola, Inc. Digital modulation circuit
GB9218009D0 (en) * 1992-08-25 1992-10-14 Philips Electronics Uk Ltd A method of,and transmitter for,transmitting a digital signal
KR100308657B1 (ko) * 1994-01-03 2001-11-30 윤종용 위상쉬프티드8피에스케이디지탈변조신호발생장치및방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5369378A (en) * 1992-02-13 1994-11-29 Sanyo Electric Co., Ltd. Digital DQPSK modulator
US5260673A (en) * 1992-08-21 1993-11-09 Hughes Aircraft Company π/4 differential encoding for digital cellular mobile systems
GB2276798A (en) * 1993-03-30 1994-10-05 Samsung Electronics Co Ltd Differentially encoding quadrature phase shift keying modulation

Also Published As

Publication number Publication date
DE19713830B4 (de) 2005-12-08
US6115428A (en) 2000-09-05
CN1074622C (zh) 2001-11-07
KR100239169B1 (ko) 2000-01-15
KR970072839A (ko) 1997-11-07
GB2311915A (en) 1997-10-08
JPH1032615A (ja) 1998-02-03
GB9706872D0 (en) 1997-05-21
CN1167364A (zh) 1997-12-10
GB2311915B (en) 1999-06-16
FR2747871B1 (fr) 2004-09-10
DE19713830A1 (de) 1997-11-06

Similar Documents

Publication Publication Date Title
FR2747871A1 (fr) Appareil et procede de generation de signaux de modulation par deplacement de phase a codage differentiel-n a decalage de pi/n
FR2629931A1 (fr) Correlateur numerique asynchrone et demodulateurs comportant un tel correlateur
FR2483148A1 (fr) Procede avec correction des erreurs pour la transmission de donnees, dispositif pour l&#39;execution d&#39;un tel procede, porteur d&#39;information produit au moyen d&#39;un decodeur a utiliser pour un tel procede et dispositif comportant un tel decodeur
FR2705852A1 (fr) Modulateur auto-ajustable et procédé de modulation correspondant.
EP0942566B1 (fr) Réduction du rapport entre la puissance de crête et la puissance moyenne dans des système multiporteurs
FR2476943A1 (fr) Procede et appareil pour transmettre des donnees dans un format de correction d&#39;erreur
FR2767940A1 (fr) Procedes et dispositifs de codage et de decodage et appareils les mettant en oeuvre
FR2639493A1 (fr) Procede et systeme pour obtenir le gain de codage theorique dans une transmission numerique avec correction d&#39;erreur
US4327439A (en) Method for generating modem transmission signals with quadrature amplitude modulation
FR2620583A1 (fr) Systeme de transmission par modems comportant des canaux principal et secondaire
FR2463996A1 (fr) Systeme de transmission de signaux numeriques
FR2525051A1 (fr) Procede de reduction de l&#39;energie des lobes lateraux d&#39;un signal detectable en modulation a minimum
GB2049360A (en) Digital signal processing system
FR2627337A1 (fr) Procede de codage et procede de decodage a longueur variable, dispositif de codage et dispositif de decodage pour la mise en oeuvre de ce proced
FR2546001A1 (fr) Demodulateur de signaux, a enveloppe constante et phase continue, modules angulairement par un train de symboles binaires
FR2623352A1 (fr)
FR2662890A1 (fr) Demodulateur numerique pour signal module par deplacement de phase a plusieurs etats.
FR2503498A1 (fr) Emetteur pour signaux a modulation angulaire
GB2044048A (en) System for multi-level data transmission
JPH0750701A (ja) 音声信号とデータ信号の同時送信方法とその装置
CA1052451A (fr) Ensemble demodulateur pour trains a modulation de phase differentielle
FR2465375A1 (fr) Procede de transmission simultanee de plusieurs flux de donnees sur un canal
EP0011341A1 (fr) Système de transmission utilisant la modulation différentielle par codage d&#39;impulsions
FR2607987A1 (fr) Procede et dispositif de modulation et de demodulation a plusieurs etats, a niveau de protection ajustable
FR2475322A1 (fr) Annuleur d&#39;echo a circuits de calcul simplifies

Legal Events

Date Code Title Description
ST Notification of lapse

Effective date: 20091231