FR2639134A1 - Circuit electronique pour le traitement de donnees - Google Patents

Circuit electronique pour le traitement de donnees Download PDF

Info

Publication number
FR2639134A1
FR2639134A1 FR8913436A FR8913436A FR2639134A1 FR 2639134 A1 FR2639134 A1 FR 2639134A1 FR 8913436 A FR8913436 A FR 8913436A FR 8913436 A FR8913436 A FR 8913436A FR 2639134 A1 FR2639134 A1 FR 2639134A1
Authority
FR
France
Prior art keywords
output
data
memory
input
transformer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
FR8913436A
Other languages
English (en)
Inventor
Marin Petrov Marinov
Stoyan Kostov Ovcharov
Kamen Venzislavov Filyov
Lyudmil Georgiev Dakovski
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
INST MICROELECTRONIKA
Original Assignee
INST MICROELECTRONIKA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by INST MICROELECTRONIKA filed Critical INST MICROELECTRONIKA
Publication of FR2639134A1 publication Critical patent/FR2639134A1/fr
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N5/00Computing arrangements using knowledge-based models
    • G06N5/02Knowledge representation; Symbolic representation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Data Mining & Analysis (AREA)
  • Evolutionary Computation (AREA)
  • Physics & Mathematics (AREA)
  • Computational Linguistics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • Artificial Intelligence (AREA)
  • Devices For Executing Special Programs (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Machine Translation (AREA)

Abstract

Ce circuit contient un dispositif 1 de traduction de données raccordé à une mémoire logique associative 2 et à un transformateur d'entrée/sortie 3, la mémoire 2 étant raccordée à un bloc de sortie 4, dont la sortie est raccordée au transformateur d'entrée 3 lui-même relié, par une liaison bidirectionnelle, à des dispositifs extérieurs 5-12, le dispositif 1 étant une mémoire permanente d'enregistrement de données provenant du transformateur 3 et convenant pour le réenregistrement de ces données dans la mémoire 2 et leur traitement dans le bloc 4 formée d'éléments comparateurs logiques et numériques. Application notamment au traitement rapide de problèmes informels avec une haute fiabilité.

Description

Iï 2639134
"Circuit électronique pour le traitement de données"
La présente invention concerne un circuit élec-
tronique pour traiter des données, qui soit applicable à des systèmes présentant une intelligence artificielle pour
résoudre des problèmes informels au moyen de systèmes tech-
nologiques spécialisés. On connaît un circuit électronique servant à traiter des données (brevet US N 4 595 982), constitué par un récepteur de données, raccordé par l'intermédiaire d'un
registre d'entrée et à un processeur d'entrée. Le proces-
seur d'entrée est raccordé au moyen de bus bidirectionnels à une mémoire d'instructions, à une mémoire numérique et à une mémoire de base, et sa sortie est raccordée par l'intermédiaire d'un registre de sortie à un dispositif de sortie. Un inconvénient du circuit électronique connu pour le traitement de données réside dans son impossibilité
de résoudre rapidement et d'une manière efficace des pro-
blèmes informels, en raison de la faible efficacité des éléments utilisés dans son architecture classique, et de la
fiabilité réduite du procédé logique, qui limite les do-
maines d'application.
La présente invention a pour but de créer un cir-
cuit électronique apte à traiter des données, présentant une fiabilité, une efficacité et une rapidité accrues pour l'exécution du procédé logique, ainsi qu'un domaine
d'application étendu.
Le but indiqué précédemment est atteint à l'aide d'un circuit électronique servant à traiter des données du type constitué.par un transformateur d'entrée/sortie et des dispositifs extérieurs, caractérisé en ce qu'il comporte un dispositif de traduction des données raccordé à une partie des entrées d'une mémoire logique associative, dont l'autre
partie des entrées est raccordée aux sorties du transforma-
teur d'entrée/sortie, en ce que la sortie de la mémoire lo-
gique associative est raccordée aux entrées d'un bloc de sortie, dont les sorties sont raccordées aux entrées du
transformateur d'entrée/sortie, qui est raccordé, par l'in-
termédiaire d'une liaison bidirectionnelle, aux dispositifs extérieurs, et en ce que le dispositif de traduction des données est une mémoire permanente servant à enregistrer les données provenant du transformateur d'entrée/sortie
sous un format approprié pour leur mémorisation dans la mé-
moire logique associative et pour leur traitement dans le bloc de sortie, qui est réalisé sous la forme d'un circuit
constitué d'éléments comparateurs logiques et numériques.
Les avantages du circuit électronique pour le traitement de données résident dans son caractère.universel pour la résolution de problèmes informels quelconques, y compris des problèmes en temps réel, et en une fiabilité, une efficacité et une rapidité supérieures pour l'exécution des procédés logiques. Une réalisation intégrée du circuit
est possible.
D'autres caractéristiques et avantages de l'in-
vention ressortiront de la description donnée ci-après
prise en référence au dessin annexé, qui représente un
schéma-bloc du circuit conforme à l'invention.
La sortie d'un dispositif 1 de traduction de don-
nées est raccordée à un groupe d'entrées d'une mémoire lo-
gique associative 2. Un autre groupe d'entrées de la mé-
moire logique associative 2 est raccordé à un transforma-
teur d'entrée/sortie 3, dont les sorties sont raccordées aux entrées d'un bloc de sortie (4), dont les sorties sont reliées aux entrées du transformateur d'entrée/sortie 3. Le transformateur d'entrée/sortie 3 est raccordé, au moyen d'une liaison bidirectionnelle, à des bus extérieurs une source 5 délivrant les signaux acoustiques, un récepteur 6
de signaux acoustiques, un émetteur d'images 7, un récep-
teur d'images 8, un émetteur et un récepteur de signaux
électriques désignés respectivement par 9 et 10 et des cir-
cuits 11,12 d'un même type utilisés pour le traitement des
données, qui sont agencés en fonction du domaine d'applica-
tion. Les entrées pour la synchronisation du travail exécu-
té par le dispositif 1 de traduction de données, de la mé-
moire logique associative 2, du transformateur d'en-
trée/sortie 3 et du bloc de sortie 4 sont raccordées res- pectivement aux sorties de synchronisation d'une horloge 13. La base des données et évènements est mémorisée dans la mémoire logique associative 2, et le dispositif 1 de traduction des données mémorise les données du langage respectif. Le fonctionnement du circuit électronique pour le
traitement de données, conforme à l'invention, est le sui-
vant: La base des données et des évènements pénètre
dans le circuit par l'intermédiaire des dispositifs exté-
rieurs -le récepteur de signaux acoustiques 6, le récepteur d'images 8, le récepteur de signaux électriques 10 ou l'un des circuits de traitement des données, par exemple 12, au moyen de la liaison bidirectionnelle avec le transformateur d'entrée/sortie 3. La base des données et évènements est enregistrée dans la mémoire logique associative 2 après une
conversion, réalisée sous la commande du dispositif de tra-
duction 1, dans le langage permettant de présenter les don-
nées. Sur la base des données et évènements introduits, le bloc de sortie 4 fournit d'une manière synchronisée sous la
commande des signaux de synchronisation délivrés par l'hor-
loge 13, une sortie logique, dont la conclusion est trans-
mise par l'intermédiaire du transformateur d'entrée/sortie
3 et de la liaison bidirectionnelle aux dispositifs exté-
rieurs -la source de signaux acoustiques 5, la source
d'images 7, la source de signaux électriques 9 et le cir-
cuit électronique 11 utilisé pour le traitement des don-
nées. La base des données pour une application concrète
est enregistrée, d'une manière synchronisée, dans la mé-
moire logique associative 2 après sa transformation et sa conversion, sous la commande du dispositif de traduction 1,
dans le langage servant à présenter les données.
Dans le cadre de la commande spécialisée appli-
quée à la base des évènements, introduits à partir des dis-
positifs extérieurs respectifs, sur la base des données, le
bloc logique 4 délivre une sortie logique, dont la conclu-
sion est extraite en vue de son utilisation par
l'utilisateur correspondant.

Claims (1)

  1. REVENDICATION
    Circuit électronique servant à traiter des don-
    nées du type constitué par un transformateur d'entrée/sor-
    tie (3) et des dispositifs extérieurs (5,6,7,8,9,10,11,12), caractérisé en ce qu'il comporte un dispositif (1) de tra- duction des données raccordé à une partie des entrées d'une mémoire logique associative (2), dont l'autre partie des
    entrées est raccordée aux sorties du transformateur d'en-
    trée/sortie (3), en ce que la sortie de la mémoire logique
    associative (2) est raccordée aux entrées d'un bloc de sor-
    tie (4), dont les sorties sont raccordées aux entrées du transformateur d'entrée/sortie (3), qui est raccordé, par
    l'intermédiaire d'une liaison bidirectionnelle, aux dispo-
    sitifs extérieurs (5,6,7,8,9,10,11,12), et en ce que le dispositif de traduction (1) des données est une mémoire permanente servant à enregistrer les données provenant du transformateur d'entrée/sortie (3) sous un format approprié pour leur mémorisation dans la mémoire logique associative (2) et pour leur traitement dans le bloc de sortie (4), qui est réalisé sous la forme d'un circuit constitué d'éléments
    comparateurs logiques et numériques.
FR8913436A 1988-11-17 1989-10-13 Circuit electronique pour le traitement de donnees Withdrawn FR2639134A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
BG86099A BG49592A1 (en) 1988-11-17 1988-11-17 Electronic scheme for processing knowledge

Publications (1)

Publication Number Publication Date
FR2639134A1 true FR2639134A1 (fr) 1990-05-18

Family

ID=3921177

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8913436A Withdrawn FR2639134A1 (fr) 1988-11-17 1989-10-13 Circuit electronique pour le traitement de donnees

Country Status (7)

Country Link
JP (1) JPH02224126A (fr)
CN (1) CN1043215A (fr)
BG (1) BG49592A1 (fr)
DE (1) DE3938158A1 (fr)
FR (1) FR2639134A1 (fr)
GB (1) GB2225138A (fr)
HU (1) HUT52265A (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6227012B1 (en) * 1997-12-23 2001-05-08 T&P S.P.A. Device for housing detergents and/or other washing agents which can be used in a washing machine, preferably in a machine for washing laundry

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4103128C2 (de) * 1991-01-30 1994-09-01 Krone Ag Echtzeit-Expertencomputersystem
US7171426B2 (en) 1998-05-12 2007-01-30 Shell Oil Company Hazard communication system

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4366551A (en) * 1977-06-24 1982-12-28 Holtz Klaus E Associative memory search system
EP0242471A1 (fr) * 1986-04-24 1987-10-28 Cogensys Corporation Système expert et méthode pour prendre des décisions en accord avec les décisions d'un instructeur
GB2160684A (en) * 1984-04-03 1985-12-24 Trw Inc Expert system
US4648044A (en) * 1984-06-06 1987-03-03 Teknowledge, Inc. Basic expert system tool
US4658370A (en) * 1984-06-07 1987-04-14 Teknowledge, Inc. Knowledge engineering tool
US4591983A (en) * 1984-07-09 1986-05-27 Teknowledge, Inc. Hierarchical knowledge system
GB2165969B (en) * 1984-10-19 1988-07-06 British Telecomm Dialogue system
US4809219A (en) * 1985-06-26 1989-02-28 International Business Machines Corporation Method for processing an expert system rulebase on a system having limited memory
JPH0743722B2 (ja) * 1985-08-02 1995-05-15 株式会社東芝 帰納推論装置
US4713775A (en) * 1985-08-21 1987-12-15 Teknowledge, Incorporated Intelligent assistant for using and operating computer system capabilities to solve problems
US4783752A (en) * 1986-03-06 1988-11-08 Teknowledge, Inc. Knowledge based processor for application programs using conventional data processing capabilities
JPS63137327A (ja) * 1986-11-29 1988-06-09 Toshiba Corp 意味ネツトワ−ク装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6227012B1 (en) * 1997-12-23 2001-05-08 T&P S.P.A. Device for housing detergents and/or other washing agents which can be used in a washing machine, preferably in a machine for washing laundry

Also Published As

Publication number Publication date
HU895930D0 (en) 1990-02-28
GB8925292D0 (en) 1989-12-28
CN1043215A (zh) 1990-06-20
GB2225138A (en) 1990-05-23
HUT52265A (en) 1990-06-28
DE3938158A1 (de) 1990-05-23
BG49592A1 (en) 1991-12-16
JPH02224126A (ja) 1990-09-06

Similar Documents

Publication Publication Date Title
FR2406279A1 (fr) Dispositif de commande d'erreur de vitesse
GB2019622A (en) Digital computing apparatus
ES460165A1 (es) Perfeccionamientos introducidos en sistemas de tratamiento de imagen.
RU95119581A (ru) Вокодерная интегральная схема прикладной ориентации
KR840007185A (ko) 다중동기장치
FR2639134A1 (fr) Circuit electronique pour le traitement de donnees
FR2355331A1 (fr) Dispositif d'appel d'instructions a cadence rapide et normale dans un systeme de traitement de donnees
FR2433267A1 (fr) Appareil pour recevoir, emmagasiner et fournir des sequences de signaux numeriques
TW328602B (en) Camera system and semiconductor memory circuit for image thereof
MY112893A (en) Testing data processing apparatus
JPS5570757A (en) Logical test unit for integrated circuit
JPS57189760A (en) Restarting method of tracking system
ES469109A1 (es) Una disposicion para bifurcar, a derivaciones de flujo de informacion salientes, un flujo de informacion entrante que comprende palabras digitales
JPS57104363A (en) Frame pattern discriminating method
KR930000729B1 (ko) 3차군 프레임 동기회로
JP3472668B2 (ja) トーン信号検出回路
JPS5556262A (en) Operation hysteresis retention system
SU1658391A1 (ru) Преобразователь последовательного кода в параллельный
SU1160238A1 (ru) "уctpoйctbo для kohtpoля peзьбы"
JPS56148632A (en) Fuel injection device
SU1587506A1 (ru) Многоканальное устройство приоритета
JPH01276912A (ja) ディジタル信号処理装置
JPS57208685A (en) Information processor
JPS6482150A (en) Information processor
JPS5552598A (en) Data processor

Legal Events

Date Code Title Description
ST Notification of lapse