DE60305770D1 - Halbleiterspeicheranordnung und Betriebsverfahren dafür - Google Patents

Halbleiterspeicheranordnung und Betriebsverfahren dafür

Info

Publication number
DE60305770D1
DE60305770D1 DE60305770T DE60305770T DE60305770D1 DE 60305770 D1 DE60305770 D1 DE 60305770D1 DE 60305770 T DE60305770 T DE 60305770T DE 60305770 T DE60305770 T DE 60305770T DE 60305770 D1 DE60305770 D1 DE 60305770D1
Authority
DE
Germany
Prior art keywords
memory device
semiconductor memory
operation therefor
therefor
semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE60305770T
Other languages
English (en)
Other versions
DE60305770T2 (de
Inventor
Yoshihisa Kato
Yasuhiro Shimada
Takayoshi Yamada
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Publication of DE60305770D1 publication Critical patent/DE60305770D1/de
Application granted granted Critical
Publication of DE60305770T2 publication Critical patent/DE60305770T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)
  • Semiconductor Memories (AREA)
DE60305770T 2002-03-26 2003-03-21 Halbleiterspeicheranordnung und Betriebsverfahren dafür Expired - Lifetime DE60305770T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002085631A JP2003281883A (ja) 2002-03-26 2002-03-26 半導体記憶装置及びその駆動方法
JP2002085631 2002-03-26

Publications (2)

Publication Number Publication Date
DE60305770D1 true DE60305770D1 (de) 2006-07-20
DE60305770T2 DE60305770T2 (de) 2006-10-12

Family

ID=27800427

Family Applications (1)

Application Number Title Priority Date Filing Date
DE60305770T Expired - Lifetime DE60305770T2 (de) 2002-03-26 2003-03-21 Halbleiterspeicheranordnung und Betriebsverfahren dafür

Country Status (6)

Country Link
US (1) US6707704B2 (de)
EP (1) EP1349173B1 (de)
JP (1) JP2003281883A (de)
KR (1) KR20030077459A (de)
CN (1) CN1447433A (de)
DE (1) DE60305770T2 (de)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3650077B2 (ja) * 2002-03-29 2005-05-18 沖電気工業株式会社 半導体記憶装置
JP4154967B2 (ja) * 2002-09-13 2008-09-24 松下電器産業株式会社 半導体記憶装置および駆動方法
JP2005183557A (ja) * 2003-12-18 2005-07-07 Canon Inc 半導体集積回路とその動作方法、該回路を備えたicカード
JP2007523469A (ja) * 2003-12-22 2007-08-16 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 有機両極性半導体を使用する不揮発性強誘電体薄膜デバイス及びそのようなデバイスを処理するための方法
JP3940728B2 (ja) * 2004-04-09 2007-07-04 株式会社東芝 半導体記憶装置
JP2005332513A (ja) * 2004-05-21 2005-12-02 Matsushita Electric Ind Co Ltd 強誘電体記憶装置及びその読み出し方法
KR100696775B1 (ko) * 2006-02-17 2007-03-19 주식회사 하이닉스반도체 불휘발성 강유전체 메모리를 포함하는 rfid 장치
JP4901385B2 (ja) * 2006-09-14 2012-03-21 株式会社東芝 半導体記憶装置
US9153304B2 (en) * 2012-06-28 2015-10-06 Jaydeep P. Kulkarni Apparatus for reducing write minimum supply voltage for memory
US9716100B2 (en) * 2014-03-14 2017-07-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, method for driving semiconductor device, and electronic device
US9927470B2 (en) * 2014-05-22 2018-03-27 Electro Industries/Gauge Tech Intelligent electronic device having a memory structure for preventing data loss upon power loss
CN111292782B (zh) * 2019-10-21 2021-11-02 北京潼荔科技有限公司 非易失性随机存取存储器及存取方法
CN116935919A (zh) * 2022-03-31 2023-10-24 华为技术有限公司 一种铁电存储阵列、铁电存储器以及其操作方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07111083A (ja) * 1993-08-20 1995-04-25 Mitsubishi Electric Corp 半導体記憶装置
JP3415420B2 (ja) * 1997-12-01 2003-06-09 株式会社東芝 半導体集積回路装置
JP3961680B2 (ja) * 1998-06-30 2007-08-22 株式会社東芝 半導体記憶装置
US6333866B1 (en) 1998-09-28 2001-12-25 Texas Instruments Incorporated Semiconductor device array having dense memory cell array and heirarchical bit line scheme
JP4350222B2 (ja) * 1999-08-26 2009-10-21 Okiセミコンダクタ株式会社 強誘電体メモリ装置の動作方法
KR100348576B1 (ko) * 1999-09-30 2002-08-13 동부전자 주식회사 강유전체 메모리
TW480483B (en) * 2000-10-24 2002-03-21 Macronix Int Co Ltd Non-volatile ferroelectric capacitor memory and the sensing method thereof

Also Published As

Publication number Publication date
CN1447433A (zh) 2003-10-08
KR20030077459A (ko) 2003-10-01
JP2003281883A (ja) 2003-10-03
EP1349173B1 (de) 2006-06-07
US20030185042A1 (en) 2003-10-02
EP1349173A2 (de) 2003-10-01
EP1349173A3 (de) 2004-08-18
US6707704B2 (en) 2004-03-16
DE60305770T2 (de) 2006-10-12

Similar Documents

Publication Publication Date Title
DE602004009821D1 (de) Halbleiterbauelement und Herstellungsverfahren dafür
DE60319898D1 (de) Halbleiter-Bauelement und Herstellungsverfahren
EP1657723A4 (de) Halbleiterspeicher und verfahren zum betrieb eines halbleiterspeichers
DE60217818D1 (de) Halbleitervorrichtung und tragbare Endgerät
DE60030931D1 (de) Halbleiteranordnung und Herstellungsverfahren dafür
DE602004008833D1 (de) Nichtflüchtige Halbleiterspeichervorrichtung und deren Steuerungsverfahren
DE60306039D1 (de) Speicherzelle und Speichervorrichtung
DE60019913D1 (de) Halbleiterbauelement und Herstellungsverfahren
DE60328764D1 (de) Halbleiterspeicherelement und integrierter Halbleiterschaltkreis
DE60331729D1 (de) Audiocodierungsverfahren und audiocodierungseinrichtung
DE60330045D1 (de) Kapillarenassayvorrichtung und -verfahren
DE60326702D1 (de) Polierverfahren und poliervorrichtung
DE60230840D1 (de) Halbleiteranordnung und Herstellungsverfahren dafür
DE60322001D1 (de) Halbleiterchip-Testsystem und entsprechendes Testverfahren
DE60319728D1 (de) Aufzeichnungsverfahren und aufzeichnungsvorrichtung
DE60305770D1 (de) Halbleiterspeicheranordnung und Betriebsverfahren dafür
DE60304244D1 (de) Tropfenerzeuger und Chipverarbeitung
DE602004025347D1 (de) Halbleiter-prüfeinrichtung und steuerverfahren dafür
DE602004009274D1 (de) Speichersteuerungsvorrichtung und Steuerungsverfahren dafür
DE60317375D1 (de) Funkerkennungshalbleitereinrichtung und herstellungsverfahren dafür
DE60316647D1 (de) Halbleiterspeichereinrichtung und Prüfungsverfahren
DE60322190D1 (de) Halbleiteranordnung und entsprechendes Herstellungsverfahren
DE60223894T8 (de) Halbleiterspeicheranordnung und Informationsgerät
DE60324721D1 (de) SOI Halbleiter-Bauelement und Herstellungsverfahren
DE60336481D1 (de) Epitaktischer wafer und herstellungsverfahren dafür

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: PANASONIC CORP., KADOMA, OSAKA, JP