DE2842350A1 - Clock-pulse train monitoring circuit - compares input clock pulse train pattern with stored control train pattern to detect differences - Google Patents

Clock-pulse train monitoring circuit - compares input clock pulse train pattern with stored control train pattern to detect differences

Info

Publication number
DE2842350A1
DE2842350A1 DE19782842350 DE2842350A DE2842350A1 DE 2842350 A1 DE2842350 A1 DE 2842350A1 DE 19782842350 DE19782842350 DE 19782842350 DE 2842350 A DE2842350 A DE 2842350A DE 2842350 A1 DE2842350 A1 DE 2842350A1
Authority
DE
Germany
Prior art keywords
pulse
time
output
clock
pulse train
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19782842350
Other languages
German (de)
Other versions
DE2842350C2 (en
Inventor
Rudolf Dietl
Engelbert Eisl
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19782842350 priority Critical patent/DE2842350C2/en
Publication of DE2842350A1 publication Critical patent/DE2842350A1/en
Application granted granted Critical
Publication of DE2842350C2 publication Critical patent/DE2842350C2/en
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/26Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being duration, interval, position, frequency, or sequence
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M15/00Arrangements for metering, time-control or time indication ; Metering, charging or billing arrangements for voice wireline or wireless communications, e.g. VoIP
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • H04M3/24Arrangements for supervision, monitoring or testing with provision for checking the normal operation

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Monitoring And Testing Of Exchanges (AREA)

Abstract

The monitoring circuit has a single test line (b) connected to the clock pulse output lines (A1, An), in order to detect faults in the time sequence of the pulse trains appearing on these lines. The pulse sequence on the test line is compared (Vg) with the time characteristics of the control signals of fixed format used for originally generating these pulses. If there is a difference in a characteristic (time at which a pulse or pulse interval occurs, a fault signal is transmitted (GD, GA, GZ). The system enables monitoring of clock pulse train on a single line, one which the actual pulse trains are fed to the components.

Description

Schaltungsanordnung zur erwachung von Taktimpul sfolgen.Circuit arrangement for the awakening of clock pulse sequences.

Die Erfindung betrifft eine Schaltungsanordnung zur überwachung von zeitlich gestaffelten und jeweils an voneinander getrennten Ausgangstaktleitungen abnehmbaren Taktimpulsfolgen, wobei bei gleicher Impulsfolgefrequenzkeine zeitliche Uberlappung von Impulsen der verschiedenen Taktimpulsfolgen auftritt und ihre den zeitlichen Ablauf bestimmenden Kennwerte, ausgelöst durch die Impulse einer gleichartigen Ursprungsimpulsfolge in einer entsprechend voreinstellbaren Steuereinheit, durch die mit Erreichen der jeweiligen Voreinstellung abnehmbaren Steuersignale bestimmt sind.The invention relates to a circuit arrangement for monitoring Time-staggered and in each case on separate output clock lines removable clock pulse trains, with no temporal Overlapping of pulses of the various clock pulse sequences occurs and theirs Characteristic values that determine the time sequence, triggered by the impulses of a similar Original pulse train in a correspondingly presettable control unit determines the control signals that can be removed when the respective presetting is reached are.

In Verbindung mit der Steuerung von Vorgängen, die der Zeichengabe in Fernsprechanlagen dienen, besteht häufig die Notwendigkeit, über einzelne Impulsfolgen verfügen zu müssen, deren einzelne Impulse jeweils mit zwar gleicher Folgefrequenz, aber derart unterschiedlicher Phasenlage zueinander auftreten, daß sie sich nicht zeitlich überlappen. Durch die Verwendung derartiger Impulsfolgen kann eine überlastung zentraler Einrichtungen, wie sie beispielsweise Einrichtungen zur Stromversorgung oder die Taktimpulsfolgen liefernde Generatoren darstellen, vermieden werden. Durch eine Staffelung jeder der beispielsweise von einem elektronischen Zeittaktgeber für die Abwicklung der automatischen Gebührenerfassung in Fernsprechanlagen erzeugten Zeittakte kann die Belastung einer ihn versorgenden Stromquelle in einem Tarifbereich im Verhältnis der Anzahl der vorgenommenen Staffelungsschritte aufgeteilt werden.In connection with the control of operations involved in signaling are used in telephone systems, there is often the need to use individual pulse trains having to have their individual impulses each with the same repetition frequency, but so different phase positions to each other occur that they do not overlap in time. The use of such pulse trains can cause overloading central facilities, such as they for example facilities for Power supply or the generators supplying the clock pulse trains are avoided will. By staggering each of the, for example, from an electronic Time clock for the processing of automatic billing in telephone systems generated time cycles can the load of a power source supplying him in one Tariff area divided in relation to the number of graduation steps carried out will.

Es ist eine überwachungseinrichtung für mehrere Impulsquellen bekannt, bei der die Impulse von jeweils zwei Impulsquellen den beiden Steuereingängen einer bistabilen Kippstufe zugeführt werden. Ihr Ausgang ist dann direkt oder über zusätzliche, der Entkopplung zu anderen Impulsquellen dienenden Kippstufen mit einer eine Störung signalisierenden Anordnung verbunden. Es werden dabei Impulse miteinander verglichen, die bei störungsfreiem Betrieb koinzident auftreten. Ist dies bei den miteinander verglichenen Impulsen nicht der Fall, so wird das Tastverhältnis der von denjenigen bistabilen Kippstufen abgegebenen Signale, denen diese Impulse zugeführt worden sind, derart verändert, daß eine Fehlersignalisierung ausgelöst wird.A monitoring device for several pulse sources is known, in which the pulses from two pulse sources each of the two control inputs bistable flip-flop are fed. Your exit is then direct or via additional, the decoupling to other pulse sources serving flip-flops with a disturbance signaling arrangement connected. Thereby impulses are compared with each other, which occur coincidentally in fault-free operation. Is this with each other compared pulses is not the case, the duty cycle becomes that of those bistable multivibrators emitted signals to which these pulses have been fed are changed in such a way that error signaling is triggered.

Weiterhin ist eine Schaltungsanordnung bekannt, durch die Impulsfolgen, die in gerader Anzahl auftreten und deren Impulse zwar gleiche Folgefrequenz aufweisen, jedoch eine zeitliche Überlappung von Impulsen der verschiedenen Impulsfolgen nicht gegeben ist, ohne die Verwendung von zeitbestimmenden Gliedern überwacht werden. Um das Ausbleiben wenigstens eines Impulses einer Impulsfolge zu erkennen, werden die Impulse sämtlicher Impulsfolgen den Eingängen eines ODER-Gliedes zugeführt, an dessen Ausgang eine bistabile Kippstufe mit ihrem Takteingang angeschlossen ist. Der Ausgang der Kippstufe oder ein vom Schaltzustand des betreffenden Ausganges unmittelbar abhängiger Schaltungspunkt wird im ungestörten Fall durch einen Impuls der einen Impulsfolge in den demvorgegebenen Ausgangs zustand entgegengesetzten Signal zustand und durch den jeweils nachfolgenden Impuls der anderen Impulsfolge in den dem ursprünglichen Schaltzustand entsprechenden Signalzustand gesteuert. Diese Anordnung ist dabei auf die Verwendung einer bistabilen taktgesteuerten Kippstufe abgestellt. Die Überprüfung auf die Richtigkeit der Taktimpulsfolge erfolgt also dadurch, daß das Auftreten eines Taktimpulses einer bestimmten Taktimpulsfolge mit dem vorbestimmten Schaltzustand des Ausganges der Kippstufe in Bezug gesetzt wird. Das Prinzip der Auswertung besteht darin, daß aufgrund der entsprechenden Verknüpfung der Eingangsimpulsfolgen bei Ausfall eines Impulses einer Taktimpulsfolge der nachfolgende Impuls der anderen Taktimpulsfolge mit dem Ausgangs signal der Kippstufe koinzidieren muß.Furthermore, a circuit arrangement is known through the pulse trains, which occur in an even number and whose pulses have the same repetition frequency, however, there is no temporal overlap of pulses of the various pulse trains can be monitored without the use of time-determining terms. In order to detect the absence of at least one pulse in a pulse train, the pulses of all pulse trains are fed to the inputs of an OR gate, a bistable multivibrator with its clock input is connected to its output. The output of the multivibrator or one of the Switching status of the relevant The circuit point, which is directly dependent on the output, is through in the undisturbed case a pulse of a pulse train in the opposite of the given output state Signal status and by the subsequent pulse of the other pulse train controlled in the signal state corresponding to the original switching state. This arrangement is based on the use of a bistable clock-controlled multivibrator switched off. The check for the correctness of the clock pulse sequence is therefore carried out in that the occurrence of a clock pulse with a certain clock pulse sequence the predetermined switching state of the output of the flip-flop is related. The principle of the evaluation is that due to the appropriate link of the input pulse trains in the event of failure of one pulse of a clock pulse train of the following The pulse of the other clock pulse sequence coincide with the output signal of the flip-flop got to.

Aufgabe der Erfindung ist es, mit einem möglichst geringen Aufwand die Ausgabe von gestaffelten Impulsfolgen an die Ausgangsleitung auf die ordnungsgemäße Einhaltung des zeitlichen Impulsrasters zu überprüfen.The object of the invention is with the least possible effort the output of staggered pulse trains to the output line on the proper Check compliance with the timing pattern.

Dies wird bei einer A mrdnung der eingangsgenannten Art dadurch erreicht, daß zur Erkennung einer Störung im zeitlichen Ablauf der an den einzelnen Ausgangstaktleitungen abnehmbaren Impulse diese über ein Entkopplungsnetzwerk unter Beibehaltung des vorhandenen zeitlichen Ablaufes auf einer einzigen Prüfleitung zusammengefaßt werden, daß die an dieser Prüfleitung entstehende Ist-Impulsfolge in einer Vergleichsanordnung mit den die zeitlichen Kennwerte in ihrer vorschriftsmäßigen Form festlegenden Steuersignalen der Steuereinheit unmittelbar oder mit durch diese Steuersignale ausgelösten und Kennwerte charakteri- sierenden Folgesignalen verglichen werden, und daß eine Abweichung in den einzelnen Kennwerten der gesamten Ist-Impulsfolge ein Fehlermeldesignal bewirkt, das jeweils für sich die daran anzuknüpfenden Folgefunktionen auslöst.In the case of an order of the type mentioned at the outset, this is achieved by that to detect a malfunction in the timing of the individual output clock lines removable impulses these via a decoupling network while maintaining the existing one temporal sequence are summarized on a single test line that the the actual pulse train produced on this test line in a comparison arrangement the control signals defining the time characteristic values in their prescribed form the control unit directly or with triggered by these control signals and Characteristic values following signals are compared, and that a deviation in the individual characteristic values of the entire actual pulse train causes an error message signal, which in each case has the subsequent functions to be linked to it triggers.

Durch eine geeignete unmittelbare Verknüpfung der Impulse der einzelnen Ausgangstaktimpulsfolgen mit Steuersignalen, aufgrund derer diese Impulse ursprünglich zeitlich definiert werden, ist eine komplexe Überwachung möglich.Through a suitable direct connection of the impulses of the individual Output clock pulse trains with control signals on the basis of which these pulses were originally complex monitoring is possible.

Es läßt sich - bezogen auf jede Ausgangsleitung - ein Dauersignal, ein Ausfall des Taktes sowie eine Abweichung von der durch die Erzeugereinheit definierten Zeitdauer der einzelnen Impulse feststellen. Da auf Steuersignale zurückgegriffen wird, die für die Erzeugung der einzelnen Impulse herangezogen werden, ist es besonders vorteilhaft, daß die Anordnung zur Überwachung unmittelbar in die Einheit zur Erzeugung dieser Impulse integriert werden kann. Durch die Abnahme der zu bildenden Prüfimpulsfolge unmittelbar an der Ausgangsleitung läßt sich gleichzeitig die einwandfreie Funktion der Ausgangsverstärker zusätzlich in die Prüfung einbeziehen.It can be - related to each output line - a continuous signal, a failure of the clock as well as a deviation from the one defined by the generating unit Determine the duration of the individual impulses. As used to control signals that are used to generate the individual impulses, it is special advantageous that the arrangement for monitoring directly in the unit for generation these impulses can be integrated. By accepting the test pulse sequence to be formed At the same time, the correct function can be seen directly on the output line also include the output amplifier in the test.

Gemäß einer Weiterbildung der Erfindung werden die genannten Steuersignale an den entsprechend ausgewählten Schrittausgängen eines mit einem vorgegebenen Hilfstakt beaufschlagten Ringzählers abgenommen. Dessen voreinstellbare Ausgangssignale steuern ursprünglich die zeitlichen Kennwerte für die in einer entsprechenden Einrichtung abzustaffelnden Impulse, also z.B. die Impulsdauer und den zeitlichen Abstand der einzelnen Impulse zueinander. Es werden also die bereits für die Erzeugung der Impulse herangezogenen Elemente für weitere Funktionen zusätzlich ausgenutzt.According to a further development of the invention, the control signals mentioned are at the appropriately selected step outputs one with a specified auxiliary cycle applied ring counter removed. Control its presettable output signals originally the time parameters for those in a corresponding facility The pulses to be staggered, e.g. the pulse duration and the time interval between the individual impulses to each other. So there are already those for the generation of the impulses The elements used are also used for other functions.

Gemäß einer weiteren Ausbildung der Erfindung wird die zeitliche Staffelung durch eine Schieberegisteranordnung vorgenommen, deren Schrittausgänge jeweils mit einer Ausgangstaktleitung koppelbar sind. Diese Schieberegisteranordnung erhält den Verschiebeimpuls von einem vorbestimmten Schritt des Ringzählers. Das an ihre einzelnen Schrittausgänge als Impuls übergebbare Informationsbit wird mit jedem Impuls der abzustaffelnden Ursprungsimpulsfolge eingegeben.According to a further embodiment of the invention, the time staggering made by a shift register arrangement, whose step outputs each with can be coupled to an output clock line. This shift register arrangement is preserved the shift pulse from a predetermined step of the ring counter. That to her individual step outputs as a pulse transferable information bit is with each The pulse of the original pulse train to be staggered is entered.

Die Erfindung wird im folgenden anhand eines Ausführungsbeispiels näher beschrieben.The invention is illustrated below using an exemplary embodiment described in more detail.

FIG 1 zeigt den grundsätzlichen Aufbau einer Schaltungsanordnung zur überwachung von Impulsfolgen gemäß der Erfindung.1 shows the basic structure of a circuit arrangement for monitoring of pulse trains according to the invention.

FIG 2 veranschaulicht in einem Impulsdiagramm die für die Erkennung einer Störung heranzuziehenden Schaltzustände.FIG. 2 illustrates in a pulse diagram that for the detection switching states to be used in the event of a fault.

Für das Ausführungsbeispiel nach FIG 1 wird angenommen, daß in einer Staffelungseinheit SE der von einem Taktgeber gelieferte, einem bestimmten Tarifbereich entsprechende Zeittakt ZT in n-Staffelschritten zeitlich gestaffelt werden soll. Das bedeutet, daß in dem Zeitraum zwischen zwei aufeinander folgenden Taktimpulsen des jeweiligen Zeittaktes die Staffelung abgeschlossen sein muß.For the embodiment of FIG 1 it is assumed that in one Graduation unit SE the one supplied by a clock, a specific tariff range corresponding time cycle ZT is to be staggered in time in n-scale steps. This means that in the period between two successive clock pulses of the respective time cycle the graduation must be completed.

Unter der Voraussetzung, daß mehrere Staffeleinheiten funktionell in Reihe geschaltet sind, kann die insgesamt in einer Staffelungseinheit für die Durchführung des Staffelungsauftrages notwendige Zeit nur einen entsprechenden Bruchteil der Zeitdauer zwischen den genannten Impulsen betragen. Die aufgrund der einzelnen Staffelschritte der Staffelungseinheit SE entstehenden, zeitlich getrennten Ausgangsimpulse werden über die entspre- chenden Schaltungspunkte Al bis An an die damit verbundenen Ausgangsleitungen abgegeben. über diese Leitungen werden dann die Impulse der durch die Staffelung entstehenden n-Impulsfolgen den sie weiterverarbeitenden Einrichtungen zugeführt.Provided that several graduation units are functional are connected in series, the total in a grading unit for the Implementation of the graduation order only a corresponding fraction of the time required the length of time between the said pulses. The due to the individual Graduated steps of the grading unit SE resulting, temporally separated output pulses are used via the corresponding corresponding switching points Al to An to the output lines connected to it. over these lines are then the impulses of the n-impulse sequences resulting from the staggering are processed further Facilities supplied.

Zur zeitlichen Abstaffelung wird das Schieberegister SR verwendet, das durch die von einem Ringzähler RZ abgegebenen Steuersignale gesteuert wird. Jeder Impuls des Zeittaktes ZT bzw. jeder von einer vorgeordneten Staffelungseinheit übergebene und abzustaffelnde Impuls wird gegebenenfalls unter Einschaltung eines nicht dargestellten Zwischenspeichers in das Schieberegister SR eingegeben. Gleichzeitig soll dieser Impuls die Kippstufe K2 in die dem Ausgangszustand entgegengesetzte Lage schalten.The shift register SR is used for temporal graduation, which is controlled by the control signals output by a ring counter RZ. Each pulse of the time cycle ZT or each from an upstream graduation unit The transmitted and staggered pulse is optionally activated with a not shown buffer in the shift register SR entered. Simultaneously this pulse should change the trigger stage K2 to the opposite of the initial state Switch position.

Das an ihrem Ausgang entstehende Signal dient neben über wachungszwecken dazu, den Ringzähler RZ freizugeben. Damit kann der an dem entsprechenden Steuereingang anliegende Hilfstakt HT wirksam werden, so daß der Ringzähler entsprechend den Impulsen dieses Hilfstaktes die einzelnen Schrittausgänge nacheinander ansteuern kann. Dieser Hilfstakt, der beispielsweise ein 1-Millisekundentikt ist, kann entweder intern in der Staffelungseinrichtung selbst erzeugt werden, oder von außen zugeleitet werden. Im letzteren Fall könnte er von dem die Zeittakte liefernden Taktgeber übernommen werden, da ein derartiger Takt bei einem an sich bekannten elektronischen Zeittaktgeber für die Erzeugung der erforderlichen Grundtakte verwendet wird.The signal generated at its output is used for monitoring purposes to enable the ring counter RZ. This enables the at the corresponding control input applied auxiliary clock HT become effective, so that the ring counter according to the pulses this auxiliary clock can control the individual step outputs one after the other. This Auxiliary clock, which is a 1 millisecond tag, for example, can either be internally are generated in the staggering device itself, or are supplied from the outside. In the latter case, it could be taken over by the clock generator that supplies the time clocks because such a clock in a known electronic clock generator is used to generate the required basic cycle rates.

Mit dem ersten wirksamen Impuls dieses Hilfstaktes wird über den Schritt RO eine der Breite des steuernden Taktimpulses entsprechende zeitliche Lücke festgelegt. Mit Erreichen des Ausgangsschrittes R1 wird ein zeitlich mit einem Impuls des Hilfstaktes übereinstimmender Impuls abgegriffen, der dem Fortschalteeingang SF des Schieberegisters SR zugeführt wird. Damit kann ein Informationsbit aus dem genannten und einen eingetroffenen Impuls abspeichernden Zwischenspeicher übernommen werden. Das bedeutet, daß aufgrund des vom Schritt R1 des Ringzählers abgenommenen Verschiebeimpulses am ersten Ausgangs schritt S1 des Schieberegisters ein Ausgangssignal entsteht. Jeder Schrittausgang S1 bis Sn ist mit dem einen Eingang eines Koinzidenzgliedes G1 bis Gn verbunden. Der jeweils andere Eingang eines jeden dieser Koinzidenzglieder ist mit dem Ausgang einer Kippstufe K1 verbunden. Der Setzeingang S dieser Kippstufe ist mit dem Schrittausgang R2 und ihr Rücksetzeingang R mit dem Schrittausgang Rx des Ringzählers verbunden. Mit dem aufgrund des steuernden Hilfstaktes am Schrittausgang R2 entstehenden Ausgangssignal wird somit die Kippstufe gesetzt. Wird der Schritt Rx erreicht, so wird durch das damit entstehende Ausgangs signal der Rücksetzeingang dieser Kippstufe angesteuert und damit diese Kippstufe in den ursprünglichen Ausgangszustand zurückgesetzt. Während der durch die Differenz der Ausgangsschritte R2 und Rx und durch die Folgefrequenz des steuernden Hilfstaktes bestimmten Zeit wird also über den Ausgang der Kippstufe den einzelnen Gattern G1 bis Gn ein die Aussteuerung dieser Gatter ermöglichendes Potential zugeführt. Es wird jedoch nur jeweils immer dasjenige Gatter durchgesteuert, das über seinen anderen Eingang mit dem zu dem jeweiligen Zeitpunkt signalführenden Schrittausgang des Schieberegisters verbunden ist.With the first effective pulse of this auxiliary cycle, the step RO set a time gap corresponding to the width of the controlling clock pulse. When the output step R1 is reached, a pulse of the auxiliary clock is timed matching impulse tapped from the progression input SF of the shift register SR is supplied. This allows an information bit from the and a buffer that stores an incoming pulse will. This means that the ring counter has decreased due to the step R1 Shift pulse at the first output step S1 of the shift register an output signal arises. Each step output S1 to Sn is connected to one input of a coincidence element G1 to Gn connected. The other input of each of these coincidence terms is connected to the output of a flip-flop K1. The set input S of this trigger stage is with the step output R2 and its reset input R with the step output Rx of the ring counter connected. With that due to the controlling auxiliary clock at the step output The output signal arising from R2 is thus set to the multivibrator. Will the step Rx is reached, the resulting output signal becomes the reset input this flip-flop is controlled and thus this flip-flop in the original starting state reset. During the by the difference between the output steps R2 and Rx and so determined by the repetition frequency of the controlling auxiliary clock time is about the output of the flip-flop the individual gates G1 to Gn a control of this Gate enabling potential supplied. However, it only ever becomes that Gate controlled through, that via its other input with the to the respective Time signal-carrying step output of the shift register is connected.

Dies ist in dem geschilderten Beispiel lediglich für das Gatter G1 der Fall, da nur für dieses Gatter am anderen Eingang das Signal vom ersten Schrittausgang S1 des Schieberegisters anliegt. Damit ist für dieses Gatter G1 die Koinzidenzbedingung erfüllt. Das an seinem Ausgang auftretende Signal wird über den Staffelungsverstärker V1 als erster Ausgangsimpuls der insgesamt n-Staffelungsim- pulse abgegeben. Dieser Ausgangsimpuls ist mit Erreichen des Schrittes Rx des Ringzählers beendet. Gleichzeitig entfällt damit die Ansteuerung für den Staffelungsverstärker V1. Die Impulsdauer des am Ausgang des Verstärkers entstehenden Ausgangsimpulses ist somit durch die Zeit zwischen dem Setzen und dem Rücksetzen der Kippstufe K1 bestimmt. Diese Impulsdauer läßt sich somit durch die Wahl der den Ringzähler steuernden Folgefrequenz des Hilfstaktes und durch die Wahl der Schrittdifferenz vorgeben. Mit dem Erreichen des Schrittes Rx soll beispi weise der erste Durchlauf des Ringzählers beendet sein, so daß über den Zwischenschritt RO ein weiterer Durchlauf beginnt. Mit dem erneut gebildeten Schiebeimpuls wird dann in der für den ersten Schrittausgang geschilderten Weise der zweite Schrittausgang des Schieberegisters mit einem Ausgangsimpuls beaufschlagt, und damit gesteuert durch die Kippstufe K1 das diesem Schritt zugeordnete Gatter geöffnet. Diese Wirkungsweise setzt sich unter der Voraussetzung einer n-fachen Staffelungsmöglichkeit in der Einheit SE bis zum Schritt Sn fort. Mit dem n-ten Durchlauf des Ringzahlers entsteht am Schrittausgang Sn des Schieberegisters ein entsprechender Ausgangsimpuls. Dieser wird in der durch den Ringzähler vorgegebenen Zeitdauer über den diesem Schritt zugeordneten Staffelverstärker Vn an die Ausgangsleitung An abgegeben.In the example shown, this is only for gate G1 the case, since the signal from the first step output is only for this gate at the other input S1 of the shift register is present. The coincidence condition is thus for this gate G1 Fulfills. The signal appearing at its output is transmitted via the grading amplifier V1 as the first output pulse of the total of n graduation pulse submitted. This output pulse is when the ring counter reaches step Rx completed. At the same time, the control for the graduation amplifier is no longer necessary V1. The pulse duration of the output pulse generated at the output of the amplifier is thus by the time between setting and resetting the flip-flop K1 certainly. This pulse duration can thus be determined by choosing the one that controls the ring counter Specify the repetition frequency of the auxiliary cycle and the choice of the step difference. When step Rx is reached, the first run of the ring counter should, for example be finished, so that another cycle begins via the intermediate step RO. The shift pulse generated again is then used for the first step output described way the second step output of the shift register with an output pulse applied, and thus controlled by the flip-flop K1 that assigned to this step Gate open. This mode of action continues on the assumption of an n-fold Graduation possibility in the unit SE up to step Sn. With the nth Passage of the ring counter occurs at the step output Sn of the shift register corresponding output pulse. This is specified in the by the ring counter Duration via the relay amplifier Vn assigned to this step to the output line Delivered to.

Mit dem am letzten Schrittausgang entstehenden Ausgangssignal wird über ihren Takteingang die Kippstufe K2 angesteuert, so daß mit dem geänderten Ausgangssignal der Ringzähler gesperrt wird und eine erneute Freigabe erst mit dem nächsten Impuls des Zeittaktes bzw. eines anderen abzustaffelnden Eingangsimpulses ln der geschilderten Weise erfolgt.With the output signal arising at the last step output, The trigger stage K2 is controlled via its clock input, so that with the changed output signal the ring counter is blocked and a renewed release only with the next pulse of the time cycle or another input pulse to be staggered ln the described Way done.

An den Ausgängen der Staffelungsverstärker V1 bis Vn entstehen also zeitlich gestaffelt gleichartige Ausgangsim- pulse, die sich jeweils zeitlich nicht überlappen. Eine anliegende Zeittaktimpulsfolge ZT wird somit in n gleichartige und an den Ausgangsleitungen getrennt abnehmbare Impulsfolgen umgesetzt.So arise at the outputs of the grading amplifiers V1 to Vn similar output times staggered pulse, each do not overlap in time. An applied clock pulse sequence ZT is thus in n identical pulse trains that can be removed separately from the output lines are implemented.

Es ist nun zu überprüfen, ob diese Impulse bzw. diese Taktimpulsfolgen an den Ausgängen der jeweiligen Staffelungsverstärker ordnungsgemäß entstehen. Dies erfolgt mit der unmittelbar mit der Erzeugereinheit SE gekoppelten überwachungseinheit UE. Unter Einbeziehung der in der FIG 2 dargestellten Impulsdiagramme wird diese überwachung auf folgende Weise vorgenommen: Die jeweils an den Ausgängen der Staffelungsverstärker während eines Staffelungsvorganges entstehenden Impulse werden über ein durch die Dioden Dl bis Dn angedeutetes Entkoppelungsnetzwerk auf einer einzigen Ansteuerleitung zusammengefaßt. In einer Vergleichsanordnung Vg werden die auf dieser Steuerleitung auftretenden Impulse mit Steuersignalen verglichen, die vom Ringzähler abgegriffen werden und die größtenteils bereits für die Erzeugung der Impulse herangezogen wurden.It is now to be checked whether these pulses or these clock pulse sequences arise properly at the outputs of the respective graduation amplifiers. this takes place with the monitoring unit coupled directly to the generator unit SE UE. Taking into account the timing diagrams shown in FIG Monitoring carried out in the following way: The respective at the outputs of the grading amplifier The impulses that arise during a staggering process are transmitted by the Diodes Dl to Dn indicated decoupling network on a single control line summarized. In a comparison arrangement Vg, the on this control line occurring pulses are compared with control signals picked up by the ring counter and most of which have already been used to generate the impulses.

über dem Schrittausgang R1 des Ringzählers Rz kann während der Zeitdauer eines Impulses des Nilfstaktes, wie bereits erwähnt, ein Signal abgenommen werden, das, da es den Schiebeimpuls für das Schieberegister darstellt, jeweils eine Pause für die Ausgangsimpulse definiert. Diese Ausgangsimpulse sind in der Zeile a der FIG 2 angedeutet.via the step output R1 of the ring counter Rz can during the period a pulse of the Nilfstaktes, as already mentioned, a signal can be picked up, that, since it represents the shift pulse for the shift register, a pause in each case defined for the output pulses. These output pulses are in line a of 2 indicated.

Sie werden durch das Gatter GD mit den an der genannten Ansteuerleitung zusammengefaßten Ausgangsimpulsen in Beziehung gesetzt. Diese Ausgangsimpulsfolge ist entsprechend dem mit den Bezugszeichen b versehenen Schaltungspunkt in der Zeile b der FIG 2 für den ungestörten Fall dargestellt. Während des Verschiebeimpulses darf kein Staffelungsverstärker durchgeschaltet sein. Ist dies aufgrund eines Fehlers, beispielsweise aufgrund eines feh- lerhaften Dauerzustandes auf einer Ausgangsleitung der Fall, so wäre für das Gatter GD die Koinzidenzbedingung erfüllt. Durch das damit entstehende Ausgangssignal kann der erkannte Fehler, der durch das Auftreten eines dem Potential eines Ausgangsimpulses entsprechenden Dauerpotentials entsteht, an eine Auswerteeinrichtung SD übermittelt werden. Durch diese Einrichtung werden dann die an diesen Fehlerfall zu knüpfenden Folgefunktionen veranlaßt.You will be through the gate GD with the on the mentioned control line combined output pulses related. This output pulse train is corresponding to the circuit point provided with the reference symbol b in the line b of FIG 2 for the undisturbed case. During the displacement pulse no staggering amplifier may be switched through. If this is due to an error, for example due to an incorrect embarrassing permanent state an output line is the case, then the coincidence condition would be for the gate GD Fulfills. Due to the resulting output signal, the detected error, the by the occurrence of a permanent potential corresponding to the potential of an output pulse arises, are transmitted to an evaluation device SD. Through this facility the subsequent functions to be linked to this error case are then initiated.

Ein weiterer schwerwiegender Fehler ist bei einem Ausfall eines Taktes gegeben. Dieser Fehlerfall wird durch das Mehrfachkoinzidenzgatter GA festgest ellt. Die überwachung auf Taktausfall muß nicht während der ganzen Zeitdauer eines entstehenden Ausgangsimpulses vorgenommen werden.Another fatal error occurs when a clock cycle fails given. This error case is determined by the multiple coincidence gate GA. The monitoring for clock failure does not have to be during the entire duration of an emerging Output pulse can be made.

Unter der Voraussetzung, daß diese Zeitdauer durch eine RS-Kippstufe definiert wird, genügt es, wenn diese Überwachung während eines durch das Schieberegister SR und den Ringzähler RZ definierten Staffelschrittes für die Dauer einer oder mehrerer Hilfstaktlängen erfolgt. Es wird deshalb ein Steuersignal herangezogen, das von einem zwischen den Ausgangsschritten R2 und Rx des Ringzählers liegenden Schritt abgeleitet wird. In dieser durch den jeweiligen Schrittabstand festgelegten Zeit, die wie bereits erwähnt mit der Impulsdauer eines Ausgangsimpulses übereinstimmt, muß ein Staffelverstärker V durchgeschaltet sein. Für den durch das Gatter GA vorgenommenen Vergleich wird ein Steuersignal vom Ausgang Ri herangezogen.With the prerequisite that this period of time by an RS flip-flop is defined, it is sufficient if this monitoring is carried out by the shift register during one SR and the ring counter RZ defined graduation step for the duration of one or more Auxiliary cycle lengths takes place. A control signal is therefore used which is transmitted by a step lying between the output steps R2 and Rx of the ring counter is derived. In this time determined by the respective step interval, which, as already mentioned, corresponds to the pulse duration of an output pulse, a relay amplifier V must be switched through. For the one made by the gate GA A control signal from output Ri is used for comparison.

Dieses einer Hilfstaktlange entsprechende Signal tritt also immer zu einer Zeit auf, in der ein Ausgangsimpuls vorhanden sein muß. Es ist in der Zeile e der FIG 2 dargestellt. Neben diesem Signal wird über einen weiteren Eingang dem Gatter GA das in der Zeile d dargestellte Ausgangssignal der bistabilen Kippstufe K2 zugeführt. Ilit diesem Signal wird die Dauer eines gesamten Staffelungsvorganges definiert, da diese Kippstufe mit Erreichen des letzten Staffelungsschrittes in ihre Ausgangslage zurückgeschaltet wird. Durch den eingezeichneten Punkt am dritten Eingang des Gatters GA wird angedeutet, daß die über.This signal corresponding to the length of an auxiliary cycle always occurs at a time when an output pulse must be present. It's on the line e of FIG. In addition to this signal, the Gate GA the output signal of the bistable multivibrator shown in line d K2 supplied. This signal is used to determine the duration of an entire graduation process defined, since this flip-flop when the last graduation step is switched back to its original position. By the point drawn on the third Entrance of the gate GA is indicated that the over.

die Steuerleitung b zusammengefaßten Ausgangssignale an diesem Eingang invertiert wirksam werden. Die invertierte und einem ordnungsgemäßen Ablauf entsprechende Impulsfolge ist in der Zeile 5 der FIG 2 dargestellt. Es werden also durch das Mehrfachkoinzidenzgatter GA die gemaß der Zeile 5, der Zeile d und der Zeile e jeweils auftretenden Impulse verknüpft. Im ungestörten Fall ist die notwendige Koinzidenzbedingung durch die Auswirkung des Negationseinganges nicht erfüllt, so daß dieses Gatter nicht durchgesteuert werden kann. Bleiben dagegen auf einer Ausgangsleitung die Ausgangsimpulse aus, so führt dies am Negationseingang zu einem Dauersignal. Dadurch wird die Koinzidenzbedingung erfüllt, so daß ein diesen Fehler signalisierendes Ausgangssignal entsteht. Dieses wird der Einrichtung SA zugeführt, das wiederum die daran anzuknüpfenden Folgefunktionen einleitet.the control line b combined output signals at this input take effect inverted. The inverted one and corresponding to a proper sequence The pulse sequence is shown in line 5 of FIG. So it will be through the multiple coincidence gate GA according to line 5, line d and line e each occurring pulses connected. In the undisturbed case, the necessary coincidence condition is given by the Effect of the negation input not fulfilled, so that this gate is not activated can be. If, on the other hand, there are no output pulses on an output line, this leads to a permanent signal at the negation input. This becomes the coincidence condition fulfilled, so that an output signal signaling this error arises. This is fed to the facility SA, which in turn has the subsequent functions to be linked to it initiates.

Mit dem Gatter GZ wird über ihren durch einen Punkt angedeuteten Negationseingang die an der gemeinsamen Steuerleitung b auftretende Impulsfolge in ihrer negierten Form mit den von der Kippstufe K3 abgegebenen Impulsen verglichen. Diese eine Zeitstufe bildende Kippstufe wird mit jedem Impuls der an der Steuerleitung b auftretenden Impulsfolge angestoßen. Ihre Laufzeit ist so gewählt, daß sie in ungestörtem Betriebszustand kleiner ist als die Zeitdauer der zeitlich nacheinander auftretenden und an der Leitung b zusammengefaßten Ausgangsimpulse. Das bedeutet, daß die an beiden Eingängen des Gatters GZ zur Wirkung gelangenden Impulse bei einem einwandfreien Ablauf nicht koinzident auftreten. Ist jedoch ein Ausgangsimpuls gegenüber dem durch die Zeitstufe bestimsten Normwert verkürzt, so tritt eine zeitliche Überlappung der an den Eingängen anliegendn Impulse auf. Dies führt zu einem Ausgangssignal, das wiederum als Fehlermeldesignal einer Auswerteeinheit SZ zugeführt wird. In der Zeile b der FIG 2 ist für den ersten Impuls ein hinsichtlich seiner Zeitdauer fehlerhaft verkürzter Impuls gestrichelt angedeutet. Damit verlängert sich der invertierte Impuls entsprechend. Dies ist der Zeile b zu entnehmen. In der Zeile c der FIG 2 sind die von der Kippstufe K3 jeweils abgegebenen und den Normwert definierenden Ausgangsimpulse dargestellt. Tritt in der dargestellten Weise ein verkürzer Impuls auf, so findet während der Zeit tk eine zeitliche überlappung statt. Das dadurch ausgelöste Fehlermeldesignal wird in der Einrichtung SZ verarbeitet.With the gate GZ is indicated by a point indicated negation input the pulse sequence occurring on the common control line b in its negated Form compared with the pulses emitted by the flip-flop K3. This one time stage forming flip-flop becomes with each pulse that occurs on control line b Pulse sequence initiated. Their running time is chosen so that they are in an undisturbed operating state is shorter than the duration of the consecutive occurring and at the Line b combined output pulses. That means that at both entrances of the gate GZ to take effect impulses with a perfect process occur coincidentally. However, it is an output pulse compared to that caused by the timer If a certain standard value is shortened, a temporal overlap occurs the Inputs applied impulses. This results in an output signal that in turn is fed as an error signal to an evaluation unit SZ. In line b the FIG. 2 is an incorrectly shortened one with regard to its duration for the first pulse Impulse indicated by dashed lines. This increases the length of the inverted pulse accordingly. This can be seen in line b. In line c of FIG. 2, those of the flip-flop are K3 each output pulses outputting and defining the standard value are shown. If a short pulse occurs in the manner shown, then takes place during the Time tk a temporal overlap takes place. The resulting error message signal is processed in the SZ facility.

In FIG 1 ist für jede der genannten Fehlerarten eine Auswerteeinheit dargestellt. Diese Einheiten sind dann erforderlich, wenn für jeden dieser genannten Fehler unterschiedliche Folgefunktionen ausgelöst werden sollen. Bei gleichen Folgefunktionen für diese einzelnen Fehlerarten können die Ausgänge der Gatter GT, GA und GZ zusammengefaßt und einer ihre Fehlermeldesignale verarbeitenden Einrichtung gemeinsam zugeführt werden. Durch diese Einrichtung oder durch die dargestellten getrennten Auswerteeinheiten kann beispielsweise eine wahrnehmbare Anzeige des jeweiligen Fehlers erfolgen und gegebenenfalls eine Umschaltung der Ausgangsleitungen auf einen ersatzweise anzuschaltenden Ausgangstakt vorgenommen werden.In FIG. 1 there is an evaluation unit for each of the types of error mentioned shown. These units are required when mentioned for each of these Error different follow-up functions should be triggered. With the same subsequent functions the outputs of the gates GT, GA and GZ can be combined for these individual types of error and fed jointly to a device processing its error message signals will. By this device or by the separate evaluation units shown For example, a perceptible display of the respective error can take place and if necessary, a switchover of the output lines to one to be switched on as an alternative Output clock can be made.

4 Patentansprüche 2 Figuren4 claims 2 figures

Claims (4)

Patentansprüche t1s Schaltungsanordnung zur Überwachung von zeitlich gestaffelten und jeweils an voneinander getrennten Ausgang taktleitungen abnehmbaren Taktimpulsfolgen, wobei bei gleicher Impulsfolgefrequenz keine zeitliche Überlappung von Impulsen der verschiedenen Taktimpulsfolgen auftritt und ihre den zeitlichen Ablauf bestimmenden Kennwerte, ausgelöst durch die Impulse einer gleichartigen Ursprungsimpulsfolge in einer entsprechend voreinstellbaren Steuereinheit durch die mit Erreichen der jeweiligen Voreinstellung abnehmbaren Steuersignale bestimmt sind, d a -d u r c h g e k e n n z e i c h n e t, daß zur Erkennung einer Störung im zeitlichen Ablauf der an den einzelnen Ausgangstaktleitungen (Al bis An) abnehmbaren Impulse diese über ein Entkoppelungsnetzwerk (D1 bis Dn) unter Beibehaltung des vorhandenen zeitlichen Ablaufes auf einer einzigen Prüfleitung (b) zusammengefaßt werden, daß die an dieser Prüfleitung entstehende Ist-Impulsfolge in einer Vergleichsanordnung (VG) mit den die zeitlichen Kennwerte in ihrer vorschriftsmäßigen Form festlegenden Steuersignalen der Steuereinheit (z.B. R1,R2, Ri, Rx) unmittelbar oder mit durch diese Steuersignale ausgelösten und Kennwerte charakterisierenden Folgesignalen (Ausgang K3) verglichen werden, und daß eine Abweichung in den einzelnen Kennwerten der gesamten Ist-Impulsfolge ein Fehlermeldesignal (Ausgänge der Gatter GT, GA, GZ) bewirkt, das jeweils für sich die daran anzuknüpfenden Folgefunktionen auslöst.Claims t1s circuit arrangement for monitoring time staggered and detachable clock lines at separate output Clock pulse trains, with no time overlap with the same pulse train frequency of pulses of the different clock pulse sequences occurs and their the temporal Process-determining characteristic values, triggered by the impulses of a similar original impulse sequence in a correspondingly presettable control unit by the upon reaching the respective presetting removable control signals are determined, d a -d u r c h e k e n n n n z e i c h n e t that for the detection of a malfunction in the course of time the pulses that can be removed from the individual output clock lines (Al to An) via a decoupling network (D1 to Dn) while maintaining the existing time Sequence on a single test line (b) are summarized that the on this Test line resulting actual pulse sequence in a comparison arrangement (VG) with the Control signals defining the temporal characteristic values in their legal form the control unit (e.g. R1, R2, Ri, Rx) directly or through these control signals triggered subsequent signals (output K3) characterizing characteristic values are compared and that a deviation in the individual characteristic values of the entire actual pulse train causes an error signal (outputs of the gates GT, GA, GZ), each for the subsequent functions to be linked are triggered. 2. Schaltungsanordnung nach Anspruch 1, d a d u r c h g e k e n n z e i c h n e t, daß durch eine entsprechende Verknüpfung innerhalb der Vergleichsanordnung (Vg) gleichzeitig mehrere zeitliche Kennwerte getrennt über prüfbar sind.2. Circuit arrangement according to claim 1, d a d u r c h g e k e n n z e i c h n e t that by a corresponding link within the comparison arrangement (Vg) several time parameters can be checked separately at the same time. 3. Schaltungsanordnung nach Anspruch 1, d a d u r c h g e k e n n z e i c h n e t, daß die Steuersignale an den entsprechend ausgewählten Schrittausgängen (R) eines mit einem vorgegebenen Hilfstakt beaufschlagten Ringzählers (R2) abgenommen werden, dessen voreinstellbaren Ausgangssignale die zeitlichen Kennwerte für die eine zeitliche Staffelung der Impulse für die einzelnen Impulsfolgen ermöglichenden Einrichtung (SR) steuern.3. Circuit arrangement according to claim 1, d a d u r c h g e k e n n z e i c h n e t that the control signals at the appropriately selected step outputs (R) of a ring counter (R2) charged with a predetermined auxiliary clock whose presettable output signals determine the time characteristic values for the allowing the impulses to be staggered in time for the individual impulse sequences Control facility (SR). 4. Schaltungsanordnung nach Anspruch 3, d a d u r c h g e k e n n z e i c h n e t, daß die zeitliche Staffelung durch eine Schieberegisteranordnung (SR) vorgenommen wird, deren Schrittausgänge jeweils mit einer Ausgangstaktleitung (Al bis An) koppelbar sind und die den Verschiebeimpuls (SF) von einem vorbestimmten Schritt (R1) des Ringzählers (RZ) erhält und in die das an ihre einzelnen Schrittausgänge als Impuls übergebbare Informationsbit mit jedem Impuls der genannten Ursprungsimpulsfolge (ZT) eingegeben wird.4. Circuit arrangement according to claim 3, d a d u r c h g e k e n n z e i c h n e t that the time graduation by a shift register arrangement (SR) is made, the step outputs each with an output clock line (Al to An) can be coupled and the displacement pulse (SF) from a predetermined Step (R1) of the ring counter (RZ) receives and in which it is sent to its individual step outputs Information bit that can be transmitted as a pulse with each pulse of the above-mentioned original pulse sequence (ZT) is entered.
DE19782842350 1978-09-28 1978-09-28 Circuit arrangement for monitoring clock pulse trains Expired DE2842350C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19782842350 DE2842350C2 (en) 1978-09-28 1978-09-28 Circuit arrangement for monitoring clock pulse trains

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19782842350 DE2842350C2 (en) 1978-09-28 1978-09-28 Circuit arrangement for monitoring clock pulse trains

Publications (2)

Publication Number Publication Date
DE2842350A1 true DE2842350A1 (en) 1980-04-17
DE2842350C2 DE2842350C2 (en) 1985-07-11

Family

ID=6050774

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19782842350 Expired DE2842350C2 (en) 1978-09-28 1978-09-28 Circuit arrangement for monitoring clock pulse trains

Country Status (1)

Country Link
DE (1) DE2842350C2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3127624A1 (en) * 1981-07-13 1983-01-27 Siemens AG, 1000 Berlin und 8000 München Circuit arrangement for generating pulse strings which are reliable in signal terms
DE3218506A1 (en) * 1982-04-02 1983-10-13 Siemens AG, 1000 Berlin und 8000 München CIRCUIT ARRANGEMENT FOR TELECOMMUNICATION SWITCHING SYSTEMS, IN PARTICULAR TELEPHONE SWITCHING SYSTEMS, WITH SWITCHING DEVICES FOR SIGNALING

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1197922B (en) * 1960-10-27 1965-08-05 Int Standard Electric Corp Monitoring device for several pulse sources
DE2038211B2 (en) * 1970-07-31 1977-03-17 Siemens AG, 1000 Berlin und 8000 München Pulse train monitor for non-overlapping pulses - is for changes caused by faults and is frequency independent
DE2612532B2 (en) * 1976-03-24 1978-01-19 Siemens AG, 1000 Berlin und 8000 München CIRCUIT ARRANGEMENT FOR THE MONITORING OF MULTIPLE LINES OF MULTIPLE LINES, EACH CALL PULSE SEQUENCE, ASSIGNED AS A CLOCK PULSE SEQUENCE

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE1197922B (en) * 1960-10-27 1965-08-05 Int Standard Electric Corp Monitoring device for several pulse sources
DE2038211B2 (en) * 1970-07-31 1977-03-17 Siemens AG, 1000 Berlin und 8000 München Pulse train monitor for non-overlapping pulses - is for changes caused by faults and is frequency independent
DE2612532B2 (en) * 1976-03-24 1978-01-19 Siemens AG, 1000 Berlin und 8000 München CIRCUIT ARRANGEMENT FOR THE MONITORING OF MULTIPLE LINES OF MULTIPLE LINES, EACH CALL PULSE SEQUENCE, ASSIGNED AS A CLOCK PULSE SEQUENCE

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
US-Z.: IBM Technical Disclosure Bulletin Vol.9, Nr.5, Okt. 1966, S.473 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3127624A1 (en) * 1981-07-13 1983-01-27 Siemens AG, 1000 Berlin und 8000 München Circuit arrangement for generating pulse strings which are reliable in signal terms
DE3218506A1 (en) * 1982-04-02 1983-10-13 Siemens AG, 1000 Berlin und 8000 München CIRCUIT ARRANGEMENT FOR TELECOMMUNICATION SWITCHING SYSTEMS, IN PARTICULAR TELEPHONE SWITCHING SYSTEMS, WITH SWITCHING DEVICES FOR SIGNALING
EP0091614A2 (en) * 1982-04-02 1983-10-19 Siemens Aktiengesellschaft Circuit arrangement for telecommunication exchanges, especially telephone exchanges, with circuits for emitting signals
EP0091614A3 (en) * 1982-04-02 1986-01-22 Siemens Aktiengesellschaft Circuit arrangement for telecommunication exchanges, especially telephone exchanges, with circuits for emitting signals

Also Published As

Publication number Publication date
DE2842350C2 (en) 1985-07-11

Similar Documents

Publication Publication Date Title
DE69016169T2 (en) Line interface for a communications network.
CH637255A5 (en) METHOD AND DEVICE FOR EXTRACTING CLOCK SIGNALS FROM A SYNCHRONIZED CHARACTER OF A PCM SIGNAL.
DE2723707A1 (en) CLOCK CIRCUIT
DE2701614A1 (en) DISPLAY SYSTEM
DE2853546C2 (en) Test circuit for at least two synchronously working clock generators
EP0248269B1 (en) Method of simulating a disruption fault in a logic fet circuit, and arrangments for carrying out said method
EP2494534B1 (en) Safety communication system for signaling system states
DE2842350A1 (en) Clock-pulse train monitoring circuit - compares input clock pulse train pattern with stored control train pattern to detect differences
DE3246211C2 (en) Circuit arrangement for the detection of sequences of identical binary values
DE2443143C2 (en) Method for monitoring electrical circuits
DE2411224C3 (en) Circuit arrangement for a clock-controlled electrical system, in particular a telecommunications switching system
DE2842275C2 (en) Circuit arrangement for generating time-staggered clock pulse sequences in telephone systems
DE2842370C2 (en)
DE1566782B1 (en) Procedure for testing pulse-operated circuits and circuit arrangements for its implementation
DE2006535A1 (en) Circuit arrangement responsive to a specific counting state
EP0410117A2 (en) Method for the improvement of the security of the signal transmission in track circuits as well as circuit arrangement for the realisation of the method
DE2842332C3 (en) Method and circuit arrangement for determining the duration of the delivery of an output signal corresponding to a binary value in response to the occurrence of a trigger pulse, in particular for railway signal systems
DE2760102C1 (en) Holding circuit for a dynamic security system
DE1566782C (en) Method for testing pulse-constant circuits and circuit arrangements for its implementation
DE2612532A1 (en) Clock pulse monitoring circuit - has logic circuit consisting of EXCLUSIVE OR:gates and NAND:gates coupled to trigger alarm
DE1562011C3 (en) Circuit arrangement for monitoring the functionality of two clock generators
DE2048100A1 (en) Circuit arrangement for monitoring pulse trains
DE1167914B (en) Arrangement for monitoring pulse sources in telecommunications systems
DE2150011A1 (en) Data sharing arrangement
DE2532587A1 (en) Condition monitor for two clock generators - is used in telephone systems to detector and indicates changes in clock period

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8320 Willingness to grant licences declared (paragraph 23)
8339 Ceased/non-payment of the annual fee