DE2130917B2 - System zum Prüfen eines Eingabe / Ausgabesteuerwerks - Google Patents

System zum Prüfen eines Eingabe / Ausgabesteuerwerks

Info

Publication number
DE2130917B2
DE2130917B2 DE19712130917 DE2130917A DE2130917B2 DE 2130917 B2 DE2130917 B2 DE 2130917B2 DE 19712130917 DE19712130917 DE 19712130917 DE 2130917 A DE2130917 A DE 2130917A DE 2130917 B2 DE2130917 B2 DE 2130917B2
Authority
DE
Germany
Prior art keywords
input
computer
output
control unit
output control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19712130917
Other languages
English (en)
Other versions
DE2130917A1 (de
DE2130917C3 (de
Inventor
Nonto Kawasaki Imazeki Ryoji Yokohama Kanagawa Yoshitake, (Japan)
Original Assignee
Fujitsu Ltd, Kawasaki, Kanagawa (Japan)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd, Kawasaki, Kanagawa (Japan) filed Critical Fujitsu Ltd, Kawasaki, Kanagawa (Japan)
Publication of DE2130917A1 publication Critical patent/DE2130917A1/de
Publication of DE2130917B2 publication Critical patent/DE2130917B2/de
Application granted granted Critical
Publication of DE2130917C3 publication Critical patent/DE2130917C3/de
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2221Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test input/output devices or peripheral units

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Tests Of Electronic Circuits (AREA)

Description

b) im Prüfbetrieb wird dem Sperr-Glied vom heit erhaltenen Signale aus und sendet die Steuer-Rechner ein den Prüfzustand herstellendes Prüf- bzw. Betriebssignale zu der genannten Prozeßeinheit Schrittsignal (DAf) zugeführt, wodurch der Infor- Das Eingahe/Ausgabesteuerwerk empfängt jegmationsfluß von der Prozeßeinheit (3) zum Einga- liehe Art von Prozeßsignalen, wie digitale Eingabesibe-/Ausgabe-Steuerwerk (2) unterbrochen wird; 25 gnale, impulsförmige Eingabesignale, Unterbrechungs-
vom Rechner wird der Ein-/Ausgabe-Schaltung eingabesignale, analoge Eingabesignale und gibt Steu-
öber das ODER-Glied (R) ein Prüfsignal (DS) ersignale in Form von digitalen Ausgabesignalen, im-
zugeführt; pulsförmigen Ausgabesignalen und analogen Ausgabe-
der Rechner liest das Ausgangssignal der Ein-/ Signalen an die Prozeßeinheit aus. Das Eingabe-/Aus-Ausgabe-Schaltung und prüft an Hand desselben 30 gabesteuerwerk besteht aus jeglicher Art von Regi diese Schaltung. stern, Zählern, Schaltkreisen, Umschaltkreisen, Ana-
2. Schaltungsanordnung zum Prüfen eines Ein- log-Digitalwandlern, Digital-Analogwandlern etc. und gabeVAusgabe-Steuerwerks in einem Rechner-Sy- speichert oder liest die Information der vom elektronistem, das einen Rechner, eine Prozeßeinheit und sehen Rechner angegebenen Adresse. Wenn der Gedas Eingabe-/Ausgabe-Steuerwerk mit eine·· Viel- 35 genstand des Prozesses umfangreich ist, wird das Einzahl von Ein-/Ausgabe-Schaltungen enthält, wel- gabe-/Ausgabesteuerwerk viele Arten von Eingabeches zwischen den Rechner und die Prozeßeinheit und Ausgabeschaltungen (Ein-/Ausgabeschaltungen) gefügt ist und ein Signal vom Rechner zur Prozeß- enthalten.
einheit und umgekehrt überträgt, gekennzeichnet Im folgenden werden die in dieser Anmeldung ver-
durch die folgenden Merkmale: 40 wendeten technischen Ausdrücke definiert.
a) zwischen der Prozeßeinheit (3) und den Ein-/ Das »Eingabe-/Ausgabesteuerwerk« steuert die von Ausgabe-Schaltungen (CTx bis CT^ des Eingabe-/ den Eingabeeinrichtungen des Rechners wie einem Ausgabe-Steuerwerks (7) sind ebenso viele Sperr- Datenterminal, einer zu steuernden Maschine, einer Glieder (/G, bis /G„) vorgesehen, wie EinVAusga- Steuereinrichtung, wie einer chemischen Anlage, be-Schaltungen vorhanden sind, wobei die Normal- 45 einem Lochstreifenleser etc. kommende Eingabeinforeingänge der Sperr-Glieder mit der Prozeßeinheit mation und die Ausgabeinformation zu den Ausgabe- und ihre Sperreingänge mit dem Rechner (I) ver- einrichtungen des Rechners, wie einem Drucker und bunden sind; diesen Sperr-Gliedern sind jeweils einem Bildgerät, wobei diese Einrichtung oftmals von ODER-Glieder (Rx bis Ä„) nachgeschaltet, deren dem elektronischen Rechner getrennt angeordnet ist zweiter Eingang vom Rechner ansteuerbar ist; 50 und manchmal auch im elektronischen Rechner ent-
b) im Prüfbetrieb wird den Sperr-Gliedern vom halten ist.
Rechner gleichzeitig ein den Prüfzustand herstellen- Der Ausdruck »Prozeßeinheit« bzw. »Prozeß« ist des Prüfschrittsignal (DM) zugeführt, wodurch der ein auf die obengenannten Eingabe- und Ausgabeeininformationsfluß von der Prozeßeinheit zum Einga- richtungen, wie dem Datenterminal, der zu steuernbe-/Ausgabe-Steuerwerk unterbrochen wird; vom 5 5 den Maschine etc., welche mit dem Eingabe-/Ausga-Rechner wird den Ein-/Ausgabe-Schaltungen je- besteuerwerk verbunden sind, angewandter Gattungsweils über das entsprechende ODER-Glied (R) ein begriff. Prüfsignal (DS) zugeführt; Herkömmliche Verfahren zur Prüfung eines Einga-
c) an den Ein-/Ausgabe-Schaltungen liegt je- be-/Ausgabesteuerwerks im Falle eines Einführungsweils ein UND-Glied (G1 bis Gn) mit nachgeschal- 60 tests, eines Managementproblems, einer periodischen tetem Decodierer (Dx bis Z)n) an, über die den:· Prüfung etc. werden, wie nachfolgend beschrieben, Rechner eine Adresseninformation bezüglich der ausgeführt. Das erste übliche Verfahren wird dadurch zugeordneten Ein-/Ausgabe-Schaltung zugeführt ausgeführt, daß die Verbindungen zwischen dem Einwird; gabe-/Ausgabesteuerwerk und der Prozeßeinheit ge-
der Rechner liest die Ausgangssignale der· Ein-/. 65 trennt werden und daß mit dem Eingabe-/Ausgabe-Ausgabe-Schaltungen mit Hilfe der entsprechen- Steuerwerk ein Simulator verbunden wird (vgl. den Adresseninformation und prüft an Hand die- Fig. 1). Das zweite übliche Verfahren wird ebenfalls ser diese Schaltungen. dadurch ausgeführt, daß die Verbindungen zwischen
3 4
dem Eingabe-/Ausgabesteuerwerk und der Prozeßein- tor 4'ein. Entsprechend diesem Signalmuster erzeugt
heit getrennt werden und daß mit dem Eingabe-/Aus- der Simulator 4 ein vorgesehenes Signalmuster und
gabesteuerwerk ein Pegelkonvener verbunden wird, gibt dieses fiber das Eingabe-/Ausgabesteuerwerk 2
der den Pegel eines vorgegebenen Signalmusters des in den Reebner 1 zurück. Der Rechner 1 empfängt
Rechners in einen konstanten Pegel umwandelt und $ das von dem Simulator erzeugte vorgegebene Signal-
das Muster zum Rechner zurücksendet (vgL Fig. 2). muster und prüft hierbei das Eingabe-ZAusgabesteuer-
Bei den beiden genannten Methoden müssen jedoch werk 2.
bei jeder Prüfung die Verbindungen zwischen dem Bei dtis anderen bekannten System nach Fig. 2 Eingabe-ZAusgabesteuerwerk und der Prozeßeinheit sind ähnlich, wie bei Fig. 1, die Punkte a) und b) getrennt werden. Ferner ist stets ein Simulator oder io der Verbindungsstellen zwischen dem Eingabe-/Ausgaein Pegelkonverter erforderlich. Dieses sind die besieuenverk 2 und der Prozeßeinheit 3 getrennt In Hauptnachteile der bekannten Verfahren. diesem Fall ist mit dem Eingabe-ZAusgabesteuerwerk Durch diese Erfindung sollen die erwähnten Nach- 2 ein Pegelkonverter 5 verbunden. Der Pegelkonverteile überwunden werden. Es soll durch ein Prüfver- ter wandelt den Pegel des von dem Rechner vorgegefahren des Rechners ohne mechanische Trennung der π benen Signalmusters in einen vorgegebenen konstan-Verbindungen zwischen dem Eingabe/Ausgabesteuer- ten Pegel um und sendet ihn über das Eingabe-/Auswerk und der Prozeßeinheit das Eingabe-/Ausgabe- gabesteuerwerk 2 an den Rechner 1 zurück. Der Steuerwerk geprüft werden. Ferner soll kein Simula- Rechner 1 empfängt das durch den Pegelkonverter 5 tor, kein Pegelkonverter etc. erforderlich sein. Schließ- in einen konstanten Pegel umgewandelte Signalmuster lieh sollen sowohl die Eingabe- als auch die Ausgabe- 20 und prüft hierbei das Eingabe-/Ausgabcstcuerwerk 2 schaltungen des Eingabe-ZAusgabesteuerwerks in den Bei den beiden erwähnten Verfahren müssen die Vsr-Prüfvorgang einbezogen werden. Diese Aufgabe wird binduugen zwischen dem Eingabe-/Ausgabesteuerbei einer Schaltungsanordnung der eingangs genann- werk und der Prozeßeinheit bei jedem Prüfvorgang ten Art mit einer Ein-/Ausgabeschaltung durch die getrennt werden, außerdem ist stets ein Simulator folgenden Merkmale gelöst: 25 oder ein Pegelkonverter erforderlich.
a) zwischen der Prozeßeinheit und der Ein-/Ausga- In F i g. 3 ist ein Ausführungsbeispiel zum Prüfen beschallung des Eingabe-/Ausgabe-Steuerwerke sind des Eingabe-/Ausgabesteuerwerks 6 für den Fall darein Sperr-Glied, dessen Normaleingang mit der Prozeß- gestellt, daß der Impulszähler CT geprüft wird. In die einheit und dessen Sperreingang mit dem Rechner sem Fall besitzt das Eingabe-/Ausgabesteuerwerk 6 verbunden sind, und ein dem Sperr-Glied nachgeschal- jo femer ein Sperr-Glied IG und ein ODER-Glied R. tetes ODER-Glied vorgesehen, dessen zweiter Ein- Ein von der Prozeßeinheit 3 kommendes Informagang vom Rechner ansteuerbar ist; tionssignal und das von dem Rechner 1 kommende
b) im Prüfbetrieb wird dem Sperr-Glied vom Rech- Prüfschrittsignal DM werden an das Sperr-Glied IG ner ein den Prüfzustand herstellendes Prüfschrittsi- angelegt. Das Ausgangssignal des Sperr-Gliedes IG gnal zugeführt, wodurch der Informationsfluß von der 35 und das von dem Rechner 1 kommende Prüfsignal Prozeßeinheit zum Eingabe/Ausgabe-Steuerwerk an- DS werden dem zu prüfenden Impulszähler CT zugeterbrochen wird; führt. Die Datenschiene DB ist zwischen den Impuls-
vom Rechner wird der Ein-/Ausgabe-Schaltung zähler CT und den Rechner 1 gefügt und der Rech-
über das ODER-Glied ein Prüfsignal zugeführt; ncr 1 liest den Inhalt des Impulszählers CT aufgrund
der Rechner liest das Ausgangssignal der Ein-/Aus- 40 des Lesebefehls.
gabe-Schaltung und prüft an Hand desselben diese Bei normalem Betrieb wird das Prüfschrittsignal
Schaltung. ZJAf nicht an das Eingabe/Ausgabesteuerwerk 6 an-
Eine Schaltungsanordnung für mehrere Ein-/Ausga- gelegt und das von der Prozeßeinheit kommende In-
beschaltungen ist in Anspruch 2 gekennzeichnet. formationssignal gelangt über das Sperr-Glied IG und
Ausführungsbeispiele der Erfindung werden nach 45 das ODER-Glied R zum Zähler CT. Beim Prüfen
folgend, ausgehend von zwei bekannten Priifeinrich- des EingabeVAusgabesteuerwerks 6 wird das vom
tungen, näher erläutert. Es zeigt Rechner 1 öder einem Priiftisch On der Figur nicht
Fig. 1 ein Blockschaltbild zur Erlcuterung eines dargestellt) kommende Prüfschrittsignal DM an das bekannten Verfahrens zum Prüfen des Eingabe-/Aus- Sperr-Glied IG angelegt Damit wird durch das Sperrgabesteuerwerks 50 Glied IG das EingabeVAusgabesteuerwerk 6 elek-
Fig. 2 ein Blockschaltbild zur Erläuterung eines trisch völlig von der Prozeßeinheit 3 abgetrennt. Es
weiteren bekannten Verfahrens zum Prüfen des Einga- wird dann das von dem Rechner 1 kommende Prüf-
be-/Ausgabesteuerwerks signal DS über das ODER-Glied der zu prüfenden
F i g. 3 ein Blockschaltbild zur Erläuterung eines er- Schaltung zugeführt, in diesem Fall beispielsweise
sten Ausführungsbeispiels zum Prüfen des Eingabe-/ 55 dem Impulszähler CT. In diesem Fall ist das Prüfsi-
Ausgabesteuerwerks gnal DS geeignet zum Prüfen des Impulszählers CT
F i g. 4 ein Blockschaltbild zur Erläuterung eines und besteht zum Beispiel aus einer vorgegebenen Anweiteren Ausfübxungsbeispiels zum Prüfen des Einga- zahl von Impulsen. Der Rechner 1 liest die Impulsbe7Ausgabesteuerwerks. zahl und über die Datenschiene DB den Inhalt des
Bei dem in Fig. 1 dargestellten bekannten System 60 Inipulszählers CT der zum Rechner 1 gesendet wird, sind die Punkte a) und b) der Verbindungsstellen zwi- Wenn der Inhalt des Impulszählers CT mit der Ansehen dem Eingabe/Aus gabesteuerwerk 2 und der zahl der Impulse übereinstimmt, wird der Impulszäh-Prozeßeinheit 3 getrennt und der Simulator 4 ist mit ler als normal arbeitend diagnostiziert,
dem Eingabe-/Ausgabesteuerwerk 2 verbunden. Der Das erwähnte System wird nun auf den Fall ange-Simulator 4 erzeugt das Signal zum !Prüfen bzw. Un- 65 wandt, bei dem eine Anzahl von Impulszählern CT1 tersuchen des Eingabe-/Ausgabesteuerwerks 2. Ein CT2, ... CTn in der EingabeVAusgabeeinrichtung 6 Rechner 1 speist über das Eingabe/Ausgabesteuer- enthalten sind. Bei der Prüfung der Eingabe/Ausgawerk 2 ein vorgegebenes Signalmuster in den Simula- beeinrichtung 7 gemäß Fig. 4 wird das Prüfschrittsi-
gnal DM gleichzeitig an die Sperr-Glieder IG1 bis /Gn angelegt, die über ODER-Glieder U1 bis Rn mit den zu prüfenden Impulszählern CT1 bis CTn verbunden sind. Hierdurch wird die EingabeVAusgabeeinrichtung elektrisch völlig von der Prozeßeinheit 3 abgetrennt. Das Prüfsignal wird ebenfalls gleichzeitig den mit den entsprechenden Impulszählern CT1 bis CTn verbundenen ODER-Gliedern jR , bis An zugeführt. Ferner wird die Adresseninformation über eine Adressenschiene AB den Decodierern D1 bis Dn zugeführt und es werden die Ausgangssignale der Impulszähler CT1 bis CTn und die Ausgangssignale der Decodierer D1 bis Dn den entsprechenden UND-Gliedern G1 bis Gn zugeführt. Die Ausgangssignale der UND-Glieder G1 bis Gn werden über die Datenschiene zum Rechner 1 gesandt. In der erwähnten Schaltung kann der Rechner 1 den Inhalt der durch die Adresseuinformation ausgewählten Impulszähler lesen. Wenn in dem Eingabe-/Ausgabesteuerwerk 7 verschiedene Arten von Impulszählern verwendet werden, werden die Prüfungen bei der jeweiligen Art dadurch ausgeführt, daß die Gruppe der betreffenden Art mit den im jeweiligen Impulszähler entsprechenden Prüfsignalen versorgt wird.
Die gegebene Erläuterung der Ausführungsbeispiele
ίο bezieht sich auf die Prüfung von Irapulszählern. Selbstverständlich kann die gleiche Prüfung bei
. Pufferspeichern, Analogdigitalumwandlern, Digitalanalogumwandlern, Schaltkreisen etc. durchgeführt werden. Selbstverständlich sollte das Prüfsignal dem zu prüfenden Element entsprechen.
Hierzu 1 Blatt Zeichnungen

Claims (1)

ι 2 Patentansprüche: Die Erfindung betrifft eine Schaltungsanordnung zum Prüfen eines Eingabe-ZAusgabesteuerwerks in einem Rechnersteuersystem, das einen Rechner, eine
1. Schaltungsanordnung zum Prüfen eines Ein- Prozeßeinheit und das Eingabe/Ausgabesteuerwerk gabe/Ausgabe-Steuerwerks in einem Rechner-Steu- -> mit einer oder mehreren Ein/Ausgabeschaltungen ersystem, das einen Rechner, eine Prozeßeinheit enthält, welches zwischen den Rechner und die Prozeß- und das EingabeVAusgabe-Steuerwerk mit einer einheit gefügt ist und ein Signal vom Rechner zur Ein-/Ausgabe-Schaltung enthält, welches zwischen Prozeßeinheit und umgekehrt überträgt den Rechner und die Prozeßeinheit gefügt ist, und Neuerdings hat sich der Anwendungsbereich elek-
ein Signal vom Rechner zur Prozeßeinheit und um- io tronischer Rechner zunehmend erweitert. Rechner gekehrt überträgt, gekennzeichnet durch fol- werden nunmehr auf allen Gebieten eingesetzt, zum gende Merkmale: Beispiel bei der Datensammlung, bei der Prozeßsteue-
a) zwischen der Prozeßeinheit (3) und der Ein-/ rung, bei Betriebssysteratti usw. Der elektronische Ausgabe-Schaltung (CT) des Eingabe-Ausgabe- Rechner kann jede Funktionsart ausüben, wie beiSteuerwerks (6) sind ein Sperr-GIied (IG), dessen M spielsweise eine Betriebsfunktion, eine Entscheidungs-Normaleingang mit der Prozeßeinheit und dessen funktion und eine Speicherfunktion. So führt der elek-Sperreingang mit dem Rechner (1) verbunden tronische Rechner gemäß einem vorgegebenen Prosind, und ein dem Sperr-Glied nachgeschaltetes gramm und über die Eingabe-/Ausgabesteuereinheit ODER-Glied (R) vorgesehen, dessen zweiter Ein- bzw. dan EiKgabe/Ausgabesteuerwerk die crforder gang vom Rechner ansteuerbar ist; 20 liehe Informationsverarbeitung der von der Prozeßein-
DE19712130917 1970-06-22 1971-06-22 Schaltungsanordnung von Impulszählern zum Prüfen eines Eingabe-Musgabe-Steuerwerks in einem Rechner-Steuersystem Expired DE2130917C3 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP5425070 1970-06-22
JP45054250A JPS5040745B1 (de) 1970-06-22 1970-06-22

Publications (3)

Publication Number Publication Date
DE2130917A1 DE2130917A1 (de) 1971-12-30
DE2130917B2 true DE2130917B2 (de) 1972-11-16
DE2130917C3 DE2130917C3 (de) 1977-06-23

Family

ID=

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2555658A1 (de) * 1974-12-17 1976-07-01 Honeywell Inf Systems Verfahren und einrichtung zur fehlerdiagnose in einer datenverarbeitungsanlage

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2555658A1 (de) * 1974-12-17 1976-07-01 Honeywell Inf Systems Verfahren und einrichtung zur fehlerdiagnose in einer datenverarbeitungsanlage

Also Published As

Publication number Publication date
JPS5040745B1 (de) 1975-12-26
FR2096418A1 (de) 1972-02-18
GB1355253A (en) 1974-06-05
CA940637A (en) 1974-01-22
FR2096418B1 (de) 1975-02-07
DE2130917A1 (de) 1971-12-30
CH539903A (de) 1973-07-31
US3710350A (en) 1973-01-09

Similar Documents

Publication Publication Date Title
DE2311034C2 (de) Verfahren zum Prüfen eines integrierte logische Verknüpfungs- und Speicherglieder enthaltenden Halbleiterchips
DE2726753C2 (de) Ferngesteuerter Prüf-Interface-Adapter
DE2515297A1 (de) Pruefsystem fuer logische netzwerke mit simulatororientiertem fehlerpruefgenerator
DE3702408A1 (de) Verfahren und pruefvorrichtung zum pruefen einer integrierten schaltungsanordnung
EP0766092A1 (de) Testbare Schaltungsanordnung mit mehreren identischen Schaltungsblöcken
DE3411015C2 (de)
DE2641700C2 (de)
AT402909B (de) Verfahren zur gewährleistung der signaltechnischen sicherheit der benutzeroberfläche einer datenverarbeitungsanlage
EP0443377A2 (de) Einrichtung zur signaltechnisch sicheren Darstellung eines Meldebildes
DE2441351A1 (de) Schaltungsanordnung zur selbstpruefenden paritaetspruefung fuer zwei oder mehr voneinander unabhaengige datenkanaele
DE2628847A1 (de) Selbstpruefende lese- und schreibschaltung
EP0009600B1 (de) Verfahren und Schnittstellenadapter zum Durchführen von Wartungsoperationen über eine Schnittstelle zwischen einem Wartungsprozessor und einer Mehrzahl einzeln zu prüfender Funktionseinheiten eines datenverarbeitenden Systems
DE3404782C2 (de) Verfahren zum Prüfen eines Programms in Datenverarbeitungsanlagen
EP1186902A2 (de) Prüfmodul
DE2130917B2 (de) System zum Prüfen eines Eingabe / Ausgabesteuerwerks
DE3506237C2 (de) Vorrichtung zur Kontrolle von Leiterplattenlayouts
DE3531901C2 (de)
DE69525429T2 (de) Testen von Daten
DE69119140T2 (de) Mit integrierten Schaltungen versehene Prüfvorrichtung für eine gedruckte Schaltung und Anwendung dieser Vorrichtung zum Prüfen einer solchen gedruckten Schaltung
DE4200667C2 (de) Schaltungsanordnung zur Fehlerüberwachung eines Pufferspeichers
DE2360449C3 (de)
DE4218418A1 (de) Verfahren zur Überwachung der Datenübertragung zwischen einem Prozessor und einer Peripherie-Einheit sowie Anordnung zur Durchführung des Verfahrens
DE2646081C2 (de) Verfahren mit einem binären Logik- oder Verdrahtungs-Testgerät, zur seriellen Zustandsabfrage der jeweils noch nicht aktiviert gewesenen Anschlüsse eines Prüflings
DE1287636C2 (de) Dynamisches rueckgekoppeltes schieberegister
DE102021126271A1 (de) Verfahren und System zur Verknüpfung von Fehlermeldungen

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
E77 Valid patent as to the heymanns-index 1977
8339 Ceased/non-payment of the annual fee