DE102022115320A1 - Anzeigefeld und anzeigevorrichtung - Google Patents

Anzeigefeld und anzeigevorrichtung Download PDF

Info

Publication number
DE102022115320A1
DE102022115320A1 DE102022115320.7A DE102022115320A DE102022115320A1 DE 102022115320 A1 DE102022115320 A1 DE 102022115320A1 DE 102022115320 A DE102022115320 A DE 102022115320A DE 102022115320 A1 DE102022115320 A1 DE 102022115320A1
Authority
DE
Germany
Prior art keywords
pixel
node
pixel driving
driving semiconductor
reference signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE102022115320.7A
Other languages
English (en)
Inventor
Hongbo Zhou
Huangyao WU
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Publication of DE102022115320A1 publication Critical patent/DE102022115320A1/de
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

Ein Anzeigefeld und eine Anzeigevorrichtung werden bereitgestellt, und das Anzeigefeld weist ein Arraysubstrat auf. Das Arraysubstrat umfasst mehrere Pixelschaltungen, mehrere Referenzsignalleitungen und mehrere Pixelverbindungshalbleiterabschnitte. Die mehreren Pixelschaltungen sind in einer Reihenrichtung und in einer Spaltenrichtung in einem Array angeordnet, wobei jede Pixelschaltung einen Pixelansteuerungshalbleiterabschnitt mit zwei Knoten mit festen Potential aufweist und die Reihenrichtung die Spaltenrichtung schneidet. Die Knoten mit festem Potential sind mit mindestens einer der mehreren Referenzsignalleitungen elektrisch verbunden. Zwei in einer ersten Richtung benachbarte Knoten mit festem Potential sind über einen der mehreren Pixelverbindungshalbleiterabschnitte elektrisch verbunden, und die erste Richtung ist parallel zu einer Ebene, in der das Arraysubstrat angeordnet ist.

Description

  • QUERVERWEIS AUF VERWANDTE ANMELDUNG
  • Die vorliegende Anmeldung beansprucht die Priorität der chinesischen Patentanmeldung Nr. 202110736811.8, die am 30. Juni 2021 eingereicht wurde und deren Offenbarung durch Bezugnahme in vollem Umfang hier aufgenommen ist.
  • Gebiet
  • Ausführungsformen der vorliegenden Offenbarung beziehen sich auf das Gebiet der Anzeigetechnologien und insbesondere auf ein Anzeigefeld und eine Anzeigevorrichtung.
  • HINTERGRUND
  • Organische lichtemittierende Dioden (OLED) sind ein wichtiges Thema in der Forschung auf dem Gebiet der Anzeigen. Im Vergleich zu Flüssigkristallbildschirmen (LCD) haben OLED-Anzeigebildschirme den Vorteil, dass sie einen geringen Energieverbrauch und niedrige Produktionskosten haben, selbstleuchtend sind, einen großen Betrachtungswinkel und eine schnelle Reaktionsgeschwindigkeit haben. Derzeit beginnen OLED-Arraysubstrate in Anzeigefeldern wie Mobiltelefonen, PDA (Personal Digital Assistant) und Digitalkameras, die herkömmlichen LCD-Arraysubstrate zu ersetzen.
  • Im OLED-Arraysubstrat sind Pixelschaltungen zur Ansteuerung der lichtemittierenden OLED-Elemente vorgesehen, und die Pixelschaltungen müssen noch verbessert werden.
  • KURZFASSUNG
  • Gemäß Ausführungsformen der vorliegenden Offenbarung werden ein Anzeigefeld und eine Anzeigevorrichtung bereitgestellt. Das Anzeigefeld weist eine Pixelschaltung auf, und die Pixelschaltung ist so verbessert, dass die Leistung der Pixelschaltung und dadurch die Anzeigeleistung verbessert wird.
  • In einem ersten Aspekt wird gemäß einer Ausführungsform der vorliegenden Offenbarung ein Anzeigefeld bereitgestellt. Das Anzeigefeld umfasst ein Arraysubstrat, und das Arraysubstrat umfasst mehrere Pixelschaltungen, eine Referenzsignalleitung und einen Pixelverbindungshalbleiterabschnitt.
  • Die mehreren Pixelschaltungen sind in einem Array in einer Reihenrichtung und einer Spaltenrichtung angeordnet, jede der mehreren Pixelschaltungen weist einen Pixelansteuerungshalbleiterabschnitt auf, der Pixelansteuerungshalbleiterabschnitt weist zwei Knoten mit festem Potential auf, und die Reihenrichtung schneidet die Spaltenrichtung.
  • Die Knoten mit festem Potential sind mit der Referenzsignalleitung elektrisch verbunden.
  • Zwei in einer ersten Richtung benachbarte Knoten mit festem Potential sind über den Pixelverbindungshalbleiterabschnitt elektrisch verbunden, und die erste Richtung ist parallel zu einer Ebene, in der das Arraysubstrat angeordnet ist.
  • In einem zweiten Aspekt wird gemäß einer Ausführungsform der vorliegenden Offenbarung ferner eine Anzeigevorrichtung bereitgestellt, und die Anzeigevorrichtung umfasst das im ersten Aspekt beschriebene Anzeigefeld.
  • Figurenliste
  • Um technische Lösungen in den Ausführungsformen der vorliegenden Offenbarung oder den verwandten Stand der Technik klarer zu beschreiben, werden die Zeichnungen, die bei der Beschreibung der Ausführungsformen oder des verwandten Standes der Technik zu verwenden sind, im Folgenden kurz beschrieben. Auch wenn es sich bei den Zeichnungen in der nachfolgenden Beschreibung um einige Ausführungsformen der vorliegenden Offenbarung handelt, ist offensichtlich, dass diese Zeichnungen für den Fachmann entsprechend den Grundkonzepten der Vorrichtungsstruktur, des Antriebsverfahrens und des Herstellungsverfahrens, die in den Ausführungsformen der vorliegenden Offenbarung offenbart und angegeben sind, erweitert und auf andere Strukturen und Zeichnungen ausgedehnt werden können. Diese fallen zweifelsohne alle in den Umfang der Ansprüche der vorliegenden Offenbarung.
    • 1 ist ein Strukturdiagramm eines Anzeigefeldes gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 2 ist ein schematisches Diagramm einer strukturellen Auslegung einer Pixelschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 3 ist ein Strukturdiagramm eines Pixelansteuerungshalbleiterabschnitts gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 4 ist ein schematisches Diagramm einer Schaltungsstruktur einer Pixelschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 5 ist ein schematisches Diagramm von Zeitsequenzen eines Abtastsignals und eines Lichtemissionssteuersignals in der Pixelschaltung von 4;
    • 6 ist ein Strukturdiagramm eines Pixelansteuerungshalbleiterabschnitts, eines Pixelverbindungshalbleiterabschnitts und einer Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 7 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 8 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 9 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 10 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 11 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 12 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 13 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 14 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 15 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 16 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 17 ist ein Strukturdiagramm eines weiteren Anzeigefeldes gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 18 ist eine vergrößerte beispielhafte Ansicht eines Bereichs A in 17;
    • 19 ist eine weitere vergrößerte beispielhafte Ansicht des Bereichs A in 17;
    • 20 ist eine weitere vergrößerte beispielhafte Ansicht des Bereichs A in 17;
    • 21 ist eine weitere vergrößerte beispielhafte Ansicht des Bereichs A in 17; und
    • 22 ist ein Strukturdiagramm einer Anzeigevorrichtung gemäß einer Ausführungsform der vorliegenden Offenbarung.
  • AUSFÜHRLICHE BESCHREIBUNG
  • Zur Verdeutlichung des Gegenstands, der technischen Lösungen und der Vorteile der vorliegenden Offenbarung werden die technischen Schemata der vorliegenden Offenbarung im Folgenden unter Bezugnahme auf die Zeichnungen anhand der Ausführungsformen klar und vollständig beschrieben. Es ist offensichtlich, dass die unten beschriebenen Ausführungsformen einen Teil nicht die Gesamtheit der Ausführungsformen der vorliegenden Offenbarung darstellen. Alle weiteren Ausführungsformen, die der Fachmann auf der Grundlage der in den Ausführungsformen der vorliegenden Offenbarung offenbarten und nahegelegten Grundkonzepte erhält, fallen in den Schutzumfang der vorliegenden Offenbarung.
  • 1 ist ein Strukturdiagramm eines Anzeigefeldes gemäß einer Ausführungsform der vorliegenden Offenbarung, 2 ist ein schematisches Diagramm einer strukturellen Auslegung einer Pixelschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung, und 3 ist ein Strukturdiagramm eines Pixelansteuerungshalbleiterabschnitts gemäß einer Ausführungsform der vorliegenden Offenbarung. Wie in 1, 2 und 3 gezeigt, umfasst das Anzeigefeld gemäß der Ausführungsform der vorliegenden Offenbarung ein Arraysubstrat 100, und das Arraysubstrat 100 umfasst mehrere Pixelschaltungen 10, eine Referenzsignalleitung Vref und einen Pixelverbindungshalbleiterabschnitt. Die mehreren Pixelschaltungen sind in einem Array in einer Reihenrichtung (einer Richtung X, wie in den Figuren gezeigt) und in einer Spaltenrichtung (einer Richtung Y, wie in den Figuren gezeigt) angeordnet, jede der Pixelschaltungen 10 umfasst einen Pixelansteuerungshalbleiterabschnitt 11 mit zwei Knoten N mit festem Potential (N1 und N2, wie in den Figuren gezeigt), und die Reihenrichtung schneidet die Spaltenrichtung.
  • Die Knoten N mit festem Potential sind mit der Referenzsignalleitung Vref elektrisch verbunden.
  • Zwei in einer ersten Richtung benachbarte Knoten mit festem Potential N sind über den Pixelverbindungshalbleiterabschnitt verbunden, und die erste Richtung ist parallel zu einer Ebene, in der sich das Arraysubstrat angeordnet ist.
  • Zunächst wird der Grundaufbau des Anzeigefeldes unter Bezugnahme auf das in 1 gezeigte Strukturdiagramm des Anzeigefeldes beschrieben. Wie in 1 gezeigt, weist das Arraysubstrat 100 gemäß der Ausführungsform der vorliegenden Anmeldung mehrere Pixelschaltungen 10 auf, die in einem Array angeordnet sein können. Die mehreren Pixelschaltungen 10 können z.B. in einem Array in Reihenrichtung X und in Spaltenrichtung Y angeordnet sein, die sich schneiden.
  • Beispielhaft kann das Arraysubstrat 100 ferner einen Treiberchip IC, eine erste Gate-Treiberschaltung VSR1, eine zweite Gate-Treiberschaltung VSR2, eine Leistungssignalleitung PVDD, eine Datensignalleitung Vdata, eine Referenzsignalleitung Vref, Abtastsignalleitungen Scan1 und Scan2 und eine Lichtemissionssteuersignalleitung Emit umfassen.
  • Die erste Gate-Treiberschaltung VSR1 kann mehrere in Kaskade geschaltete Schieberegister S-VSR aufweisen, wobei jedes Schieberegister S-VSR über eine Abtastsignalleitung mit den Pixelschaltungen 10 verbunden ist und die erste Gate-Treiberschaltung VSR1 so konfiguriert ist, dass sie ein Abtastsignal an die Pixelschaltungen 10 liefert. Der Treiberchip IC liefert ein erstes Startsignal STV1 an die erste Gate-Treiberschaltung VSR1. Darüber hinaus können, wie in 1 gezeigt, in den mehreren in Kaskade geschalteten Schieberegistern S-VSR, mit Ausnahme einer ersten Stufe des Schieberegisters S-VSR und einer letzten Stufe des Schieberegisters S-VSR, die anderen Schieberegister S-VSR Abtastsignale für zwei benachbarte Reihen von Pixelschaltungen liefern. In diesem Fall können zwei Reihen von Dummy-Pixelschaltungen (in 1 nicht gezeigt) auf dem Arraysubstrat vorgesehen sein, die jeweils mit einer Abtastleitung der ersten Stufe des Schieberegisters S-VSR und einer Abtastleitung der letzten Stufe des Schieberegisters S-VSR verbunden sind, wobei die Dummy-Pixelschaltungen jedoch nicht für die Anzeige verwendet werden.
  • Die zweite Gate-Treiberschaltung VSR2 kann mehrere in Kaskade geschaltete Schieberegister E-VSR aufweisen, wobei jedes Schieberegister E-VSR über eine Lichtemissionssteuersignalleitung Emit mit den Pixelschaltungen 10 verbunden ist und die zweite Gate-Treiberschaltung VSR2 so konfiguriert ist, dass sie ein Lichtemissionssteuersignal an die Pixelschaltungen 10 liefert. Der Treiberchip IC liefert ein zweites Startsignal STV2 an die zweite Gate-Treiberschaltung VSR2.
  • Darüber hinaus können eine Taktsignalleitung (in 1 nicht gezeigt), eine Signalleitung (VGH) für Signale mit hohem Pegel (in 1 nicht gezeigt) und eine Signalleitung (VGL) für Signale mit niedrigem Pegel (in 1 nicht gezeigt) zwischen der ersten Gate-Treiberschaltung VSR1 und dem Treiberchip IC und zwischen der zweiten Gate-Treiberschaltung VSR2 und dem Treiberchip IC angeschlossen sein. Der Treiberchip IC liefert Taktsignale, Signale mit hohem Pegel und Signale mit niedrigem Pegel an die erste Gate-Treiberschaltung VSR1 und die zweite Gate-Treiberschaltung VSR2, um sicherzustellen, dass die erste Gate-Treiberschaltung VSR1 normal Abtastsignale ausgeben kann und die zweite Gate-Treiberschaltung VSR2 normal Lichtemissionssteuersignale ausgeben kann.
  • Für die erste Gate-Treiberschaltung VSR1 und die zweite Gate-Treiberschaltung VSR2 können mehrere unterschiedliche Anordnungen vorgesehen sein. Wie in 1 gezeigt, kann das Arraysubstrat 100 beispielsweise eine erste Gate-Treiberschaltung VSR1 und eine zweite Gate-Treiberschaltung VSR2 aufweisen. Die erste Gate-Treiberschaltung VSR1 und die zweite Gate-Treiberschaltung VSR2 können in einer zweiten Richtung Y auf zwei gegenüberliegenden Seiten des Arraysubstrats 100 angeordnet sein. Die erste Gate-Treiberschaltung VSR1 und die zweite Gate-Treiberschaltung VSR2 können auch auf derselben Seite angeordnet sein. In einem anderen Beispiel kann das Arraysubstrat 100 zwei erste Gate-Treiberschaltungen VSR1 und zwei zweite Gate-Treiberschaltungen VSR2 aufweisen. Jedes der beiden Enden der Abtastsignalleitung ist mit einer ersten Gate-Treiberschaltung VSR1 elektrisch verbunden, und jedes der beiden Enden der Lichtemissionssteuersignalleitung Emit ist mit einer zweiten Gate-Treiberschaltung VSR2 elektrisch verbunden, so dass eine gute Konsistenz des Abtastsignals in der Abtastsignalleitung und des Lichtemissionssteuersignals in der Lichtemissionssteuersignalleitung gewährleistet ist. Bei einem anderen Beispiel weist das Arraysubstrat 100 zwei erste Gate-Treiberschaltungen VSR1 auf, wobei eine der ersten Gate-Treiberschaltungen VSR1 über Abtastsignalleitungen mit Pixelschaltungen in ungeraden Reihen elektrisch verbunden ist und die andere der ersten Gate-Treiberschaltungen VSR1 über Abtastsignalleitungen mit Pixelschaltungen in geraden Reihen elektrisch verbunden ist, wodurch sichergestellt ist, dass die ersten Gate-Treiberschaltungen VSR1 jeweils einen einfachen Aufbau haben. Bei einem weiteren Beispiels weist das Arraysubstrat 100 zwei zweite Gate-Treiberschaltungen VSR2 auf, wobei eine der zweiten Gate-Treiberschaltungen VSR2 über Lichtemissionssteuersignalleitungen mit Pixelschaltungen in ungeraden Reihen elektrisch verbunden ist und die andere der zweiten Gate-Treiberschaltungen VSR2 über Lichtemissionssteuersignalleitungen mit Pixelschaltungen in geraden Reihen elektrisch verbunden ist, wodurch sichergestellt ist, dass die zweiten Gate-Treiberschaltungen VSR2 jeweils einen einfachen Aufbau haben. Die spezifischen Anordnungen der ersten Gate-Treiberschaltung VSR1 und der zweiten Gate-Treiberschaltung VSR2 werden in den Ausführungsformen der vorliegenden Offenbarung nicht beschrieben. Die obige Beschreibung der ersten Gate-Treiberschaltung VSR1 und der zweiten Gate-Treiberschaltung VSR2 stellt lediglich einige Beispiele dar und soll die vorliegende Anmeldung nicht einschränken. Es muss lediglich sichergestellt sein, dass das Abtastsignal und das Lichtemissionssteuersignal normal bereitgestellt werden können. Es kann z.B. eine Gate-Treiberschaltung vorgesehen sein, die sowohl ein Abtastsignal als auch ein Lichtemissionssteuersignal erzeugen kann.
  • Darüber hinaus ist 4 ein Strukturdiagramm einer Schaltungsstruktur einer Pixelschaltung gemäß einer Ausführungsform der vorliegenden Offenbarung, und 5 ist ein schematisches Diagramm von Zeitsequenzen eines Abtastsignals und eines Lichtemissionssteuersignals in der Pixelschaltung in 4. Unter Bezugnahme auf 2, 4 und 5 kann jede Pixelschaltung mehrere Dünnschichttransistoren aufweisen. In 2 und 4 wird als Beispiel zur Veranschaulichung angenommen, dass die Pixelschaltung sieben Dünnschichttransistoren und einen Speicherkondensator aufweist, d.h. eine 7T1C-Schaltung. Unter Bezugnahme auf 2, 4 und 5 wird der Betriebsprozess der Pixelschaltung im Folgenden kurz beschrieben. Unter Bezugnahme auf 2 und 4, wobei eine beliebige Reihe von Pixelschaltungen als Beispiel herangezogen wird, steuert eine erste Abtastsignalleitung Scan1 einen ersten Rücksetztransistor T5 der Pixelschaltung so, dass er ein- oder ausgeschaltet wird, und setzt ein Gate-Potential eines Treibertransistors T3 zurück, wenn der erste Rücksetztransistor T5 eingeschaltet ist. Eine zweite Abtastsignalleitung Scan2 steuert einen Datenschreibtransistor T2 und einen Schwellenwertkompensationstransistor T4 der Pixelschaltung so, dass sie ein- und ausgeschaltet werden, und speichert ein Datensignal auf der Datensignalleitung Vdata in einem Gate des Treibertransistors T3 ein und kompensiert eine Schwellenspannung des Treibertransistors T3, wenn der Datenschreibtransistor T2 und der Schwellenwertkompensationstransistor T4 eingeschaltet sind. In einigen Pixelschaltungsausführungen kann das Abtastsignal Scan n auch zur Steuerung eines zweiten Rücksetztransistors T7 der Pixelschaltung, so dass er ein- oder ausgeschaltet wird, und zum Zurücksetzen eines Anodenpotentials eines lichtemittierenden Elements verwendet werden, wenn der zweite Rücksetztransistor T7 eingeschaltet ist. In diesem Fall ist es nicht notwendig, eine separate Abtastsignalleitung für den zweiten Rücksetztransistor T7 bereitzustellen.
  • Mit anderen Worten kann die erste Abtastsignalleitung als Abtastsignalleitung verstanden werden, die mit einem Steueranschluss des ersten Rücksetztransistors in der Pixelschaltung 10 verbunden ist, und die zweite Abtastsignalleitung kann als Abtastsignalleitung verstanden werden, die mit einem Steueranschluss des Datenschreibtransistors, einem Steueranschluss des Kompensationstransistors und einem Steueranschluss des zweiten Rücksetztransistors in der Pixelschaltung 10 verbunden ist. Im Allgemeinen ist jede Reihe von Pixelschaltungen 10 für die Anzeige zumindest mit der ersten Abtastsignalleitung und der zweiten Abtastsignalleitung entsprechend verbunden.
  • Die Leistungssignalleitung PVDD ist so ausgelegt, dass sie eine Leistungsspannung an den Treibertransistor T3 liefert, und die Spannung an der Leistungssignalleitung PVDD kann eine positive Spannung sein. Die Spannung an einem gemeinsamen Leistungssignalanschluss PVEE kann eine negative Spannung sein. Die Referenzsignalleitung Vref ist so ausgelegt, dass sie ein Rücksetzspannungssignal liefert, und die Spannung an der Referenzsignalleitung Vref kann eine negative Spannung sein.
  • Die oben beschriebene Ausführungsform wird beschrieben, indem als Beispiel jeder Transistor in der Pixelschaltung 10 als P-Transistor angenommen wird. In einer anderen optionalen Ausführungsform kann jeder Transistor in der Pixelschaltung 10 ein N-Transistor sein oder ein Teil der Transistoren in der Pixelschaltung 10 können P-Transistoren und ein Teil der Transistoren in der Pixelschaltung 10 können N-Transistoren sein. Entsprechend den verschiedenen Transistortypen können unterschiedliche Freigabepegel vorgesehen sein, wobei der Freigabepegel ein Pegel ist, bei dem der Transistor eingeschaltet werden kann. Beispielhaft ist der Freigabepegel ein hoher Pegel für einen N-Transistor und ein niedriger Pegel für einen P-Transistor.
  • Wie in 5 gezeigt, kann ein Ansteuerungsprozess der Pixelschaltung 10 eine Initialisierungsstufe, eine Datenschreibstufe und eine Lichtemissionsstufe umfassen. In der Initialisierungsstufe liefert die erste Abtastsignalleitung Scan1 ein Signal mit niedrigem Pegel und der erste Rücksetztransistor T5 wird eingeschaltet, so dass das Gate-Potential des Treibertransistors T3 zurückgesetzt wird. In der Datenschreibstufe liefert die zweite Abtastsignalleitung Scan2 ein Signal mit niedrigem Pegel, der Datenschreibtransistor T2 und der Schwellenwertkompensationstransistor T4 werden eingeschaltet, und das Datensignal auf der Datensignalleitung Vdata wird in das Gate des Treibertransistors T3 eingespeichert, so dass die Schwellenspannung des Treibertransistors T3 kompensiert wird, und der zweite Rücksetztransistor T7 wird eingeschaltet, so dass das Anodenpotential des lichtemittierenden Elements zurückgesetzt wird. In der Lichtemissionsstufe liefert die Lichtemissionssteuersignalleitung Emit ein Signal mit niedrigem Pegel, die Lichtemissionssteuertransistoren T1 und T6 werden eingeschaltet, ein durch den Treibertransistor T3 erzeugter Treiberstrom wird an das lichtemittierende Element geleitet, und das lichtemittierende Element emittiert Licht.
  • Es ist anzumerken, dass 2, 4 und 5 lediglich Beispiele darstellen und die vorliegende Anmeldung nicht einschränken sollen.
  • Auf der Grundlage der oben beschriebenen Ausführungsform und weiter unter Bezugnahme auf 2 und 3 kann der Pixelansteuerungshalbleiterabschnitt 11 eine aktive Schicht in einem Dünnschichttransistor sein. 3 zeigt beispielhaft den Pixelansteuerungshalbleiterabschnitt 11 in 2 Reihen * 3 Spalten von Pixelschaltungen 10. Unter Bezugnahme auf 2 und 3 weist der Pixelansteuerungshalbleiterabschnitt 11 zwei Knoten N mit festem Potential wie N1 und N2 auf, die in 2 und 3 gezeigt sind, und die beiden Knoten N1 und N2 mit festem Potential können mit Eingangsanschlüssen verschiedener Dünnschichttransistoren verbunden sein, wobei z.B. der erste Knoten N1 mit einem Eingangsanschluss (Source oder Drain) des ersten Rücksetztransistors T5 verbunden ist und der zweite Knoten N2 mit einem Eingangsanschluss (Source oder Drain) des zweiten Rücksetztransistors T7 verbunden ist. Die beiden Knoten N1 und N2 mit festem Potential sind mit der Referenzsignalleitung Vref elektrisch verbunden und so konfiguriert, dass sie ein Referenzsignal empfangen, das von der Referenzsignalleitung Vref bereitgestellt wird, und das Gate des Treibertransistors T3 in der Pixelschaltung zurücksetzen und das lichtemittierende Element D in der Anzeigefeld zurücksetzen, um sicherzustellen, dass der gegenwärtige Anzeigezustand des Anzeigefeldes nicht durch den vorherigen Anzeigezustand beeinträchtigt wird, und um sicherzustellen, dass der Anzeigeeffekt gut ist. In dieser Ausführungsform der vorliegenden Offenbarung umfasst der Pixelansteuerungshalbleiterabschnitt 11 zwei Knoten N1 und N2 mit festem Potential, so dass ein großer Einstellbereich beim Einstellen des Pixelansteuerungshalbleiterabschnitts durch Einstellen der beiden Knoten N1 und N2mit festem Potential gewährleistet werden kann. Somit kann die Leistung des Pixelansteuerungshalbleiterabschnitts in mehreren Dimensionen verbessert werden, was die Verbesserung der Leistung des Pixelansteuerungshalbleiterabschnitts in mehreren Dimensionen und die Verbesserung der Leistung der gesamten Pixelschaltung und des Anzeigefeldes erleichtert. Darüber hinaus umfasst das Anzeigefeld gemäß der Ausführungsform der vorliegenden Offenbarung ferner den Pixelverbindungshalbleiterabschnitt (in 2 und 3 nicht gezeigt), wobei zwei benachbarte, in der ersten Richtung angeordnete Knoten mit festem Potential über den Pixelverbindungshalbleiterabschnitt elektrisch verbunden sind, so dass die Signalübertragung zwischen den beiden Knoten mit festem Potential, die Verbesserung der Signalkonsistenz im Pixelansteuerungshalbleiterabschnitt und die Verbesserung des Anzeigeeffekts der Anzeigefeld vereinfacht werden.
  • Es ist zu beachten, dass die spezifische Ausrichtung der ersten Richtung in der Ausführungsform der vorliegenden Offenbarung nicht beschränkt ist, und die erste Richtung kann die Reihenrichtung, die Spaltenrichtung oder eine Richtung sein, deren eingeschlossener Winkel mit der Reihenrichtung oder der Spaltenrichtung ein spitzer Winkel ist. Die erste Richtung wird unten entsprechend spezifischen Anordnungen des Pixelverbindungshalbleiterabschnitts ausführlich beschrieben.
  • Zusammenfassend sind im Anzeigefeld gemäß der Ausführungsform der vorliegenden Offenbarung zwei Knoten mit festem Potential für den Pixelansteuerungshalbleiterabschnitt vorgesehen, und beide Knoten mit festem Potential sind mit der Referenzsignalleitung elektrisch verbunden, so dass das lichtemittierende Element und einige Knoten in der Pixelschaltung zurückgesetzt werden, wodurch sichergestellt ist, dass der gegenwärtige Anzeigezustand des Anzeigefeldes nicht durch den vorherigen Anzeigezustand beeinträchtig wird und der Anzeigeeffekt gut ist. Ferner weist der Pixelansteuerungshalbleiterabschnitt zwei Knoten mit festem Potential auf, so dass der Einstellbereich bei der späteren Einstellung des Pixelansteuerungshalbleiterabschnitts relativ groß ist, was die Verbesserung der Leistung des Pixelansteuerungshalbleiterabschnitts in mehreren Dimensionen und die Verbesserung der Leistung der gesamten Pixelschaltung und des Anzeigefeldes erleichtert. Darüber hinaus umfasst das Anzeigefeld gemäß der Ausführungsform der vorliegenden Offenbarung ferner den Pixelverbindungshalbleiterabschnitt, und zwei benachbarte Knoten mit festem Potential, die in der ersten Richtung angeordnet sind, sind über den Pixelverbindungshalbleiterabschnitt elektrisch verbunden, so dass die Signalübertragung zwischen den beiden Knoten mit festem Potential vereinfacht und die Signalkonsistenz im Pixelansteuerungshalbleiterabschnitt und der Anzeigeeffekt des Anzeigefeldes verbessert werden.
  • Auf der Grundlage der obigen Ausführungsform und weiter unter Bezugnahme auf 2 und 4 umfasst die Pixelschaltung 10 den Treibertransistor T3, das lichtemittierende Element D, den ersten Rücksetztransistor T5 und den zweiten Rücksetztransistor T7. Der Treibertransistor T3 ist so konfiguriert, dass er das lichtemittierende Element D so steuert, dass es leuchtet, der erste Rücksetztransistor T5 ist so konfiguriert, dass er das Referenzsignal so steuert, dass das Gate-Potential des Treibertransistors T3 zurückgesetzt wird, und der zweite Rücksetztransistor T7 ist so konfiguriert, dass er das Referenzsignal so steuert, dass das Anodenpotential des lichtemittierenden Elements D zurückgesetzt wird.
  • Das Arraysubstrat 100 weist ferner die erste Abtastsignalleitung Scan 1 auf, die sich in Reihenrichtung erstreckt, wobei zwei überlappende Bereiche zwischen der ersten Abtastsignalleitung Scan1 und den Pixelansteuerungshalbleiterabschnitten 11 in einer Richtung senkrecht zu einer Ebene, in der das Arraysubstrat 100 angeordnet ist, vorhanden sind und ein Kanal des ersten Rücksetztransistors T5 und ein Kanal des zweiten Rücksetztransistors T7 jeweils Pixelansteuerungshalbleiterabschnitte aufweisen, in denen die beiden überlappenden Bereiche liegen.
  • Die beiden Knoten N mit festem Potential umfassen den ersten Knoten N1 und den zweiten Knoten N2. Ein Anschluss des ersten Rücksetztransistors T5 ist mit dem ersten Knoten N1 elektrisch verbunden, und ein weiterer Anschluss des ersten Rücksetztransistors T5 ist mit dem Gate des Treibertransistors T3 elektrisch verbunden. Ein Anschluss des zweiten Rücksetztransistors T7 ist mit dem zweiten Knoten N2 elektrisch verbunden, und ein weiterer Anschluss des zweiten Rücksetztransistors T7 ist mit der Anode des lichtemittierenden Elements D elektrisch verbunden.
  • Wie in 2 gezeigt, sind die Bereiche, in denen sich die erste Abtastsignalleitung Scan1 mit den Pixelansteuerungshalbleiterabschnitten 11 in der Richtung senkrecht zu der Ebene, in der sich das Arraysubstrat 100 angeordnet ist, überlappt, beispielsweise der erste Rücksetztransistor T5 und der zweite Rücksetztransistor T7. Es ist zu beachten, dass der erste Rücksetztransistor T5 und der zweite Rücksetztransistor T7 der erste Rücksetztransistor T5 und der zweite Rücksetztransistor T7 in zwei Pixelschaltungen sind, die in Spaltenrichtung benachbart sind, d.h. der erste Rücksetztransistor T5 ist der erste Rücksetztransistor T5 in der Pixelschaltung in der gegenwärtigen Stufe, und der zweite Rücksetztransistor T7 ist der zweite Rücksetztransistor T7 in der Pixelschaltung in der vorherigen Stufe. Wenn ein Abtastsignal auf der ersten Abtastsignalleitung Scan1 übertragen wird, ist der erste Rücksetztransistor T5 in der Pixelschaltung in der gegenwärtigen Stufe so konfiguriert, dass er das Gate des Treibertransistors T3 in der Pixelschaltung in der gegenwärtigen Stufe entsprechend einem empfangenen Referenzsignal zurücksetzt, und dabei ist der zweite Rücksetztransistor T7 in der Pixelschaltung in der vorhergehenden Stufe so konfiguriert, dass er die Anode des lichtemittierenden Elements entsprechend der Pixelschaltung in der vorhergehenden Stufe entsprechend einem empfangenen Referenzsignal zurücksetzt.
  • Als nächstes werden in Übereinstimmung mit der vorhergehenden Beschreibung der Pixelschaltung und des Pixelansteuerungshalbleiterabschnitts die spezifischen Anordnungen der Referenzsignalleitung und des Pixelverbindungshalbleiterabschnitts ausführlich beschrieben.
  • 6 ist ein Strukturdiagramm eines Pixelansteuerungshalbleiterabschnitts, eines Pixelverbindungshalbleiterabschnitts und einer Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung als eine implementierbare Ausführungsform. Unter Bezugnahme auf 2 und 6 umfasst die Referenzsignalleitung Vref eine erste Referenzsignalleitung Vref1 und eine zweite Referenzsignalleitung Vref2, die sich in Reihenrichtung erstrecken und parallel zueinander verlaufen; die beiden Knoten mit festem Potential umfassen den ersten Knoten N1 und den zweiten Knoten N2; und in ein und demselben Pixelansteuerungshalbleiterabschnitt 11 ist der erste Knoten N1 mit der ersten Referenzsignalleitung Vref1 elektrisch verbunden und der zweite Knoten N2 mit der zweiten Referenzsignalleitung Vref2 elektrisch verbunden.
  • Der Pixelansteuerungshalbleiterabschnitt 11 weist den Pixelverbindungshalbleiterabschnitt 12 auf, und der erste Knoten N1 und der zweite Knoten N2 in ein und demselben Pixelansteuerungshalbleiterabschnitt 11 sind über den Pixelverbindungshalbleiterabschnitt 12 elektrisch verbunden.
  • Beispielhaft kann aus der obigen Beschreibung bekannt sein, dass das durch den ersten Knoten N1 empfangene Referenzsignal zum Zurücksetzen des Gates des Treibertransistors T3 verwendet wird und das durch den zweiten Knoten N2 empfangene Referenzsignal zum Zurücksetzen der Anode des lichtemittierenden Elements verwendet wird. Daher müssen der erste Knoten N1 und der zweite Knoten N2 aufgrund der unterschiedlichen Strukturen, die zurückgesetzt werden müssen, unterschiedliche Referenzsignale empfangen. Dementsprechend umfasst in der Ausführungsform der vorliegenden Offenbarung die Referenzsignalleitung Vref die erste Referenzsignalleitung Vref1 und die zweite Referenzsignalleitung Vref2, die sich in Reihenrichtung erstrecken und parallel zueinander sind, und die beiden Knoten mit festem Potential umfassen den ersten Knoten N1 und den zweiten Knoten N2, und in ein und demselben Pixelansteuerungshalbleiterabschnitt 11 ist der erste Knoten N1 mit der ersten Referenzsignalleitung Vref1 elektrisch verbunden, der zweite Knoten N2 ist mit der zweiten Referenzsignalleitung Vref2 elektrisch verbunden, und die erste Referenzsignalleitung Vref1 und die zweite Referenzsignalleitung Vref2 können unterschiedliche Referenzsignale bereitstellen, um eine getrennte Rücksetzung des Gates des Treibertransistors T3 und der Anode des lichtemittierenden Elements zu gewährleisten und einen guten Effekt der Rücksetzung des Gates des Treibertransistors T3 und der Anode des lichtemittierenden Elements sicherzustellen.
  • Unter weiterer Bezugnahme auf 2 und 6 kann ferner der Pixelansteuerungshalbleiterabschnitt 11 den Pixelverbindungshalbleiterabschnitt 12 aufweisen, d.h. der Pixelverbindungshalbleiterabschnitt 12 ist ein Teil des Pixelansteuerungshalbleiterabschnitts 11. Insbesondere ist der Pixelverbindungshalbleiterabschnitt 12 ein Teil desselben Pixelansteuerungshalbleiterabschnitts 11 zur Verbindung des ersten Knotens N1 und des zweiten Knotens N2. Auf diese Weise ist es nicht notwendig, einen Prozess zur Herstellung des Pixelverbindungshalbleiterabschnitts 12 hinzuzufügen, der Pixelverbindungshalbleiterabschnitt 12 wird auf einfache Weise bereitgestellt, und der Herstellungsprozess ist einfach.
  • Als weitere implementierbare Ausführungsform ist 7 ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung, und 8 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung. Wie in 7 und 8 gezeigt, umfassen zwei Knoten N mit festem Potential den ersten Knoten N1 und den zweiten Knoten N2. Wie in 7 gezeigt, ist der zweite Knoten N2 mit der Referenzsignalleitung Vref elektrisch verbunden, und der erste Knoten N1 ist über den Pixelverbindungshalbleiterabschnitt 12 und den zweiten Knoten N2 mit der Referenzsignalleitung Vref elektrisch verbunden; alternativ dazu ist, wie in 8 gezeigt, der erste Knoten N1 mit der Referenzsignalleitung Vref elektrisch verbunden, und der zweite Knoten N2 ist über den Pixelverbindungshalbleiterabschnitt 12 und den ersten Knoten N 1 mit der Referenzsignalleitung Vref elektrisch verbunden.
  • Aus mehreren Pixelansteuerungshalbleiterabschnitten 11, die sequentiell in Spaltenrichtung angeordnet sind, ist der zweite Knoten N2 im Pixelansteuerungshalbleiterabschnitt 11 in der gegenwärtigen Stufe über den Pixelverbindungshalbleiterabschnitt 12 mit dem ersten Knoten N1 im Pixelansteuerungshalbleiterabschnitt 11 in der nächsten Stufe elektrisch verbunden.
  • Aus dem Vorstehenden ist bekannt, dass das von der Referenzsignalleitung Vref bereitgestellte Referenzsignal ein Signal mit negativem Potential sein kann, mit dem sowohl der erste Knoten N 1 als auch der zweite Knoten N2 zurückgesetzt werden können. Wie in 7 und 8 gezeigt, ist nur eine Referenzsignalleitung Vref vorgesehen, wodurch eine einfache Anordnung der Referenzsignalleitung Vref gewährleistet werden kann.
  • Ferner kann der erste Knoten N1 direkt mit der Referenzsignalleitung Vref elektrisch verbunden sein, und in diesem Fall kann der zweite Knoten N2 über den Pixelverbindungshalbleiterabschnitt 12 und den ersten Knoten N1 mit der Referenzsignalleitung Vref elektrisch verbunden sein, wie in 8 gezeigt; alternativ kann der zweite Knoten N2 direkt mit der Referenzsignalleitung Vref elektrisch verbunden sein, und in diesem Fall kann der erste Knoten N1 über den Pixelverbindungshalbleiterabschnitt 12 und den zweiten Knoten N2 mit der Referenzsignalleitung Vref elektrisch verbunden sein, wie in 7 gezeigt. Auf diese Weise kann erreicht werden, dass sowohl der erste Knoten N1 als auch der zweite Knoten N2 mit der Referenzsignalleitung Vref elektrisch verbunden sind, um sicherzustellen, dass das Gate des Treibertransistors und die Anode des lichtemittierenden Elements zurückgesetzt werden können das Anzeigefeld normal anzeigen kann.
  • Unter weiterer Bezugnahme auf 7 und 8 ist ferner aus den mehreren Pixelansteuerungshalbleiterabschnitten 11, die sequentiell in Spaltenrichtung angeordnet sind, der zweite Knoten N2 im Pixelansteuerungshalbleiterabschnitt 11 in der gegenwärtigen Stufe über den Pixelverbindungshalbleiterabschnitt 12 mit dem ersten Knoten N1 im Pixelansteuerungshalbleiterabschnitt 11 in der nächsten Stufe elektrisch verbunden, und somit sind die mehreren Pixelansteuerungshalbleiterabschnitte 11 in Spaltenrichtung über die Pixelverbindungshalbleiterabschnitte 12 verbunden, so dass eine kontinuierliche Halbleiterspur gebildet ist. Auf diese Weise kann statische Elektrizität gleichmäßig auf der kontinuierlichen Halbleiterspur verteilt werden, und darüber hinaus können die Zuverlässigkeit und Gleichmäßigkeit der Leistung der Pixelansteuerungshalbleiterabschnitte 11 im nachfolgenden Hochtemperatur-Herstellungsprozess verbessert werden. Daher können die Ansteuerungsfähigkeiten der Pixelschaltungen im Wesentlichen konsistent sein, die Gleichmäßigkeit der Anzeige kann erreicht werden, und der Anzeigeeffekt kann verbessert werden.
  • Darüber hinaus können der Pixelverbindungshalbleiterabschnitt 12 und der Pixelansteuerungshalbleiterabschnitt 11 in ein und derselben Schicht angeordnet sein, aus ein und demselben Material bestehen und in ein und demselben Prozess hergestellt werden, wodurch sichergestellt ist, dass das Anzeigefeld einen einfachen Aufbau hat und einfach herzustellen ist.
  • Als weitere implementierbare Ausführungsform ist 9 ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung, und 10 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung. Wie in 9 und 10 gezeigt, umfasst die Referenzsignalleitung Vref die erste Referenzsignalleitung Vref1 und die zweite Referenzsignalleitung Vref2, die sich in Reihenrichtung erstrecken und parallel zueinander sind, und zwei Knoten N mit festem Potential umfassen den ersten Knoten N1 und den zweiten Knoten N2. In ein und demselben Pixelansteuerungshalbleiterabschnitt 11 ist der erste Knoten N 1 mit der ersten Referenzsignalleitung Vref1 elektrisch verbunden, und der zweite Knoten N2 ist mit der zweiten Referenzsignalleitung Vref2 elektrisch verbunden.
  • Zwei Pixelansteuerungshalbleiterabschnitte 11, die in Reihenrichtung benachbart sind, umfassen einen ersten Pixelansteuerungshalbleiterabschnitt 11-1 und einen zweiten Pixelansteuerungshalbleiterabschnitt 11-2, und der erste Knoten N1 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 ist über den Pixelverbindungshalbleiterabschnitt 12 mit dem ersten Knoten N1 im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 elektrisch verbunden, oder der zweite Knoten N2 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 ist über den Pixelverbindungshalbleiterabschnitt mit dem zweiten Knoten N2 im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 elektrisch verbunden.
  • Beispielhaft ist aus der obigen Beschreibung bekannt, dass das durch den ersten Knoten N1 empfangene Referenzsignal zum Zurücksetzen des Gates des Treibertransistors T3 verwendet wird und das durch den zweiten Knoten N2 empfangene Referenzsignal zum Zurücksetzen der Anode des lichtemittierenden Elements verwendet wird. Daher müssen der erste Knoten N1 und der zweite Knoten N2 aufgrund der unterschiedlichen Strukturen, die zurückgesetzt werden müssen, unterschiedliche Referenzsignale empfangen. Dementsprechend umfasst in der Ausführungsform der vorliegenden Offenbarung die Referenzsignalleitung Vref die erste Referenzsignalleitung Vref1 und die zweite Referenzsignalleitung Vref2, die sich in Reihenrichtung erstrecken und parallel zueinander sind; und die beiden Knoten mit festem Potential umfassen den ersten Knoten N1 und den zweiten Knoten N2, und in ein und demselben Pixelansteuerungshalbleiterabschnitt 11 ist der erste Knoten N1 mit der ersten Referenzsignalleitung Vref1 elektrisch verbunden, der zweite Knoten N2 ist mit der zweiten Referenzsignalleitung Vref2 elektrisch verbunden, und die erste Referenzsignalleitung Vref1 und die zweite Referenzsignalleitung Vref2 können unterschiedliche Referenzsignale bereitstellen, um eine getrennte Rücksetzung des Gates des Treibertransistors T3 und der Anode des lichtemittierenden Elements zu gewährleisten und einen guten Effekt der Rücksetzung des Gates des Treibertransistors T3 und der Anode des lichtemittierenden Elements sicherzustellen.
  • Ferner ist, wie in 9 gezeigt, in zwei benachbarten Pixelansteuerungshalbleiterabschnitten 11, die in Reihenrichtung angeordnet sind, der erste Knoten N1 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 über den Pixelverbindungshalbleiterabschnitt 12 mit dem ersten Knoten N1 im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 elektrisch verbunden; und wie in 10 gezeigt, ist in den beiden benachbarten Pixelansteuerungshalbleiterabschnitten 11, die in Reihenrichtung angeordnet sind, der zweite Knoten N2 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 über den Pixelverbindungshalbleiterabschnitt mit dem zweiten Knoten N2 im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 elektrisch verbunden. Somit sind mehrere Pixelansteuerungshalbleiterabschnitte 11 in Reihenrichtung über die Pixelverbindungshalbleiterabschnitte 12 so miteinander verbunden, dass eine durchgehende Halbleiterspur gebildet ist. Auf diese Weise kann statische Elektrizität gleichmäßig auf der kontinuierlichen Halbleiterspur verteilt werden, und darüber hinaus können die Zuverlässigkeit und Gleichmäßigkeit der Leistung der Pixelansteuerungshalbleiterabschnitte 11 im nachfolgenden Hochtemperatur-Herstellungsprozess verbessert werden. Daher können die Ansteuerungsfähigkeiten der Pixelschaltungen im Wesentlichen konsistent sein, die Gleichmäßigkeit der Anzeige kann erreicht werden, und der Anzeigeeffekt kann verbessert werden.
  • Es ist zu beachten, dass der Unterschied zwischen 9 und 10 nur darin besteht, dass der erste Pixelansteuerungshalbleiterabschnitt 11-1 und der zweite Pixelansteuerungshalbleiterabschnitt 11-2 auf unterschiedliche Weise bestimmt werden. Aus 9 und 10 geht hervor, dass der Unterschied zwischen 9 und 10 nur darin besteht, dass der erste Pixelansteuerungshalbleiterabschnitt 11-1 in 9 dem zweiten Pixelansteuerungshalbleiterabschnitt 11-2 in 10 entspricht und der zweite Pixelansteuerungshalbleiterabschnitt 11-2 in 9 dem ersten Pixelansteuerungshalbleiterabschnitt 11-1 in 10 entspricht. Daher können in der in 9 gezeigten Struktur und der in 10 gezeigten Struktur mehrere Pixelansteuerungshalbleiterabschnitte 11 in Reihenrichtung über die Pixelverbindungshalbleiterabschnitte 12 so miteinander verbunden werden, dass eine kontinuierliche Halbleiterspur gebildet, wodurch sichergestellt ist, dass die Ansteuerungsfähigkeiten der Pixelschaltungen im Wesentlichen konsistent sind, die Gleichmäßigkeit der Anzeige erreicht und der Anzeigeeffekt verbessert wird.
  • Darüber hinaus können der Pixelverbindungshalbleiterabschnitt 12 und der Pixelansteuerungshalbleiterabschnitt 11 in ein und derselben Schicht angeordnet sein, aus ein und demselben Material bestehen und in ein und demselben Prozess hergestellt werden, wodurch sichergestellt wird, dass das Anzeigefeld einen einfachen Aufbau hat und einfach herzustellen ist.
  • Auf der Grundlage der oben beschriebenen Ausführungsformen kann es mehrere verschiedene Anordnungsarten geben, in denen mehrere Pixelansteuerungshalbleiterabschnitte 11 in Reihenrichtung über den Pixelverbindungshalbleiterabschnitt 12 miteinander verbunden werden können, die beschrieben werden, indem implementierbare Anordnungsarten unter diesen Anordnungsarten als Beispiele herangezogen werden.
  • Als eine implementierbare Ausführungsform sind weiter unter Bezugnahme auf 9 und 10 der erste Knoten N1 und der zweite Knoten N2 im Pixelansteuerungshalbleiterabschnitt 11 in der ersten Richtung jeweils auf zwei gegenüberliegenden Seiten des Pixelansteuerungshalbleiterabschnitts 11 angeordnet, die erste Richtung ist parallel zu der Spaltenrichtung, oder der Winkel zwischen der ersten Richtung und der Spaltenrichtung ist ein spitzer Winkel, und die Pixelansteuerungshalbleiterabschnitte 11 in den beiden Pixelschaltungen haben das gleiche Muster.
  • Beispielhaft ist die erste Richtung in den Ausführungsformen der vorliegenden Offenbarung nicht begrenzt, und die erste Richtung kann parallel zur Spaltenrichtung Y sein, oder der Winkel zwischen der ersten Richtung und der Spaltenrichtung Y ist ein spitzer Winkel. In 9 und 10 wird als Beispiel zur Veranschaulichung angenommen, dass die erste Richtung annähernd parallel zur Spaltenrichtung Y verläuft, d.h. der eingeschlossene Winkel zwischen der ersten Richtung und der Spaltenrichtung Y ist ein spitzer Winkel. Wie in 9 und 10 gezeigt, sind ferner die Muster der Pixelansteuerungshalbleiterabschnitte 11 in zwei beliebigen Pixelschaltungen gleich, so dass die Ansteuerungsfähigkeiten von zwei beliebigen Treiberschaltungen gleich sein können, wodurch eine gute Anzeigegleichmäßigkeit des Anzeigefeldes gewährleistet ist. Darüber hinaus können die Muster der Pixelansteuerungshalbleiterabschnitte 11 in zwei beliebigen Pixelschaltungen, die gleich sind, weiterhin sicherstellen, dass die Pixelansteuerungshalbleiterabschnitte 11 auf einfache Weise bereitgestellt werden können und das Maskenretikel einen einfachen Aufbau im Maskenprozess hat. Daher werden im Schema der Ausführungsform der vorliegenden Offenbarung das Gate des Treibertransistors T3 und die Anode des lichtemittierenden Elements getrennt zurückgesetzt, so dass die gute Wirkung des Zurücksetzens des Gates des Treibertransistors T3 und der Anode des lichtemittierenden Elements gewährleistet werden kann, und mehrere Pixelansteuerungshalbleiterabschnitte 11 können in Reihenrichtung über die Pixelverbindungshalbleiterabschnitte 12 so verbunden sein, dass eine kontinuierliche Halbleiterspur gebildet ist, so dass die grundlegende Konsistenz der Ansteuerungsfähigkeiten der Pixelschaltungen sichergestellt werden kann und die Anzeigegleichmäßigkeit auf der Grundlage des Erreichens der Anzeigegleichmäßigkeit verbessert werden kann, und es kann sichergestellt werden, dass der Pixelansteuerungshalbleiterabschnitt 11 auf einfache Weise bereitgestellt werden kann und das Maskenraster einen einfachen Aufbau im Maskenprozess hat.
  • Es ist zu beachten, dass in 9 und 10 in den Pixelansteuerungshalbleiterabschnitten 11 in zwei benachbarten Stufen der erste Knoten N1 und der zweite Knoten N2 in Spaltenrichtung Y versetzt sind. Der zweite Knoten N2 im Pixelansteuerungshalbleiterabschnitt 11 in der vorhergehenden Stufe liegt z.B. in einer Position über dem ersten Knoten N1 im Pixelansteuerungshalbleiterabschnitt 11 in der gegenwärtigen Stufe. Diese Anordnung dient nur der einfacheren Veranschaulichung des Pixelverbindungshalbleiterabschnitts 12 in 9 und 10 und schränkt das Schema der Ausführungsform nicht ein. Beispielsweise können in Pixelansteuerungshalbleiterabschnitten 11 auf zwei benachbarten Stufen der erste Knoten N1 und der zweite Knoten N2 auch in Spaltenrichtung Y versetzt sein. Durch Anpassen der Anordnungen der Pixelverbindungshalbleiterabschnitte 12 wird sichergestellt, dass der erste Knoten N1 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 über den Pixelverbindungshalbleiterabschnitt 12 mit dem ersten Knoten N1 im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 elektrisch verbunden ist oder in zwei benachbarten Pixelansteuerungshalbleiterabschnitten 11, die in Reihenrichtung angeordnet sind, der zweite Knoten N2 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 über den Pixelverbindungshalbleiterabschnitt mit dem zweiten Knoten N2 im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 elektrisch verbunden ist.
  • Als weitere implementierbare Ausführungsform ist 11 ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung, 12 ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung, 13 ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung und 14 ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung. Unter Bezugnahme auf 11 bis 14 sind der erste Knoten N1 und der zweite Knoten N2 im Pixelansteuerungshalbleiterabschnitt 11 in einer zweiten Richtung jeweils auf zwei gegenüberliegenden Seiten des Pixelansteuerungshalbleiterabschnitts 11 angeordnet, und die zweite Richtung ist parallel zu der Ebene, in der das Arraysubstrat angeordnet ist, und die zweite Richtung ist parallel zu der Spaltenrichtung, oder der eingeschlossene Winkel zwischen der zweiten Richtung und der Spaltenrichtung ist ein spitzer Winkel. In Reihenrichtung sind die Muster der Pixelansteuerungshalbleiterabschnitte 11 in zwei benachbarten Pixelschaltungen, die sequentiell angeordnet sind, unterschiedlich, und die Muster von zwei Pixelansteuerungshalbleiterabschnitten 11, die durch einen Pixelansteuerungshalbleiterabschnitt 11 beabstandet sind, sind gleich.
  • Beispielhaft ist die zweite Richtung in den Ausführungsformen der vorliegenden Offenbarung nicht begrenzt, und die zweite Richtung kann parallel zur Reihenrichtung X sein, oder der eingeschlossene Winkel zwischen der zweiten Richtung und der Reihenrichtung X ist eine spitze Richtung. In 11 bis 14 wird zur Veranschaulichung beispielhaft angenommen, dass der eingeschlossene Winkel zwischen der zweiten Richtung und der Reihenrichtung X eine spitze Richtung ist. Wie in 11 bis 14 gezeigt, sind ferner der erste Knoten N1 und der zweite Knoten N2 im Pixelansteuerungshalbleiterabschnitt 11 in der zweiten Richtung jeweils auf zwei gegenüberliegenden Seiten des Pixelansteuerungshalbleiterabschnitts 11 angeordnet, so dass in Pixelansteuerungshalbleiterabschnitten 11 in zwei benachbarten Stufen der erste Knoten N1 im Pixelansteuerungshalbleiterabschnitt 11 in der gegenwärtigen Stufe nicht mit dem zweiten Knoten N2 im Pixelansteuerungshalbleiterabschnitt 11 in der vorherigen Stufe überlappt. Auf diese Weise können der erste Knoten N1 im Pixelansteuerungshalbleiterabschnitt 11 in der gegenwärtigen Stufe und der zweite Knoten N2 im Pixelansteuerungshalbleiterabschnitt 11 in der vorherigen Stufe in Reihenrichtung nebeneinander angeordnet sein, so dass der Abstand zwischen den Pixelansteuerungshalbleiterabschnitten 11 in zwei benachbarten Stufen in Spaltenrichtung reduziert werden kann und die kompakte Anordnung der Pixelansteuerungshalbleiterabschnitte 11 gewährleistet werden kann, was die Erhöhung der Anzahl der Pixelansteuerungshalbleiterabschnitte 11 pro Flächeneinheit, d.h. die Erhöhung der Auflösung des Anzeigefeldes, erleichtert. Dadurch wird der Anzeigeeffekt des Anzeigefeldes verbessert. Ferner sind in Reihenrichtung die Muster der Pixelansteuerungshalbleiterabschnitte 11 in zwei benachbarten Pixelschaltungen, die sequentiell angeordnet sind, unterschiedlich, und die Muster von zwei Pixelansteuerungshalbleiterabschnitten 11, die durch einen Pixelansteuerungshalbleiterabschnitt 11 beabstandet sind, sind gleich. Auf diese Weise können der erste Knoten N1 und/oder der zweite Knoten N2 in zwei benachbarten Pixelansteuerungshalbleiterabschnitten 11 in Reihenrichtung näher zusammenliegen, was die Verringerung der Ausdehnungslänge des Pixelverbindungshalbleiterabschnitts 12 und die Verringerung der Fläche mehrerer Pixelansteuerungshalbleiterabschnitte 11 im Anzeigefeld erleichtert und dabei den Signalverlust bei der Übertragung in den Pixelverbindungshalbleiterabschnitten 12 verringert. Darüber hinaus erleichtert es die Verbesserung der Auflösung des Anzeigefeldes und die Verbesserung des Anzeigeeffekts. Daher werden im Schema der Ausführungsform der vorliegenden Offenbarung das Gate des Treibertransistors T3 und die Anode des lichtemittierenden Elements separat eingestellt, so dass die gute Wirkung des Zurücksetzens des Gates des Treibertransistors T3 und der Anode des lichtemittierenden Elements gewährleistet ist, und mehrere Pixelansteuerungshalbleiterabschnitte 11 können in Reihenrichtung über die Pixelverbindungshalbleiterabschnitte 12 so verbunden sein, dass eine kontinuierliche Halbleiterspur gebildet ist, so dass die grundlegende Konsistenz der Ansteuerungsfähigkeiten der Pixelschaltungen gewährleistet ist, die Auflösung des Anzeigefeldes auf der Grundlage des Erreichens der Anzeigeeinheitlichkeit verbessert werden kann und der Anzeigeeffekt des Anzeigefeldes verbessert werden kann.
  • Ferner sind in Reihenrichtung die Muster der Pixelansteuerungshalbleiterabschnitte 11 in den beiden benachbarten Pixelschaltungen, die sequentiell angeordnet sind, unterschiedlich und die Muster von zwei Pixelansteuerungshalbleiterabschnitten 11, die durch einen Pixelansteuerungshalbleiterabschnitt 11 beabstandet sind, gleich, d.h. in jeder Reihe haben die Pixelansteuerungshalbleiterabschnitte 11 an Positionen von ungeraden Spalten den gleichen Aufbau, und die Pixelansteuerungshalbleiterabschnitte 11 an Positionen von geraden Spalten haben den gleichen Aufbau, wie in 11 bis 14 gezeigt. Ferner haben auf der Grundlage der oben beschriebenen Ausführungsform, wie in 11 und 12 gezeigt, in zwei beliebigen Reihen die Pixelansteuerungshalbleiterabschnitte 11 an Positionen von ungeraden Spalten den gleichen Aufbau und die Pixelansteuerungshalbleiterabschnitte 11 an Positionen von geraden Spalten den gleichen Aufbau. Alternativ, wie in 13 und 14 gezeigt, haben in zwei benachbarten Reihen die Pixelansteuerungshalbleiterabschnitte 11 an Positionen von ungeraden Spalten in der ersten Reihe und die Pixelansteuerungshalbleiterabschnitte 11 an Positionen von geraden Spalten in der zweiten Reihe den gleichen Aufbau, und die Pixelansteuerungshalbleiterabschnitte 11 an Positionen von geraden Spalten in der ersten Reihe und die Pixelansteuerungshalbleiterabschnitte 11 an Positionen von ungeraden Spalten in der zweiten Reihe haben den gleichen Aufbau. In den Ausführungsformen der vorliegenden Offenbarung ist die spezifische Anordnung der Pixelansteuerungshalbleiterabschnitte 11 nicht beschränkt, solange sichergestellt werden kann, dass in Reihenrichtung die Muster der Pixelansteuerungshalbleiterabschnitte 11 in zwei benachbarten Pixelschaltungen, die sequentiell angeordnet sind, unterschiedlich sind und die Muster von zwei Pixelansteuerungshalbleiterabschnitten 11, die durch einen Pixelansteuerungshalbleiterabschnitt 11 beabstandet sind, gleich sind, wodurch sichergestellt ist, dass die Pixelansteuerungshalbleiterabschnitte 11 in einer kompakten Weise angeordnet werden können, was die Verbesserung der Anzahl der Pixelansteuerungshalbleiterabschnitte 11 pro Flächeneinheit, d.h. die Verbesserung der Auflösung des Anzeigefeldes erleichtert.
  • Die obigen Ausführungsformen werden im Folgenden am Beispiel des ersten Rücksetztransistors beschrieben, der ein Transistor mit einem einzigen Gate ist.
  • Auf der Grundlage der oben beschriebenen Ausführungsformen umfassen weiter unter Bezugnahme auf 11 bis 14 zwei beliebige benachbarte Pixelansteuerungshalbleiterabschnitte 11, die in Reihenrichtung X sequentiell angeordnet sind, den ersten Pixelansteuerungshalbleiterabschnitt 11-1 und den zweiten Pixelansteuerungshalbleiterabschnitt 11-2; der Pixelansteuerungshalbleiterabschnitt 11, der in Spaltenrichtung Y auf einer ersten Seite des ersten Pixelansteuerungshalbleiterabschnitts 11-1 angeordnet ist, ist ein dritter Pixelansteuerungshalbleiterabschnitt 11-3, und der Pixelansteuerungshalbleiterabschnitt 11, der in Spaltenrichtung Y auf einer ersten Seite des zweiten Pixelansteuerungshalbleiterabschnitt 11-2 angeordnet ist, ist ein vierter Pixelansteuerungshalbleiterabschnitt 11-4.
  • Der erste Knoten N1 im ersten Pixelansteuerungshalbleiterabschnitt 11-1, der erste Knoten N1 im zweiten Pixelansteuerungshalbleiterabschnitt 11-2, der zweite Knoten N2 im dritten Pixelansteuerungshalbleiterabschnitt 11-3 und der zweite Knoten N2 im vierten Pixelansteuerungshalbleiterabschnitt 11-4 sind in Reihenrichtung X angeordnet. Der erste Knoten N1 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und der erste Knoten N1 im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 liegen in Reihenrichtung X zwischen dem zweiten Knoten im dritten Pixelansteuerungshalbleiterabschnitt 11-3 und dem zweiten Knoten im vierten Pixelansteuerungshalbleiterabschnitt 11-4; oder der zweite Knoten N2 im dritten Pixelansteuerungshalbleiterabschnitt 11-3 und der zweite Knoten N2 im vierten Pixelansteuerungshalbleiterabschnitt 11-4 liegen in Reihenrichtung X zwischen dem ersten Knoten N1 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und dem ersten Knoten N1 im zweiten Pixelansteuerungshalbleiterabschnitt 11-2.
  • Wie in 11 bis 14 beispielhaft gezeigt, ist vorgesehen, dass der erste Knoten N1 und der zweite Knoten N2 im Pixelansteuerungshalbleiterabschnitt 11 in der zweiten Richtung jeweils auf zwei gegenüberliegenden Seiten des Pixelansteuerungshalbleiterabschnitts 11 liegen, und in Reihenrichtung sind die Muster der Pixelansteuerungshalbleiterabschnitte 11 in zwei benachbarten, sequentiell angeordneten Pixelschaltungen unterschiedlich, und die Muster von zwei Pixelansteuerungshalbleiterabschnitten 11, die durch einen Pixelansteuerungshalbleiterabschnitt 11 beabstandet sind, sind gleich. Daher kann sichergestellt werden, dass der erste Knoten N1 im ersten Pixelansteuerungshalbleiterabschnitt 11-1, der erste Knoten N1 im zweiten Pixelansteuerungshalbleiterabschnitt 11-2, der zweite Knoten N2 im dritten Pixelansteuerungshalbleiterabschnitt 11-3 und der zweite Knoten N2 im vierten Pixelansteuerungshalbleiterabschnitt 11-4 in Reihenrichtung X angeordnet sind, d.h. in horizontaler Richtung auf derselben Höhe liegen. Auf diese Weise können die Pixelansteuerungshalbleiterabschnitte 11 kompakt angeordnet werden, was die Erhöhung der Anzahl der Pixelansteuerungshalbleiterabschnitte 11 pro Flächeneinheit, d.h. die Verbesserung der Auflösung des Anzeigefeldes erleichtert. Insbesondere wird in 11 und 13 als Beispiel zur Veranschaulichung angenommen, dass der erste Knoten N1 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und der erste Knoten N1 im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 in Reihenrichtung X zwischen dem zweiten Knoten im dritten Pixelansteuerungshalbleiterabschnitt 11-3 und dem zweiten Knoten im vierten Pixelansteuerungshalbleiterabschnitt 11-4 liegen; und in 12 und 14 wird als Beispiel zur Veranschaulichung angenommen, dass der zweite Knoten N2 im dritten Pixelansteuerungshalbleiterabschnitt 11-3 und der zweite Knoten N2 im vierten Pixelansteuerungshalbleiterabschnitt 11-4 in Reihenrichtung X zwischen dem ersten Knoten N1 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und dem ersten Knoten N1 im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 liegen.
  • In den oben beschriebenen Ausführungsformen wird am Beispiel des ersten Rücksetztransistors, der ein Transistor mit einem einzigen Gate ist, ausführlich beschrieben, dass durch eine sinnvolle Anordnung der Pixelansteuerungshalbleiterabschnitte 11 sichergestellt werden kann, dass die Pixelansteuerungshalbleiterabschnitte kompakt angeordnet sind, was die Erhöhung der Anzahl der Pixelansteuerungshalbleiterabschnitte 11 pro Flächeneinheit, d.h. die Verbesserung der Auflösung des Anzeigefeldes und die Verbesserung des Anzeigeeffektes des Anzeigefeldes erleichtert.
  • Als nächstes wird als Beispiel zur Veranschaulichung angenommen, dass der erste Rücksetztransistor ein Doppelgate-Transistor ist.
  • 15 ist ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung und 16 ein Strukturdiagramm eines weiteren Pixelansteuerungshalbleiterabschnitts, eines weiteren Pixelverbindungshalbleiterabschnitts und einer weiteren Referenzsignalleitung gemäß einer Ausführungsform der vorliegenden Offenbarung. Bezugnehmend auf 15 und 16 weist der Pixelansteuerungshalbleiterabschnitt 11 einen U-förmigen Teil auf, wobei der U-förmige Teil einen Verbindungsteil U1, einen ersten Verzweigungsteil U2 und einen zweiten Verzweigungsteil U3 aufweist, wobei der erste Verzweigungsteil U2 und der zweite Verzweigungsteil U3 jeweils mit zwei Enden des Verbindungsteils U1 verbunden sind und der erste Verzweigungsteil U2 und der zweite Verzweigungsteil U3 in Reihenrichtung X angeordnet sind und sich in Spaltenrichtung erstrecken. Ein vom Verbindungsabschnitt U1 entferntes Ende des ersten Verzweigungsteils U2 ist der erste Knoten N1.
  • In Reihenrichtung X sind die ersten Verzweigungsteile U2 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 auf Seiten der zweiten Verzweigungsteile U3 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 entfernt von den zweiten Knoten N2 im dritten Pixelansteuerungshalbleiterabschnitt 11-3 und im vierten Pixelansteuerungshalbleiterabschnitt 11-4 angeordnet. Alternativ sind in Reihenrichtung X die zweiten Knoten N2 im dritten Pixelansteuerungshalbleiterabschnitt 11-3 und im vierten Pixelansteuerungshalbleiterabschnitt 11-4 auf Seiten der zweiten Verzweigungsteile U3 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 entfernt von den ersten Knoten N1 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 angeordnet.
  • Wie in 15 und 16 gezeigt, weist z.B. der Pixelansteuerungshalbleiterabschnitt 11 den U-förmigen Teil auf; in einer Richtung senkrecht zu der Ebene, in der das Substrat angeordnet ist, gibt es zwei überlappende Bereiche zwischen der ersten Abtastleitung Scan1 und dem U-förmigen Teil; und die beiden überlappenden Bereiche bilden entsprechend Kanalbereiche eines Doppelgate-Transistors, d.h. der erste Rücksetztransistor ist ein Doppelgate-Transistor, der einen kleinen Leckstrom des ersten Rücksetztransistors und ein stabiles Gate-Potential des Ansteuertransistors gewährleistet. Ferner umfasst der U-förmige Teil den Verbindungsabschnitt U1, den ersten Verzweigungsteil U2 und den zweiten Verzweigungsteil U3, und der erste Verzweigungsteil U2 und der zweite Verzweigungsteil U3 sind jeweils mit zwei Enden des Verbindungsabschnitts U1 verbunden. Der erste Verzweigungsteil U2 und der zweite Verzweigungsteil U3 sind in Reihenrichtung X angeordnet und erstrecken sich in Spaltenrichtung, ein Anschluss des ersten Verzweigungsteils U2, der von dem Verbindungsabschnitt U1 entfernt ist, ist der erste Knoten N 1, und der erste Verzweigungsteil U2 und der zweite Verzweigungsteil U3 sind auf unterschiedliche Weise für die Pixelansteuerungshalbleiterabschnitte 11 an unterschiedlichen Positionen angeordnet. Wie in 15 gezeigt, sind insbesondere in Reihenrichtung X die ersten Verzweigungsteile U2 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 auf Seiten der zweiten Verzweigungsteile U3 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 entfernt von den zweiten Knoten N2 im dritten Pixelansteuerungshalbleiterabschnitt 11-3 und im vierten Pixelansteuerungshalbleiterabschnitt 11-4 angeordnet, d.h, die Knoten N2 im dritten Pixelansteuerungshalbleiterabschnitt 11-3 und im vierten Pixelansteuerungshalbleiterabschnitt 11-4 liegen näher beieinander, und die Knoten N2 im dritten Pixelansteuerungshalbleiterabschnitt 11-3 und im vierten Pixelansteuerungshalbleiterabschnitt 11-4 in derselben Reihe und benachbart zueinander sind über den Pixelverbindungshalbleiterabschnitt 12 verbunden, wodurch sichergestellt wird, dass der Pixelverbindungshalbleiterabschnitt 12 auf einfache Weise bereitgestellt wird und die Ausdehnungslänge des Pixelverbindungshalbleiterabschnitts 12 in Reihenrichtung X kurz ist. Daher kann sichergestellt werden, dass der Übertragungsverlust des Signals auf dem Pixelverbindungshalbleiterabschnitt 12 gering ist und der Anzeigeeffekt des Anzeigefeldes gut ist. Wie in 16 gezeigt, sind in Reihenrichtung X die ersten Verzweigungsteile U2 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 auf Seiten der zweiten Verzweigungsteile U3 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 entfernt von den zweiten Knoten N2 im dritten Pixelansteuerungshalbleiterabschnitt 11-3 und im vierten Pixelansteuerungshalbleiterabschnitt 11-4 angeordnet, d.h. die ersten Verzweigungsteile U2 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 liegen näher beieinander, und die ersten Verzweigungsteile U2 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 in derselben Reihe und benachbart zueinander sind über den Pixelverbindungshalbleiterabschnitt 12 verbunden. D.h. die Knoten N1 im ersten Pixelansteuerungshalbleiterabschnitt 11-1 und im zweiten Pixelansteuerungshalbleiterabschnitt 11-2 in derselben Reihe und benachbart zueinander sind über den Pixelverbindungshalbleiterabschnitt 12 verbunden, wodurch sichergestellt wird, dass der Pixelverbindungshalbleiterabschnitt 12 in einfacher Weise bereitgestellt wird und die Ausdehnungslänge des Pixelverbindungshalbleiterabschnitts 12 in Reihenrichtung X kurz ist. Daher kann sichergestellt werden, dass der Übertragungsverlust des Signals auf dem Pixelverbindungshalbleiterabschnitt 12 gering ist und der Anzeigeeffekt des Anzeigefeldes gut ist.
  • Zusammenfassend beschreibt die oben beschriebene Ausführungsform mehrere Arten der Anordnung der Pixelverbindungshalbleiter, und durch die Anordnung des Pixelverbindungshalbleiterabschnitts als Teil des Pixelansteuerungshalbleiterabschnitts wird sichergestellt, dass der Pixelverbindungshalbleiterabschnitt auf einfache Weise angeordnet werden kann. Alternativ kann durch die Anordnung des Pixelverbindungshalbleiterabschnitts zur Verbindung mehrerer Pixelansteuerungshalbleiterabschnitte in Spalten- oder Reihenrichtung zur Bildung einer kontinuierlichen Halbleiterspur sichergestellt werden, dass statische Elektrizität gleichmäßig auf der kontinuierlichen Halbleiterspur verteilt werden kann, und darüber hinaus kann die Zuverlässigkeit und Gleichmäßigkeit der Leistung der Pixelansteuerungshalbleiterabschnitte 11 im nachfolgenden Hochtemperatur-Herstellungsprozess verbessert werden. Daher können die Ansteuerungsfähigkeiten der Pixelschaltungen im Wesentlichen konsistent sein, die Gleichmäßigkeit der Anzeige kann erreicht werden, und der Anzeigeeffekt kann verbessert werden. Ferner wird für den Fall, das mehrere Pixelansteuerungshalbleiterabschnitte in Reihenrichtung eine kontinuierliche Halbleiterspur durch die Pixelverbindungshalbleiterabschnitte bilden, sichergestellt, dass der Pixelverbindungshalbleiterabschnitt auf einfache Weise angeordnet werden kann oder mehrere Pixelansteuerungshalbleiterabschnitte in einem kompakten Aufbau angeordnet werden können, indem die Positionsbeziehung zwischen dem ersten Knoten und dem zweiten Knoten im Pixelansteuerungshalbleiterabschnitt sinnvoll eingestellt wird, was die Verbesserung der Anzahl der Pixelansteuerungshalbleiterabschnitte pro Flächeneinheit, d.h. die Verbesserung der Auflösung des Anzeigefeldes und die Verbesserung des Anzeigeeffekts des Anzeigefeldes erleichtert.
  • Auf der Grundlage der oben beschriebenen Ausführungsform ist 17 ein Strukturdiagramm eines weiteren Anzeigefeldes gemäß einer Ausführungsform der vorliegenden Offenbarung, und 18 ist eine vergrößerte beispielhafte eines Bereichs A in 17. Wie in 17 und 18 gezeigt, kann das Arraysubstrat 100 einen Funktionsbereich FU aufweisen, und die Pixelschaltungen 10 sind in Reihenrichtung (die Richtung X, wie in 17 und 18 gezeigt) oder in Spaltenrichtung (die Richtung Y, wie in 17 und 18 gezeigt) auf zwei Seiten des Funktionsbereichs FU angeordnet.
  • Das Arraysubstrat 100 weist ferner einen Bereichsverbindungshalbleiterabschnitt 13 auf.
  • Der Bereichsverbindungshalbleiterabschnitt 13 erstreckt sich um den Funktionsbereich FU herum. Die Knoten mit festem Potential in den Pixelansteuerungshalbleiterabschnitten 11, die in Reihen- oder Spaltenrichtung auf zwei Seiten des Funktionsbereichs FU liegen, sind mit dem Bereichsverbindungshalbleiterabschnitt 13 verbunden.
  • Das Arraysubstrat 100 weist beispielhaft den Funktionsbereich FU auf, und funktionale Vorrichtungen wie eine Kamera, ein Handgerät oder ein optischer Fingerabdrucksensor können an der Position angeordnet werden, die dem Funktionsbereich FU entspricht. Die Form des Funktionsbereichs FU kann kreisförmig, rechteckig, abgerundet rechteckig oder ähnlich sein, was in der vorliegenden Anmeldung nicht eingeschränkt ist. Es können ein oder mehrere Funktionsbereiche FU vorgesehen sein, was in der vorliegenden Anmeldung nicht eingeschränkt ist. Der Funktionsbereich FU kann ein Nicht-Anzeigebereich oder ein Anzeigebereich sein. Wenn der Funktionsbereich FU der Anzeigebereich ist, kann davon ausgegangen werden, dass der Funktionsbereich FU auch entsprechende Pixelschaltungen aufweist. Um die Lichtdurchlässigkeit des Funktionsbereichs FU zu verbessern, kann die dem Funktionsbereich FU entsprechende Pixelschaltung in einem anderen Bereich als dem Funktionsbereich FU angeordnet sein, z. B. sind die Pixelschaltungen 10 in Spaltenrichtung Y auf zwei Seiten des Funktionsbereichs FU angeordnet.
  • Wie in 18 dargestellt, sind ferner Knoten mit festem Potential in den Pixelansteuerungshalbleiterabschnitten 11, die in Reihen- oder Spaltenrichtung auf zwei Seiten des Funktionsbereichs FU liegen, mit dem Bereichsverbindungshalbleiterabschnitt 13 verbunden. Die Knoten mit festem Potential in den Pixelansteuerungshalbleiterabschnitten 11, die auf der einen und auf der anderen Seite des Funktionsbereichs FU liegen, sind über den Bereichsverbindungshalbleiterabschnitt 13 verbunden, so dass die Pixelansteuerungshalbleiterabschnitte 11, die in Reihenrichtung oder in Spaltenrichtung auf der einen und auf der anderen Seite des Funktionsbereichs FU liegen, nicht mehr getrennt sind, und die Pixelansteuerungshalbleiterabschnitte 11, die in Reihenrichtung oder der Spaltenrichtung auf der einen und auf der anderen Seite des Funktionsbereichs FU liegen, und der Bereichsverbindungshalbleiterabschnitt 13 können so verstanden werden, dass sie auch eine kontinuierliche Halbleiterspur bilden. Daher kann statische Elektrizität gleichmäßig auf der kontinuierlichen Halbleiterspur verteilt werden, die dem Funktionsbereich FU entspricht, und ferner können die Zuverlässigkeit und Gleichmäßigkeit der Leistung der Pixelansteuerungshalbleiterabschnitte 11 auf den beiden Seiten des Funktionsbereichs FU in Reihenrichtung oder in Spaltenrichtung im nachfolgenden Hochtemperaturherstellungsprozess verbessert werden, die Ansteuerungsfähigkeiten der Pixelschaltungen können im Wesentlichen konsistent sein, die Anzeigegleichmäßigkeit kann erreicht werden, und der Anzeigeeffekt kann verbessert werden.
  • Es ist anzumerken, dass in 18 die Pixelansteuerungshalbleiterabschnitte 11, die in Reihenrichtung auf der einen und auf der anderen Seite des Funktionsbereichs FU liegen und mit dem Bereichsverbindungshalbleiterabschnitt 13 verbunden sind, als Beispiel zur Veranschaulichung herangezogen werden werden, und dass die Pixelansteuerungshalbleiterabschnitte 11, die in Spaltenrichtung auf der einen und auf der andern Seite des Funktionsbereichs FU liegen, auf dieselbe Art und Weise mit dem Bereichsverbindungshalbleiterabschnitt 13 verbunden sind wie die oben beschriebene Art und Weise, die hier nicht wiederholt beschrieben wird. In jeder der nachfolgenden Ausführungsformen werden die Pixelansteuerungshalbleiterabschnitte 11, die in Reihenrichtung auf der einen und auf der anderen Seite des Funktionsbereichs FU liegen und verbunden sind, als Beispiel zur Veranschaulichung herangezogen, und die Verbindung der Pixelansteuerungshalbleiterabschnitte in Spaltenrichtung ist die gleiche wie die Verbindung der Pixelansteuerungshalbleiterabschnitte in Reihenrichtung, was nachfolgend nicht wiederholt beschrieben wird.
  • Es ist ferner anzumerken, dass in 18 nur eine Struktur des Pixelansteuerungshalbleiterabschnitts 11 als Beispiel zur Veranschaulichung herangezogen wird, und die Verbindungsbeziehung zwischen dem Bereichsverbindungshalbleiterabschnitt 13 und den übrigen Strukturen des Pixelansteuerungshalbleiterabschnitts 11 ist die gleiche wie die oben beschriebene Verbindungsbeziehung, die hier nicht wiederholt beschrieben wird.
  • Auf der Grundlage der obigen Ausführungsformen ist 19 ein weiteres vergrößertes Beispieldiagramm des Bereichs A in 17. Wie in 19 gezeigt, umfasst die Referenzsignalleitung die erste Referenzsignalleitung und die zweite Referenzsignalleitung, die sich in Reihenrichtung erstrecken und parallel zueinander verlaufen, und zwei Knoten mit festem Potential umfassen den ersten Knoten und den zweiten Knoten. In ein und demselben Pixelansteuerungshalbleiterabschnitt ist der erste Knoten mit der ersten Referenzsignalleitung elektrisch verbunden und der zweite Knoten mit der zweiten Referenzsignalleitung elektrisch verbunden. Der Bereichsverbindungshalbleiterabschnitt 13 umfasst einen ersten Bereichsverbindungshalbleiterabschnitt 131 und einen zweiten Bereichsverbindungshalbleiterabschnitt 132 verbindet, und der Pixelansteuerungshalbleiterabschnitt 11, der an den Funktionsbereich FU angrenzt, umfasst einen fünften Pixelansteuerungshalbleiterabschnitt 11-5 und einen sechsten Pixelansteuerungshalbleiterabschnitt 11-6. In Reihenrichtung X oder in Spaltenrichtung Y ist der zweite Knoten N2 im Pixelansteuerungshalbleiterabschnitt 11, der auf der Seite des fünften Pixelansteuerungshalbleiterabschnitts 11-5 entfernt von dem Funktionsbereich FU liegt, über den Pixelverbindungshalbleiterabschnitt 12 mit dem zweiten Knoten N2 im fünften Pixelansteuerungshalbleiterabschnitt 11-5 verbunden. In Reihenrichtung X oder in Spaltenrichtung Y ist der erste Knoten N 1 im Pixelansteuerungshalbleiterabschnitt 11, der auf der Seite des sechsten Pixelansteuerungshalbleiterabschnitts 11-6 entfernt von dem Funktionsbereich FU liegt, über den Pixelverbindungshalbleiterabschnitt 12 mit dem ersten Knoten N1 im sechsten Pixelansteuerungshalbleiterabschnitt 11-6 verbunden. In Reihenrichtung X oder in Spaltenrichtung Y sind die ersten Knoten N1 in mindestens zwei fünften Pixelansteuerungshalbleiterabschnitten 11-5, die auf zwei Seiten des Funktionsbereichs FU liegen, über den ersten Bereichsverbindungshalbleiterabschnitt 131 verbunden. In Reihenrichtung X oder der Spaltenrichtung Y sind die zweiten Knoten N2 in mindestens zwei sechsten Pixelansteuerungshalbleiterabschnitten 11-6, die auf zwei Seiten des Funktionsbereichs FU liegen, über den zweiten Bereichsverbindungshalbleiterabschnitt 132 verbunden.
  • Beispielhaft ist die Referenzsignalleitung in 19 nicht dargestellt, und für Einzelheiten des Schemas, in dem die Referenzsignalleitung die erste Referenzsignalleitung und die zweite Referenzsignalleitung umfasst, kann auf 2, 6 und 9 bis 16 verwiesen werden, die hier nicht wiederholt beschrieben werden. Durch die Bereitstellung von zwei Referenzsignalleitungen können unabhängige Referenzsignale für den ersten Knoten N1 und den zweiten Knoten N2 bereitgestellt werden, um ein unabhängiges Zurücksetzen des Gates des Treibertransistors und der Anode des lichtemittierenden Elements zu gewährleisten und dadurch einen guten Rücksetzeffekt sicherzustellen.
  • Ferner ist in Reihenrichtung X oder in Spaltenrichtung Y der zweite Knoten N2 im Pixelansteuerungshalbleiterabschnitt 11, der auf der Seite des fünften Pixelansteuerungshalbleiterabschnitts 11-5 entfernt von dem Funktionsbereich FU liegt, über den Pixelverbindungshalbleiterabschnitt 12 mit dem zweiten Knoten N2 im fünften Pixelansteuerungshalbleiterabschnitt 11-5 verbunden, und der erste Knoten N1 im Pixelansteuerungshalbleiterabschnitt 11, der auf der Seite des sechsten Pixelansteuerungshalbleiterabschnitts 11-6 entfernt von dem Funktionsbereich FU liegt, ist über den Pixelverbindungshalbleiterabschnitt 12 mit dem ersten Knoten N1 im sechsten Pixelansteuerungshalbleiterabschnitt 11-6 verbunden, so dass statische Elektrizität gleichmäßig auf der kontinuierlichen Halbleiterspur verteilt werden kann, die den beiden Seiten des Funktionsbereichs FU entspricht, und ferner die Zuverlässigkeit und Gleichmäßigkeit der Leistung der Pixelansteuerungshalbleiterabschnitte 11 auf den beiden Seiten des Funktionsbereichs FU in Reihenrichtung oder in Spaltenrichtung im nachfolgenden Hochtemperaturherstellungsprozess verbessert werden können. Daher können die Ansteuerungsfähigkeiten der Pixelschaltungen im Wesentlichen konsistent sein, die Gleichmäßigkeit der Anzeige kann erreicht werden, und der Anzeigeeffekt kann verbessert werden.
  • Ferner sind aus den Pixelansteuerungshalbleiterabschnitten 11, die auf zwei Seiten des Funktionsbereichs FU liegen, zumindest die ersten Knoten N1 in den fünften Pixelansteuerungshalbleiterabschnitten 11-5 über den ersten Bereichsverbindungshalbleiterabschnitt 131 verbunden, und der erste Bereichsverbindungshalbleiterabschnitt 131 kann das erste Referenzsignal Vref übertragen, um sicherzustellen, dass ein Rücksetzsignal für die ersten Knoten N 1 in den fünften Pixelansteuerungshalbleiterabschnitten 11-5, die mit dem ersten Bereichsverbindungshalbleiterabschnitt 131 verbunden sind, bereitgestellt wird, wodurch die Gates der Ansteuertransistoren in den fünften Pixelansteuerungshalbleiterabschnitten 11-5 zurückgesetzt werden. Aus den Pixelansteuerungshalbleiterabschnitten 11, die auf zwei Seiten des Funktionsbereichs FU liegen, sind zumindest die zweiten Knoten N2 in den sechsten Pixelansteuerungshalbleiterabschnitten 11-6 über den zweiten Bereichsverbindungshalbleiterabschnitt 132 verbunden, und der zweite Bereichsverbindungshalbleiterabschnitt 132 kann das zweite Referenzsignal Vref übertragen, um sicherzustellen, dass ein Rücksetzsignal für die zweiten Knoten N2 in den sechsten Pixelansteuerungshalbleiterabschnitten 11-6, die mit dem zweiten Bereichsverbindungshalbleiterabschnitt 132 verbunden sind, bereitgestellt wird, wodurch die Anoden der lichtemittierenden Elemente entsprechend den sechsten Pixelansteuerungshalbleiterabschnitten 11-6 zurückgesetzt werden. Zusammenfassend umfasst der Bereichsverbindungshalbleiterabschnitt 13 den ersten Bereichsverbindungshalbleiterabschnitt 131 und den zweiten Bereichsverbindungshalbleiterabschnitt 132, und der erste Bereichsverbindungshalbleiterabschnitt 131 und der zweite Bereichsverbindungshalbleiterabschnitt 132 können unterschiedliche Referenzsignale übertragen, wodurch sichergestellt wird, dass die ersten Knoten N1 und die zweiten Knoten N2, die auf zwei Seiten des Funktionsbereichs FU liegen, unterschiedliche Signale separat empfangen, und es wird sichergestellt, dass die Pixelansteuerungshalbleiterabschnitte 11, die auf zwei Seiten des Funktionsbereichs FU liegen, unterschiedliche Rücksetzsignale an die Gates der Ansteuertransistoren und die Anoden der ihnen entsprechenden lichtemittierenden Elemente liefern können, wodurch der gute Rücksetzeffekt sichergestellt wird.
  • Auf der Grundlage der oben beschriebenen Ausführungsform ist 20 eine weitere vergrößerte beispielhafte Ansicht des Bereichs A in 17. Wie in 20 gezeigt, weist der Bereichsverbindungshalbleiterabschnitt 13 einen dritten Bereichsverbindungshalbleiterabschnitt 133 auf, und zwei erste Knoten N 1 in Pixelansteuerungshalbleiterabschnitten 11, die in Reihenrichtung oder in Spaltenrichtung angeordnet sind und jeweils auf zwei Seiten des Funktionsbereichs FU liegen, sind über den dritten Bereichsverbindungshalbleiterabschnitt 133 verbunden; und/oder der Bereichsverbindungshalbleiterabschnitt 13 weist einen vierten Bereichsverbindungshalbleiterabschnitt auf, und zwei zweite Knoten N2 in Pixelansteuerungshalbleiterabschnitten 11, die in Reihenrichtung oder in Spaltenrichtung angeordnet sind und jeweils auf zwei Seiten des Funktionsbereichs FU liegen, sind über den vierten Bereichsverbindungshalbleiterabschnitt verbunden; und/oder der Bereichsverbindungshalbleiterabschnitt 13 weist einen fünften Bereichsverbindungshalbleiterabschnitt 135 auf, und der erste Knoten N1 und der zweite Knoten N2 in zwei Pixelansteuerungshalbleiterabschnitten 11, die in Reihenrichtung oder in Spaltenrichtung angeordnet sind und jeweils auf zwei Seiten des Funktionsbereichs FU liegen, sind über den fünften Bereichsverbindungshalbleiterabschnitt 135 verbunden.
  • In 20 sind beispielhaft nur der dritte Bereichsverbindungshalbleiterabschnitt 133 und der fünfte Bereichsverbindungshalbleiterabschnitt 135 gezeigt, wobei der vierte Bereichsverbindungshalbleiterabschnitt in 20 nicht gezeigt ist. Der vierte Bereichsverbindungshalbleiterabschnitt ist so ausgebildet, dass er zwei zweite Knoten N2 in den Pixelansteuerungshalbleiterabschnitten 11 verbindet, die in Reihen- oder Spaltenrichtung angeordnet sind und jeweils auf zwei Seiten des Funktionsbereichs FU liegen, und bei der Art und Weise, wie der vierte Bereichsverbindungshalbleiterabschnitt mit den zweiten Knoten N2 verbunden ist, kann auf die Art und Weise verwiesen werden, wie der dritte Bereichsverbindungshalbleiterabschnitt 133 mit dem ersten Knoten N1 verbunden wird, was hier nicht wiederholt beschrieben wird.
  • Insbesondere ist der dritte Bereichsverbindungshalbleiterabschnitt 133 so ausgebildet, dass er zwei erste Knoten N1 in den Pixelansteuerungshalbleiterabschnitten 11 verbindet, die in Reihenrichtung jeweils auf zwei Seiten des Funktionsbereichs FU liegen, der vierte Bereichsverbindungshalbleiterabschnitt ist so ausgebildet, dass er zwei zweite Knoten N2 in den Pixelansteuerungshalbleiterabschnitten 11 verbindet, die in Reihenrichtung jeweils auf zwei Seiten des Funktionsbereichs FU liegen, und der fünfte Bereichsverbindungshalbleiterabschnitt 135 ist so ausgebildet, dass er den ersten Knoten N1 und den zweiten Knoten N2 in den Pixelansteuerungshalbleiterabschnitten 11 verbindet, die in Reihenrichtung jeweils auf zwei Seiten des Funktionsbereichs FU liegen, um sicherzustellen, dass zwei Pixelansteuerungshalbleiterabschnitte 11, die in Reihenrichtung jeweils auf zwei Seiten des Funktionsbereichs FU liegen, verbunden sind, um eine kontinuierliche Halbleiterspur zu bilden, so dass statische Elektrizität gleichmäßig auf der kontinuierlichen Halbleiterspur verteilt werden kann, die den beiden Seiten des Funktionsbereichs FU entspricht, und ferner die Zuverlässigkeit und Gleichmäßigkeit der Leistung der Pixelansteuerungshalbleiterabschnitte 11 auf den beiden Seiten des Funktionsbereichs FU in Reihenrichtung im nachfolgenden Hochtemperatur-Herstellungsprozess verbessert werden kann. Daher können die Ansteuerungsfähigkeiten der Pixelschaltungen im Wesentlichen konsistent sein, die Gleichmäßigkeit der Anzeige kann erreicht werden, und der Anzeigeeffekt kann verbessert werden.
  • Ferner kann das erste Referenzsignal Vref über den dritten Bereichsverbindungshalbleiterabschnitt 133 übertragen werden, um sicherzustellen, dass ein Rücksetzsignal für die ersten Knoten N1 in den Pixelansteuerungshalbleiterabschnitten 11 bereitgestellt wird, die mit dem dritten Bereichsverbindungshalbleiterabschnitt 133 verbunden sind, wodurch die Gates der Treibertransistoren in den Pixelansteuerungshalbleiterabschnitten 11 zurückgesetzt werden. Das zweite Referenzsignal Vref kann über den vierten Bereichsverbindungshalbleiterabschnitt übertragen werden, um sicherzustellen, dass ein Rücksetzsignal für die zweiten Knoten N2 in den Pixelansteuerungshalbleiterabschnitten 11, die mit dem vierten Bereichsverbindungshalbleiterabschnitt verbunden sind, bereitgestellt wird, wodurch die Anoden der lichtemittierenden Elemente, die den Pixelansteuerungshalbleiterabschnitten 11 entsprechen, zurückgesetzt werden und der normale Betrieb der Anzeigeschaltungen und der lichtemittierenden Elemente, die mit den Pixelschaltungen verbunden sind, sichergestellt wird.
  • Unter Bezugnahme auf 18, 19 und 20 kann für den Fall, dass der Funktionsbereich vorgesehen ist und der Funktionsbereich die Verbindungsbeziehung der Pixelansteuerungshalbleiterabschnitte blockiert, der Bereichsverbindungshalbleiterabschnitt vorgesehen werden, um die Verbindung der Pixelansteuerungshalbleiterabschnitte zu erreichen, die in Reihenrichtung oder in Spaltenrichtung auf der einen und auf der anderen Seite des Funktionsbereichs liegen. Der Bereichsverbindungshalbleiterabschnitt kann in Abhängigkeit von den verschiedenen Verbindungsfällen weiter in mehrere Felder unterteilt werden, wie den ersten Bereichsverbindungshalbleiterabschnitt, den zweiten Bereichsverbindungshalbleiterabschnitt, den dritten Bereichsverbindungshalbleiterabschnitt, den vierten Bereichsverbindungshalbleiterabschnitt und den fünften Bereichsverbindungshalbleiterabschnitt, und für die Einzelheiten kann auf die obige Beschreibung verwiesen werden. Der Bereichsverbindungshalbleiterabschnitt gemäß der Ausführungsform der vorliegenden Offenbarung kann in der gleichen Filmschicht gebildet, aus dem gleichen Material hergestellt und im gleichen Verfahren wie der Pixelansteuerungshalbleiterabschnitt gefertigt werden, wodurch eine einfache Anordnung des Bereichsverbindungshalbleiterabschnitts und eine einfache Herstellung des Anzeigefeldes gewährleistet ist.
  • Auf der Grundlage der oben erwähnten Ausführungsformen umfasst weiter unter Bezugnahme auf 20 der Bereichsverbindungshalbleiterabschnitt 13 den fünften Bereichsverbindungshalbleiterabschnitt 135 auf, und das Arraysubstrat 100 weist ferner einen Steuerabschnitt 14 auf. Der Steuerabschnitt 14 überlappt zumindest teilweise mit dem fünften Bereichsverbindungshalbleiterabschnitt 135 in der Richtung senkrecht zu der Ebene, in der das Arraysubstrat angeordnet ist, und der Steuerabschnitt 14 und der fünfte Bereichsverbindungshalbleiterabschnitt 135 bilden ein Schaltelement.
  • Der fünfte Bereichsverbindungshalbleiterabschnitt 135 ist so ausgebildet, dass er den ersten Knoten N1 und den zweiten Knoten N2 in den Pixelansteuerungshalbleiterabschnitten 11 verbindet, die in Reihenrichtung jeweils auf zwei Seiten des Funktionsbereichs FU liegen; da jedoch die für den ersten Knoten N1 und den zweiten Knoten N2 erforderlichen Referenzsignale unterschiedlich sind, kann der Steuerabschnitt 14 vorgesehen werden, und der Steuerabschnitt 14 und der fünfte Bereichsverbindungshalbleiterabschnitt 135 bilden ein Schaltelement. Ferner wird das Schaltelement so gesteuert, dass es sich ausschaltet, um den offenen Stromkreis zwischen dem ersten Knoten N1 und dem zweiten Knoten N2 zu steuern, um zu verhindern, dass der erste Knoten N1 und der zweite Knoten N2 mit demselben Referenzsignal gespeist werden, das über den fünften Bereichsverbindungshalbleiterabschnitt 135 übertragen wird, wodurch das Problem vermieden wird, dass die Genauigkeit des Zurücksetzens des Gates des Treibertransistors oder der Anode des lichtemittierenden Elements nicht hoch ist.
  • Ferner ist das Schaltelement so vorgesehen, dass sich der Steuerabschnitt 14 und der fünfte Bereichsverbindungshalbleiterabschnitt 135 in der Richtung senkrecht zu der Ebene, in der das Arraysubstrat angeordnet ist, zumindest teilweise überlappen. Auf diese Weise bilden der Steuerabschnitt 14 und der fünfte Bereichsverbindungshalbleiterabschnitt 135 einen Dünnschichttransistor, und ein Bereich, in dem sich der Steuerabschnitt 14 und der fünfte Bereichsverbindungshalbleiterabschnitt 135 überlappen, dient als Leitungskanal des Dünnschichttransistors. Der Leitungskanal wird durch den Steuerabschnitt 14 so gesteuert, dass er abgeschaltet wird, um das Ausschalten des Schaltelements zu erreichen, und ferner, um den offenen Stromkreis zwischen dem ersten Knoten N1 und dem zweiten Knoten N2 so zu steuern, dass er unterbrochen wird.
  • Auf der Grundlage der oben beschriebenen Ausführungsform kann der Steuerabschnitt 14 ferner so ausgebildet sein, dass er mit einem Festspannungsanschluss elektrisch verbunden ist, und auf diese Weise kann ein Festspannungssignal im Steuerabschnitt 14 übertragen werden, und das Festspannungssignal kann als Steuersignal zur Steuerung des Schaltelements verwendet werden, das ausgeschaltet werden soll, um das Schaltelement so zu steuern, dass es in einem ausgeschalteten Zustand gehalten wird.
  • Wenn beispielsweise der Dünnschichttransistor, der durch den Steuerabschnitt 14 und den fünften Bereichsverbindungshalbleiterabschnitt 135 gebildet wird, ein p-Dünnschichttransistor ist, kann der Festspannungsanschluss so gesteuert werden, dass er ein Signal mit hohem Pegel überträgt, und das Signal mit hohem Pegel kann den p-Dünnschichttransistor so steuern, dass er sich in einem ausgeschalteten Zustand befindet. Als weiteres Beispiel kann für den Fall, dass der Dünnschichttransistor, der durch den Steuerabschnitt 14 und den fünften Bereichsverbindungshalbleiterabschnitt 135 gebildet wird, ein n-Dünnschichttransistor ist, der Festspannungsanschluss so gesteuert werden, dass er ein Signal mit niedrigem Pegel überträgt, und das Signal mit niedrigem Pegel kann den n-Dünnschichttransistor so steuern, dass er sich in einem ausgeschalteten Zustand befindet. In der Ausführungsform der vorliegenden Offenbarung wird als Beispiel zur Veranschaulichung angenommen, dass der Dünnschichttransistor, der durch den Steuerabschnitt 14 und den fünften Bereichsverbindungshalbleiterabschnitt 135 gebildet wird, ein p-Dünnschichttransistor ist.
  • Auf der Grundlage der oben beschriebenen Ausführungsform und weiter unter Bezugnahme auf 20 weist das Arraysubstrat ferner eine Leistungssignalleitung PVDD auf, und die Leistungssignalleitung PVDD erstreckt sich entlang der Spaltenrichtung und ist elektrisch mit den Pixelschaltungen verbunden. Die Leistungssignalleitung PVDD umfasst einen ersten Verzweigungsteil 15, und der erste Verzweigungsteil 15 wird auch als Steuerabschnitt 14 verwendet.
  • Beispielhaft ist aus der Beschreibung des Aufbaus und des Betriebsverfahrens der Pixelschaltung unter Bezugnahme auf 2 und 4 zu sehen, dass das Arraysubstrat ferner die Leistungssignalleitung PVDD aufweisen kann, und die Leistungssignalleitung PVDD ist so ausgelegt, dass sie ein PVDD-Leistungssignal für das lichtemittierende Element bereitstellt, um sicherzustellen, dass das lichtemittierende Element normal Licht emittieren kann. Im Allgemeinen ist PVDD ein Signal mit hohem Pegel. Wie in 20 gezeigt, weist die Leistungssignalleitung PVDD den ersten Verzweigungsteil 15 auf, und der erste Verzweigungsteil 15 wird auch als Steuerabschnitt 14 verwendet, und das PVDD-Leistungssignal mit hohem Pegel dient als Steuersignal für das Schaltelement, um das Schaltelement so zu steuern, dass es ausgeschaltet bleibt, wodurch der offene Stromkreis zwischen dem ersten Knoten N1 und dem zweiten Knoten N2 in den beiden Pixelansteuerungshalbleiterabschnitten, die auf der einen und auf der anderen Seiten de Funktionsbereichs FU liegen, sichergestellt ist. Darüber hinaus dient die ursprünglich im Arraysubstrat 100 vorgesehene Leistungssignalleitung PVDD als Steuerabschnitt 14, wodurch sichergestellt ist, dass der Steuerabschnitt 14 auf einfache Weise bereitgestellt werden kann.
  • Es ist zu beachten, dass in 20 nur beispielhaft angenommen wird, dass der erste Verzweigungsteil 15 ein Teil der Leistungssignalleitung PVDD ist. Es kann davon ausgegangen werden, dass entsprechend der Anordnung der Leistungssignalleitung PVDD und der Anordnung des fünften Bereichsverbindungshalbleiterabschnitts 135 der erste Verzweigungsteil 15 auch andere Anordnungen umfassen kann, was in den Ausführungsformen der vorliegenden Offenbarung nicht eingeschränkt ist.
  • Es ist ferner zu beachten, dass in 20 nur zwei Leistungssignalleitungen PVDD dargestellt sind. Es ist zu verstehen, dass mehrere Leistungssignalleitungen PVDD im Arraysubstrat vorgesehen sein können, z.B. kann eine Leistungssignalleitung PVDD für jede Spalte der Pixelansteuerungshalbleiterabschnitte 11 vorgesehen sein, und die spezifische Anordnung der Leistungssignalleitungen PVDD ist in der Ausführungsform der vorliegenden Offenbarung nicht beschränkt. Ferner umgeht die in 20 gezeigte Leistungssignalleitung PVDD den Funktionsbereich FU und beeinträchtigt nicht die Anordnung der Komponenten im Funktionsbereich FU.
  • Optional ist 21 eine weitere vergrößerte beispielhafte Ansicht des Bereichs A in 17. Wie in 21 gezeigt, umfasst der Steuerabschnitt 14 einen ersten Steuerabschnitt 141 und einen zweiten Steuerabschnitt 142, wobei der erste Steuerabschnitt 141 und der zweite Steuerabschnitt 142 in der Richtung senkrecht zu der Ebene, in der das Arraysubstrat angeordnet ist, zumindest teilweise mit demselben fünften Bereichsverbindungshalbleiterabschnitt 135 überlappen, und der erste Steuerabschnitt 141 und der zweite Steuerabschnitt 142 in der Richtung senkrecht zu der Ebene, in der sich das Arraysubstrat liegt, sich nicht überlappen. Der erste Steuerabschnitt 141 und der fünfte Bereichsverbindungshalbleiterabschnitt 135 sowie der zweite Steuerabschnitt 142 und der fünfte Bereichsverbindungshalbleiterabschnitt 135 bilden jeweils ein erstes Unterschaltelement und ein zweites Unterschaltelement. Der erste Steuerabschnitt 141 und der zweite Steuerabschnitt 142 empfangen jeweils unterschiedliche elektrische Signale, und zu jeder Zeit befindet sich zumindest eines von dem ersten Unterschaltelement und dem zweiten Unterschaltelement in einem ausgeschalteten Zustand.
  • Wie in 21 gezeigt, kann der Steuerabschnitt 14 ferner beispielhaft einen ersten Steuerabschnitt 141 und einen zweiten Steuerabschnitt 142 umfassen. In der Richtung senkrecht zum Substrat überlappen sowohl der erste Steuerabschnitt 141 als auch der zweite Steuerabschnitt 142 mit dem fünften Bereichsverbindungshalbleiterabschnitts 135. Daher bilden der erste Steuerabschnitt 141 und ein Bereich des fünften Bereichsverbindungshalbleiterabschnitts 135 einen ersten Unterschalter, und der zweite Steuerabschnitt 142 und ein anderer Bereich des fünften Bereichsverbindungshalbleiterabschnitts 135 bilden einen zweiten Unterschalter. Das erste Unterschaltelement und/oder das zweite Unterschaltelement befindet sich in einem ausgeschalteten Zustand, wodurch sichergestellt ist, dass ein Signal, das im fünften Bereichsverbindungshalbleiterabschnitt 135 übertragen wird, an der Position des ersten Unterschaltelements und/oder der Position des zweiten Unterschaltelements nicht normal übertragen werden kann, und ein offener Stromkreis zwischen dem ersten Knoten N1 und dem zweiten Knoten N2 in den beiden Pixelansteuerungshalbleiterabschnitten, die auf der einen und auf der anderen Seite des Funktionsbereichs FU liegen, sichergestellt ist.
  • Auf der Grundlage der obigen Ausführungsform und weiter unter Bezugnahme auf 21 weist das Arraysubstrat ferner die erste Abtastsignalleitung Scan1 und die zweite Abtastsignalleitung Scan2 auf. Die erste Abtastsignalleitung Scan1 erstreckt sich in Reihenrichtung und ist mit den Pixelschaltungen elektrisch verbunden, die erste Abtastsignalleitung weist einen zweiten Verzweigungsteil 16 auf, und der zweite Verzweigungsteil 16 wird auch als erster Steuerabschnitt 141 verwendet. Die zweite Abtastsignalleitung Scan2 erstreckt sich in Reihenrichtung und ist mit den Pixelschaltungen elektrisch verbunden, die zweite Abtastsignalleitung Scan2 weist einen dritten Verzweigungsteil 17 auf, und der dritte Verzweigungsteil 17 wird auch als zweiter Steuerabschnitt 142 verwendet.
  • Wie aus der Beschreibung des Aufbaus und des Betriebsprozesses der Pixelschaltungen unter Bezugnahme auf 2 und 4 ersichtlich ist, weist das Arraysubstrat beispielhaft ferner die erste Abtastsignalleitung Scan1 und die zweite Abtastsignalleitung Scan2 auf, und die erste Abtastsignalleitung Scan1 und die zweite Abtastsignalleitung Scan2 sind so ausgelegt, dass sie Abtastsignale für die Dünnschichttransistoren in den Pixelschaltungen bereitstellen, um den normalen Betrieb der Pixelschaltungen sicherzustellen. Im Allgemeinen kann aus dem in 5 dargestellten Zeitablaufdiagramm entnommen werden, dass zu jedem Zeitpunkt die erste Abtastsignalleitung Scan1 und/oder die zweite Abtastsignalleitung Scan2 ein Signal mit hohem Pegel ist. Daher ist für den Fall, das der zweite Verzweigungsteil 16 in der ersten Abtastsignalleitung Scan1 auch als erster Steuerabschnitt 141 verwendet wird und der dritte Verzweigungsteil 17 in der zweiten Abtastsignalleitung Scan2 auch als zweiter Steuerabschnitt 142 verwendet wird, mindestens ein Signal der Signale des zweiten Verzweigungsteils 16 und des dritten Verzweigungsteils 17 ein Signal mit hohem Pegel, so dass das erste Unterschaltelement und/oder das zweite Unterschaltelement so gesteuert werden kann, dass es sich in einem ausgeschalteten Zustand befindet. Auf diese Weise kann sichergestellt werden, dass das im fünften Bereichsverbindungshalbleiterabschnitt 135 übertragene Signal an der Position des ersten Unterschaltelements und/oder der Position des zweiten Unterschaltelements nicht normal übertragen werden kann, und der offene Stromkreis zwischen dem ersten Knoten N1 und dem zweiten Knoten N2 in den beiden Pixelansteuerungshalbleiterabschnitten, die auf der einen und auf der anderen Seite des Funktionsbereichs FU liegen, kann gewährleistet werden. Darüber hinaus dient die ursprünglich im Arraysubstrat 100 vorgesehene Abtastsignalleitung als Steuerabschnitt 14, wodurch sichergestellt ist, dass der Steuerabschnitt 14 auf einfache Weise bereitgestellt werden kann.
  • Es ist zu beachten, dass in 21 die erste Abtastsignalleitung Scan1 und die zweite Abtastsignalleitung Scan2 nur in einem Bereich dargestellt sind, der dem fünften Bereichsverbindungshalbleiterabschnitt 135 entspricht. Gemäß der vorstehenden Beschreibung entspricht jede Reihe der Pixelansteuerungshalbleiterabschnitte 11 zwei Abtastsignalleitungen, d.h. der ersten Abtastsignalleitung Scan1 und der zweiten Abtastsignalleitung Scan2. In 21 wird für die erste Abtastsignalleitung Scan1 und die zweite Abtastsignalleitung Scan2, die sich oberhalb des Funktionsbereichs FU befinden, als Beispiel zur Veranschaulichung in 21 angenommen, dass der dritte Verzweigungsteil 17 ein Teil der zweiten Abtastsignalleitung Scan2 ist; und für die erste Abtastsignalleitung Scan1 und die zweite Abtastsignalleitung Scan2, die sich unterhalb des Funktionsbereichs FU befinden, wird als Beispiel zur Veranschaulichung in 21 angenommen, dass der zweite Verzweigungsteil 16 ein Teil der ersten Abtastsignalleitung Scan1 ist. Es versteht sich, dass entsprechend den Anordnungen der ersten Abtastsignalleitung Scan1 und der zweiten Abtastsignalleitung Scan2 und der Anordnung des fünften Bereichsverbindungshalbleiterabschnitts 135 der zweite Verzweigungsteil 16 und der dritte Verzweigungsteil 17 auch andere Anordnungen umfassen können, was in der Ausführungsform der vorliegenden Anmeldung nicht beschränkt ist.
  • Auf der Grundlage der oben beschriebenen Ausführungsform und weiter unter Bezugnahme auf 2 kann die Pixelschaltung gemäß den Ausführungsformen der vorliegenden Offenbarung ferner einen ersten Verbindungsteil 18 und einen zweiten Verbindungsteil 19 umfassen, die Referenzsignalleitung Vref umfasst die erste Referenzsignalleitung Vref1 und die zweite Referenzsignalleitung Vref2, die sich in Reihenrichtung erstrecken und parallel zueinander sind, und zwei Knoten mit festem Potential umfassen einen ersten Knoten N1 und einen zweiten Knoten N2. Der erste Knoten N1 und die erste Referenzsignalleitung Vref1 sind über den ersten Verbindungsteil 18 elektrisch verbunden; und der zweite Knoten N2 und die zweite Referenzsignalleitung Vref2 sind über den zweiten Verbindungsteil 19 elektrisch verbunden.
  • Weiter mit fortgesetzter Bezugnahme auf 2 ist z.B. der erste Knoten N1 über den ersten Verbindungsteil 18 mit der ersten Referenzsignalleitung Vref1 elektrisch verbunden, um die Übertragung des ersten Referenzsignals zu erreichen, wodurch sichergestellt ist, dass das Gate des Treibertransistors zurückgesetzt werden kann. Der zweite Knoten N2 ist über den zweiten Verbindungsteil 19 mit der zweiten Referenzsignalleitung Vref2 elektrisch verbunden, um die Übertragung des zweiten Referenzsignals zu erreichen, wodurch sichergestellt ist, dass die Anode des lichtemittierenden Elements zurückgesetzt werden kann und der normale Betrieb des Anzeigefeldes gewährleistet ist.
  • Auf der Grundlage der oben beschriebenen Ausführungsformen und weiter unter Bezugnahme auf 2 umfasst das Arraysubstrat ein Substrat und eine auf dem Substrat angeordnete Treiberschaltungsschicht, und die Treiberschaltungsschicht umfasst eine Halbleiterschicht, eine erste Metallschicht, eine kapazitive Metallschicht, eine zweite Metallschicht und eine dritte Metallschicht, die in einer Richtung weg von dem Substrat gestapelt sind.
  • Der Pixelansteuerungshalbleiterabschnitt befindet sich auf der Halbleiterschicht, die Referenzsignalleitung befindet sich auf der ersten Metallschicht oder der kapazitiven Metallschicht, und der erste Verbindungsteil und der zweite Verbindungsteil befinden sich auf der zweiten Metallschicht oder der dritten Metallschicht.
  • Aus dem Vorstehenden ist bekannt, dass die Pixelschaltung mehrere Dünnschichttransistoren und einen Speicherkondensator aufweisen kann, wobei jeder der Dünnschichttransistoren eine aktive Schicht, ein Gate, einen Source-Anschluss und einen Drain-Anschluss aufweist und der Speicherkondensator eine erste Kondensatorplatte und eine zweite Kondensatorplatte aufweist. Das Arraysubstrat weist ferner eine Abtastsignalleitung, eine Datensignalleitung, eine Referenzsignalleitung und eine Leistungssignalleitung auf. Dabei ist die aktive Schicht der Pixelansteuerungshalbleiterabschnitt, d.h. die aktive Schicht befindet sich in der Halbleiterschicht, die in der Treiberschaltungsschicht angeordnet ist, und ist auf der Seite der Treiberschaltungsschicht nahe dem Substrat angeordnet. Ferner können sich das Gate, die erste Kondensatorplatte und die Abtastsignalleitung in der ersten Metallschicht in der Treiberschaltungsschicht befinden.
  • Die zweite Kondensatorplatte kann sich in der kapazitiven Metallschicht in der Treiberschaltungsschicht befinden. Der Source-Anschluss und der Drain-Anschluss sowie die Datensignalleitung können sich in der zweiten Metallschicht befinden. Die Leistungssignalleitung kann sich in der zweiten Metallschicht und/oder in der dritten Metallschicht befinden. Ferner kann sich die Referenzsignalleitung in der ersten Metallschicht oder in der kapazitiven Metallschicht befinden, der erste Verbindungsteil und der zweite Verbindungsteil können sich in der zweiten Metallschicht oder in der dritten Metallschicht befinden, und der erste Verbindungsteil und der zweite Verbindungsteil sind zur Realisierung der Übertragung von Referenzsignalen jeweils über Kontaktlöcher mit der Referenzsignalleitung elektrisch verbunden. Auf diese Weise wird die Anordnung des ersten Verbindungsteils und des zweiten Verbindungsteils durch die Verwendung der Filmschicht in der Treiberschaltungsschicht erreicht, wodurch die Anordnung des ersten Verbindungsteils und des zweiten Verbindungsteils einfach und die Filmschichtstruktur des Anzeigefeldes einfach ist.
  • Auf der Grundlage desselben oben beschriebenen Konzepts wird ferner gemäß einer Ausführungsform der vorliegenden Offenbarung eine Anzeigevorrichtung bereitgestellt. 22 ist ein Strukturdiagramm einer Anzeigevorrichtung gemäß einer Ausführungsform der vorliegenden Offenbarung. Wie in 22 gezeigt, umfasst die Anzeigevorrichtung das Anzeigefeld 200 aus den oben beschriebenen Ausführungsformen. Die Anzeigevorrichtung umfasst ein Anzeigefeld gemäß einer beliebigen Ausführungsform der vorliegenden Offenbarung, und daher hat die Anzeigevorrichtung gemäß der Ausführungsform der vorliegenden Offenbarung entsprechende vorteilhafte Effekte des Anzeigefeldes gemäß den Ausführungsformen der vorliegenden Offenbarung, wobei Einzelheiten hier nicht erneut beschrieben werden. Beispielhaft kann es sich bei dem Anzeigegerät um ein Mobiltelefon, einen Computer, ein intelligentes tragbares Gerät (z. B. eine intelligente Uhr), eine Onboard-Anzeigevorrichtung und andere elektronische Geräte handeln, was in den Ausführungsformen der vorliegenden Offenbarung nicht beschränkt ist.
  • Es ist anzumerken, dass die obigen Ausführungen lediglich bevorzugte Ausführungsformen der vorliegenden Offenbarung und der darin verwendeten technischen Prinzipien sind. Der Fachmann wird verstehen, dass die vorliegende Offenbarung nicht auf die vorliegenden besonderen Ausführungsformen beschränkt ist und dass verschiedene wesentliche Änderungen, Anpassungen, Kombinationen und Ersetzungen für den Fachmann vorgenommen werden können, ohne von dem Schutzumfang der vorliegenden Offenbarung abzuweichen. Auch wenn die vorliegende Offenbarung anhand der oben genannten Ausführungsformen ausführlich beschrieben wurde, ist die vorliegende Offenbarung nicht auf die oben beschriebenen Ausführungsformen beschränkt und kann weitere gleichwertige Ausführungsformen umfassen, ohne vom Konzept der vorliegenden Offenbarung abzuweichen. Der Umfang der vorliegenden Offenbarung wird durch den Umfang der beigefügten Ansprüche bestimmt.

Claims (25)

  1. Anzeigefeld mit einem Arraysubstrat, wobei das Arraysubstrat Folgendes umfasst: mehrere Pixelschaltungen, wobei die mehreren Pixelschaltungen in einem Array in einer Reihenrichtung und einer Spaltenrichtung angeordnet sind, jede der mehreren Pixelschaltungen einen Pixelansteuerungshalbleiterabschnitt aufweist, der Pixelansteuerungshalbleiterabschnitt zwei Verbindungsknoten mit festem Potential aufweist und die Reihenrichtung die Spaltenrichtung schneidet; mehrere Referenzsignalleitungen, wobei die beiden Verbindungsknoten mit festem Potential mit mindestens einer der mehreren Referenzsignalleitungen elektrisch verbunden sind; und mehrere Pixelverbindungshalbleiterabschnitte, wobei zwei in einer ersten Richtung benachbarte Verbindungsknoten mit festem Potential über einen der mehreren Pixelverbindungshalbleiterabschnitten elektrisch verbunden sind und die erste Richtung parallel zu einer Ebene verläuft, in der das Arraysubstrat angeordnet ist.
  2. Anzeigefeld nach Anspruch 1, wobei die mehreren Referenzsignalleitungen eine erste Referenzsignalleitung und eine zweite Referenzsignalleitung umfassen, die sich in Reihenrichtung erstrecken; die beiden Verbindungsknoten mit festem Potential einen ersten Knoten und einen zweiten Knoten umfassen; und in ein und demselben Pixelansteuerungshalbleiterabschnitt der erste Knoten mit der ersten Referenzsignalleitung elektrisch verbunden ist und der zweite Knoten mit der zweiten Referenzsignalleitung elektrisch verbunden ist; und der Pixelansteuerungshalbleiterabschnitt einen der mehreren Pixelverbindungshalbleiterabschnitte umfasst und der erste Knoten und der zweite Knoten in ein und demselben Pixelansteuerungshalbleiterabschnitt über den einen der mehreren Pixelverbindungshalbleiterabschnitte elektrisch verbunden sind.
  3. Anzeigefeld nach Anspruch 1 oder 2, wobei zwei Verbindungsknoten mit festem Potential einen ersten Knoten und einen zweiten Knoten umfassen, wobei der zweite Knoten mit einer der mehreren Referenzsignalleitungen elektrisch verbunden ist und der erste Knoten über einen der mehreren Pixelverbindungshalbleiterabschnitte und den zweiten Knoten mit der einen der mehreren Referenzsignalleitungen elektrisch verbunden ist; oder der erste Knoten mit einer der mehreren Referenzsignalleitungen elektrisch verbunden ist und der zweite Knoten über einen der mehreren Pixelverbindungshalbleiterabschnitte und den ersten Knoten mit der einen der mehreren Referenzsignalleitungen elektrisch verbunden ist; und aus mehreren Pixelansteuerungshalbleiterabschnitten, die sequentiell in Spaltenrichtung angeordnet sind, der zweite Knoten im Pixelansteuerungshalbleiterabschnitt in einer gegenwärtigen Stufe über einen der mehreren Pixelverbindungshalbleiterabschnitte mit dem ersten Knoten im Pixelansteuerungshalbleiterabschnitt in einer nächsten Stufe elektrisch verbunden ist.
  4. Anzeigefeld nacheinem der vorhergehenden Ansprüche, wobei die mehreren Referenzsignalleitungen eine erste Referenzsignalleitung und eine zweite Referenzsignalleitung umfassen, die sich in Reihenrichtung erstrecken; die beiden Verbindungsknoten mit festem Potential einen ersten Knoten und einen zweiten Knoten umfassen; und in ein und demselben Pixelansteuerungshalbleiterabschnitt der erste Knoten mit der ersten Referenzsignalleitung elektrisch verbunden ist und der zweite Knoten mit der zweiten Referenzsignalleitung elektrisch verbunden ist; und zwei in Reihenrichtung benachbarte Pixelansteuerungshalbleiterabschnitte einen ersten Pixelansteuerungshalbleiterabschnitt und einen zweiten Pixelansteuerungshalbleiterabschnitt umfassen; und der erste Knoten im ersten Pixelansteuerungshalbleiterabschnitt über einen der mehreren Pixelverbindungshalbleiterabschnitte mit dem ersten Knoten im zweiten Pixelansteuerungshalbleiterabschnitt elektrisch verbunden ist oder der zweite Knoten im ersten Pixelansteuerungshalbleiterabschnitt über einen der mehreren Pixelverbindungshalbleiterabschnitte mit dem zweiten Knoten im zweiten Pixelansteuerungshalbleiterabschnitt elektrisch verbunden ist.
  5. Anzeigefeld nach Anspruch 4, wobei der erste Knoten und der zweite Knoten im Pixelansteuerungshalbleiterabschnitt in der ersten Richtung jeweils auf zwei gegenüberliegenden Seiten des Pixelansteuerungshalbleiterabschnitts angeordnet sind; und die erste Richtung parallel zur Spaltenrichtung ist oder ein eingeschlossener Winkel zwischen der ersten Richtung und der Spaltenrichtung ein spitzer Winkel ist; und die Pixelansteuerungshalbleiterabschnitte in zwei der mehreren Pixelschaltungen ein und dasselbe Muster haben.
  6. Anzeigefeld nach Anspruch 4, wobei der erste Knoten und der zweite Knoten im Pixelansteuerungshalbleiterabschnitt in einer zweiten Richtung jeweils auf zwei gegenüberliegenden Seiten des Pixelansteuerungshalbleiterabschnitts angeordnet sind, die zweite Richtung parallel zu der Ebene ist, in der das Arraysubstrat angeordnet ist, und die zweite Richtung parallel zur Spaltenrichtung ist oder ein eingeschlossener Winkel zwischen der zweiten Richtung und der Spaltenrichtung ein spitzer Winkel ist; und in Reihenrichtung die Muster von Pixelansteuerungshalbleiterabschnitten in zwei benachbarten, sequentiell angeordneten Pixelschaltungen unterschiedlich sind und die Muster von zwei Pixelansteuerungshalbleiterabschnitten, die durch einen Pixelansteuerungshalbleiterabschnitt beabstandet sind, gleich sind.
  7. Anzeigefeld nach Anspruch 6, wobei zwei benachbarte Pixelansteuerungshalbleiterabschnitte, die sequentiell in Reihenrichtung angeordnet sind, einen ersten Pixelansteuerungshalbleiterabschnitt und einen zweiten Pixelansteuerungshalbleiterabschnitt umfassen, ein Pixelansteuerungshalbleiterabschnitt, der auf einer ersten Seite des ersten Pixelansteuerungshalbleiterabschnitts in Spaltenrichtung angeordnet ist, ein dritter Pixelansteuerungshalbleiterabschnitt ist und ein Pixelansteuerungshalbleiterabschnitt, der auf einer ersten Seite des zweiten Pixelansteuerungshalbleiterabschnitts in Spaltenrichtung angeordnet ist, ein vierter Pixelansteuerungshalbleiterabschnitt ist; und der erste Knoten im ersten Pixelansteuerungshalbleiterabschnitt, der erste Knoten im zweiten Pixelansteuerungshalbleiterabschnitt, der zweite Knoten im dritten Pixelansteuerungshalbleiterabschnitt und der zweite Knoten im vierten Pixelansteuerungshalbleiterabschnitt in Reihenrichtung angeordnet sind; und der erste Knoten im ersten Pixelansteuerungshalbleiterabschnitt und der erste Knoten im zweiten Pixelansteuerungshalbleiterabschnitt in Reihenrichtung zwischen dem zweiten Knoten im dritten Pixelansteuerungshalbleiterabschnitt und dem zweiten Knoten im vierten Pixelansteuerungshalbleiterabschnitt angeordnet sind, oder der zweite Knoten im dritten Pixelansteuerungshalbleiterabschnitt und der zweite Knoten im vierten Pixelansteuerungshalbleiterabschnitt in Reihenrichtung zwischen dem ersten Knoten im ersten Pixelansteuerungshalbleiterabschnitt und dem ersten Knoten im zweiten Pixelansteuerungshalbleiterabschnitt angeordnet sind.
  8. Anzeigefeld nach Anspruch 7, wobei der Pixelansteuerungshalbleiterabschnitt einen U-förmigen Teil aufweist, wobei der U-förmige Teil einen Verbindungsteil, einen ersten Verzweigungsteil und einen zweiten Verzweigungsteil umfasst; der erste Verzweigungsteil und der zweite Verzweigungsteil jeweils mit zwei Enden des Verbindungsteils verbunden sind; der erste Verzweigungsteil und der zweite Verzweigungsteil in Reihenrichtung angeordnet sind und sich in Spaltenrichtung erstrecken; und ein von dem Verbindungsteil entferntes Ende des ersten Verzweigungsteils der erste Knoten ist; und in Reihenrichtung der erste Verzweigungsteil im ersten Pixelansteuerungshalbleiterabschnitt auf einer Seite des zweiten Verzweigungsteils im ersten Pixelansteuerungshalbleiterabschnitt entfernt von dem zweiten Knoten im dritten Pixelansteuerungshalbleiterabschnitt angeordnet ist und der erste Verzweigungsteil im zweiten Pixelansteuerungshalbleiterabschnitt auf einer Seite des zweiten Verzweigungsteils im zweiten Pixelansteuerungshalbleiterabschnitt entfernt von dem zweiten Knoten im vierten Pixelansteuerungshalbleiterabschnitt angeordnet ist; oder in Reihenrichtung der zweite Knoten im dritten Pixelansteuerungshalbleiterabschnitt auf einer Seite des zweiten Verzweigungsteils im ersten Pixelansteuerungshalbleiterabschnitt entfernt vom ersten Knoten im ersten Pixelansteuerungshalbleiterabschnitt angeordnet ist und der zweite Knoten im vierten Pixelansteuerungshalbleiterabschnitt auf einer Seite des zweiten Verzweigungsteils im zweiten Pixelansteuerungshalbleiterabschnitt entfernt vom ersten Knoten im zweiten Pixelansteuerungshalbleiterabschnitt angeordnet ist.
  9. Anzeigefeld nacheinem der vorhergehenden Ansprüche, wobei die mehreren Pixelverbindungshalbleiterabschnitte und der Pixelansteuerungshalbleiterabschnitt in ein und derselben Schicht angeordnet sind.
  10. Anzeigefeld nach einem der vorhergehenden Ansprüche, wobei die erste Richtung die Reihenrichtung oder die Spaltenrichtung ist.
  11. Anzeigefeld nach einem der vorhergehenden Ansprüche, wobei mehrere Pixelansteuerungshalbleiterabschnitte einen i-ten Pixelansteuerungshalbleiterabschnitt, einen (i+1)-ten Pixelansteuerungshalbleiterabschnitt und einen (i+2)-ten Pixelansteuerungshalbleiterabschnitt umfassen, die sequentiell in Reihenrichtung angeordnet sind, wobei i eine positive ganze Zahl ist; die mehreren Pixelverbindungshalbleiterabschnitte einen ersten Pixelverbindungshalbleiterabschnitt und einen zweiten Pixelverbindungshalbleiterabschnitt umfassen; der zweite Knoten im i-ten Pixelansteuerungshalbleiterabschnitt und der zweite Knoten im (i+1)-ten Pixelansteuerungshalbleiterabschnitt über den zweiten Pixelverbindungshalbleiterabschnitt elektrisch verbunden sind und der erste Knoten im (i+1)-ten Pixelansteuerungshalbleiterabschnitt und der erste Knoten im (i+2)-ten Pixelansteuerungshalbleiterabschnitt über den ersten Pixelverbindungshalbleiterabschnitt elektrisch verbunden sind; und sich der erste Pixelverbindungshalbleiterabschnitt und der zweite Pixelverbindungshalbleiterabschnitt in Reihenrichtung erstrecken.
  12. Anzeigefeld nach Anspruch 11, wobei sich eine Länge des ersten Pixelverbindungshalbleiterabschnitts von einer Länge des zweiten Pixelverbindungshalbleiterabschnitts unterscheidet.
  13. Anzeigefeld nach Anspruch 12, wobei die Länge des ersten Pixelverbindungshalbleiterabschnitts größer ist als die Länge des zweiten Pixelverbindungshalbleiterabschnitts.
  14. Anzeigefeld nach einem der Ansprüche 11 bis 13, wobei die in Spaltenrichtung angeordneten Pixelansteuerungshalbleiterabschnitte Pixelansteuerungshalbleiterabschnitte in einer j-ten Reihe und Pixelansteuerungshalbleiterabschnitte in einer (j+1)-ten Reihe umfassen, wobei j eine positive ganze Zahl ist; und in einer Richtung, die sich in Reihenrichtung erstreckt, der zweite Pixelverbindungshalbleiterabschnitt, der mit den Pixelansteuerungshalbleiterabschnitten in der j-ten Reihe verbunden ist, den ersten Pixelverbindungshalbleiterabschnitt überlappt, der mit den Pixelverbindungshalbleiterabschnitten in der (j+1)-ten Reihe verbunden ist.
  15. Anzeigefeld nach Anspruch 14, wobei der zweite Pixelverbindungshalbleiterabschnitt, der mit den Pixelansteuerungshalbleiterabschnitten in der j-ten Reihe verbunden ist, und der erste Pixelverbindungshalbleiterabschnitt, der mit den Pixelansteuerungshalbleiterabschnitten in der (j+1)-ten Reihe verbunden ist, in Reihenrichtung auf ein und derselben Blindgeraden liegen; die mehreren Referenzsignalleitungen eine erste Referenzsignalleitung, die mit dem ersten Pixelverbindungshalbleiterabschnitt elektrisch verbunden ist, der mit den Pixelansteuerungshalbleiterabschnitten in der (j+1)-ten Reihe verbunden ist, und eine zweite Referenzsignalleitung umfassen, wobei sich die erste Referenzsignalleitung in Reihenrichtung erstreckt; jede der mehreren Pixelschaltungen ferner einen Treibertransistor und einen Verbindungsabschnitt, ein lichtemittierendes Element, einen ersten Rücksetztransistor und einen zweiten Rücksetztransistor umfasst, wobei eine erste Elektrode des ersten Rücksetztransistors mit einem Gate des Treibertransistors elektrisch verbunden ist, eine erste Elektrode des zweiten Rücksetztransistors mit einer Anode des lichtemittierenden Elements elektrisch verbunden ist und die erste Elektrode des ersten Rücksetztransistors über den Verbindungsabschnitt mit dem Gate des Treibertransistors elektrisch verbunden ist; und in Spaltenrichtung die erste Referenzsignalleitung zwischen der Blindgeraden und dem Verbindungsabschnitt in Pixelschaltungen in der j-ten Reihe angeordnet ist.
  16. Anzeigefeld nach einem der Ansprüche 11 bis 15, wobei mehrere zweite Knoten in Pixelansteuerungshalbleiterabschnitten in einerj-ten Reihe und mehrere erste Knoten in Pixelansteuerungshalbleiterabschnitten in einer (j+1)-ten Reihe in Reihenrichtung angeordnet sind.
  17. Anzeigefeld nach einem der Ansprüche 11 bis 16, wobei die mehreren Referenzsignalleitungen eine erste Referenzsignalleitung und eine zweite Referenzsignalleitung umfassen, die sich in Reihenrichtung erstrecken, und wobei in einer Richtung senkrecht zu der Ebene, in der das Anzeigefeld angeordnet ist, weder der erste Pixelverbindungshalbleiterabschnitt noch der zweite Pixelverbindungshalbleiterabschnitt mit der ersten Referenzsignalleitung und der zweiten Referenzsignalleitung überlappt.
  18. Anzeigefeld nach einem der vorhergehenden Ansprüche, wobei die mehreren Referenzsignalleitungen eine erste Referenzsignalleitung und eine zweite Referenzsignalleitung umfassen, die sich in Reihenrichtung erstrecken; die beiden Verbindungsknoten mit festem Potential einen ersten Knoten und einen zweiten Knoten umfassen; und in ein und demselben Pixelansteuerungshalbleiterabschnitt der erste Knoten mit der ersten Referenzsignalleitung elektrisch verbunden ist und der zweite Knoten mit der zweiten Referenzsignalleitung elektrisch verbunden ist; und die mehreren Referenzsignalleitungen ferner eine dritte Referenzsignalleitung und eine vierte Referenzsignalleitung umfassen, wobei die erste Referenzsignalleitung über die dritte Referenzsignalleitung mit dem ersten Knoten elektrisch verbunden ist und die zweite Referenzsignalleitung über die vierte Referenzsignalleitung mit dem zweiten Knoten elektrisch verbunden ist.
  19. Anzeigefeld nach Anspruch 18, wobei sich die dritte Referenzsignalleitung in Spaltenrichtung erstreckt.
  20. Anzeigefeld nach Anspruch 18 oder 19, wobei das Arraysubstrat ferner ein Substrat und eine auf dem Substrat angeordnete Treiberschaltungsschicht umfasst, wobei die Treiberschaltungsschicht eine Halbleiterschicht, eine erste Metallschicht, eine kapazitive Metallschicht, eine zweite Metallschicht und eine dritte Metallschicht umfasst, die in einer Richtung weg von dem Substrat gestapelt sind; und die dritte Referenzsignalleitung und die vierte Referenzsignalleitung auf der zweiten Metallschicht angeordnet sind.
  21. Anzeigefeld nach einem der vorhergehenden Ansprüche, wobei jede der mehreren Pixelschaltungen ferner einen Treibertransistor, ein lichtemittierendes Element, einen ersten Rücksetztransistor und einen zweiten Rücksetztransistor umfasst, wobei der Treibertransistor so konfiguriert ist, dass er das lichtemittierende Element so steuert, dass es leuchtet, wobei der erste Rücksetztransistor so konfiguriert ist, dass er ein Referenzsignal so steuert, dass ein Gate-Potential des Treibertransistors zurückgesetzt wird, und der zweite Rücksetztransistor so konfiguriert ist, dass er ein Referenzsignal so steuert, dass ein Anodenpotential des lichtemittierenden Elements zurückgesetzt wird; das Arraysubstrat ferner eine erste Abtastsignalleitung umfasst, die sich in Reihenrichtung erstreckt, zwei überlappende Bereiche zwischen der ersten Abtastsignalleitung und dem Pixelansteuerungshalbleiterabschnitt in einer Richtung senkrecht zu der Ebene vorhanden sein, in der das Arraysubstrat angeordnet ist, und ein Kanal des ersten Rücksetztransistors und ein Kanal des zweiten Rücksetztransistors jeweils Pixelansteuerungshalbleiterabschnitte umfassen, in denen die beiden überlappenden Bereiche angeordnet sind; und die beiden Verbindungsknoten mit festem Potential einen ersten Knoten und einen zweiten Knoten umfassen; ein Anschluss des ersten Rücksetztransistors mit dem ersten Knoten elektrisch verbunden ist und ein weiterer Anschluss des ersten Rücksetztransistors mit einem Gate des Treibertransistors elektrisch verbunden ist; und ein Anschluss des zweiten Rücksetztransistors mit dem zweiten Knoten elektrisch verbunden ist und ein weiterer Anschluss des zweiten Rücksetztransistors mit einer Anode des lichtemittierenden Elements elektrisch verbunden ist.
  22. Anzeigefeld nach einem der vorangehenden Ansprüche, wobei der erste Rücksetztransistor ein Doppelgate-Transistor ist.
  23. Anzeigefeld nach einem der vorangehenden Ansprüche, wobei jede der mehreren Pixelschaltungen ferner einen ersten Verbindungsabschnitt und einen zweiten Verbindungsabschnitt umfasst, die mehreren Referenzsignalleitungen eine erste Referenzsignalleitung und eine zweite Referenzsignalleitung umfassen, die sich in Reihenrichtung erstrecken, die beiden Verbindungsknoten mit festem Potential einen ersten Knoten und einen zweiten Knoten umfassen, der erste Knoten und die erste Referenzsignalleitung über den ersten Verbindungsabschnitt elektrisch verbunden sind und der zweite Knoten und die zweite Referenzsignalleitung über den zweiten Verbindungsabschnitt elektrisch verbunden sind.
  24. Anzeigefeld nach Anspruch 23, wobei das Arraysubstrat ferner ein Substrat und eine auf dem Substrat angeordnete Treiberschaltungsschicht umfasst und die Treiberschaltungsschicht eine Halbleiterschicht, eine erste Metallschicht, eine kapazitive Metallschicht, eine zweite Metallschicht und eine dritte Metallschicht umfasst, die in einer Richtung weg von dem Substrat gestapelt sind; und der Pixelansteuerungshalbleiterabschnitt in der Halbleiterschicht angeordnet ist, die mehreren Referenzsignalleitungen in der ersten Metallschicht oder in der kapazitiven Metallschicht angeordnet sind und der erste Verbindungsabschnitt und der zweite Verbindungsabschnitt in der zweiten Metallschicht oder in der dritten Metallschicht angeordnet sind.
  25. Anzeigevorrichtung, die das Anzeigefeld nach einem der vorhergehenden Ansprüche aufweist.
DE102022115320.7A 2021-06-30 2022-06-20 Anzeigefeld und anzeigevorrichtung Pending DE102022115320A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202110736811.8 2021-06-30
CN202110736811.8A CN113471265B (zh) 2021-06-30 2021-06-30 一种显示面板和显示装置

Publications (1)

Publication Number Publication Date
DE102022115320A1 true DE102022115320A1 (de) 2023-01-05

Family

ID=77876490

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102022115320.7A Pending DE102022115320A1 (de) 2021-06-30 2022-06-20 Anzeigefeld und anzeigevorrichtung

Country Status (3)

Country Link
US (3) US11683957B2 (de)
CN (2) CN113471265B (de)
DE (1) DE102022115320A1 (de)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11620953B2 (en) * 2020-09-21 2023-04-04 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and display device
CN114038427B (zh) * 2021-11-08 2024-03-29 维信诺科技股份有限公司 显示面板
CN117219002A (zh) * 2021-12-29 2023-12-12 武汉天马微电子有限公司 一种显示面板及显示装置
CN114882834A (zh) * 2022-05-27 2022-08-09 Tcl华星光电技术有限公司 像素驱动电路、像素驱动方法和显示面板
CN115909944A (zh) * 2022-12-27 2023-04-04 武汉天马微电子有限公司 显示面板及显示装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102675913B1 (ko) * 2016-04-29 2024-06-17 엘지디스플레이 주식회사 백플레인 기판 및 이를 이용한 유기 발광 표시 장치
CN106097964B (zh) * 2016-08-22 2018-09-18 京东方科技集团股份有限公司 像素电路、显示面板、显示设备及驱动方法
KR102339644B1 (ko) * 2017-06-12 2021-12-15 엘지디스플레이 주식회사 전계 발광 표시장치
CN107256690B (zh) * 2017-07-31 2019-11-19 上海天马有机发光显示技术有限公司 一种电致发光显示面板、其驱动方法及显示装置
KR102469793B1 (ko) * 2017-12-29 2022-11-22 삼성디스플레이 주식회사 표시 장치
CN108695371B (zh) * 2018-05-22 2020-11-13 上海天马有机发光显示技术有限公司 有机发光显示面板和有机发光显示装置
CN109003573B (zh) * 2018-08-08 2020-05-15 上海天马有机发光显示技术有限公司 有机发光显示面板和显示装置
CN111403465B (zh) * 2020-03-30 2022-10-21 昆山国显光电有限公司 阵列基板、显示面板和显示装置
CN111540771B (zh) * 2020-04-30 2023-09-01 武汉天马微电子有限公司 Oled阵列基板、显示面板及显示装置
CN111564120B (zh) * 2020-05-28 2022-06-24 京东方科技集团股份有限公司 显示面板及显示装置
CN111697040B (zh) 2020-06-15 2022-11-29 合肥维信诺科技有限公司 一种显示面板及显示装置
CN111951729B (zh) * 2020-08-17 2023-06-09 武汉天马微电子有限公司 一种阵列基板、显示面板及显示装置
CN112038381B (zh) * 2020-09-10 2022-09-20 武汉天马微电子有限公司 显示面板及显示装置
CN113013218B (zh) * 2021-03-09 2024-05-24 武汉天马微电子有限公司 阵列基板、显示面板及显示装置
CN113078174B (zh) * 2021-04-13 2022-08-12 厦门天马微电子有限公司 阵列基板、显示面板及显示装置

Also Published As

Publication number Publication date
CN116193913A (zh) 2023-05-30
US11683957B2 (en) 2023-06-20
US11963400B2 (en) 2024-04-16
US20230255061A1 (en) 2023-08-10
US20220293707A1 (en) 2022-09-15
CN113471265A (zh) 2021-10-01
US20220302238A1 (en) 2022-09-22
CN113471265B (zh) 2023-04-18

Similar Documents

Publication Publication Date Title
DE102022115320A1 (de) Anzeigefeld und anzeigevorrichtung
DE69926972T2 (de) Transistorschaltung, anzeigepaneel und elektronisches gerät
DE102018112532B4 (de) Dünnfilmtransistor, Gate-Treiber der diesen aufweist, und Anzeigevorrichtung, die den Gate-Treiber aufweist
DE60207192T2 (de) Aktivmatrixanzeige, organische aktivmatrix-elektro-lumineszenzanzeige und verfahren zu ihrer ansteuerung
DE10329088B4 (de) Flachdisplay zur Anwendung bei einem kleinen Modul
DE102015226690B4 (de) Matrixsubstrat und Anzeigefeld
DE102020116090A1 (de) Elektrolumineszenzanzeigefeld mit einer Pixelansteuerschaltung
US20240172508A1 (en) Display substrate and display panel
DE102017128454A1 (de) Transistor-Substrat und dasselbe aufweisendes organisches lichtemittierendes Anzeigepanel und organische lichtemittierende Anzeigevorrichtung
DE102014008869A1 (de) AMOLED-Anzeigetafel und Anzeigegerät mit organischen Leuchtioden
DE112021002619T5 (de) Anzeigesubstrat und Anzeigevorrichtung
DE102019002202A1 (de) Aktivmatrix-substrat und anzeigevorrichtung
DE102019126573A1 (de) Anzeigepanel und anzeigevorrichtung
DE102023108902A1 (de) Pixeltreiberschaltung und Anzeigegerät
DE112021000457T5 (de) Pixeltreiberschaltung und Treiberverfahren, Anzeigetafel und Anzeigegerät
DE112020005545T5 (de) Anzeigesubstrat und Herstellungsverfahren dafür, Anzeigevorrichtung
DE102022132775A1 (de) Pixeltreiberschaltung, anzeigetafel, und anzeigevorrichtung
DE102020132781A1 (de) Stufe für Gate-Ansteuerschaltung, Anzeigevorrichtung mit der Stufe und Steuerverfahren für die Stufe
DE112021002400T5 (de) Arraysubstrate, Anzeigefelder und Anzeigevorrichtungen davon
DE112020007039T5 (de) Anzeigesubstrat, Verfahren zum Treiben eines Anzeigesubstrats und Anzeigevorrichtung
DE112020007192T5 (de) Pixelantriebsschaltung und antriebsverfahren dafür und anzeigetafel
DE112020005612T5 (de) Anzeigesubstrat, Verfahren zur Herstellung eines Anzeigesubstrats und Anzeigevorrichtung
DE102022133444A1 (de) Pixeltreiberschaltung, anzeigefeld und anzeigevorrichtung
DE102022129401A1 (de) Dünnfilmtransistoranordnungssubstrat und elektronische vorrichtung, die es enthält
DE102022131987A1 (de) Pixeltreiberschaltung, anzeigetafel, und anzeigevorrichtung

Legal Events

Date Code Title Description
R012 Request for examination validly filed