CN215731735U - 碳化硅二极管结构 - Google Patents

碳化硅二极管结构 Download PDF

Info

Publication number
CN215731735U
CN215731735U CN202121444412.6U CN202121444412U CN215731735U CN 215731735 U CN215731735 U CN 215731735U CN 202121444412 U CN202121444412 U CN 202121444412U CN 215731735 U CN215731735 U CN 215731735U
Authority
CN
China
Prior art keywords
layer
silicon carbide
epitaxial layer
diode structure
epitaxial
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202121444412.6U
Other languages
English (en)
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zibo Lvnengxinchuang Electronic Technology Co ltd
Original Assignee
Zibo Lvnengxinchuang Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zibo Lvnengxinchuang Electronic Technology Co ltd filed Critical Zibo Lvnengxinchuang Electronic Technology Co ltd
Priority to CN202121444412.6U priority Critical patent/CN215731735U/zh
Application granted granted Critical
Publication of CN215731735U publication Critical patent/CN215731735U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electrodes Of Semiconductors (AREA)

Abstract

本实用新型提供了一种碳化硅二极管结构,包括碳化硅衬底、碳化硅外延层、正面电极、肖特基势垒层、P型分压环、N型截止环、复合终端钝化层、欧姆接触层以及背面电极;背面电极、欧姆接触层、碳化硅衬底从下往上依次叠加,N型截止环位于P型分压环的外侧;肖特基势垒层和正面电极在碳化硅外延层的上表面从下往上依次叠加,复合终端钝化层设置在碳化硅外延层的上表面,复合终端钝化层将正面电极半包围。通过带有阻挡缓冲层的双层碳化硅外延,减少了碳化硅衬底的缺陷,通过N型截止环,可以有效的截断漏电通道产生的漏电流,能够减少器件边缘漏电量大的情况发生;复合终端钝化层可以对器件形成整体保护,增强了器件可靠性。

Description

碳化硅二极管结构
技术领域
本实用新型半导体器件技术领域,具体地,涉及一种碳化硅二极管结构。
背景技术
碳化硅是一种由硅和碳构成的化合物半导体材料,具有优越的电学性能,第三代半导体-SIC(碳化硅)因其高禁带宽度、高阻断电压和高热导率等特性,成为制作高温、高频、抗辐射和大功率电力电子器件的理想半导体材料。平面碳化硅器件具有高可靠性特性的重要条件是具有良好的结构与终端保护。
现有公开号为CN109509706A的中国专利,其公开了一种碳化硅二极管的制备方法及由该制备方法制成的碳化硅二极管,该碳化硅二极管包括一碳化硅衬底、一碳化硅外延层、一图形化的场板介质层、一图形化的肖特基接触电极和一欧姆接触电极层;碳化硅外延层设置于碳化硅衬底的正面;在碳化硅外延层内且沿着碳化硅外延层的上表面设置有图形化的离子注入区;碳化硅外延层的上表面设置有图形化的场板介质层,且碳化硅外延层的上表面未图形化的场板介质层覆盖的区域设置有图形化的肖特基接触电极;图形化的场板介质层的上表面的部分区域被图形化的肖特基接触电极覆盖,其余区域裸露;欧姆接触电极层设置于碳化硅衬底的背面。
发明人认为现有技术中的碳化硅二极管容易受到衬底缺陷和界面不稳定性的影响,造成器件的可靠性差,且对于碳化硅器件在反向工作时,尤其在高温条件下工作时,当氧化层上的表面电荷足以引起n型半导体内产生较大漏电通道,器件边缘容易出现漏电大的问题,存在待改进之处。
实用新型内容
针对现有技术中的缺陷,本实用新型的目的是提供一种碳化硅二极管结构。
根据本实用新型提供的一种碳化硅二极管结构,包括碳化硅衬底、碳化硅外延层、正面电极、肖特基势垒层、P型分压环、N型截止环、复合终端钝化层、欧姆接触层以及背面电极;所述背面电极、欧姆接触层以及碳化硅衬底从下往上依次叠加,所述碳化硅外延层在碳化硅上方设置有一层或多层,所述P型分压环通过离子注入设置在位于最上层的碳化硅外延层内,所述N型截止环通过离子注入设置在位于最上层的碳化硅外延层内,且所述N型截止环位于P型分压环的外侧;所述肖特基势垒层和正面电极二者在位于最上层的碳化硅外延层的上表面从下往上依次叠加,所述复合终端钝化层设置在位于最上层的碳化硅外延层的上表面,且所述复合终端钝化层将正面电极半包围并使正面电极的上表面的局部裸露。
优选地,所述正面电极的上侧边缘位置形成有配合部,所述复合终端钝化层包括二氧化硅层和磷硅玻璃层,所述二氧化硅层和磷硅玻璃层二者在位于最上层的碳化硅外延层的上表面从下往上依次叠加,且所述磷硅玻璃层的上表面与配合部的下表面贴合。
优选地,所述二氧化硅层的厚度在10-1000埃之间,所述磷硅玻璃层的厚度在1000-10000埃。
优选地,所述复合终端钝化层还包括氮化硅层和聚酰亚胺层,所述氮化硅层和聚酰亚胺层二者均在磷硅玻璃层的上表面从下往上依次叠加,且所述氮化硅层和聚酰亚胺层二者均覆盖正面电极上表面的边缘。
优选地,所述碳化硅衬底与碳化硅外延层之间设置有隔离缓冲层。
优选地,所述隔离缓冲层包括N型碳化硅导电材料,厚度在0.5um至2um之间,电阻率在1016-1017之间。
优选地,碳化硅外延层包括第一外延层和第二外延层,所述第一外延层位于第二外延层的下方,所述第一外延层和第二外延层二者均包括碳化硅导电材料。
优选地,所述第一外延层的厚度在0.5um至5um之间,所述第一外延层的电阻率在1016-1017之间。
优选地,所述第二外延层的厚度在2um至50um之间,所述第二外延层的电阻率在1015-1016之间。
优选地,所述欧姆接触层包括金属镍层,所述欧姆接触层的厚度为50nm到1000nm之间。
与现有技术相比,本实用新型具有如下的有益效果:
1、本实用新型通过使用带有阻挡缓冲层的双层碳化硅外延,减少了碳化硅衬底缺陷在同质外延时延伸到碳化硅外延中,减少了碳化硅衬底的缺陷,从而有助于提高产品的良品率和可靠性;且通过N型截止环,可以有效的截断漏电通道产生的漏电流,从而有助于减少器件边缘漏电量大的情况发生;
2、本实用新型通过在终端最外侧增加N型截止环,即耗尽层外的氧化层边缘充当漏电通道截止作用,一方面可以有效的截断漏电通道产生的漏电流,另一方面能够有效防止多种情况下导致的P型分压环的损伤,从而有助于提高碳化硅二极管的使用寿命;
3、本实用新型通过二氧化硅层、磷硅玻璃层、氮化硅层以及聚酰亚胺层形成了多层复合终端钝化层结构,有助于提高对终端整体的保护效果;并解决了不同薄膜层间存在应力大的问题以及与金属层材料的膨胀系数不匹配的问题、降低了薄膜层间的内应力,提升了产品抗封装能力,降低了晶圆加工以及封装过程中的碎芯率,从而有助于增强器件的可靠性。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本实用新型的其它特征、目的和优点将会变得更明显:
图1为本实用新型主要提现碳化硅二极管整体的层结构示意图;
图2为本实用新型主要体现碳化硅二极管制作方法的流程图。
附图标记:
Figure BDA0003136246090000031
具体实施方式
下面结合具体实施例对本实用新型进行详细说明。以下实施例将有助于本领域的技术人员进一步理解本实用新型,但不以任何形式限制本实用新型。应当指出的是,对本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变化和改进。这些都属于本实用新型的保护范围。
如图1所示,根据本实用新型提供的一种碳化硅二极管结构,包括碳化硅衬底10、隔离缓冲层11、碳化硅外延层14、正面电极70、肖特基势垒层40、P型分压环20、N 型截止环30、复合终端钝化层99、欧姆接触层100以及背面电极110。
如图1所示,背面电极110、欧姆接触层100以及碳化硅衬底10三者从下往上依次叠加。碳化硅衬底10为N型导电材料制成的层结构,且碳化硅衬底10的厚度在 100-300um之间,优选200um。欧姆接触层100由金属镍在碳化硅衬底10的背面淀积而成,且欧姆接触层100的厚度在50nm到1000nm之间,优选1000nm。背面电极110由金属或复合金属在欧姆接触层100的背面淀积而成,背面电极110包括但不限于钛金属层、镍金属层、银金属层以及连续多层金属组合而成的合金层,且背面电极110的厚度在 1-10um之间,优选5um。
如图1所示,隔离缓冲层11生长在碳化硅衬底10的上表面,隔离缓冲层11为N 型碳化硅导电材料层,隔离缓冲层11的厚度在0.5um至2um之间,优选1um;电阻率在 1016-1017之间。碳化硅外延层14在隔离缓冲层11的上表面从下向上依次生长有两层,碳化硅外延层14为N型碳化硅导电材料层,两层碳化硅外延层14分别为第一外延层12 和第二外延层13,第一外延层12位于第二外延层13的下方,且第一外延层12的底面与隔离缓冲层11的顶面接触。
第一外延层12的厚度在0.5um至5um之间,优选5um,且第一外延层12的电阻率在1016-1017之间;第二外延层13的厚度在2um至50um之间,优选20um,第二外延层 13的电阻率在1015-1016之间。使用带有隔离缓冲层11的双层碳化硅外延层14,能够减少碳化硅衬底10缺陷在同质外延时延伸到碳化硅外延层14中,降低了碳化硅衬底10 的缺陷,提升了产品的良品率及可靠性。
P型分压环20和N型截止环30二者均安装在第二外延层13的上侧,且P型分压环 20通过离子注入在第二外延层13内同心安装有三个,N型截止环30通过离子注入在第二外延层13的边缘位置安装有一个,N型截止环30位于三个P型分压环20的外侧,且 N型截止环30与三个P型分压环20同心。在第二外延层13最外侧的N型截止环30,能够耗尽层外的氧化层边缘充当漏电通道截止作用,可以有效的截断漏电通道产生的漏电流,并且能够有效的减少多种情况下导致的P型分压环20的损伤。
肖特基势垒层40通过淀积生长在第二外延层13顶壁的中部,肖特基势垒层40包括但不限于钛层、镍层、钼层、铂层、铬层以及合金层。正面电极70在肖特基势垒层40的上方通过淀积生长而成,正面电极70包括但不限于钛层、镍层、钼层、铂层、铬层以及合金层,正面电极70的厚度在1-10um之间,优选5um,且正面电极70上侧的边缘位置形成有配合部71。
复合终端钝化层99包括二氧化硅层50、磷硅玻璃层60、氮化硅层80以及聚酰亚胺层90,二氧化硅层50磷硅玻璃层60、氮化硅层80以及聚酰亚胺层90四者在第二外延层13的上表面从下往上依次叠加,且复合终端钝化层99将正面电极70半包围并使正面电极70的上表面的局部裸露。磷硅玻璃层60的厚度为1000-10000埃,优选5000 埃,二氧化硅层50的厚度在10-1000埃之间,优选1000埃,且二氧化硅层50的底面与第二外延层13的上表面接触,磷硅玻璃层60的上表面与配合部71的下表面接触。氮化硅层80和聚酰亚胺层90二者均覆盖正面电极70的配合部71的上表面,且氮化硅层80的厚度在1000-10000埃之间,优选5000埃;聚酰亚胺层90的厚度在1um-5um之间,优选3um。
通过在正面电极70的下方设置的二氧化硅层50和磷硅玻璃层60、氮化硅层80以及聚酰亚胺层90四者组成的复合终端钝化层99,提高了对终端整体的保护程度,并解决了不同薄膜层间存在应力大的问题以及与金属层材料的膨胀系数不匹配的问题、降低了薄膜层间的内应力,提升了产品抗封装能力,降低了晶圆加工以及封装过程中的碎芯率,增强了器件的可靠性。
如图2所示,根据本发明提供的一种碳化硅二极管结构的制作方法,包括上述的一种碳化硅二极管结构,制作方法包括如下步骤:
S1、生成隔离缓冲层11:准备碳化硅衬底10,并在碳化硅衬底10的上表面生长隔离缓冲层11,隔离缓冲层11的厚度为1um。
S2、生成碳化硅外延层14:在隔离缓冲层11的上表面分两次淀积形成两层碳化硅外延层14;第一外延层12的厚度为5um,第二外延层13的厚度为20um。
S3、形成N型截止环30:在第二外延层13的外表面通过淀积生成二氧化硅保护层,二氧化硅保护层的厚度在1-2um之间。再通过光刻胶的涂布曝光显影工艺进行刻蚀处理形成N型区窗口,之后再通过多次N离子注入形成N型截止环30;N型离子注入为氮离子,注入温度为300-700度,注入能量为300-600kev。
S4、清除二氧化硅保护层:去除二氧化硅保护层并烘干,去除二氧化硅保护层后可采用清洗液清洗,并采用去离子水进行反复清洗、氮气吹干、烘干等过程。
S5、形成P型分压环20:在第二外延层13的外表面通过淀积生成二氧化硅保护层,二氧化硅保护层的厚度在1-2um之间。再通过光刻胶的涂布曝光显影工艺进行刻蚀处理形成P型区窗口,之后再通过多次P离子注入形成P型分压环20;P型离子注入为AL 离子或硼离子,注入温度为300-700度,注入能量30-800kev。
S6、清除二氧化硅保护层:去除二氧化硅保护层并烘干,去除二氧化硅保护层后可采用清洗液清洗,并采用去离子水进行反复清洗、氮气吹干、烘干等过程。
S7、高温退火激活:通过溅射或涂布PR胶的方式淀积碳膜,碳膜的厚度在10-1000nm,之后进行高温退火激活,高温退火激活的温度在1300-2000度之间,并使用惰性气体做保护气,然后再去除碳膜;
S8、生长二氧化硅层50和磷硅玻璃层60:在位于最上层的碳化硅外延层14的上方进行热氧生长二氧化硅层50,之后再在二氧化硅层50的上方使用炉管或CVD淀积形成磷硅玻璃层60;热氧温度在1300-2000度之间,氧化厚度为10-1000埃;所述磷硅玻璃层60的厚度为1000-10000埃。
S9、形成电极窗口:在二氧化硅层50和磷硅玻璃层60上通过光刻胶的涂布曝光显影工艺进行刻蚀,形成电极窗口。
S10、生长肖特基势垒层40:在电极窗口处淀积金属形成肖特基势垒层40。
S11、生长正面电极70:在肖特基势垒层40上淀积金属或复合金属,并通过光刻胶的涂布曝光显影工艺进行刻蚀形成正面电极70;正面电极70的厚度在1-10um之间。
S12、生长氮化硅层80和聚酰亚胺层90:在磷硅玻璃层60的上方依次淀积氮化硅层80和聚酰亚胺层90,通过光刻胶的涂布曝光显影工艺进行刻蚀使正面电极70顶部的部分区域裸露;氮化硅层80的厚度在1000-10000埃之间,聚酰亚胺层90的厚度在 1um-5um之间。
S13、研磨碳化硅衬底10:通过研磨将碳化硅衬底10的厚度减薄到100um-300um。
S14、形成欧姆接触层100:在碳化硅衬底10的背面淀积金属镍形成所述欧姆接触层100,欧姆接触层100的厚度在50nm-1000nm之间。
S15、形成背面电极110:在欧姆接触层100的背面淀积金属或复合金属形成背面电极110,背面电极110的厚度在1-10um之间。
工作原理
工作中工作人员依次通过生成隔离缓冲层11、生成碳化硅外延层14、形成N型截止环30、清除二氧化硅保护层、形成P型保护环、清除二氧化硅保护层、高温退火激活、生长二氧化硅层50和磷硅玻璃层60、形成电极窗口、生长肖特基势垒层40、生长正面电极70、生长氮化硅层80和聚酰亚胺层90、研磨碳化硅衬底10、形成欧姆接触层100、形成背面电极110等步骤制作具有隔离缓冲层11的双层碳化硅外延层14,并在第二外延层13内设置有N型截止环30,从而降低了碳化硅衬底10的缺陷,提高了产品的良品率以及可靠性,且可以有效的截断漏电通道产生的漏电流,并且能够有效防止多种情况下导致的P型分压环20的损伤。
在本申请的描述中,需要理解的是,术语“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
以上对本实用新型的具体实施例进行了描述。需要理解的是,本实用新型并不局限于上述特定实施方式,本领域技术人员可以在权利要求的范围内做出各种变化或修改,这并不影响本实用新型的实质内容。在不冲突的情况下,本申请的实施例和实施例中的特征可以任意相互组合。

Claims (10)

1.一种碳化硅二极管结构,其特征在于,包括碳化硅衬底(10)、碳化硅外延层(14)、正面电极(70)、肖特基势垒层(40)、P型分压环(20)、N型截止环(30)、复合终端钝化层(99)、欧姆接触层(100)以及背面电极(110);
所述背面电极(110)、欧姆接触层(100)以及碳化硅衬底(10)从下往上依次叠加,所述碳化硅外延层(14)在碳化硅上方设置有一层或多层,所述P型分压环(20)通过离子注入设置在位于最上层的碳化硅外延层(14)内,所述N型截止环(30)通过离子注入设置在位于最上层的碳化硅外延层(14)内,且所述N型截止环(30)位于P型分压环(20)的外侧;
所述肖特基势垒层(40)和正面电极(70)二者在位于最上层的碳化硅外延层(14)的上表面从下往上依次叠加,所述复合终端钝化层(99)设置在位于最上层的碳化硅外延层(14)的上表面,且所述复合终端钝化层(99)将正面电极(70)半包围并使正面电极(70)的上表面的局部裸露。
2.如权利要求1所述的一种碳化硅二极管结构,其特征在于,所述正面电极(70)的上侧边缘位置形成有配合部(71),所述复合终端钝化层(99)包括二氧化硅层(50)和磷硅玻璃层(60),所述二氧化硅层(50)和磷硅玻璃层(60)二者在位于最上层的碳化硅外延层(14)的上表面从下往上依次叠加,且所述磷硅玻璃层(60)的上表面与配合部(71)的下表面贴合。
3.如权利要求2所述的一种碳化硅二极管结构,其特征在于,所述二氧化硅层(50)的厚度在10-1000埃之间,所述磷硅玻璃层(60)的厚度在1000-10000埃。
4.如权利要求2所述的一种碳化硅二极管结构,其特征在于,所述复合终端钝化层(99)还包括氮化硅层(80)和聚酰亚胺层(90),所述氮化硅层(80)和聚酰亚胺层(90)二者均在磷硅玻璃层(60)的上表面从下往上依次叠加,且所述氮化硅层(80)和聚酰亚胺层(90)二者均覆盖正面电极(70)上表面的边缘。
5.如权利要求1所述的一种碳化硅二极管结构,其特征在于,所述碳化硅衬底(10)与碳化硅外延层(14)之间设置有隔离缓冲层(11)。
6.如权利要求5所述的一种碳化硅二极管结构,其特征在于,所述隔离缓冲层(11)包括N型碳化硅导电材料层,厚度在0.5um至2um之间,电阻率在1016-1017之间。
7.如权利要求1所述的一种碳化硅二极管结构,其特征在于,所述碳化硅外延层(14)包括第一外延层(12)和第二外延层(13),所述第一外延层(12)位于第二外延层(13)的下方,所述第一外延层(12)和第二外延层(13)二者均包括碳化硅导电材料层。
8.如权利要求7所述的一种碳化硅二极管结构,其特征在于,所述第一外延层(12)的厚度在0.5um至5um之间,所述第一外延层(12)的电阻率在1016-1017之间。
9.如权利要求7所述的一种碳化硅二极管结构,其特征在于,所述第二外延层(13)的厚度在2um至50um之间,所述第二外延层(13)的电阻率在1015-1016之间。
10.如权利要求1所述的一种碳化硅二极管结构,其特征在于,所述欧姆接触层(100)包括金属镍层,所述欧姆接触层(100)的厚度为50nm到1000nm之间。
CN202121444412.6U 2021-06-28 2021-06-28 碳化硅二极管结构 Active CN215731735U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202121444412.6U CN215731735U (zh) 2021-06-28 2021-06-28 碳化硅二极管结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202121444412.6U CN215731735U (zh) 2021-06-28 2021-06-28 碳化硅二极管结构

Publications (1)

Publication Number Publication Date
CN215731735U true CN215731735U (zh) 2022-02-01

Family

ID=80045492

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202121444412.6U Active CN215731735U (zh) 2021-06-28 2021-06-28 碳化硅二极管结构

Country Status (1)

Country Link
CN (1) CN215731735U (zh)

Similar Documents

Publication Publication Date Title
US10490685B2 (en) Solar cell having an emitter region with wide bandgap semiconductor material
TWI395320B (zh) 氮化鎵半導體裝置
EP0129362B1 (en) Schottky barrier diode with guard ring
US4899199A (en) Schottky diode with titanium or like layer contacting the dielectric layer
CN113437157B (zh) 一种台面射频pin二极管及其制备方法
CN112038393B (zh) 一种碳化硅功率二极管器件及其制备方法
CN110600535A (zh) 一种肖特基二极管芯片及其制备方法
CN111490112B (zh) 一种新型碳化硅肖特基结极深紫外探测器及其制备方法
US20130105930A1 (en) Method for making semiconductor light detection devices
CN113540258A (zh) 碳化硅二极管结构及制作方法
CN216528860U (zh) 用于增强可靠性的jbs碳化硅二极管器件结构
WO2022011983A1 (zh) 碳化硅结势垒肖特基半导体器件及其制造方法
US20210184054A1 (en) Semiconductor device and its manufacturing method
CN215731735U (zh) 碳化硅二极管结构
JP5593619B2 (ja) ショットキーバリアダイオードとその製造方法
CN116487445B (zh) 一种用n-区包围p+渐变环的碳化硅功率器件及其制备方法
WO2020238587A1 (zh) 一种结型势垒肖特基二极管
CN113658922A (zh) 用于增强可靠性的jbs碳化硅二级管器件结构及制造方法
CN109559989A (zh) 碳化硅结势垒肖特基二极管及其制作方法
JP2005005486A (ja) 炭化けい素半導体装置
JPH0373573A (ja) シヨットキバリア半導体装置
CN111276534A (zh) 一种肖特基势垒二极管的钝化结构及其制备方法
CN113410137B (zh) 一种高可靠SiC肖特基二极管及其制作方法
CN211088281U (zh) 一种肖特基势垒二极管的钝化结构
CN111799336B (zh) 一种SiC MPS二极管器件及其制备方法

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant