CN203071869U - 一种振荡器电路 - Google Patents

一种振荡器电路 Download PDF

Info

Publication number
CN203071869U
CN203071869U CN 201320080607 CN201320080607U CN203071869U CN 203071869 U CN203071869 U CN 203071869U CN 201320080607 CN201320080607 CN 201320080607 CN 201320080607 U CN201320080607 U CN 201320080607U CN 203071869 U CN203071869 U CN 203071869U
Authority
CN
China
Prior art keywords
grid
drain electrode
pipe
nmos pipe
connects
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 201320080607
Other languages
English (en)
Inventor
王文建
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhejiang Business College
Original Assignee
Zhejiang Business College
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhejiang Business College filed Critical Zhejiang Business College
Priority to CN 201320080607 priority Critical patent/CN203071869U/zh
Application granted granted Critical
Publication of CN203071869U publication Critical patent/CN203071869U/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Electronic Switches (AREA)

Abstract

本实用新型公开了一种振荡器电路。振荡器电路包括偏置电路、电容充放电电路、电压比较电路和输出驱动电路:所述偏置电路是提供整个电路的偏置电流;所述电容充放电电路是对电容进行充放电;所述电压比较电路是对所述电容充放电电路的电容上的锯齿波进行比较;所述输出驱动电路是对所述电压比较电路产生的信号进行输出驱动。利用本实用新型提供的振荡器电路能使整个环路更加稳定。

Description

一种振荡器电路
技术领域
本实用新型涉及集成电路技术,尤其涉及到振荡器电路。
背景技术
在开关电源集成电路中,振荡器电路是必不可少的,其特性和稳定性是对整个环路都有很大的影响。
发明内容
本实用新型旨在解决现有技术的不足,提供一种高稳定性的振荡器电路。
振荡器电路,包括偏置电路、电容充放电电路、电压比较电路和输出驱动电路:
所述偏置电路是提供整个电路的偏置电流;
所述电容充放电电路是对电容进行充放电;
所述电压比较电路是对所述电容充放电电路的电容上的锯齿波进行比较;
所述输出驱动电路是对所述电压比较电路产生的信号进行输出驱动。
所述偏置电路包括第一电流源、第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管、第五NMOS管、第一PMOS管、第二PMOS管、第三PMOS管:
所述第一电流源的一端接电源,另一端接所述第一NMOS管的栅极和漏极;
所述第一NMOS管的栅极接所述第一电流源的一端和所述第二NMOS管的栅极,漏极接所述第一电流源的一端和所述第二NMOS管的栅极,源极接所述第三NMOS管的栅极和漏极和所述第四NMOS管的栅极和所述第五NMOS管的栅极;
所述第二NMOS管的栅极接所述第一电流源的一端和所述第一NMOS管的栅极和漏极,漏极接所述第一PMOS管的漏极和栅极,源极接所述第四NMOS管的漏极;
所述第三NMOS管的栅极接所述第一NMOS管的源极和所述第四NMOS管的栅极和所述第五NMOS管的栅极,漏极接所述第一NMOS管的源极和所述第四NMOS管的栅极和所述第五NMOS管的栅极,源极接地;
所述第四NMOS管的栅极接所述第一NMOS管的源极和所述第三NMOS管的栅极和所述第五NMOS管的栅极,漏极接所述第二NMOS管的源极,源极接地;
所述第五NMOS管的栅极接所述第一NMOS管的源极和所述第三NMOS管的栅极和所述第四NMOS管的栅极,漏极接所述第三PMOS管的漏极和栅极,源极接地;
所述第一PMOS管的栅极和漏极接所述第二NMOS管的漏极,源极接电源;
所述第二PMOS管的栅极和漏极接所述第三PMOS管的源极,源极接电源;
所述第三PMOS管的栅极和漏极接所述第五NMOS管的漏极,源极接所述第二PMOS管的栅极和漏极。
所述电容充放电电路包括第四PMOS管、第五PMOS管、第六NMOS管、第七NMOS管和第一电容:
所述第四PMOS管的栅极接所述第七NMOS管的栅极,漏极接所述第五PMOS管的源极,源极接电源;
所述第五PMOS管的栅极接所述第一PMOS管的栅极和漏极,漏极接所述第六NMOS管的漏极和所述第一电容的一端,源极接所述第四PMOS管的漏极;
所述第六NMOS管的栅极所述第三NMOS管的栅极和漏极和所述第四NMOS管的栅极和所述第五NMOS管的栅极,漏极接所述第五PMOS管的漏极和所述第一电容的一端,源极所述第七NMOS管的漏极;
所述第七NMOS管的栅极接所述第四PMOS管的栅极,漏极接所述第六NMOS管的源极,源极接地;
所述第一电容的一端接所述第五PMOS管的漏极和所述第六NMOS管的漏极,另一端接地。
所述电压比较电路包括第六PMOS管、第七PMOS管、第八PMOS管、第九PMOS管、第十PMOS管、第一电阻、第二电阻、第八NMOS管、第九NMOS管、第十NMOS管、第十一NMOS管、第十二NMOS管、第十三NMOS管和第十四NMOS管:
所述第六PMOS管的栅极接所述第一PMOS管的栅极和漏极和所述第五PMOS管的栅极,漏极接所述第八NMOS管的漏极和所述第九PMOS管的源极,源极接电源;
所述第七PMOS管的栅极接所述第一PMOS管的栅极和漏极和所述第五PMOS管的栅极,漏极接所述第九NMOS管的漏极和所述第八PMOS管的源极,源极接电源;
所述第八PMOS管的栅极接所述第三PMOS管的栅极和漏极,漏极接所述第十一NMOS管的漏极和栅极和所述第十二NMOS管的栅极,源极接所述第七PMOS管的漏极和所述第九NMOS管的漏极;
所述第九PMOS管的栅极接所述第三PMOS管的栅极和漏极的所述第八PMOS管的栅极,漏极接所述第十二NMOS管的漏极和所述第十三NMOS管的漏极和栅极,源极接所述第六PMOS管的漏极和所述第八NMOS管的漏极;
所述第十PMOS管的栅极接所述第一PMOS管的栅极和漏极和所述第五PMOS管的栅极和所述第六PMOS管的栅极和所述第七PMOS管的栅极,漏极接所述第十四NMOS管的漏极,源极接电源;
所述第一电阻的一端接所述第九NMOS管的栅极和所述第二电阻的一端,另一端接地;
所述第二电阻的一端接所述第九NMOS管的栅极和所述第一电阻的一端,另一端接电源;
所述第八NMOS管的栅极接所述第五PMOS管的漏极和所述第六NMOS管的漏极和所述第一电容的一端,漏极接所述第六PMOS管的漏极和所述第九PMOS管的源极,源极接所述第九NMOS管的源极和所述第十NMOS管的漏极;
所述第九NMOS管的栅极接所述第一电阻的一端和所述第二电阻的一端,漏极接所述第七PMOS管的漏极和所述第八PMOS管的源极,源极接所述第八NMOS管的源极和所述第十NMOS管的漏极;
所述第十NMOS管的栅极接所述第三NMOS管的栅极和漏极和所述第四NMOS管的栅极和所述第五NMOS管的栅极和所述第六NMOS管的栅极,漏极接所述第八NMOS管的源极和所述第九NMOS管的源极,源极接地;
所述第十一NMOS管的栅极和漏极接所述第十二NMOS管的栅极和所述第八PMOS管的漏极,源极接地;
所述第十二NMOS管的栅极接所述第十一NMOS管的栅极和漏极和所述第八PMOS管的漏极,漏极接所述第九PMOS管的漏极和所述第十三NMOS管的栅极和漏极,源极接地;
所述第十三NMOS管的栅极和漏极接所述第九PMOS管的漏极和所述第十二NMOS管的漏极,源极接地;
所述第十四NMOS管的栅极接所述第十三NMOS管的栅极和漏极和所述第九PMOS管的漏极和所述第十二NMOS管的漏极,漏极接所述第十PMOS管的漏极,源极接地。
所述输出驱动电路包括第三电阻、第一反相器和第二反相器:
所述第三电阻的一端接所述第九NMOS管的栅极和所述第一电阻的一端和所述第二电阻的一端,另一端接所述第一反相器的输出端和所述第二反相器的输入端;
所述第一反相器的输入端接所述第十PMOS管的漏极和所述第十四NMOS管的漏极,输出端接所述第三电阻的一端和所述第二反相器的输入端;
所述第二反相器的输入端接所述第三电阻的一端和所述第一反相器的输出端,输出端接所述第四PMOS管的栅极和所述第七NMOS管的栅极。
利用本实用新型提供的振荡器电路能使整个环路更加稳定。
附图说明
图1为本实用新型的振荡器电路的电路图。
具体实施方式
以下结合附图对本实用新型内容进一步说明。
振荡器电路,如图1所示,包括偏置电路、电容充放电电路、电压比较电路和输出驱动电路:
所述偏置电路是提供整个电路的偏置电流;
所述电容充放电电路是对电容进行充放电;
所述电压比较电路是对所述电容充放电电路的电容上的锯齿波进行比较;
所述输出驱动电路是对所述电压比较电路产生的信号进行输出驱动。
所述偏置电路包括第一电流源101、第一NMOS管102、第二NMOS管103、第三NMOS管104、第四NMOS管105、第五NMOS管109、第一PMOS管106、第二PMOS管107、第三PMOS管108:
所述第一电流源101的一端接电源VCC,另一端接所述第一NMOS管102的栅极和漏极;
所述第一NMOS管102的栅极接所述第一电流源101的一端和所述第二NMOS管103的栅极,漏极接所述第一电流源101的一端和所述第二NMOS管103的栅极,源极接所述第三NMOS管104的栅极和漏极和所述第四NMOS管105的栅极和所述第五NMOS管109的栅极;
所述第二NMOS管103的栅极接所述第一电流源101的一端和所述第一NMOS管102的栅极和漏极,漏极接所述第一PMOS管106的漏极和栅极,源极接所述第四NMOS管105的漏极;
所述第三NMOS管104的栅极接所述第一NMOS管102的源极和所述第四NMOS管105的栅极和所述第五NMOS管109的栅极,漏极接所述第一NMOS管102的源极和所述第四NMOS管105的栅极和所述第五NMOS管109的栅极,源极接地;
所述第四NMOS管105的栅极接所述第一NMOS管102的源极和所述第三NMOS管104的栅极和所述第五NMOS管109的栅极,漏极接所述第二NMOS管103的源极,源极接地;
所述第五NMOS管109的栅极接所述第一NMOS管102的源极和所述第三NMOS管104的栅极和所述第四NMOS管105的栅极,漏极接所述第三PMOS管108的漏极和栅极,源极接地;
所述第一PMOS管106的栅极和漏极接所述第二NMOS管103的漏极,源极接电源VCC;
所述第二PMOS管107的栅极和漏极接所述第三PMOS管108的源极,源极接电源VCC;
所述第三PMOS管108的栅极和漏极接所述第五NMOS管109的漏极,源极接所述第二PMOS管107的栅极和漏极。
所述电容充放电电路包括第四PMOS管110、第五PMOS管111、第六NMOS管112、第七NMOS管113和第一电容114:
所述第四PMOS管110的栅极接所述第七NMOS管113的栅极,漏极接所述第五PMOS管111的源极,源极接电源VCC;
所述第五PMOS管111的栅极接所述第一PMOS管106的栅极和漏极,漏极接所述第六NMOS管112的漏极和所述第一电容114的一端,源极接所述第四PMOS管110的漏极;
所述第六NMOS管112的栅极所述第三NMOS管104的栅极和漏极和所述第四NMOS管105的栅极和所述第五NMOS管109的栅极,漏极接所述第五PMOS管111的漏极和所述第一电容114的一端,源极所述第七NMOS管113的漏极;
所述第七NMOS管113的栅极接所述第四PMOS管110的栅极,漏极接所述第六NMOS管112的源极,源极接地;
所述第一电容114的一端接所述第五PMOS管111的漏极和所述第六NMOS管112的漏极,另一端接地。
所述电压比较电路包括第六PMOS管115、第七PMOS管116、第八PMOS管120、第九PMOS管121、第十PMOS管126、第一电阻130、第二电阻131、第八NMOS管117、第九NMOS管118、第十NMOS管119、第十一NMOS管122、第十二NMOS管123、第十三NMOS管124和第十四NMOS管125:
所述第六PMOS管115的栅极接所述第一PMOS管106的栅极和漏极和所述第五PMOS管111的栅极,漏极接所述第八NMOS管117的漏极和所述第九PMOS管121的源极,源极接电源VCC;
所述第七PMOS管116的栅极接所述第一PMOS管106的栅极和漏极和所述第五PMOS管111的栅极,漏极接所述第九NMOS管118的漏极和所述第八PMOS管120的源极,源极接电源VCC;
所述第八PMOS管120的栅极接所述第三PMOS管108的栅极和漏极,漏极接所述第十一NMOS管122的漏极和栅极和所述第十二NMOS管123的栅极,源极接所述第七PMOS管116的漏极和所述第九NMOS管118的漏极;
所述第九PMOS管121的栅极接所述第三PMOS管108的栅极和漏极的所述第八PMOS管120的栅极,漏极接所述第十二NMOS管123的漏极和所述第十三NMOS管124的漏极和栅极,源极接所述第六PMOS管115的漏极和所述第八NMOS管117的漏极;
所述第十PMOS管126的栅极接所述第一PMOS管106的栅极和漏极和所述第五PMOS管111的栅极和所述第六PMOS管115的栅极和所述第七PMOS管116的栅极,漏极接所述第十四NMOS管125的漏极,源极接电源VCC;
所述第一电阻130的一端接所述第九NMOS管118的栅极和所述第二电阻131的一端,另一端接地;
所述第二电阻131的一端接所述第九NMOS管118的栅极和所述第一电阻130的一端,另一端接电源VCC;
所述第八NMOS管117的栅极接所述第五PMOS管111的漏极和所述第六NMOS管112的漏极和所述第一电容114的一端,漏极接所述第六PMOS管115的漏极和所述第九PMOS管121的源极,源极接所述第九NMOS管118的源极和所述第十NMOS管119的漏极;
所述第九NMOS管118的栅极接所述第一电阻130的一端和所述第二电阻131的一端,漏极接所述第七PMOS管116的漏极和所述第八PMOS管120的源极,源极接所述第八NMOS管117的源极和所述第十NMOS管119的漏极;
所述第十NMOS管119的栅极接所述第三NMOS管104的栅极和漏极和所述第四NMOS管105的栅极和所述第五NMOS管109的栅极和所述第六NMOS管112的栅极,漏极接所述第八NMOS管117的源极和所述第九NMOS管118的源极,源极接地;
所述第十一NMOS管122的栅极和漏极接所述第十二NMOS管123的栅极和所述第八PMOS管120的漏极,源极接地;
所述第十二NMOS管123的栅极接所述第十一NMOS管122的栅极和漏极和所述第八PMOS管120的漏极,漏极接所述第九PMOS管121的漏极和所述第十三NMOS管124的栅极和漏极,源极接地;
所述第十三NMOS管124的栅极和漏极接所述第九PMOS管121的漏极和所述第十二NMOS管123的漏极,源极接地;
所述第十四NMOS管125的栅极接所述第十三NMOS管124的栅极和漏极和所述第九PMOS管的漏极和所述第十二NMOS管123的漏极,漏极接所述第十PMOS管126的漏极,源极接地。
所述输出驱动电路包括第三电阻128、第一反相器127和第二反相器129:
所述第三电阻128的一端接所述第九NMOS管118的栅极和所述第一电阻130的一端,另一端接所述第一反相器127的输出端和所述第二反相器129的输入端;
所述第一反相器127的输入端接所述第十PMOS管126的漏极和所述第十四NMOS管125的漏极,输出端接所述第三电阻128的一端和所述第二反相器129的输入端;
所述第二反相器129的输入端接所述第三电阻128的一端和所述第一反相器127的输出端,输出端接所述第四PMOS管110的栅极和所述第七NMOS管113的栅极。
本实用新型公开了一种振荡器电路,并且参照附图描述了本实用新型的具体实施方式和效果。应该理解到的是:上述实施例只是对本实用新型的说明,而不是对本实用新型的限制,任何不超出本实用新型实质精神范围内的实用新型创造,均落入本实用新型保护范围之内。

Claims (5)

1.振荡器电路,其特征在于包括偏置电路、电容充放电电路、电压比较电路和输出驱动电路:
所述偏置电路是提供整个电路的偏置电流;
所述电容充放电电路是对电容进行充放电;
所述电压比较电路是对所述电容充放电电路的电容上的锯齿波进行比较;
所述输出驱动电路是对所述电压比较电路产生的信号进行输出驱动。
2.如权利要求1所述的振荡器电路,其特征在于所述偏置电路包括第一电流源、第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管、第五NMOS管、第一PMOS管、第二PMOS管、第三PMOS管:
所述第一电流源的一端接电源,另一端接所述第一NMOS管的栅极和漏极;
所述第一NMOS管的栅极接所述第一电流源的一端和所述第二NMOS管的栅极,漏极接所述第一电流源的一端和所述第二NMOS管的栅极,源极接所述第三NMOS管的栅极和漏极和所述第四NMOS管的栅极和所述第五NMOS管的栅极;
所述第二NMOS管的栅极接所述第一电流源的一端和所述第一NMOS管的栅极和漏极,漏极接所述第一PMOS管的漏极和栅极,源极接所述第四NMOS管的漏极;
所述第三NMOS管的栅极接所述第一NMOS管的源极和所述第四NMOS管的栅极和所述第五NMOS管的栅极,漏极接所述第一NMOS管的源极和所述第四NMOS管的栅极和所述第五NMOS管的栅极,源极接地;
所述第四NMOS管的栅极接所述第一NMOS管的源极和所述第三NMOS管的栅极和所述第五NMOS管的栅极,漏极接所述第二NMOS管的源极,源极接地;
所述第五NMOS管的栅极接所述第一NMOS管的源极和所述第三NMOS管的栅极和所述第四NMOS管的栅极,漏极接所述第三PMOS管的漏极和栅极,源极接地;
所述第一PMOS管的栅极和漏极接所述第二NMOS管的漏极,源极接电源;
所述第二PMOS管的栅极和漏极接所述第三PMOS管的源极,源极接电源;
所述第三PMOS管的栅极和漏极接所述第五NMOS管的漏极,源极接所述第二PMOS管的栅极和漏极。
3.如权利要求1所述的振荡器电路,其特征在于所述电容充放电电路包括第四PMOS管、第五PMOS管、第六NMOS管、第七NMOS管和第一电容:
所述第四PMOS管的栅极接所述第七NMOS管的栅极,漏极接所述第五PMOS管的源极,源极接电源;
所述第五PMOS管的栅极接所述第一PMOS管的栅极和漏极,漏极接所述第六NMOS管的漏极和所述第一电容的一端,源极接所述第四PMOS管的漏极;
所述第六NMOS管的栅极所述第三NMOS管的栅极和漏极和所述第四NMOS管的栅极和所述第五NMOS管的栅极,漏极接所述第五PMOS管的漏极和所述第一电容的一端,源极所述第七NMOS管的漏极;
所述第七NMOS管的栅极接所述第四PMOS管的栅极,漏极接所述第六NMOS管的源极,源极接地;
所述第一电容的一端接所述第五PMOS管的漏极和所述第六NMOS管的漏极,另一端接地。
4.如权利要求1所述的振荡器电路,其特征在于所述电压比较电路包括第六PMOS管、第七PMOS管、第八PMOS管、第九PMOS管、第十PMOS管、第一电阻、第二电阻、第八NMOS管、第九NMOS管、第十NMOS管、第十一NMOS管、第十二NMOS管、第十三NMOS管和第十四NMOS管:
所述第六PMOS管的栅极接所述第一PMOS管的栅极和漏极和所述第五PMOS管的栅极,漏极接所述第八NMOS管的漏极和所述第九PMOS管的源极,源极接电源;
所述第七PMOS管的栅极接所述第一PMOS管的栅极和漏极和所述第五PMOS管的栅极,漏极接所述第九NMOS管的漏极和所述第八PMOS管的源极,源极接电源;
所述第八PMOS管的栅极接所述第三PMOS管的栅极和漏极,漏极接所述第十一NMOS管的漏极和栅极和所述第十二NMOS管的栅极,源极接所述第七PMOS管的漏极和所述第九NMOS管的漏极;
所述第九PMOS管的栅极接所述第三PMOS管的栅极和漏极的所述第八PMOS管的栅极,漏极接所述第十二NMOS管的漏极和所述第十三NMOS管的漏极和栅极,源极接所述第六PMOS管的漏极和所述第八NMOS管的漏极;
所述第十PMOS管的栅极接所述第一PMOS管的栅极和漏极和所述第五PMOS管的栅极和所述第六PMOS管的栅极和所述第七PMOS管的栅极,漏极接所述第十四NMOS管的漏极,源极接电源;
所述第一电阻的一端接所述第九NMOS管的栅极和所述第二电阻的一端,另一端接地;
所述第二电阻的一端接所述第九NMOS管的栅极和所述第一电阻的一端,另一端接电源;
所述第八NMOS管的栅极接所述第五PMOS管的漏极和所述第六NMOS管的漏极和所述第一电容的一端,漏极接所述第六PMOS管的漏极和所述第九PMOS管的源极,源极接所述第九NMOS管的源极和所述第十NMOS管的漏极;
所述第九NMOS管的栅极接所述第一电阻的一端和所述第二电阻的一端,漏极接所述第七PMOS管的漏极和所述第八PMOS管的源极,源极接所述第八NMOS管的源极和所述第十NMOS管的漏极;
所述第十NMOS管的栅极接所述第三NMOS管的栅极和漏极和所述第四NMOS管的栅极和所述第五NMOS管的栅极和所述第六NMOS管的栅极,漏极接所述第八NMOS管的源极和所述第九NMOS管的源极,源极接地;
所述第十一NMOS管的栅极和漏极接所述第十二NMOS管的栅极和所述第八PMOS管的漏极,源极接地;
所述第十二NMOS管的栅极接所述第十一NMOS管的栅极和漏极和所述第八PMOS管的漏极,漏极接所述第九PMOS管的漏极和所述第十三NMOS管的栅极和漏极,源极接地;
所述第十三NMOS管的栅极和漏极接所述第九PMOS管的漏极和所述第十二NMOS管的漏极,源极接地;
所述第十四NMOS管的栅极接所述第十三NMOS管的栅极和漏极和所述第九PMOS管的漏极和所述第十二NMOS管的漏极,漏极接所述第十PMOS管的漏极,源极接地。
5.如权利要求1所述的振荡器电路,其特征在于所述输出驱动电路包括第三电阻、第一反相器和第二反相器:
所述第三电阻的一端接所述第九NMOS管的栅极和所述第一电阻的一端和所述第二电阻的一端,另一端接所述第一反相器的输出端和所述第二反相器的输入端;
所述第一反相器的输入端接所述第十PMOS管的漏极和所述第十四NMOS管的漏极,输出端接所述第三电阻的一端和所述第二反相器的输入端;
所述第二反相器的输入端接所述第三电阻的一端和所述第一反相器的输出端,输出端接所述第四PMOS管的栅极和所述第七NMOS管的栅极。
CN 201320080607 2013-02-21 2013-02-21 一种振荡器电路 Expired - Fee Related CN203071869U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201320080607 CN203071869U (zh) 2013-02-21 2013-02-21 一种振荡器电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201320080607 CN203071869U (zh) 2013-02-21 2013-02-21 一种振荡器电路

Publications (1)

Publication Number Publication Date
CN203071869U true CN203071869U (zh) 2013-07-17

Family

ID=48770613

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201320080607 Expired - Fee Related CN203071869U (zh) 2013-02-21 2013-02-21 一种振荡器电路

Country Status (1)

Country Link
CN (1) CN203071869U (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104579245A (zh) * 2014-04-16 2015-04-29 上海华虹宏力半导体制造有限公司 Rc振荡器
CN105577141A (zh) * 2015-12-22 2016-05-11 上海爱信诺航芯电子科技有限公司 一种低功耗高精度振荡器
CN110190814A (zh) * 2019-06-04 2019-08-30 中国电子科技集团公司第二十四研究所 一种振荡电路及电子设备
CN112241190A (zh) * 2019-07-19 2021-01-19 成都锐成芯微科技股份有限公司 一种中高频晶体驱动电路

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104579245A (zh) * 2014-04-16 2015-04-29 上海华虹宏力半导体制造有限公司 Rc振荡器
CN104579245B (zh) * 2014-04-16 2019-01-04 上海华虹宏力半导体制造有限公司 Rc振荡器
CN105577141A (zh) * 2015-12-22 2016-05-11 上海爱信诺航芯电子科技有限公司 一种低功耗高精度振荡器
CN105577141B (zh) * 2015-12-22 2018-02-02 上海爱信诺航芯电子科技有限公司 一种低功耗高精度振荡器
CN110190814A (zh) * 2019-06-04 2019-08-30 中国电子科技集团公司第二十四研究所 一种振荡电路及电子设备
CN112241190A (zh) * 2019-07-19 2021-01-19 成都锐成芯微科技股份有限公司 一种中高频晶体驱动电路
CN112241190B (zh) * 2019-07-19 2022-01-14 成都锐成芯微科技股份有限公司 一种中高频晶体驱动电路

Similar Documents

Publication Publication Date Title
CN102394608B (zh) 振荡器电路
CN203071869U (zh) 一种振荡器电路
CN203574534U (zh) 一种浪涌电流抑制电路
CN104113211A (zh) 一种应用于能量获取***的低功耗迟滞电压检测电路
CN105099184A (zh) 一种轻载开关电源芯片
CN104883057A (zh) 升压与线性充电共用功率器件的移动电源转换器
CN204103466U (zh) 一种mos管型太阳能充电保护电路
CN205356268U (zh) 振荡器
CN203883674U (zh) 一种轻载开关电源芯片
CN203590179U (zh) 一种振荡器电路
CN201839201U (zh) 一种带电压检测的电荷泵电路
CN203674737U (zh) 一种放电保护装置及其电池管理***
CN204681087U (zh) 太阳能充电装置防浪涌电路
CN204721218U (zh) 升压与线性充电共用功率器件的移动电源转换器
CN202997918U (zh) 一种电源芯片输出电压纹波抑制电路
CN204190644U (zh) 一种短延时高陡度脉冲放大电路
CN203537350U (zh) 一种延迟电路
CN204271916U (zh) 一种开关电源用的辅助供电电路
CN203708105U (zh) 无损吸收升压电路和开关电源
CN107546976A (zh) 电荷泵电路及电荷泵
CN204119195U (zh) 一种抗干扰复位电路
CN203278644U (zh) 一种实现由正电压转换为两倍负电压的电荷泵
CN203027230U (zh) 一种抗干扰复位电路
CN203708096U (zh) 一种电源保护电路及电源
CN203398985U (zh) 一种抗浪涌电路

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130717

Termination date: 20140221