CN1941032A - 发光显示装置及其驱动方法 - Google Patents

发光显示装置及其驱动方法 Download PDF

Info

Publication number
CN1941032A
CN1941032A CNA2006101014558A CN200610101455A CN1941032A CN 1941032 A CN1941032 A CN 1941032A CN A2006101014558 A CNA2006101014558 A CN A2006101014558A CN 200610101455 A CN200610101455 A CN 200610101455A CN 1941032 A CN1941032 A CN 1941032A
Authority
CN
China
Prior art keywords
response
voltage
time clock
node
offered
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006101014558A
Other languages
English (en)
Other versions
CN100498894C (zh
Inventor
吴斗焕
朴泳株
郑训周
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Philips LCD Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Philips LCD Co Ltd filed Critical LG Philips LCD Co Ltd
Publication of CN1941032A publication Critical patent/CN1941032A/zh
Application granted granted Critical
Publication of CN100498894C publication Critical patent/CN100498894C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

发光显示装置及其驱动方法。公开了一种发光显示装置及其驱动方法,其能够提高像素区的高宽比。该发光显示装置包括:显示器,其包括多条选通线和与该多条选通线相垂直地延伸的多条数据线;连接到所述多条选通线中的每一条的一端的第一移位寄存器,其分别向所述多条选通线顺序地提供第一扫描脉冲;连接到所述多条选通线中的每一条的另一端的第二移位寄存器,其分别向所述多条选通线顺序地提供第二扫描脉冲;多个开关元件,每个都适合于根据来自相关联的选通线的第一扫描脉冲对来自相关联的数据线的导通电压或截止电压进行切换,并根据来自相关联的选通线的第二扫描脉冲对来自相关联的数据线的截止电压进行切换;多个驱动开关元件,每个都适合于根据来自相关联的开关元件的导通电压产生电流,根据来自相关联的开关元件的截止电压使各驱动开关元件截止;多个电容器,每个都连接在所述多个驱动开关元件的相关联的一个的栅极端子与源极端子之间;以及多个发光元件,每个都适合于根据来自相关联的驱动开关元件的电流而发光。

Description

发光显示装置及其驱动方法
技术领域
本发明涉及一种发光显示装置,更具体地,涉及一种能够增大像素区的高宽比的发光显示装置及其驱动方法。
背景技术
近来,已开发出各种平板显示装置,其可以消除阴极射线管的由于自身的庞大并且笨重的结构而带来的缺点。这种平板显示装置包括液晶显示器、场发射显示器、等离子显示板以及电致发光显示器。
近来,进行了积极的研究,以开发具有大屏幕尺寸和高显示质量的平板显示装置。在这种平板装置中,存在电致发光显示装置,其为自发光装置。电致发光显示装置通过使用诸如电子或空穴的载流子对荧光材料进行激发,来显示视频图像。将电致发光显示装置主要分类为无机电致发光显示装置和发光显示装置。与无机电致发光显示装置相比,可以使用低直流电压来驱动发光显示装置,这是因为可以使用约5到20V的低压来驱动发光显示装置,而无机电致发光显示装置需要100到200V的高压。此外,发光显示装置具有极好的特性,如高视角、高响应时间以及高对比度。因此,可以将发光显示装置用于图形显示器、TV图像显示器或表面光源。此外,发光显示装置薄且轻,并展现了极好的彩色显示质量。在这点上,发光显示装置适合于下一代平板显示装置。
同时,对于这种发光显示装置的驱动***,主要使用无源矩阵型驱动***,其不使用单独的薄膜晶体管。
然而,无源矩阵型驱动***存在与分辨率、功耗、使用寿命等相关联的许多限制因素。为此,也对有源矩阵型电致发光显示装置进行了研究和开发,以提供具有高分辨率和大屏幕尺寸的下一代显示装置。
图1是例示了一种常规有源矩阵型发光显示装置的基本像素结构的电路图。
如图1所示,常规有源矩阵型发光显示装置的基本像素结构包括:沿一个方向平行地延伸的第一选通线GL1和第二选通线GL2;数据线DL,其沿与第一选通线GL1和第二选通线GL2相垂直的方向延伸;以及像素单元PXL,其形成在由第一选通线GL1和数据线DL限定的像素区中。
像素单元PXL包括:发光元件OLED,其在电流流过该发光元件OLED时发光;第一开关元件Tr11,其响应于从第一选通线GL1提供的第一扫描脉冲对从数据线DL提供的数据电压进行切换;以及驱动开关元件Tr13,其响应于从第一开关元件Tr11输出的数据电压,生成与该输出数据电压相对应的电流。驱动开关元件Tr13将所生成的电流提供给发光元件OLED。像素单元PXL还包括:电容器C,其连接在驱动开关元件Tr13的栅极端子与源极端子之间;和第二开关元件Tr12,其响应于从第二选通线GL2提供的第二扫描脉冲使驱动开关元件Tr13的栅极端子与源极端子短路。
驱动开关元件TrD的源极端子连接到提供驱动电压Vd的电压提供线15。发光元件OLED在其阴极处接地。
以下,对具有上述像素单元PXL的常规发光显示装置的操作进行详细描述。
当将第一扫描脉冲提供给第一选通线GL1时,第一开关元件Tr11从数据线DL向驱动开关元件Tr13的栅极端子提供数据电压。在此情况下,该数据电压具有恒定电平。因此,该数据电压存储在电容器C中。由于在电容器C中存储有该数据电压,因此导通了驱动开关元件Tr13,并使其保持在导通状态。
结果,驱动开关元件Tr13生成了与施加给它的数据电压相对应的电流。由于该数据电压具有恒底电平,因此与该数据电压相对应的电流在大小上也是恒定的。因此,发光元件OLED(其接收从驱动开关元件Tr13生成的电流)按恒定亮度发光。
当随后向第二选通线GL2提供第二扫描信号时,第二开关元件Tr12使驱动开关元件Tr13的栅极端子与源极端子短路。结果,将驱动开关元件Tr13的栅极端子和源极端子保持在同一电势上,由此使得驱动开关元件Tr13截止。
如上所述地工作的常规发光显示装置展现了依赖于发光元件OLED的发光时间而变化的亮度。即,发光元件OLED在从当施加第一扫描脉冲的时间点到当施加第二扫描脉冲的时间点的时段内发光。
对于上述驱动操作,常规发光显示装置还包括输出第一扫描脉冲的第一移位寄存器,和输出第二扫描脉冲的第二移位寄存器。
第一移位寄存器连接到第一选通线GL1,而第二移位寄存器连接到第二选通线GL2。
然而,由于使用了3个开关元件Tr11、Tr12以及Tr13,因此常规发光显示装置存在减小了像素区的高宽比的问题。
发明内容
因此,本发明旨在提供一种发光显示装置及其驱动方法,其基本上克服了由于现有技术的局限和缺点而导致的一个或更多问题。
本发明的一个目的是提供一种发光显示装置及其驱动方法,根据在形成在像素区中的像素单元中包括的第一和第二移位寄存器的经修改的连接结构,该发光显示装置及其驱动方法能够减小每个像素区中的开关元件的数量,由此,实现了对像素区的高宽比的增大。
本发明的附加优点、目的和特征将在下面的说明中部分地加以阐述,并且对于本领域的普通技术人员在考查以下内容时将部分地显见,或者可以从对本发明的实践来获知。通过文字说明及其权利要求以及附图中具体指出的结构,可以实现并获得本发明的这些目的和其它优点。
为实现这些目的和其他优点并且根据本发明的目的,如在此所具体实现和广泛描述的,提出了一种发光显示装置,其包括:显示器,其包括多条选通线和与该多条选通线相垂直地延伸的多条数据线;连接到所述多条选通线中的每一条的一端的第一移位寄存器,并且适合于分别向所述多条选通线顺序地提供第一扫描脉冲;连接到所述多条选通线中的每一条的另一端的第二移位寄存器,适合于分别向所述多条选通线顺序地提供第二扫描脉冲;多个开关元件,每个都适合于根据来自所述多条选通线中的相关联的一条的第一扫描脉冲对来自所述多条数据线中的相关联的一条的导通电压或截止电压进行切换,并根据来自所述相关联的选通线的第二扫描脉冲对来自所述相关联的数据线的截止电压进行切换;多个驱动开关元件,每个都适合于根据来自所述多个开关元件中的相关联的一个的所述导通电压产生电流,根据来自所述相关联的开关元件的截止电压使所述多个驱动开关元件中的每一个截止;多个电容器,每个都连接在所述多个驱动开关元件的相关联的一个的栅极端子与源极端子之间;以及多个发光元件,每个都适合于根据来自所述多个驱动开关元件中的相关联的一个的电流而发光。
在本发明的另一方面中,提出了一种用于驱动一种发光显示装置的方法,该发光显示装置包括:显示器,其包括多条选通线和与该多条选通线相垂直地延伸的多条数据线;多个开关元件,每个都适合于根据来自所述多条选通线中的相关联的一条的扫描脉冲对来自所述多条数据线中的相关联的一条的导通电压或截止电压进行切换,并根据来自所述相关联的选通线的第二扫描脉冲对来自所述相关联的数据线的截止电压进行切换;多个驱动开关元件,每个都适合于根据来自所述多个开关元件中的相关联的一个的所述导通电压提供电流,根据来自所述相关联的开关元件的截止电压切断对该电流的供应;以及多个发光元件,每个都适合于根据来自所述多个驱动开关元件中的相关联的一个的电流而发光,该驱动方法包括以下步骤:向所述多条选通线中的每一条提供第一扫描脉冲,从而首先导通与所述选通线相关联的开关元件;向与所述选通线相关联的数据线提供所述导通电压;向所述选通线提供第二扫描脉冲,从而其次导通所述相关联的开关元件;以及向所述相关联的数据线提供所述截止电压。
应当明白,本发明的以上一般性描述和以下详细描述都是示例性和说明性的,旨在提供对如权利要求所述的本发明的进一步说明。
附图说明
附图被包括进来以提供对本发明的进一步的理解,附图被并入且构成本申请的一部分,附图例示了本发明的一个或多个实施例,并且与说明书一起用于解释本发明的原理。在附图中:
图1是例示了一种常规有源矩阵型发光显示装置的基本像素结构的电路图;
图2是例示了根据本发明一示例性实施例的发光显示装置的框图;
图3是图2所示的每个像素单元的电路图;
图4是例示了图2所示的第一和第二移位寄存器的详细结构的框图;
图5是提供给图4所示的第一和第二移位寄存器的各种信号的时序图;
图6是例示了在图4所示的第一和第二移位寄存器中包括的多个级的详细结构的电路图;
图7是例示了与图2中的不同的第一和第二移位寄存器的结构的框图;
图8是提供给图7所示的第一和第二移位寄存器的各种信号的时序图;
图9是例示了在图7所示的第一和第二移位寄存器中包括的多个级的详细结构的电路图;
图10是例示了与图2中的不同的第一和第二移位寄存器的结构的框图;
图11是提供给图10所示的第一和第二移位寄存器的各种信号的时序图;以及
图12是例示了在图10所示的第一和第二移位寄存器中包括的多个级的详细结构的电路图。
具体实施方式
下面将详细描述本发明的多个优选实施例,其示例示出在附图中。只要有可能,就在所有附图中使用相同的标号表示相同或相似的部分。
图2是例示了根据本发明一示例性实施例的发光显示装置的框图。
如图2所示,根据本发明的所例示的示例性实施例的发光显示装置包括:显示器200,其显示图像;数据驱动器202,其向显示器200提供数据信号;第一移位寄存器201a,其向显示器200提供多个第一扫描脉冲;以及第二移位寄存器201b,其向显示器200提供多个第二扫描脉冲。
显示器200包括:沿一个方向平行地延伸的多条选通线GL1到GLn;沿与该多条选通线GL1到GLn相垂直的方向平行地延伸的多条数据线DL1到DLm;以及多个像素单元PXL,其分别形成在由所述多条选通线GL1到GLn中的相关联的一条选通线和所述多条数据线DL1到DLm中的相关联的一条数据线分别限定的多个像素区中。以下,将对每个像素单元PXL的结构进行更详细的描述。
图3是每个像素单元的电路图。
如图3所示,每个像素单元DXL都包括开关元件TrS、驱动开关元件TrD、电容器C1以及发光元件OLED。
开关元件TrS在通过所述多条选通线GL1到GLn中的相关联的一条(例如,选通线GL1)接收到从第一移位寄存器201a输出的第一扫描脉冲时导通。在其导通状态下,开关元件TrS随后通过所述多条数据线DL1到DLm中的相关联的一条(例如,数据线DL1)接收从数据驱动器202输出的数据信号。为了进行该操作,使开关元件TrS在其栅极端子处连接到相关联的选通线GL1,在其源极端子处连接到相关联的数据线DL1,并在其漏极端子处连接到驱动开关元件TrD的栅极端子。
数据信号是具有“0”或“1”的数字编码的数字数据信号。数字编码“0”具有被设置为用于使驱动开关元件TrD截止的截止电压的电压值。另一方面,数字编码“1”具有被设置为用于使驱动开关元件TrD导通的导通电压的电压值。
根据从开关元件TrS提供的数据信号的导通电压使驱动开关元件TrD导通,由此在驱动电压源与发光元件OLED之间建立了电流通路。即,根据该导通电压,驱动开关元件TrD生成与从驱动电压源提供的电压(即,驱动电压Vd)相对应的电流,并将该电流提供给发光元件OLED。由于该电流,发光元件OLED发光。为了进行该操作,使驱动开关元件TrD在其栅极端子处连接到开关元件TrS的漏极端子,在其源极端子处连接到传送驱动电压Vd的电源线301,并在其漏极端子处连接到发光元件OLED的阳极端子。发光元件OLED还在其阴极端子处接地。
开关元件TrS还响应于从第二移位寄存器201b提供的第二扫描脉冲而导通。在其导通状态下,开关元件TrS随后接收从数据驱动器202输出的截止电压。根据该截止电压,使驱动开关元件TrD截止,由此使得在驱动电压源与发光元件OLED之间的电流通路被切断。结果,防止了来自驱动开关元件TrD的电流流过发光元件OLED。因此,使发光元件OLED的光发射停止了。
同时,将电容器C1连接在驱动开关元件TrD的栅极端子与源极端子之间,以将提供给驱动开关元件TrD的导通电压或截止电压保持一个子域(subfield)。
其中,从当输出了第一扫描脉冲时的时间点起在经过了预定时间之后输出第二扫描脉冲。在当输出第一扫描脉冲时的时间点与当输出第二扫描脉冲时的时间点之间的时段对应于一个子域时段。各像素单元PXL针对多个子域时段,重复地执行光发射或停止光发射以表示各种灰度级。
一帧由多个子域构成。一个帧中的子域数量对应于在与该帧相关联的数据信号中的位数。每个帧中的子域具有不同的长度。
例如,当将具有4位数字编码“1001”的数据信号输入给所述多条数据线DL1到DLm中的一条时,相关联的像素单元PXL显示一单位图像持续4个子域时段。这里,假设按从最低有效位到最高有效位的次序将该数据信号的4个位提供给所述多条数据线DL1到DLm中的相关联的一条。在此情况下,无论何时提供第一扫描脉冲,像素单元PXL都根据该数据信号的多个位中的相关联的一个位的逻辑值来接收导通电压或截止电压。
即,在第一子域时段的起点处,根据从所述多条选通线GL1到GLn中的相关联的一条提供的第一扫描信号使像素单元PXL的开关元件TrS导通。在预定时间之后使开关元件TrS截止。导通的开关元件TrS将来自相关联的数据线的导通电压(所述数据信号的最低有效位)提供给驱动开关元件TrD。结果,根据该导通电压使驱动开关元件TrD导通了,由此产生了电流。将来自驱动开关元件TrD的电流提供给发光元件OLED。
随后,在第一子域时段的终点处,根据从所述多条选通线GL1到GLn中的相关联的一条提供的第二扫描信号使像素单元PXL的开关元件TrS导通。在预定时间之后使开关元件TrS截止。导通的开关元件TrS将来自相关联的数据线的截止电压提供给驱动开关元件TrD。结果,根据该截止电压使驱动开关元件TrD截止了,由此切断了提供给发光元件OLED的电流。由此,像素单元PXL的发光元件OLED在第一子域时段发光。
随后,在第二子域时段的起点处,根据从相关联的选通线提供的第一扫描信号使像素单元PXL的开关元件TrS导通。在预定时间之后使开关元件TrS截止。导通的开关元件TrS将来自所述多条数据线DL1到DLm中的相关联的一条的截止电压(所述数据信号的第一中间位)提供给驱动开关元件TrD。结果,根据该截止电压使驱动开关元件TrD截止了,由此防止了发光元件OLED发光。
然后,在第二子域时段的终点处,根据从相关联的选通线提供的第二扫描信号使像素单元PXL的开关元件TrS导通。在预定时间之后使开关元件TrS截止。导通的开关元件TrS将来自相关联的数据线的截止电压提供给驱动开关元件TrD。结果,根据该截止电压使驱动开关元件TrD截止了。由此,使像素单元PXL的发光元件OLED在第二子域时段保持在截止状态下。
类似地,对于第三子域时段,由于为第三子域时段提供数据信号具有截止电压电平,因此使发光元件OLED保持在截止状态下。另一方面,对于第四子域时段,由于为第四子域时段提供的数据信号具有导通电压电平,因此发光元件OLED发光。
由此,对于一个帧时段,根据具有数字编码“1001”的数据信号,像素单元PXL执行光发射两次,并停止光发射两次。具体地说,像素单元PXL在第一和第四子域时段中发光,并在第二和第三子域时段中停止发光。
同时,所述多个子域时段具有不同的长度,使得每个子域时段都长于比该子域时段有效性更低的那些子域时段。具体地说,第四子域时段比第三子域时段长。第三子域时段比第二子域时段长。第二子域时段比第一子域时段长。
因此,即使数字信号具有相同数量的“1”和“0”,它们也可以表示不同的灰度级。例如,尽管数字编码为“1001”的上述数据信号具有与数字编码为“1010”的数据信号相同数量的“1”和“0”,但是由于上述原因它们表示不同的灰度级。
由此,根据本发明的发光显示装置根据相关联的数据信号通过调节图像的每个帧的光发射时间,来调节图像的亮度。
同时,为了进行上述操作,第一移位寄存器201a和第二移位寄存器201b分别具有以下结构。
图4是例示了第一和第二移位寄存器的详细结构的框图。图5是提供给图4所示的第一和第二移位寄存器的各种信号的时序图。
如图4所示,第一移位寄存器201a包括多个级ST11到ST1n。该多个级ST11到ST1n中的每个级都连接到所述多条选通线GL1到GLn中的相关联的一条的一端。向在第一移位寄存器201a中包括的多个级ST11到ST1n中的每一个提供第一电压VDD和第二电压VSS。该多个级ST11到ST1n中的每一个还接收顺序地输出的第一时钟脉冲CLK1、第三时钟脉冲CLK3、第五时钟脉冲CLK5以及第七时钟脉冲CLK7中的3个。从一定时控制器输出第一时钟脉冲CLK1、第三时钟脉冲CLK3、第五时钟脉冲CLK5以及第七时钟脉冲CLK7,并分别通过第一时钟传送线L1、第三时钟传送线L3、第五时钟传送线L5以及第七时钟传送线L7将它们提供给所述多个级ST11到ST1n中的相关联的多个级。向第一级ST11提供第一启动脉冲VST1和第二启动脉冲VST2,该第一级ST11将比其余级ST12到ST1n的那些扫描脉冲更早地输出第一扫描脉冲Vout1。
所述多个级ST11到ST1n使用所述多个时钟脉冲CLK1、CLK3、CLK5以及CLK7中的相关联的多个以及第一电压VDD和第二电压VSS,顺序地生成第一扫描脉冲Vout1到Voutn,并将所生成的第一扫描脉冲Vout1到Voutn分别输出给所述多条选通线GL1到GLn。
由此,所述多个级ST11到ST1n按顺序的方式分别将第一扫描脉冲Vout1到Voutn提供给所述多条选通线GL1到GLn。即,在每个子域时段中,第一级ST11首先向第一选通线GL1输出第一扫描脉冲Vout1。接着,第二级ST12向第二选通线GL2输出第一扫描脉冲Vout2。按该次序,第n级ST1n最后向第n选通线GLn输出第一扫描脉冲Voutn。针对所有子域重复这些操作。例如,在第一子域时段中第一级ST11到第n级ST1n按顺序的方式分别对第一选通线GL1到第n选通线GLn进行扫描,然后在第二子域时段中按顺序的方式分别对第一选通线GL1到第n选通线GLn进行扫描。
所述多个级ST11到ST1n中的每一个的输出端子(从其输出了第一扫描脉冲Vout1到Voutn中的相关联的一个的输出端子)均连接到所述多条选通线GL1到GLn中的相关联的一条的一端,并连接到下游级。即,响应于来自上游级的第一扫描脉冲使能(enable)所述多个级ST11到ST1n中的每一个。所述多个级ST11到ST1n中的每一个接着输出从定时控制器接收到的时钟脉冲,作为第一扫描脉冲。
在输出了第一扫描脉冲Vout1到Voutn中的相关联的一个之后,通过从定时控制器接收到的另一时钟脉冲禁用(disable)所述多个级ST11到ST1n中的每一个。被禁用的多个级ST11到ST1n中的每一个都向相关联的选通线提供第二电压VSS,由此使连接到该相关联的选通线的开关元件TrS截止。
同时,通过从定时控制器提供的第一启动脉冲VST1使能第一级ST11(其输出比其余多个级ST12到ST1n更早地输出相关联的第一扫描脉冲Vout1)。
类似于第一移位寄存器201a,如图4所示,第二移位寄存器201b包括多个级ST21到ST2n。该多个级ST21到ST2n中的每个级都连接到所述多条选通线GL1到GLn中的相关联的一条的另一端。向在第二移位寄存器201b中包括的多个级ST21到ST2n中的每一个提供第一电压VDD和第二电压VSS。该多个级ST21到ST2n中的每一个还接收顺序地输出的第二时钟脉冲CLK2、第四时钟脉冲CLK4、第六时钟脉冲CLK6以及第八时钟脉冲CLK8中的3个。从定时控制器输出第二时钟脉冲CLK2、第四时钟脉冲CLK4、第六时钟脉冲CLK6以及第八时钟脉冲CLK8,并分别通过第二时钟传送线L2、第四时钟传送线L4、第六时钟传送线L6以及第八时钟传送线L8将它们提供给所述多个级ST21到ST2n中的相关联的多个级。向第一级ST21提供第一启动脉冲VST1和第二启动脉冲VST2,该第一级ST21将比其余级ST22到ST2n的那些扫描脉冲更早地输出第二扫描脉冲Vout1’。
所述多个级ST21到ST2n使用所述多个时钟脉冲CLK2、CLK4、CLK6以及CLK8中的相关联的多个以及第一电压VDD和第二电压VSS,顺序地生成第二扫描脉冲Vout1’到Voutn’,并将所生成的第二扫描脉冲Vout1’到Voutn’分别输出给所述多条选通线GL1到GLn。
由此,所述多个级ST21到ST2n按顺序的方式分别将第二扫描脉冲Vout1’到Voutn’提供给所述多条选通线GL1到GLn。即,在每个子域时段中,第一级ST21首先向第一选通线GL1输出第二扫描脉冲Vout1’。接着,第二级ST22向第二选通线GL2输出第二扫描脉冲Vout2’。按该次序,第n级ST2n最后向第n选通线GLn输出第二扫描脉冲Voutn’。针对所有子域重复这些操作。例如,在第一子域时段中第一级ST21到第n级ST2n按顺序的方式分别对第一选通线GL1到第n选通线GLn进行扫描,然后在第二子域时段中按顺序的方式分别对第一选通线GL1到第n选通线GLn进行扫描。
所述多个级ST21到ST2n中的每一个的输出端子(从其输出了第二扫描脉冲Vout1’到Voutn’中的相关联的一个的输出端子)均连接到所述多条选通线GL1到GLn中的相关联的一条的另一端,并连接到下游级。即,响应于来自上游级的第二扫描脉冲使能所述多个级ST21到ST2n中的每一个。所述多个级ST21到ST2n中的每一个接着输出从定时控制器接收到的时钟脉冲,作为第二扫描脉冲。
在输出了第二扫描脉冲Vout1’到Voutn’中的相关联的一个之后,通过从定时控制器接收到的另一时钟脉冲禁用所述多个级ST21到ST2n中的每一个。被禁用的多个级ST21到ST2n中的每一个都向相关联的选通线提供第二电压VSS,由此使连接到该相关联的选通线的开关元件TrS截止。
同时,通过从定时控制器提供的第二启动脉冲VST2使能第一级ST21(其比其余多个级ST22到ST2n更早地输出相关联的第二扫描脉冲Vout1’)。
如上所述,与当将来自第一移位寄存器201a的第一扫描脉冲Vout1到Voutn中的相关联的一个提供给所述多条选通线GL1到GLn中的相关联的一条时的时间点同步地,向所述多条数据线DL1到DLm中的每一条提供导通电压或截止电压。另一方面,与当将来自第二移位寄存器201b的第二扫描脉冲Vout1’到Voutn’中的相关联的一个提供给所述多条选通线GL1到GLn中的相关联的一条时的时间点同步地,向所述多条数据线DL1到DLm中的每一条提供截止电压。
以下,将对第一时钟脉冲CLK1到第八时钟脉冲CLK8、第一启动脉冲VST1和第二启动脉冲VST2以及第一电压VDD和第二电压VSS进行更详细的描述。
如图5所示,在使第一时钟脉冲CLK1到第八时钟脉冲CLK8按彼此相差一个脉冲宽度的方式进行相位延迟之后,输出它们。即,在使第二时钟脉冲CLK2相对于第一时钟脉冲CLK1在相位上延迟一个脉冲宽度之后,输出第二时钟脉冲CLK2。在使第三时钟脉冲CLK3相对于第二时钟脉冲CLK2在相位上延迟一个脉冲宽度之后,输出第三时钟脉冲CLK3。在使第四时钟脉冲CLK4相对于第三时钟脉冲CLK3在相位上延迟一个脉冲宽度之后,输出第四时钟脉冲CLK4。在使第五时钟脉冲CLK5相对于第四时钟脉冲CLK4在相位上延迟一个脉冲宽度之后,输出第五时钟脉冲CLK5。在使第六时钟脉冲CLK6相对于第五时钟脉冲CLK5在相位上延迟一个脉冲宽度之后,输出第六时钟脉冲CLK6。在使第七时钟脉冲CLK7相对于第六时钟脉冲CLK6在相位上延迟一个脉冲宽度之后,输出第七时钟脉冲CLK7。在使第八时钟脉冲CLK8相对于第七时钟脉冲CLK7在相位上延迟一个脉冲宽度之后,输出第八时钟脉冲CLK8。
顺序地并且循环地输出第一时钟脉冲CLK1到第八时钟脉冲CLK8。即,在顺序地输出了一组第一时钟脉冲CLK1到第八时钟脉冲CLK8之后,顺序地输出另一组第一时钟脉冲CLK1到第八时钟脉冲CLK8。因此,在当输出第八时钟脉冲CLK8时的时间点与当输出第二时钟脉冲CLK2时的时间点之间输出第一时钟脉冲CLK1。
第一启动脉冲VST1是用于使能第一移位寄存器201a的第一级ST11的信号。在每个子域时段中输出一次第一启动脉冲VST1。与第七时钟脉冲CLK7同步地输出第一启动脉冲VST1。
第二启动脉冲VST2是用于使能第二移位寄存器201b的第一级ST21的信号。在每个子域时段中输出一次第二启动脉冲VST2。与第八时钟脉冲CLK8同步地输出第二启动脉冲VST2。
第一电压VDD与第二电压VSS分别具有相反的极性。即,第一电压VDD是负电压,而第二电压VSS是正电压。
由此,第一移位寄存器201a和第二移位寄存器201b中的每一个都是四相位移位寄存器,使用按循环方式顺序地输出的四个时钟脉冲来驱动该四相位移位寄存器。
以下将对此进行详细描述。
首先,将对输入给在第一移位寄存器201a中包括的多个级ST11到ST1n的时钟脉冲CLK1、CLK3、CLK5以及CLK7的次序进行描述。
首先通过输入给第一级ST11的第一启动脉冲VST1和第七时钟脉冲CLK7使能第一级ST11。然后第一级ST11接收在第七时钟脉冲CLK7次后输出的第一时钟脉冲CLK1,并输出所接收到的第一时钟脉冲CLK1作为第一扫描脉冲Vout1。然后,通过在第一时钟脉冲CLK1次后输入给第一级ST11的第三时钟脉冲CLK3禁用第一级ST11。
首先通过来自第一级ST11的扫描脉冲和输入给第二级ST12的第一时钟脉冲CLK1使能第二级ST12。然后第二级ST12接收在第一时钟脉冲CLK1次后输出的第三时钟脉冲CLK3,并输出所接收到的第三时钟脉冲CLK3作为第一扫描脉冲Vout2。然后,通过在第三时钟脉冲CLK3次后输入给第二级ST12的第五时钟脉冲CLK5禁用第二级ST12。
首先通过来自第二级ST12的扫描脉冲和输入给第三级ST13的第三时钟脉冲CLK3使能第三级ST13。然后第三级ST13接收在第三时钟脉冲CLK3次后输出的第五时钟脉冲CLK5,并输出所接收到的第五时钟脉冲CLK5作为第一扫描脉冲Vout3。然后,通过在第五时钟脉冲CLK5次后输入给第三级ST13的第七时钟脉冲CLK7禁用第三级ST13。
首先通过来自第三级ST13的扫描脉冲和输入给第四级ST14的第五时钟脉冲CLK5使能第四级ST14。然后第四级ST14接收在第五时钟脉冲CLK5次后输出的第七时钟脉冲CLK7,并输出所接收到的第七时钟脉冲CLK7作为第一扫描脉冲Vout4。然后,通过在第七时钟脉冲CLK7次后输入给第四级ST14的第一时钟脉冲CLK1禁用第四级ST14。
第五级ST15到第n级ST1n分别按与提供给第一级ST11到第4级ST14的时钟脉冲相同的次序接收时钟脉冲。即,第五级ST15接收提供给第一级ST11的第七时钟脉冲CLK7、第一时钟脉冲CLK1以及第三时钟脉冲CLK3。第六级ST16接收提供给第二级ST12的第一时钟脉冲CLK1、第三时钟脉冲CLK3以及第五时钟脉冲CLK5。第七级ST17接收提供给第三级ST13的第三时钟脉冲CLK3、第五时钟脉冲CLK5以及第七时钟脉冲CLK7。第八级ST18接收提供给第四级ST14的第五时钟脉冲CLK5、第七时钟脉冲CLK7以及第一时钟脉冲CLK1。
为了使能其操作,所述多个级ST11到ST1n中的每一个除了接收在使能操作中输入的时钟脉冲以外,还接收来自上游级的第一扫描脉冲。其中,从所述多个级ST11到ST1n输出的第一扫描脉冲Vout1到Voutn分别与在对所述多个级ST11到ST1n的使能操作中提供的时钟脉冲同步。由于不存在布置于第一级ST11的上游的级,因此通过从定时控制器提供的第一启动脉冲VST1和与该第一启动脉冲VST1同步的时钟脉冲(即,第七时钟脉冲CLK7)使能第一级ST11。
接着,将对输入给在第二移位寄存器201b中包括的多个级ST21到ST2n的时钟脉冲CLK2、CLK4、CLK6以及CLK8的次序进行描述。
首先通过输入给第一级ST21的第二启动脉冲VST2和第八时钟脉冲CLK8使能第一级ST21。然后第一级ST21接收在第八时钟脉冲CLK8次后输出的第二时钟脉冲CLK2,并输出所接收到的第二时钟脉冲CLK2作为第二扫描脉冲Vout1’。然后,通过在第二时钟脉冲CLK2次后输入给第一级ST21的第四时钟脉冲CLK4禁用第一级ST21。
首先通过来自第一级ST21的扫描脉冲和输入给第二级ST22的第二时钟脉冲CLK2使能第二级ST22。然后第二级ST22接收在第二时钟脉冲CLK2次后输出的第四时钟脉冲CLK4,并输出所接收到的第四时钟脉冲CLK4作为第二扫描脉冲Vout2’。然后,通过在第四时钟脉冲CLK4次后输入给第二级ST22的第六时钟脉冲CLK6禁用第二级ST22。
首先通过来自第二级ST22的扫描脉冲和输入给第三级ST23的第四时钟脉冲CLK4使能第三级ST23。然后第三级ST23接收在第四时钟脉冲CLK4次后输出的第六时钟脉冲CLK6,并输出所接收到的第六时钟脉冲CLK6作为第二扫描脉冲Vout3’。然后,通过在第六时钟脉冲CLK6次后输入给第三级ST23的第八时钟脉冲CLK8禁用第三级ST23。
首先通过来自第三级ST23的扫描脉冲和输入给第四级ST24的第六时钟脉冲CLK6使能第四级ST24。然后第四级ST24接收在第六时钟脉冲CLK6次后输出的第八时钟脉冲CLK8,并输出所接收到的第八时钟脉冲CLK8作为第二扫描脉冲Vout4’。然后,通过在第八时钟脉冲CLK8次后输入给第四级ST24的第二时钟脉冲CLK2禁用第四级ST24。
第五级ST25到第n级ST2n分别按与提供给第一级ST21到第4级ST24的时钟脉冲相同的次序接收时钟脉冲。即,第五级ST25接收提供给第一级ST21的第八时钟脉冲CLK8、第二时钟脉冲CLK2以及第四时钟脉冲CLK4。第六级ST26接收提供给第二级ST22的第二时钟脉冲CLK2、第四时钟脉冲CLK4以及第六时钟脉冲CLK6。第七级ST27接收提供给第三级ST23的第四时钟脉冲CLK4、第六时钟脉冲CLK6以及第八时钟脉冲CLK8。第八级ST28接收提供给第四级ST24的第六时钟脉冲CLK6、第八时钟脉冲CLK8以及第二时钟脉冲CLK2。
为了使能其操作,所述多个级ST21到ST2n中的每一个除了接收在使能操作中输入的时钟脉冲以外,还接收来自上游级的第二扫描脉冲。其中,从所述多个级ST21到ST2n输出的第二扫描脉冲Vout1’到Voutn’分别与在对所述多个级ST21到ST2n的使能操作中提供的时钟脉冲同步。由于不存在布置于第一级ST21的上游的级,因此通过从定时控制器提供的第二启动脉冲VST2和与该第二启动脉冲VST2同步的时钟脉冲(即,第八时钟脉冲CLK8)使能第一级ST21。
以下,对分别包括在第一移位寄存器201a和第二移位寄存器201b中的所述多个级ST11到ST1n和级ST21到ST2n的结构进行更详细的描述。
图6是例示了在图4所示的第一和第二移位寄存器中包括的多个级的详细结构的电路图。
首先,对在第一移位寄存器201a中包括的第一级ST11进行描述。
第一级ST11接收来自定时控制器的第一启动脉冲VST1和时钟脉冲,并在同一子域中比第一移位寄存器201a中的其余多个级更早地输出第一扫描脉冲Vout1。
为了进行该操作,如图6所示,在第一移位寄存器201a中包括的第一级ST11使用第一开关元件Tr101到第九开关元件Tr109以及电容器C2。第一移位寄存器201a的第一级ST11包括:节点控制器,用于对第一节点Q1的逻辑状态和第二节点QB1的逻辑状态进行控制;和输出单元,用于基于第一节点Q1和第二节点QB1的逻辑状态确定第一级ST11的输出。节点控制器包括第一开关元件Tr101、第二开关元件Tr102、第四开关元件Tr104、第五开关元件Tr105、第六开关元件Tr106、第八开关元件Tr108以及第九开关元件Tr109,而输出单元包括第三开关元件Tr103和第七开关元件Tr107。
在第一级ST11中包括的第一开关元件Tr101到第九开关元件Tr109中的每一个都是P型金属氧化物半导体(MOS)晶体管。第一级ST11的第四开关元件Tr104、第五开关元件Tr105、第六开关元件Tr106、第八开关元件Tr108以及第九开关元件Tr109中的每一个都是由两个开关元件组成的双型开关元件。
第一开关元件Tr101对来自定时控制器的第一启动脉冲VST1进行响应,以输出第一启动脉冲VST1,并将第一启动脉冲VST1提供给第二开关元件Tr102的源极端子。为了进行该操作,使第一开关元件Tr101在其栅极端子和源极端子处连接到传送第一启动脉冲VST1的传送线。还使第一开关元件Tr101在其漏极端子处连接到第二开关元件Tr102的源极端子。
第二开关元件Tr102响应于来自第七时钟传送线L7的第七时钟脉冲CLK7,向第一节点Q1提供从第一开关元件Tr101输出的第一启动脉冲VST1。为了进行该操作,使第二开关元件Tr102在其栅极端子处连接到第七时钟传送线L7。还使第二开关元件Tr102在其源极端子处连接到第一开关元件Tr101的漏极端子,并在其漏极端子处连接到第一节点Q1。
第三开关元件Tr103响应于提供给第一节点Q1的第一启动脉冲VST1,输出来自第一时钟传送线L1的第一时钟脉冲CLK1作为第一扫描脉冲Vout1,并将第一扫描脉冲Vout1提供给相关联的选通线(第一选通线GL1)的一端,并将其提供给下游级(第二级ST12)。为了进行该操作,使第三开关元件Tr103在其栅极端子处连接到第一节点Q1。还使第三开关元件Tr103在其源极端子处连接到第一时钟传送线L1,并在其漏极端子处连接到第一选通线GL1和第二级ST12。由此,第三开关元件Tr103是上拉(pull-up)开关元件,其输出第一时钟脉冲CLK1作为第一扫描脉冲Vout1。
电容器C2的一个端子连接到第一节点Q1。
第四开关元件Tr104响应于提供给第一节点Q1的第一启动脉冲VST1,将电容器C2的另一端子与相关联的选通线(第一选通线GL1)的一端连接起来。为了进行该操作,使第四开关元件Tr104在其栅极端子处连接到第一节点Q1。还使第四开关元件Tr104在其源极端子处连接到第一选通线GL1的一端,并在其漏极端子处连接到电容器C2的所述另一端子。
第五开关元件Tr105响应于来自第三时钟传送线L3的第三时钟脉冲CLK3,将第一电压VDD提供给第二节点QB1。为了进行该操作,使第五开关元件Tr105在其栅极端子处连接到第三时钟传送线L3。还使第五开关元件Tr105在其源极端子处连接到传送第一电压VDD的电源线,并在其漏极端子处连接到第二节点QB1。
第六开关元件Tr106响应于提供给第二节点QB1的第一电压VDD,将第二电压VSS提供给第一节点Q1。由此,第六开关元件Tr106使第三开关元件Tr103和第四开关元件Tr104截止,第三开关元件Tr103和第四开关元件Tr104中的每一个都在其栅极端子处连接到第一节点01。为了进行该操作,使第六开关元件Tr106在其栅极端子处连接到第二节点QB1。还使第六开关元件Tr106在其源极端子处连接到传送第二电压VSS的电源线,并在其漏极端子处连接到第一节点Q1。
第七开关元件Tr107响应于提供给第二节点QB1的第一电压VDD,将第二电压VSS提供给相关联的选通线(第一选通线GL1)的一端并将其提供给下游级(第二级ST12)。为了进行该操作,使第七开关元件Tr107在其栅极端子处连接到第二节点QB1,并在其源极端子处连接到提供第二电压VSS的电源线。还使第七开关元件Tr107在其漏极端子处连接到第一选通线GL1的一端和第二级ST12。由此,第七开关元件Tr107是下拉(pull-down)开关元件,其输出使得相关联的选通线失活(deactivate)的第二电压VSS。
第八开关元件Tr108响应于第一启动脉冲VST1,将第二电压VSS提供给第二节点QB1,由此,使第六开关元件Tr106和第七开关元件Tr107截止。为了进行该操作,使第八开关元件Tr108在其栅极端子处连接到传送第一启动脉冲VST1的传送线。还使第八开关元件Tr108在其源极端子处连接到传送第二电压VSS的电源线,并在其漏极端子处连接到第二节点QB1。
第九开关元件Tr109响应于第二启动脉冲VST2,将第二电压VSS提供给第二节点QB1,由此,使第六开关元件Tr106和第七开关元件Tr107截止。为了进行该操作,使第九开关元件Tr109在其栅极端子处连接到传送第二启动脉冲VST2的传送线。还使第九开关元件Tr109在其源极端子处连接到传送第二电压VSS的电源线,并在其漏极端子处连接到第二节点QB1。
接下来,对在第一移位寄存器201a中包括的第二级ST12到第n级ST1n进行描述。第二级ST12到第n级ST1n具有相同的结构。
第二级ST12到第n级ST1n中的每一个都接收来自上游级的第一扫描脉冲和来自定时控制器的时钟脉冲,并输出第一扫描脉冲Vout2到Voutn中的相关联的一个。
为了进行该操作,第二级ST12到第n级ST1n中的每一个都使用第一开关元件Tr201到第七开关元件Tr207以及电容器C2。类似于第一级ST11,第二级ST12到第n级ST1n中的每一个都包括节点控制器和输出单元。节点控制器包括第一开关元件Tr201、第三开关元件Tr203、第四开关元件Tr204、第五开关元件Tr205以及第七开关元件Tr207,而输出单元包括第二开关元件Tr202和第六开关元件Tr206。第二开关元件Tr202是输出第一扫描脉冲Vout2到Voutn中的相关联的一个的上拉开关元件,而第六开关元件Tr206是输出第二电压VSS的下拉开关元件。
第一开关元件Tr201到第七开关元件Tr207中的每一个都是P型MOS晶体管。第一开关元件Tr201、第三开关元件Tr203、第四开关元件Tr204、第五开关元件Tr205以及第七开关元件Tr207中的每一个都是由两个开关元件组成的双型开关元件。
在第二级ST12到第n级ST1n中的每一个中包括的第一开关元件Tr201响应于相关联的时钟脉冲将来自上游级的第一扫描脉冲提供给第一节点Q2。该相关联的时钟脉冲与提供给上游级的上拉开关元件的时钟脉冲相同。例如,提供给在第二级ST12中的第一开关元件Tr201的栅极端子的时钟脉冲是提供给在第一级ST11中的上拉开关元件(第三开关元件Tr203)的源极端子的第一时钟脉冲CLK1。
即,在第二级ST12中包括的第一开关元件Tr201响应于第一时钟脉冲CLK1将来自第一级ST11的第一扫描脉冲Vout1提供给第一节点Q2。为了进行该操作,使第二级ST12的第一开关元件Tr201在其栅极端子处连接到第一时钟传送线L1,并在其源极端子处连接到第一级ST11的输出端子,并在其漏极端子处连接到第一节点Q2。
在第二级ST12到第n级ST1n中的每一个中包括的第二开关元件Tr202响应于提供给第一节点Q2的第一扫描脉冲,输出相关联的时钟脉冲作为第一扫描脉冲,并将该第一扫描脉冲提供给相关联的选通线的一端并将其提供给下游级。所述相关联的时钟脉冲是位于提供给在上游级中包括的上拉开关元件的时钟脉冲与提供给在下游级中包括的上拉开关元件的时钟脉冲之间的时钟脉冲。例如,提供给在第二级ST12中包括的第二开关元件Tr202的源极端子的时钟脉冲是位于提供给在第一级ST11中包括的上拉开关元件Tr103的源极端子的第一时钟脉冲CLK1与提供给在第三级ST13中包括的上拉开关元件Tr202的源极端子的第五时钟脉冲CLK5之间的第三时钟脉冲CLK3。
即,在第二级ST12中包括的第二开关元件Tr202对提供给第一节点Q2的第一扫描脉冲(来自第一级ST11的第一扫描脉冲Vout1)进行响应,以输出第三时钟脉冲CLK3作为第一扫描脉冲Vout2,并将第一扫描脉冲Vout2提供给选通线GL2的一端并将其提供给第三级ST13。为了进行该操作,使第二级ST12的第二开关元件Tr202在其栅极端子处连接到第一节点Q2,在其源极端子处连接到第三时钟传送线L3,并在其漏极端子处连接到第二选通线GL2的一端和第三级ST13。
电容器C2的一个端子连接到第一节点Q2。
在第二级ST12到第n级ST1n中的每一个中包括的第三开关元件Tr203响应于提供给第一节点Q2的第一扫描脉冲,将电容器C2的另一端子与所述多条选通线GL1到GLn中的相关联的一条的一端连接起来。
例如,在第二级ST12中包括的第三开关元件Tr203响应于提供给第一节点Q2的第一扫描脉冲Vout1,将电容器C2的所述另一端子与第二选通线GL2的一端连接起来。为了进行该操作,使第三开关元件Tr203在其栅极端子处连接到第一节点Q2,在其源极端子处连接到第二选通线GL2的一端,并在其漏极端子处连接到电容器C2的所述另一端子。
在第二级ST12到第n级ST1n中的每一个中包括的第四开关元件Tr204响应于相关联的时钟脉冲,将第一电压VDD提供给第二节点QB2。该相关联的时钟脉冲是位于提供给在上游级中包括的第四开关元件Tr204的时钟脉冲与提供给在下游级中包括的第四开关元件Tr204的时钟脉冲之间的时钟脉冲。
例如,提供给在第二级ST12中包括的第四开关元件Tr204的栅极端子的时钟脉冲是在提供给第一级ST11的第五开关元件Tr105(第一级ST11的第五开关元件Tr105具有与第二级ST12到第n级ST1n的第四开关元件Tr204相同的功能)的源极端子的第三时钟脉冲CLK3与提供给第三级ST13的第四开关元件Tr204的源极端子的第七时钟脉冲CLK7之间输出的第五时钟脉冲CLK5。
即,在第二级ST12中包括的第四开关元件Tr204响应于第五时钟脉冲CLK5,将第一电压VDD提供给第二节点QB2。为了进行该操作,使第四开关元件Tr204在其栅极端子处连接到第五时钟传送线L5,在其源极端子处连接到传送第一电压VDD的电源线,并在其漏极端子处连接到第二节点QB2。
在第二级ST12到第n级ST1n中的每一个中包括的第五开关元件Tr205响应于提供给第二节点QB2的第一电压VDD,将第二电压VSS提供给第一节点Q2。由此,第五开关元件Tr205使第二开关元件Tr202和第三开关元件Tr203截止,第二开关元件Tr202和第三开关元件Tr203中的每一个都在其栅极端子处连接到第一节点Q2。为了进行该操作,使第五开关元件Tr205在其栅极端子处连接到第二节点QB2,在其源极端子处连接到传送第二电压VSS的电源线,并在其漏极端子处连接到第一节点Q2。
在第二级ST12到第n级ST1n中的每一个中包括的第六开关元件Tr206响应于提供给第二节点QB2的第一电压VDD,将第二电压VSS提供给相关联的选通线的一端并提供给下游级。
例如,第二级ST12的第六开关元件Tr206响应于提供给第二节点QB2的第一电压VDD,将第二电压VSS提供给第二选通线GL2的一端并提供给第三级ST13。为了进行该操作,使第六开关元件Tr206在其栅极端子处连接到第二节点QB2,在其源极端子处连接到提供第二电压VSS的电源线,并在其漏极端子处连接到第二选通线GL2的一端并连接到第三级ST13。
在第二级ST12到第n级ST1n中的每一个中包括的第七开关元件Tr207响应于来自上游级的第一扫描脉冲,将第二电压VSS提供给第二节点QB2。由此,第七开关元件Tr207使第五开关元件Tr205和第六开关元件Tr206截止,第五开关元件Tr205和第六开关元件Tr206中的每一个都在其栅极端子处连接到第二节点QB2。
同时,在第一级ST11中包括的第二开关元件Tr102、第三开关元件Tr103、第四开关元件Tr104、第五开关元件Tr105、第六开关元件Tr106、第七开关元件Tr107以及第八开关元件Tr108分别对应于以下多个开关元件并具有与以下多个开关元件相同的功能:在第二级ST12到第n级ST1n中的每一个中包括的第一开关元件Tr201、第二开关元件Tr202、第三开关元件Tr203、第四开关元件Tr204、第五开关元件Tr205、第六开关元件Tr206以及第七开关元件Tr207。
接下来,对在第二移位寄存器201b中包括的级ST21到ST2n的结构进行描述。
第二移位寄存器201b的第一级ST21具有与第一移位寄存器201a的第一级ST11相同的结构。同样,第二移位寄存器201b的第二级ST22到第n级ST2n分别具有与第一移位寄存器201a的第二级ST12到第n级ST1n相同的结构。
倘若,第二移位寄存器201b的第一级ST21到第n级ST2n不接收奇数号时钟脉冲CLK1、CLK3、CLK5以及CLK7,而接收偶数号时钟脉冲CLK2、CLK4、CLK6以及CLK8。即,第二移位寄存器201b的第一级ST21到第n级ST2n接收第二时钟脉冲CLK2、第四时钟脉冲CLK4、第六时钟脉冲CLK6以及第八时钟脉冲CLK8。
下面,对在第二移位寄存器201b中包括的级ST21到ST2n的结构进行详细描述。
首先,对在第二移位寄存器201b中包括的第一级ST21进行描述。
第二移位寄存器201b接收来自定时控制器的第二启动脉冲VST2和时钟脉冲,并输出第二扫描脉冲Vout1’到Voutn’。为了进行该操作,第二移位寄存器201b的第一级ST21使用第一开关元件Tr101’到第九开关元件Tr109’以及电容器C2。第二移位寄存器201b的第一级ST11包括:节点控制器,用于对第一节点Q1’的逻辑状态和第二节点QB1’的逻辑状态进行控制;和输出单元,用于基于第一节点Q1’和第二节点QB1’的逻辑状态确定第一级ST21的输出。节点控制器包括第一开关元件Tr101’、第二开关元件Tr102’、第四开关元件Tr104’、第五开关元件Tr105’、第六开关元件Tr106’、第八开关元件Tr108’以及第九开关元件Tr109’,而输出单元包括第三开关元件Tr103’和第六开关元件Tr106’。
第一开关元件Tr101’对第二启动脉冲VST2进行响应,以输出第二启动脉冲VST2,并将第二启动脉冲VST2提供给第二开关元件Tr102’的源极端子。为了进行该操作,使第一开关元件Tr101’在其栅极端子和源极端子处连接到传送第二启动脉冲VST2的传送线。还使第一开关元件Tr101’在其漏极端子处连接到第二开关元件Tr102’的源极端子。
第二开关元件Tr102’响应于来自第八时钟传送线L8的第八时钟脉冲CLK8,向第一节点Q1’提供从第一开关元件Tr101’输出的第二启动脉冲VST2。为了进行该操作,使第二开关元件Tr102’在其栅极端子处连接到第八时钟传送线L8。还使第二开关元件Tr102’在其源极端子处连接到第一开关元件Tr101’的漏极端子,并在其漏极端子处连接到第一节点Q1’。
第三开关元件Tr103’响应于提供给第一节点Q1’的第二启动脉冲VST2,输出来自第二时钟传送线L2的第二时钟脉冲CLK2作为第二扫描脉冲,并将第二扫描脉冲提供给相关联的选通线(第一选通线GL1)的另一端,并提供给下游级(第二级ST22)。为了进行该操作,使第三开关元件Tr103’在其栅极端子处连接到第一节点Q1’。还使第三开关元件Tr103’在其源极端子处连接到第二时钟传送线L2,并在其漏极端子处连接到第一选通线GL1的所述另一端和第二级ST22。由此,第三开关元件Tr103’是上拉开关元件,其输出第二时钟脉冲CLK2作为第二扫描脉冲Vout1’。
电容器C2的一个端子连接到第一节点Q1’。
第四开关元件Tr104’响应于提供给第一节点Q1’的第二启动脉冲VST2,将电容器C2的另一端子与相关联的选通线(第一选通线GL1)的所述另一端连接起来。为了进行该操作,使第四开关元件Tr104’在其栅极端子处连接到第一节点Q1’。还使第四开关元件Tr104’在其源极端子处连接到第一选通线GL1的所述另一端,并在其漏极端子处连接到电容器C2的所述另一端子。
第五开关元件Tr105’响应于来自第四时钟传送线L4的第四时钟脉冲CLK4,将第一电压VDD提供给第二节点QB1’。为了进行该操作,使第五开关元件Tr105’在其栅极端子处连接到第四时钟传送线L4。还使第五开关元件Tr105’在其源极端子处连接到传送第一电压VDD的电源线,并在其漏极端子处连接到第二节点QB1’。
第六开关元件Tr106’响应于提供给第二节点QB1’的第一电压VDD,将第二电压VSS提供给第一节点Q1’。由此,第六开关元件Tr106’使第三开关元件Tr103’和第四开关元件Tr104’截止,第三开关元件Tr103’和第四开关元件Tr104’中的每一个都在其栅极端子处连接到第一节点Q1’。为了进行该操作,使第六开关元件Tr106’在其栅极端子处连接到第二节点QB1’。还使第六开关元件Tr106’在其源极端子处连接到传送第二电压VSS的电源线,并在其漏极端子处连接到第一节点Q1’。
第七开关元件Tr107’响应于提供给第二节点QB1’的第一电压VDD,将第二电压VSS提供给相关联的选通线(第一选通线GL1)的所述另一端并提供给下游级(第二级ST22)。为了进行该操作,使第七开关元件Tr107’在其栅极端子处连接到第二节点QB1’,并在其源极端子处连接到提供第二电压VSS的电源线。还使第七开关元件Tr107’在其漏极端子处连接到第一选通线GL1的所述另一端并连接到第二级ST22。由此,第七开关元件Tr107’是下拉开关元件,其输出使得相关联的选通线失活的第二电压VSS。
第八开关元件Tr108’响应于第二启动脉冲VST2,将第二电压VSS提供给第二节点QB1’,由此,使第六开关元件Tr106’和第七开关元件Tr107’截止。为了进行该操作,使第八开关元件Tr108’在其栅极端子处连接到传送第二启动脉冲VST2的传送线。还使第八开关元件Tr108’在其源极端子处连接到传送第二电压VSS的电源线,并在其漏极端子处连接到第二节点QB1’。
第九开关元件Tr109’响应于第一启动脉冲VST1,将第二电压VSS提供给第二节点QB1’,由此,使第六开关元件Tr106’和第七开关元件Tr107’截止。为了进行该操作,使第九开关元件Tr109’在其栅极端子处连接到传送第一启动脉冲VST1的传送线。还使第九开关元件Tr109’在其源极端子处连接到传送第二电压VSS的电源线,并在其漏极端子处连接到第二节点QB1’。
接下来,对在第二移位寄存器201b中包括的第二级ST22到第n级ST2n进行描述。
第二级ST22到第n级ST2n中的每一个都接收来自上游级的第二扫描脉冲和来自定时控制器的时钟脉冲,并输出第二扫描脉冲Vout2’到Voutn’中的相关联的一个。
为了进行该操作,第二级ST22到第n级ST2n中的每一个都使用第一开关元件Tr201’到第七开关元件Tr207’以及电容器C2。类似于第一级ST21,第二级ST22到第n级ST2n中的每一个都包括节点控制器和输出单元。节点控制器包括第一开关元件Tr201’、第三开关元件Tr203’、第四开关元件Tr204’、第五开关元件Tr205’以及第七开关元件Tr207’,而输出单元包括第二开关元件Tr202’和第六开关元件Tr206’。第二开关元件Tr202’是上拉开关元件,而第六开关元件Tr206’是下拉开关元件。
在第二级ST22到第n级ST2n中的每一个中包括的第一开关元件Tr201’响应于相关联的时钟脉冲将来自上游级的第二扫描脉冲提供给第一节点Q2’。该相关联的时钟脉冲与提供给上游级的上拉开关元件的时钟脉冲相同。例如,提供给在第二级ST22中的第一开关元件Tr201’的栅极端子的时钟脉冲是提供给在第一级ST21中的上拉开关元件(第三开关元件Tr203’)的源极端子的第二时钟脉冲CLK2。
即,在第二级ST22中包括的第一开关元件Tr201’响应于第二时钟脉冲CLK2将来自第一级ST21的第二扫描脉冲Vout1’提供给第一节点Q2’。为了进行该操作,使第二级ST22的第一开关元件Tr201’在其栅极端子处连接到第二时钟传送线L2,并在其源极端子处连接到第一级ST21的输出端子,并在其漏极端子处连接到第一节点Q2’。
在第二级ST22到第n级ST2n中的每一个中包括的第二开关元件Tr202’对提供给第一节点Q2’的第二扫描脉冲进行响应,以输出相关联的时钟脉冲作为第二扫描脉冲,并将该第二扫描脉冲提供给相关联的选通线的另一端并提供给下游级。所述相关联的时钟脉冲是位于提供给在上游级中包括的上拉开关元件的时钟脉冲与提供给在下游级中包括的上拉开关元件的时钟脉冲之间的时钟脉冲。例如,提供给在第二级ST22中包括的第二开关元件Tr202’的源极端子的时钟脉冲是位于提供给在第一级ST21中包括的上拉开关元件Tr103’的源极端子的第二时钟脉冲CLK2与提供给在第三级ST23中包括的上拉开关元件Tr202’的源极端子的第六时钟脉冲CLK6之间的第四时钟脉冲CLK4。
即,在第二级ST22中包括的第二开关元件Tr202’对提供给第一节点Q2’的第二扫描脉冲(来自第一级ST21的第二扫描脉冲Vout1’)进行响应,以输出第四时钟脉冲CLK4作为第二扫描脉冲Vout2’,并将第二扫描脉冲Vout2’提供给选通线GL2的另一端并提供给第三级ST23。为了进行该操作,使第二级ST22的第二开关元件Tr202’在其栅极端子处连接到第一节点Q2’,在其源极端子处连接到第四时钟传送线L4,并在其漏极端子处连接到第二选通线GL2的所述另一端和第三级ST23。
电容器C2的一个端子连接到第一节点Q2’。
在第二级ST22到第n级ST2n中的每一个中包括的第三开关元件Tr203’响应于提供给第一节点Q2’的第二扫描脉冲,将电容器C2的另一端子与所述相关联选通线的所述另一端连接起来。
例如,在第二级ST22中包括的第三开关元件Tr203’响应于提供给第一节点Q2’的第二扫描脉冲Vout1’,将电容器C2的所述另一端子与第二选通线GL2的所述另一端连接起来。为了进行该操作,使第三开关元件Tr203’在其栅极端子处连接到第一节点Q2’,在其源极端子处连接到第二选通线GL2的所述另一端,并在其漏极端子处连接到电容器C2的所述另一端子。
在第二级ST22到第n级ST2n中的每一个中包括的第四开关元件Tr204’响应于相关联的时钟脉冲,将第一电压VDD提供给第二节点QB2’。该相关联的时钟脉冲是位于提供给在上游级中包括的第四开关元件Tr204’的时钟脉冲与提供给在下游级中包括的第四开关元件Tr204’的时钟脉冲之间的时钟脉冲。
例如,提供给在第二级ST22中包括的第四开关元件Tr204’的栅极端子的时钟脉冲是在提供给第一级ST21的第五开关元件Tr105’(第一级ST21的第五开关元件Tr105’具有与第二级ST22到第n级ST2n的第四开关元件Tr204’相同的功能)的源极端子的第四时钟脉冲CLK4与提供给第三级ST23的第四开关元件Tr204’的源极端子的第八时钟脉冲CLK8之间输出的第六时钟脉冲CLK6。
即,在第二级ST22中包括的第四开关元件Tr204’响应于第六时钟脉冲CLK6,将第一电压VDD提供给第二节点QB2’。为了进行该操作,使第四开关元件Tr204’在其栅极端子处连接到第六时钟传送线L6,在其源极端子处连接到传送第一电压VDD的电源线,并在其漏极端子处连接到第二节点QB2’。
在第二级ST22到第n级ST2n中的每一个中包括的第五开关元件Tr205’响应于提供给第二节点QB2’的第一电压VDD,将第二电压VSS提供给第一节点Q2’。由此,第五开关元件Tr205’使第二开关元件Tr202’和第三开关元件Tr203’截止,第二开关元件Tr202’和第三开关元件Tr203’中的每一个都在其栅极端子处连接到第一节点Q2’。为了进行该操作,使第五开关元件Tr205’在其栅极端子处连接到第二节点QB2’,在其源极端子处连接到传送第二电压VSS的电源线,并在其漏极端子处连接到第一节点Q2’。
在第二级ST22到第n级ST2n中的每一个中包括的第六开关元件Tr206’响应于提供给第二节点QB2’的第一电压VDD,将第二电压VSS提供给相关联的选通线的所述另一端并提供给下游级。
例如,第二级ST22的第六开关元件Tr206’响应于提供给第二节点QB2’的第一电压VDD,将第二电压VSS提供给第二选通线GL2的所述另一端并提供给第三级ST23。为了进行该操作,使第六开关元件Tr206’在其栅极端子处连接到第二节点QB2’,在其源极端子处连接到提供第二电压VSS的电源线,并在其漏极端子处连接到第二选通线GL2的所述另一端并连接到第三级ST23。
在第二级ST22到第n级ST2n中的每一个中包括的第七开关元件Tr207’响应于来自上游级的第二扫描脉冲,将第二电压VSS提供给第二节点QB2’。由此,第七开关元件Tr207’使第五开关元件Tr205’和第六开关元件Tr206’截止,第五开关元件Tr205’和第六开关元件Tr206’中的每一个都在其栅极端子处连接到第二节点QB2’。
同时,在第一级ST21中包括的第二开关元件Tr102’、第三开关元件Tr103’、第四开关元件Tr104’、第五开关元件Tr105’、第六开关元件Tr106’、第七开关元件Tr107’以及第八开关元件Tr108’分别对应于以下多个开关元件并具有与以下多个开关元件相同的功能:在第二级ST12到第n级ST1n中的每一个中包括的第一开关元件Tr201’、第二开关元件Tr202’、第三开关元件Tr203’、第四开关元件Tr204’、第五开关元件Tr205’、第六开关元件Tr206’以及第七开关元件Tr207’。
以下,对根据本发明的具有上述结构的发光显示装置的操作进行详细描述。
首先,在第一时段T1中,如图5所示,只有第一启动脉冲VST1和第七时钟脉冲CLK7保持在低电平状态,而其余时钟脉冲保持在高电平状态。其中,在每个子域中输出一次第一启动脉冲VST1,其与第七时钟脉冲CLK7同步。
将第一启动脉冲VST1和第七时钟脉冲CLK7提供给第一移位寄存器201a的第一级ST11。具体地说,将第一启动脉冲VST1输入给第一级ST11中的第一开关元件Tr101和第八开关元件Tr108的栅极端子,而将第七时钟脉冲CLK7提供给第一级ST11中的第二开关元件Tr102的栅极端子。
结果,导通了第一开关元件Tr101。因此,通过该导通的第一开关元件Tr101将第一启动脉冲VST1施加给第一节点Q1。由此,使第一节点Q1保持在低电平状态。结果,使第三开关元件Tr103和第四开关元件Tr104导通了,第三开关元件Tr103和第四开关元件Tr104中的每一个都在其栅极端子处连接到第一节点Q1。因此,在第一时段T1中,第三开关元件Tr103的栅极端子与漏极端子通过电容器C2相互连接。
同样,通过第一启动脉冲VST1使第八开关元件Tr108导通。结果,通过该导通的第八开关元件Tr108将第二电压VSS提供给第二节点QB1。因此,通过第二电压VSS将第二节点QB1保持在高电平状态。由此,使第六开关元件Tr106和第七开关元件Tr107截止,第六开关元件Tr106和第七开关元件Tr107中的每一个都在其栅极端子处连接到第二节点QB1。
同时,还将在第一时段T1中输出的第一启动脉冲VST1提供给第二移位寄存器201b的第一级ST21。具体地说,将第一启动脉冲VST1提供给第一级ST21中的第九开关元件Tr109’的栅极端子,由此使得导通了第九开关元件Tr109’。结果,通过该导通的第九开关元件Tr109’将第二电压VSS提供给第一级ST21的第二节点QB1’。由此,在第一时段T1中使第二移位寄存器201b的第一级ST21的第二节点QB1’保持在高电平状态。因此,使第六开关元件Tr106’和第七开关元件Tr107’截止了,第六开关元件Tr106’和第七开关元件Tr107’中的每一个都在其栅极端子处连接到第二节点QB1’。由于在第一时段T1中除第一启动脉冲VST1和第七时钟脉冲CLK7以外的其余时钟脉冲保持在高电平状态,如上所述,因此第二移位寄存器201b的第一级ST21的第一节点Q1’也保持在高电平状态。
因此,在第一时段T1中,第一移位寄存器201a的第一级ST11的第一节点Q1保持在低电平状态,而第一移位寄存器201a的第一级ST11的第二节点QB1保持在高电平状态。即,在第一时段T1中使能第一级ST11。另一方面,第二移位寄存器201b的第一级ST21的第一节点Q1’和第二节点QB1’均保持在高电平状态。
由此,在第一时段T1中,第一移位寄存器201a的第一级ST11的第三开关元件Tr103保持在导通状态,而第一移位寄存器201a的第一级ST11的第七开关元件Tr107保持在截止状态。另一方面,第二移位寄存器201b的第一级ST21的第三开关元件Tr103’和第七开关元件Tr107’均保持在截止状态。结果,在第一时段T1中,第一移位寄存器201a的第一级ST11连接到第一选通线GL1,而第二移位寄存器201b的第一级ST21与第一选通线GL1浮离开。
接下来,对第二时段T2中的操作进行描述。
在第二时段T2中,如图5所示,只有第八时钟脉冲CLK8保持在低电平状态,而其余时钟脉冲保持在高电平状态。
将第八时钟脉冲CLK8提供给第二移位寄存器201b的第一级ST21的第二开关元件Tr102’。即,将第八时钟脉冲CLK8提供给第二开关元件Tr102’的栅极端子。因此,在第二时段T2中,导通了第二开关元件Tr102’。
同时,由于在第二时段T2中第二启动脉冲VST2保持在高电平状态,因此第二移位寄存器201b(其接收第二启动脉冲VST2)的第一级ST21的第一开关元件Tr101’保持在截止状态。因此,在第二时段T2中第二移位寄存器201b的第一节点Q1’仍然保持在高电平状态。当然,根据在第一时段T1中执行的操作,第二移位寄存器201b的第二节点QB1’也仍然保持在高电平状态。
在包括第二时段T2在内的偶数号时段中,将偶数号时钟脉冲CLK2、CLK4、CLK6以及CLK8提供给第二移位寄存器201b的级ST21到ST2n。然而,尽管提供了这些时钟脉冲,但是在提供第二启动脉冲VST2之前未驱动第二移位寄存器201b的级ST21到ST2n。即,第二移位寄存器201b的级ST21到ST2n保持禁用状态,直到向第一级ST21提供第二启动脉冲VST2(其具有低电平)。
接下来,对在第三时段T3中的操作进行描述。
在第三时段T3中,如图5所示,只有第一时钟脉冲CLK1保持在低电平状态,而其余时钟脉冲保持在高电平状态。
在第三时段T3中,通过具有高电平的第一启动脉冲VST1和第七时钟脉冲CLK7使第一移位寄存器201a的第一级ST11的第一开关元件Tr101和第二开关元件Tr102截止。结果,第一级ST11的第一节点Q1浮置了。同时,由于通过在第一时段T1中施加的第一启动脉冲VST1将第一节点Q1仍然保持在低电平状态,因此使第三开关元件Tr103和第四开关元件Tr104仍然保持在导通状态,第三开关元件Tr103和第四开关元件Tr104均在其栅极端子处连接到第一节点Q1。
当在上述状态下将第一时钟脉冲CLK1施加给第三开关元件Tr103的源极端子时,根据自举(boot strapping)放大了充入第一节点Q1的第一启动脉冲VST1。结果,使得在其栅极端子处连接到第一节点Q1的第三开关元件Tr103完全导通了。因此,通过第三开关元件Tr103稳定地输出施加到第三开关元件Tr103的漏极端子的第一时钟脉冲CLK1。
将通过第三开关元件Tr103输出的第一时钟脉冲CLK1提供给第一选通线GL1,作为用于驱动第一选通线GL1的第一扫描脉冲Vout1。还将如上所述地输出的第一时钟脉冲CLK1提供给第一移位寄存器201a的第二级ST12,作为用于使能第二级ST12的启动脉冲。
通过提供给第一选通线GL1的第一扫描脉冲Vout1,导通了连接到第一选通线GL1的所述多个像素单元PXL的所述多个开关元件TrS。因此,通过这些导通的开关元件TrS可以将来自第一数据线DL1的导通电压分别提供给所述多个像素单元PXL的多个驱动开关元件TrD,从而使得这些驱动开关元件TrD导通。结果,向所述多个像素单元PXL的多个发光元件OLED提供了电流,使得这些发光元件OLED借助于所提供的电流而发光。同时,通过相关联的电容器C2保持了提供给各驱动开关元件TrD的栅极端子的导通电压。
将从第一移位寄存器201a的第一级ST11输出的第一扫描脉冲Vout1提供给第一移位寄存器201a的第二级ST12中的第一开关元件Tr201。具体地说,将第一扫描脉冲Vout1提供给第一开关元件Tr201的源极端子。此时,第一开关元件Tr201还接收施加到第一开关元件Tr201的栅极端子的第一时钟脉冲CLK1。因此,在第三时段T3中,第二级ST12的第一开关元件Tr201导通了。结果,通过该导通的第一开关元件Tr201将来自第一级ST11的第一扫描脉冲Vout1提供给第二级ST12的第一节点Q2。由此,在第三时段T3中使第二级ST12的第一节点Q2保持在低电平状态。因此,导通了第二开关元件Tr202和第三开关元件Tr203,第二开关元件Tr202和第三开关元件Tr203中的每一个都在其栅极端子处连接到第二级ST12的第一节点Q2。
还将从第一移位寄存器201a的第一级ST11输出的第一扫描脉冲Vout1提供给第二级ST12的第七开关元件Tr207。即,将第一扫描脉冲Vout1提供给第七开关元件Tr207的栅极端子,由此使得导通了第七开关元件Tr207。结果,通过该导通的第七开关元件Tr207将第二电压VSS提供给第二节点QB2。由此,使第二级ST12的第二节点QB2保持在高电平状态。因此,使连接到第二节点QB2的第五开关元件Tr205和第六开关元件Tr206截止了。
由此,在第三时段T3中,第一移位寄存器201a的第一级ST11输出第一扫描脉冲Vout1,并响应于第一扫描脉冲Vout1和第一时钟脉冲CLK1使能了直接地布置在第一级ST11的下游的第二级ST12。
同时,第一移位寄存器201a的第一级ST11与第二移位寄存器201b的第一级ST21通过第一选通线GL1相互连接。因此,在第三时段T3中,还通过第一选通线GL1将从第一移位寄存器201a的第一级ST11输出的第一扫描脉冲Vout1提供给第二移位寄存器201b的第一级ST21。
第一扫描脉冲Vout1可能会被提供给在第二移位寄存器201b的第一级ST21中包括的第三开关元件Tr103’的栅极端子。通过在第二移位寄存器201b的第一级ST21中包括的第四开关元件Tr104’来防止该现象。即,由于在第三时段T3中使第二移位寄存器201b的第一级ST21中的第一节点Q1’保持在高电平状态,因此使第四开关元件Tr104’(其在其栅极端子处连接到第一节点Q1’)保持在截止状态。因此,不会将通过第一选通线GL1提供的第一扫描脉冲Vout1提供给第一级ST21的第三开关元件Tr103’的栅极端子。结果,第四开关元件Tr204起到了如下作用:防止第二移位寄存器201b的第一级ST21由于在驱动第一移位寄存器201a的第一级ST11时生成的第一扫描脉冲Vout1而发生故障。
由于第一选通线GL1的所述另一端连接到第二移位寄存器201b的第二级ST22,因此也通过第一选通线GL1将从第一移位寄存器201a的第一级ST11输出的第一扫描脉冲Vout1提供给第二级ST22。具体地说,将第一扫描脉冲Vout1提供给第二级ST22中的第二开关元件Tr202’的源极端子和第七开关元件Tr207’的栅极端子。在此状态下,由于使第二开关元件Tr202’保持在截止状态,因此第二开关元件Tr202’不能输出提供给它的第一扫描脉冲Vout1。另一方面,通过第一扫描脉冲Vout1导通了第七开关元件Tr207’。导通的第七开关元件Tr207’将第二电压VSS提供给第二节点QB2’,从而使得第二节点QB2’处于高电平状态。由此,在第三时段T3中,将第二移位寄存器201b的第二级ST22中的第一节点Q2’和第二节点QB2’改变成高电平状态。结果,在第三时段T3中,第二移位寄存器201b的第二级ST22与第二选通线GL2浮离开。
由此,通过第二启动脉冲VST2将第二移位寄存器201b的第一级ST11与第一选通线GL1浮离开,而通过来自第一移位寄存器201a的第一级到第n-1级的相关联的第一扫描脉冲分别将第二移位寄存器201b的第二级ST22到第n级ST2n与相关联的选通线浮离开。由此,可以防止第一移位寄存器201a和第二移位寄存器201b同时向同一条选通线输出扫描脉冲。
接下来,对第四时段T4中的操作进行描述。
在第四时段T4中,如图5所示,只有第二时钟脉冲CLK2保持在低电平状态,而其余时钟脉冲保持在高电平状态。即,在第四时段T4中,由于第二启动脉冲VST2仍然保持在高电平状态,因此级ST21到ST2n仍然保持在禁用状态。
以下,对第五时段T5中的操作进行描述。
在第五时段T5中,如图5所示,只有第三时钟脉冲CLK3保持在低电平状态,而其余时钟脉冲保持在高电平状态。
将第三时钟脉冲CLK3提供给第一移位寄存器201a的第二级ST12中的第二开关元件Tr202。即,将第三时钟脉冲CLK3提供给第二开关元件Tr202的源极端子。由于第二开关元件Tr202的栅极端子连接到第一节点Q1(通过在第三时段T3中提供的第一扫描脉冲Vout1将其保持在低电平状态),因此在第五时段T5中导通了第二开关元件Tr202。导通的第二开关元件Tr202输出施加到第二开关元件Tr202的源极端子的第三时钟脉冲CLK3。由此,第二开关元件Tr202将第三时钟脉冲CLK3提供给第二选通线GL2作为第一扫描脉冲Vout2,并将其提供给第三级ST13作为启动脉冲。
根据上述操作,第三级ST13响应于来自第二级ST12的第一扫描脉冲Vout2,使得其第一节点处于低电平状态。即,在第五时段T5中,第一移位寄存器201a的第二级ST12输出第一扫描脉冲Vout2,并响应于该第一扫描脉冲Vout2使能直接地布置在第二级ST12的下游的第三级ST13。
还将第三时钟脉冲CLK3提供给第一移位寄存器201a的第一级ST11中的第五开关元件Tr105。即,将第三时钟脉冲CLK3提供给第五开关元件Tr105的栅极端子。结果,导通了第五开关元件Tr105,从而使得通过导通的第五开关元件Tr105将第一电压VDD提供给第二节点QB1。因此,第二节点QB1保持在低电平状态。由此,导通了第六开关元件Tr106和第七开关元件Tr107(两者均在其栅极端子处连接到第二节点QB1)。
此时,通过导通的第六开关元件Tr106将第二电压VSS提供给了第一级ST11的第一节点QB1。因此,第一节点QB1保持在高电平状态,使得第三开关元件Tr103和第四开关元件Tr104(两者均在其栅极端子处连接到第一节点QB1)截止了。
还通过导通的第七开关元件Tr107将第二电压VSS提供给了第一选通线GL1和第二级ST12。
简言之,在第五时段T5中,禁用了第一级ST11,第二级ST12输出第一扫描脉冲Vout2,并使能了第三级ST13。
接下来,对第六时段T6中的操作进行描述。
在第六时段T6中,如图5所示,只有第四时钟脉冲CLK4保持在低电平状态,而其余时钟脉冲保持在高电平状态。在第六时段T6中,由于第二启动脉冲VST2仍然保持在高电平状态,因此第二移位寄存器201b的级ST21到ST2n仍然保持在禁用状态。
以下,对第七时段T7中的操作进行描述。
在第七时段T7中,如图5所示,只有第五时钟脉冲CLK5保持在低电平状态,而其余时钟脉冲保持在高电平状态。
将在第七时段T7中输出的第五时钟脉冲CLK5提供给第一移位寄存器201a的第三级ST13中的第二开关元件Tr202。即,将第五时钟脉冲CLK5提供给第二开关元件Tr202的源极端子。在此情况下,由于在第五时段T5中已将第一节点Q2改变成低电平状态,因此将第二开关元件Tr202(其在其栅极端子处连接到第三级ST13的第一节点Q2)保持在导通状态。因此,在第七时段T7中,通过该导通的第二开关元件Tr202将第五时钟脉冲CLK5作为第一扫描脉冲Vout3提供给第三选通线GL3。还通过该导通的第二开关元件Tr202将第五时钟脉冲CLK5作为启动脉冲提供给第一移位寄存器201a的第四级ST14。结果,在第七时段T7中将第四级ST14的第一节点Q2保持在低电平状态。即,使能了第四级ST14。
还将在第七时段T7中输出的第五时钟脉冲CLK5提供给第一移位寄存器201a的第二级ST12中的第四开关元件Tr204。即,将第五时钟脉冲CLK5提供给第四开关元件Tr204的栅极端子。结果,导通了第四开关元件Tr204,从而使得通过导通的第四开关元件Tr204将第一电压VDD提供给第二级ST12的第二节点QB2。因此,第二节点QB2保持在低电平状态。由此,导通了第五开关元件Tr205和第六开关元件Tr206(两者均在其栅极端子处连接到第二节点QB2)。
此时,通过导通的第五开关元件Tr205将第二电压VSS提供给了第一节点Q2。因此,第一节点Q2保持在高电平状态,使得第二开关元件Tr202和第三开关元件Tr203(两者均在其栅极端子处连接到第一节点Q2)截止了。
还通过导通的第六开关元件Tr206将第二电压VSS提供给了第二选通线GL2和第三级ST13。
简言之,在第七时段T7中,禁用了第二级ST12,第三级ST13输出第一扫描脉冲Vout3,并使能了第四级ST14。
接下来,对第八时段T8中的操作进行描述。
在第八时段T8中,如图5所示,只有第六时钟脉冲CLK6保持在低电平状态,而其余时钟脉冲保持在高电平状态。在第八时段T8中,由于第二启动脉冲VST2仍然保持在高电平状态,因此第二移位寄存器201b的级ST21到ST2n仍然保持在禁用状态。
以下,对第九时段T9中的操作进行描述。
在第九时段T9中,如图5所示,只有第七时钟脉冲CLK7保持在低电平状态,而其余时钟脉冲保持在高电平状态。
将第七时钟脉冲CLK7提供给第一移位寄存器201a的第一级ST11中的第二开关元件Tr102。即,将第七时钟脉冲CLK7提供给第二开关元件Tr102的栅极端子。因此,导通了第二开关元件Tr102。然而,在第九时段T9中,因为第一级ST11处于禁用状态,所以第一级ST11并不输出第一扫描脉冲Vout1。
在第九时段T9中,还将第七时钟脉冲CLK7提供给第一移位寄存器201a的第四级ST14中的第二开关元件Tr202。即,将第七时钟脉冲CLK7提供给第二开关元件Tr202的源极端子。因此,按上述方式,第四级ST14将第七时钟脉冲CLK7提供给第四选通线GL4作为第一扫描脉冲Vout4,并将其提供给第一移位寄存器201a的第五级ST15作为启动脉冲。
在其余时段中,即,在第十到第k时段中,第一移位寄存器201a的第五级ST15到第n级ST1n按上述方式分别顺序地输出第一扫描脉冲。同时,在第二到第k时段中的一个中可能输出第二启动脉冲VST2。从当输出第二启动脉冲VST2时的时间点起,第二移位寄存器201b的级ST21到ST2n分别顺序地输出第二扫描脉冲Vout1’到Voutn’。其中,假设当输出第二启动脉冲VST2时的时间点对应于第十时段T10。
由于比第一启动脉冲VST1更迟地输出第二启动脉冲VST2,因此当第一移位寄存器201a中的级ST11到ST1n中的每一个对所述多条选通线GL1到GLn中的相关联的一条进行扫描时的时间点与当第二移位寄存器201b中的级ST21到ST2n中的每一个对所述多条选通线GL1到GLn中的相关联的一条进行扫描时的时间点不同。
以下,对第十时段T10中的操作进行描述。
在第十时段T10中,如图5所示,只有第二启动脉冲VST2和第八时钟脉冲CLK8保持在低电平状态,而其余时钟脉冲保持在高电平状态。
将第二启动脉冲VST2和第八时钟脉冲CLK8提供给第二移位寄存器201a的第一级ST21。具体地说,将第二启动脉冲VST2输入给第一级ST21中的第一开关元件Tr101’和第八开关元件Tr108’的栅极端子,而将第八时钟脉冲CLK8提供给第一级ST21中的第二开关元件Tr102’的栅极端子。
结果,导通了第一开关元件Tr101’。因此,通过该导通的第一开关元件Tr101’将第二启动脉冲VST2施加给第一节点Q1’。由此,使第一节点Q1’保持在低电平状态。结果,使第三开关元件Tr103’和第四开关元件Tr104’导通了,第三开关元件Tr103’和第四开关元件Tr104’中的每一个都在其栅极端子处连接到第一节点Q1’。因此,在第十时段T10中,第三开关元件Tr103’的栅极端子与漏极端子通过电容器C2相互连接。
同样,通过第二启动脉冲VST2使第八开关元件Tr108’导通。结果,通过该导通的第八开关元件Tr108’将第二电压VSS提供给第二节点QB1’。因此,通过第二电压VSS将第二节点QB1’保持在高电平状态。由此,使第六开关元件Tr106’和第七开关元件Tr107’截止了,第六开关元件Tr106’和第七开关元件Tr107’中的每一个都在其栅极端子处连接到第二节点QB1’。
同时,还将在第十时段T10中输出的第二启动脉冲VST2提供给第一移位寄存器201a的第一级ST11。具体地说,将第二启动脉冲VST2提供给第一级ST11中的第九开关元件Tr109的栅极端子,由此使得导通了第九开关元件Tr109。结果,通过该导通的第九开关元件Tr109将第二电压VSS提供给了第一级ST11的第二节点QB1。由此,在第十时段T10中使第一移位寄存器201a的第一级ST11的第二节点QB1保持在高电平状态。因此,使第六开关元件Tr106和第七开关元件Tr107截止了,第六开关元件Tr106和第七开关元件Tr107中的每一个都在其栅极端子处连接到第二节点QB1。由于在第十时段T10中除第二启动脉冲VST2和第八时钟脉冲CLK8以外的其余时钟脉冲保持在高电平状态,如上所述,因此第一移位寄存器201a的第一级ST11的第一节点Q1也保持在高电平状态。
由此,在第十时段T10中,在第一移位寄存器201a的第一级ST11中的第一节点Q1和第二节点QB1均保持在高电平状态。因此,没有从第一移位寄存器201a的第一级ST11产生输出。即,在第十时段T10中,将第一移位寄存器201a的第一级ST11与第一选通线GL1浮离开。
简言之,在第十时段T10中,将第一移位寄存器201a的第一级ST11与第一选通线GL1浮离开,而使能了第二移位寄存器201b的第一级ST21。
接下来,对第十一时段T11中的操作进行描述。
在第十一时段T11中,如图5所示,再次输出了第一时钟脉冲CLK1。即,在第十一时段T11中,只有第一时钟脉冲CLK1保持在低电平状态,而其余时钟脉冲保持在高电平状态。
在第十一时段T11中,按上述方式,第一移位寄存器201a的第五级ST15向第五选通线GL5输出第一扫描脉冲,禁用了直接地布置在第五级ST15的上游的第四级ST14,并使能了直接地布置在第五级ST15的下游的第六级ST16。
接下来,对第十二时段T12中的操作进行描述。
在第十二时段T12中,如图5所示,只有第二时钟脉冲CLK2保持在低电平状态,而其余时钟脉冲保持在高电平状态。
将第二时钟脉冲CLK2提供给第二移位寄存器201b的第一级ST21中的第三开关元件Tr103’。即,将第二时钟脉冲CLK2提供给第三开关元件Tr103’的源极端子。按上述方式,第三开关元件Tr103’将第二时钟脉冲CLK2提供给第一选通线GL1作为第二扫描脉冲Vout1’,并将其提供给第二级T22作为启动脉冲。
提供给第一选通线GL1的第二扫描脉冲Vout1’使连接到第一选通线GL1的多个像素单元PXL的多个开关元件Trs导通。结果,通过这些导通的开关元件Trs将来自第一数据线DL1的截止电压分别提供给所述多个驱动开关元件TrD的栅极端子。因此,防止了分别连接到这些驱动开关元件TrD的多个发光元件OLED发光,这是因为通过截止电压使这些驱动开关元件TrD截止了。
同时,通过第一选通线GL1将从第二移位寄存器201b的第一级ST21输出的第二扫描脉冲Vout1’提供给第一移位寄存器201a的第二级ST12。即,将第二扫描脉冲Vout1’提供给第七开关元件Tr207的栅极端子,从而导通了第七开关元件Tr207。结果,通过该导通的第七开关元件Tr207将第二电压VSS提供给了第二级ST12的第二节点QB2。因此,将第二级ST12的第二节点QB2改变成高电平状态。由此,使第五开关元件Tr205和第六开关元件Tr206(两者均在其栅极端子处连接到第二节点QB2)截止了。换句话说,在第十二时段T12中,第一移位寄存器201a的第二级ST12中的第一节点Q2和第二节点QB2均保持在高电平状态。因此,在第十二时段T12中,第一移位寄存器201a的第二级ST12与第二选通线GL2浮离开。
由此,通过第二启动脉冲VST2将第一移位寄存器201a的第一级ST11与第一选通线GL1浮离开,而通过来自第二移位寄存器201b的第一级到第n-1级的相关联的第二扫描脉冲分别将第一移位寄存器201a的第二级ST12到第n级ST1n与相关联的选通线浮离开。
同时,在根据本发明的发光显示装置中,可以使用6个时钟脉冲来驱动第一移位寄存器201a和第二移位寄存器201b。
以下,对在根据本发明的发光显示装置中包括的第一移位寄存器201a和第二移位寄存器201b的另一实施例进行详细描述。
图7是例示了与图2中的不同的第一和第二移位寄存器的结构的框图。图8是提供给图7所示的第一和第二移位寄存器的各种信号的时序图。
如图7所示,第一移位寄存器201a包括多个级ST11到ST1n。该多个级ST11到ST1n中的每一个都接收第一时钟脉冲CLK1、第三时钟脉冲CLK3以及第五时钟脉冲CLK5、以及第一电压VDD和第二电压VSS。除这3个时钟脉冲以外,第一级ST11(其在每个子域中比其余级ST12到ST1n更早地输出第一扫描脉冲(即,第一扫描脉冲Vout1))还接收第一启动脉冲VST1和第二启动脉冲VST2。
类似于第一移位寄存器201a,如图7所示,第二移位寄存器201b包括多个级ST21到ST2n。该多个级ST11到ST1n中的每一个都接收第二时钟脉冲CLK2、第四时钟脉冲CLK4以及第六时钟脉冲CLK6、以及第一电压VDD和第二电压VSS。除这3个时钟脉冲以外,第一级ST21(其在每个子域中比其余级ST22到ST2n更早地输出第二扫描脉冲(即,第二扫描脉冲Vout1’))还接收第一启动脉冲VST1和第二启动脉冲VST2。
如图8所示,顺序地并且循环地输出第一时钟脉冲CLK1到第六时钟脉冲CLK6。此外,第一启动脉冲VST1与第五时钟脉冲CLK5同步,第二启动脉冲VST2与第六时钟脉冲CLK6同步。
本实施例中的级ST11到ST1n和ST21到ST2n中的每一个的结构和操作均与上述实施例的那些级的结构和操作相同。
倘若,第一移位寄存器201a和第二移位寄存器201b中的每一个都是使用按循环方式顺序地输出的3个时钟脉冲来驱动的三相移位寄存器。因此,基于3个级来驱动第一移位寄存器201a和第二移位寄存器201b中的每一个的级ST11到ST1n和ST21到ST2n。
下面对此进行更详细的描述。
首先,对输入给在第一移位寄存器201a中包括的级ST11到ST1n的时钟脉冲的次序进行描述。
首先通过输入给第一级ST11的第五时钟脉冲CLK5来使能第一级ST11。然后第一级ST11接收在第五时钟脉冲CLK5次后输出的第一时钟脉冲CLK1,并输出所接收到的第一时钟脉冲CLK1作为第一扫描脉冲Vout1。然后,通过在第一时钟脉冲CLK1次后输入给第一级ST11的第三时钟脉冲CLK3来禁用第一级ST11。
另一方面,首先通过输入给第二级ST12的第一时钟脉冲CLK1来使能第二级ST12。然后第二级ST12接收在第一时钟脉冲CLK1次后输出的第三时钟脉冲CLK3,并输出所接收到的第三时钟脉冲CLK3作为第一扫描脉冲Vout2。然后,通过在第三时钟脉冲CLK3次后输入给第二级ST12的第五时钟脉冲CLK5来禁用第二级ST12。
首先通过输入给第三级ST13的第三时钟脉冲CLK3来使能第三级ST13。然后第三级ST13接收在第三时钟脉冲CLK3次后输出的第五时钟脉冲CLK5,并输出所接收到的第五时钟脉冲CLK5作为第一扫描脉冲Vout3。然后,通过在第五时钟脉冲CLK5次后输入给第三级ST13的第一时钟脉冲CLK1来禁用第三级ST13。
第四级ST14到第n级ST1n分别按与提供给第一级ST11到第三级ST13的多个时钟脉冲相同的次序接收多个时钟脉冲。即,第四级ST14接收提供给第一级ST11的第五时钟脉冲CLK5、第一时钟脉冲CLK1以及第三时钟脉冲CLK3。第五级ST15接收提供给第二级ST12的第一时钟脉冲CLK1、第三时钟脉冲CLK3以及第五时钟脉冲CLK5。第六级ST16接收提供给第三级ST13的第三时钟脉冲CLK3、第五时钟脉冲CLK5以及第一时钟脉冲CLK1。
当然,对于其使能操作,所述多个级ST11到ST1n中的每一个除了接收在使能操作中输入的多个时钟脉冲以外,还接收来自上游级的第一扫描脉冲。其中,从所述多个级ST11到ST1n输出的第一扫描脉冲Vout1到Voutn分别与在对这些级ST11到ST1n进行的使能操作中提供的所述多个时钟脉冲同步。由于不存在布置于第一级ST11的上游的级,因此通过从定时控制器提供的第一启动脉冲VST1和与该第一启动脉冲VST1同步的时钟脉冲(即,第五时钟脉冲CLK5)来使能第一级ST11。
接下来,对输入给在第二移位寄存器201b中包括的级ST21到ST2n的时钟脉冲的次序进行描述。
首先通过输入给第一级ST21的第六时钟脉冲CLK6来使能第一级ST21。然后第一级ST21接收在第六时钟脉冲CLK6次后输出的第二时钟脉冲CLK2,并输出所接收到的第二时钟脉冲CLK2作为第二扫描脉冲Vout1’。然后,通过在第二时钟脉冲CLK2次后输入给第一级ST21的第四时钟脉冲CLK4来禁用第一级ST21。
另一方面,首先通过输入给第二级ST22的第二时钟脉冲CLK2来使能第二级ST22。然后第二级ST22接收在第二时钟脉冲CLK2次后输出的第四时钟脉冲CLK4,并输出所接收到的第四时钟脉冲CLK4作为第二扫描脉冲Vout2’。然后,通过在第四时钟脉冲CLK4次后输入给第二级ST22的第六时钟脉冲CLK6来禁用第二级ST22。
首先通过输入给第三级ST23的第四时钟脉冲CLK4来使能第三级ST23。然后第三级ST23接收在第四时钟脉冲CLK4次后输出的第六时钟脉冲CLK6,并输出所接收到的第六时钟脉冲CLK6作为第二扫描脉冲Vout3’。然后,通过在第六时钟脉冲CLK6次后输入给第三级ST23的第二时钟脉冲CLK2来禁用第三级ST23。
第四级ST24到第n级ST2n分别按与提供给第一级ST21到第三级ST23的多个时钟脉冲相同的次序接收多个时钟脉冲。即,第四级ST24接收提供给第一级ST21的第六时钟脉冲CLK6、第二时钟脉冲CLK2以及第四时钟脉冲CLK4。第五级ST25接收提供给第二级ST22的第二时钟脉冲CLK2、第四时钟脉冲CLK4以及第六时钟脉冲CLK6。第六级ST26接收提供给第三级ST23的第四时钟脉冲CLK4、第六时钟脉冲CLK6以及第二时钟脉冲CLK2。
当然,对于其使能操作,所述多个级ST21到ST2n中的每一个除了接收在使能操作中输入的多个时钟脉冲以外,还接收来自上游级的第二扫描脉冲。其中,从所述多个级ST21到ST2n输出的第二扫描脉冲Vout1’到Voutn’分别与在对这些级ST21到ST2n进行的使能操作中提供的所述多个时钟脉冲同步。由于不存在布置于第一级ST21的上游的级,因此通过从定时控制器提供的第二启动脉冲VST2和与该第二启动脉冲VST2同步的时钟脉冲(即,第六时钟脉冲CLK6)来使能第一级ST21。
图9是例示了在图7所示的第一和第二移位寄存器中包括的多个级的详细结构的电路图。
首先,对在第一移位寄存器201a中包括的第一级ST11进行描述。
如图9所示,第一级ST11包括第一开关元件Tr101到第九开关元件Tr109以及电容器C2。由于第一开关元件Tr101到第九开关元件Tr109以及电容器C2与图6的那些相同,因此不给出对它们的描述。
如图9所示,第二级ST12到第n级ST1n中的每一个都包括第一开关元件Tr201到第七开关元件Tr207以及电容器C2。由于第一开关元件Tr201到第七开关元件Tr207以及电容器C2与图6的那些相同,因此不给出对它们的描述。
接下来,对在第二移位寄存器201b中包括的级ST21到ST2n的结构进行详细描述。
如图9所示,第一级ST21包括第一开关元件Tr101’到第九开关元件Tr109’以及电容器C2。由于第一开关元件Tr101’到第九开关元件Tr109’以及电容器C2与图6的那些相同,因此不给出对它们的描述。
如图9所示,第二级ST22到第n级ST2n中的每一个都包括第一开关元件Tr201’到第七开关元件Tr207’以及电容器C2。由于第一开关元件Tr201’到第七开关元件Tr207’以及电容器C2与图6的那些相同,因此不给出对它们的描述。
由于具有上述结构的第一移位寄存器201a和第二移位寄存器201b的操作与图6的那些操作相同,因此不再给出对它们的描述。
同时,在根据本发明的发光显示装置中,可以使用2个时钟脉冲来驱动第一移位寄存器201a和第二移位寄存器201b。
以下,对第一移位寄存器201a和第二移位寄存器201b的另一实施例进行详细描述。
图10是例示了与图2中的不同的第一和第二移位寄存器的结构的框图。图11是提供给图10所示的第一和第二移位寄存器的各种信号的时序图。
如图10所示,第一移位寄存器201a包括多个级ST11到ST1n以及虚级ST1n+1。该多个级ST11到ST1n以及虚级ST1n+1中的每一个都接收第一时钟脉冲CLK1和第三时钟脉冲CLK3以及第一电压VDD和第二电压VSS。除这2个时钟脉冲CLK1和CLK3以外,第一级ST11(其在每个子域中比其余级ST12到ST1n更早地输出第一扫描脉冲(即,第一扫描脉冲Vout1))还接收第一启动脉冲VST1和第二启动脉冲VST2。
类似于第一移位寄存器201a,如图10所示,第二移位寄存器201b包括多个级ST21到ST2n以及虚级ST2n+1。该多个级ST21到ST2n中的每一个都接收第二时钟脉冲CLK2和第四时钟脉冲CLK4以及第一电压VDD和第二电压VSS。除这2个时钟脉冲CLK2和CLK4以外,第一级ST21(其在每个子域中比其余级ST22到ST2n更早地输出第二扫描脉冲(即,第二扫描脉冲Vout1’))还接收第一启动脉冲VST1和第二启动脉冲VST2。
如图11所示,顺序地并且循环地输出第一时钟脉冲CLK1到第四时钟脉冲CLK4。此外,第一启动脉冲VST1与第三时钟脉冲CLK3同步,并且第二启动脉冲VST2与第四时钟脉冲CLK4同步。
本实施例中的级ST11到ST1n和ST21到ST2n以及虚级ST2n+1中的每一个的结构和操作均与上述实施例的那些级的结构和操作相同。
倘若,第一移位寄存器201a和第二移位寄存器201b中的每一个都是使用按循环方式顺序地输出的2个时钟脉冲来驱动的两相移位寄存器。因此,基于2个级来驱动第一移位寄存器201a和第二移位寄存器201b中的每一个的级ST11到ST1n和ST21到ST2n。
下面对此进行更详细的描述。
首先,对输入给在第一移位寄存器201a中包括的级ST11到ST1n的时钟脉冲的次序进行描述。
首先通过输入给第一级ST11的第三时钟脉冲CLK3来使能第一级ST11。然后第一级ST11接收在第三时钟脉冲CLK3次后输出的第一时钟脉冲CLK1,并输出所接收到的第一时钟脉冲CLK1作为第一扫描脉冲Vout1。
另一方面,首先通过输入给第二级ST12的第一时钟脉冲CLK1来使能第二级ST12。然后第二级ST12接收在第一时钟脉冲CLK1次后输出的第三时钟脉冲CLK3,并输出所接收到的第三时钟脉冲CLK3作为第一扫描脉冲Vout2。
第三级ST13到第n级ST1n分别按与提供给第一级ST11和第二级ST12的多个时钟脉冲相同的次序接收多个时钟脉冲。即,第三级ST13接收提供给第一级ST11的第三时钟脉冲CLK3和第一时钟脉冲CLK1。第四级ST14接收提供给第二级ST12的第一时钟脉冲CLK1和第三时钟脉冲CLK3。
当然,对于其使能操作,所述多个级ST11到ST1n中的每一个除了接收在使能操作中输入的所述多个时钟脉冲以外,还接收来自上游级的第一扫描脉冲。其中,从所述多个级ST11到ST1n输出的第一扫描脉冲Vout1到Voutn分别与在对这些级ST11到ST1n进行的使能操作中提供的所述多个时钟脉冲同步。由于不存在布置于第一级ST11的上游的级,因此通过从定时控制器提供的第一启动脉冲VST1和与该第一启动脉冲VST1同步的时钟脉冲(即,第三时钟脉冲CLK3)来使能第一级ST11。
通过从下游级提供给所述多个级ST11到ST1n中的每一个的第一扫描脉冲来使能这些级。
同时,虚级ST1n+1是用于禁用第n级ST1n的级。虚级ST1n+1不连接到任何选通线,而只连接到第n级ST1n。即,虚级ST1n+1向第n级ST1n提供第一虚扫描脉冲Voutn+1,以禁用第n级ST1n。
接下来,对输入给在第二移位寄存器201b中包括的级ST21到ST2n的时钟脉冲的次序进行描述。
首先通过输入给第一级ST21的第四时钟脉冲CLK4来使能第一级ST21。然后第一级ST21接收在第四时钟脉冲CLK4次后输出的第二时钟脉冲CLK2,并输出所接收到的第二时钟脉冲CLK2作为第二扫描脉冲Vout1’。
另一方面,首先通过输入给第二级ST22的第二时钟脉冲CLK2来使能第二级ST22。然后第二级ST22接收在第二时钟脉冲CLK2次后输出的第四时钟脉冲CLK4,并输出所接收到的第四时钟脉冲CLK4作为第二扫描脉冲Vout2’。
第三级ST23到第n级ST2n分别按与提供给第一级ST21和第二级ST22的多个时钟脉冲相同的次序接收多个时钟脉冲。即,第三级ST23接收提供给第一级ST21的第四时钟脉冲CLK4和第二时钟脉冲CLK2。第四级ST24接收提供给第二级ST22的第二时钟脉冲CLK2和第四时钟脉冲CLK4。
当然,对于其使能操作,所述多个级ST21到ST2n中的每一个除了接收在使能操作中输入的所述多个时钟脉冲以外,还接收来自上游级的第二扫描脉冲。其中,从所述多个级ST21到ST2n输出的第二扫描脉冲Vout1’到Voutn’分别与在对这些级ST21到ST2n进行的使能操作中提供的所述多个时钟脉冲同步。由于不存在布置于第一级ST21的上游的级,因此通过从定时控制器提供的第二启动脉冲VST2和与该第二启动脉冲VST2同步的时钟脉冲(即,第四时钟脉冲CLK4)来使能第一级ST21。
通过从下游级提供给所述多个级ST21到ST2n中的每一个的第二扫描脉冲来禁用这些级。
同时,虚级ST2n+1是用于禁用第n级ST2n的级。虚级ST2n+1不连接到任何选通线,而只连接到第n级ST2n。即,虚级ST2n+1向第n级ST2n提供第二虚扫描脉冲Voutn+1’,以禁用第n级ST2n。
以下,对上述多个级ST11到ST1n+1以及ST21到ST2n+1的结构进行更详细的描述。
图12是例示了在图10所示的第一和第二移位寄存器中包括的多个级的详细结构的电路图。
首先,对在第一移位寄存器201a中包括的第一级ST11进行描述。
如图12所示,第一级ST11包括第一开关元件Tr101到第九开关元件Tr109以及电容器C2。由于图12所示的第一开关元件Tr101到第九开关元件Tr109以及电容器C2与图6的那些相同,因此不给出对它们的描述。
倘若,如图12所示,第一级ST11的第五开关元件Tr105在其栅极端子和源极端子处接收从下游级(即,第二级ST12)提供的第一扫描脉冲Vout2。因此,第五开关元件Tr105响应于第一扫描脉冲Vout2将来自下游级的第一扫描脉冲Vout2提供给第二节点QB1。
如图12所示,第二级ST12到第n级ST1n以及虚级ST1n+1中的每一个都包括第一开关元件Tr201到第七开关元件Tr207以及电容器C2。由于第一开关元件Tr201到第七开关元件Tr207以及电容器C2与图6的那些相同,因此不给出对它们的描述。
倘若,如图12所示,第二级ST12到第n级ST1n中的每一个的第四开关元件Tr204在其栅极端子和源极端子处接收从下游级提供的第一扫描脉冲。因此,第四开关元件Tr204响应于第一扫描脉冲将来自下游级的第一扫描脉冲提供给第二节点QB2。
接下来,对在第二移位寄存器201b中包括的级ST21到ST2n以及虚级ST2n+1的结构进行详细描述。
如图12所示,第一级ST21包括第一开关元件Tr101’到第九开关元件Tr109’以及电容器C2。由于图12所示的第一开关元件Tr101’到第九开关元件Tr109’以及电容器C2与图6的那些相同,因此不给出对它们的描述。
倘若,第一级ST21的第五开关元件Tr105’在其栅极端子和源极端子处接收从下游级(即,第二级ST22)提供的第一扫描脉冲Vout2’。因此,第五开关元件Tr105’响应于第一扫描脉冲Vout2’将来自下游级的第一扫描脉冲Vout2’提供给第二节点QB1’
如图12所示,第二级ST22到第n级ST2n以及虚级ST2n+1中的每一个都包括第一开关元件Tr201’到第七开关元件Tr207’以及电容器C2。由于第一开关元件Tr201’到第七开关元件Tr207’以及电容器C2与图6的那些相同,因此不给出对它们的描述。
倘若,如图12所示,第二级ST22到第n级ST2n中的每一个的第四开关元件Tr204’在其栅极端子和源极端子处接收从下游级提供的第一扫描脉冲。因此,第四开关元件Tr204’响应于第一扫描脉冲将来自下游级的第一扫描脉冲提供给第二节点QB2’。
由于第一移位寄存器201a和第二移位寄存器201b的操作与图6的那些操作相同,因此不再给出对它们的描述。
如上所述,在根据本发明的发光显示装置中,使用上述第一移位寄存器201a和第二移位寄存器201b来驱动发光显示装置的每个像素单元。由于第一移位寄存器201a和第二移位寄存器201b的结构,因此每个像素单元PXL都可以只使用2个开关元件Trs和TrD以及一个电容器C1。因此,根据本发明的发光显示装置可以实现对像素区的高宽比的增大。
对于本领域的技术人员,很明显,可以在不脱离本发明的精神或范围的情况下对本发明进行各种变型和修改。由此,本发明旨在覆盖本发明的变型和修改,只要它们落在所附权利要求及其等同物的范围内。
如根据上述描述显见的,根据本发明的发光显示装置包括连接到每条选通线的一端的第一移位寄存器,和连接到每条选通线的另一端的第二移位寄存器。第一和第二移位寄存器对各选通线顺序地进行扫描,以在每个子域时段中驱动一条选通线两次。
根据第一和第二移位寄存器的这种结构,每个像素单元都可以只包括2个开关元件和一个电容器。因此,可以增大各像素区的高宽比。
本申请要求于2005年9月30日在韩国提交的韩国专利申请P2005-0092261号的优先权,通过引用将其全部内容并入于此,如同在此对其进行全面阐述一样。

Claims (28)

1、一种发光显示装置,其包括:
显示器,其包括多条选通线和与所述多条选通线相垂直地延伸的多条数据线;
第一移位寄存器,连接到所述多条选通线中的每一条的一端,并适合于分别向所述多条选通线顺序地提供第一扫描脉冲;
第二移位寄存器,连接到所述多条选通线中的每一条的另一端,并适合于分别向所述多条选通线顺序地提供第二扫描脉冲;
多个开关元件,每个都适合于根据来自所述多条选通线中的相关联的一条的第一扫描脉冲对来自所述多条数据线中的相关联的一条的导通电压或截止电压进行切换,并根据来自所述相关联的选通线的第二扫描脉冲对来自所述相关联的数据线的截止电压进行切换;
多个驱动开关元件,每个都适合于根据来自所述多个开关元件中的相关联的一个的所述导通电压产生电流,根据来自所述相关联的开关元件的截止电压使所述多个驱动开关元件中的每一个截止;
多个电容器,每个都连接在所述多个驱动开关元件的相关联的一个的栅极端子与源极端子之间;以及
多个发光元件,每个都适合于根据来自所述多个驱动开关元件中的相关联的一个的电流而发光。
2、根据权利要求1所述的发光显示装置,其中,第一移位寄存器包括多个级,所述多个级中的每个级都向所述多条选通线中的相关联的一条的所述一端提供第一扫描脉冲。
3、根据权利要求2所述的发光显示装置,其中,第二移位寄存器包括多个级,所述多个级中的每个级都向所述多条选通线中的相关联的一条的所述另一端提供第二扫描脉冲。
4、根据权利要求3所述的发光显示装置,其中,在第一移位寄存器中包括的所述多个级中的第一级包括:
第一、第三、第五以及第七时钟传送线,分别用于传送按顺序的方式输出的第一到第八时钟脉冲中的第一、第三、第五以及第七时钟脉冲;
第一和第二电源线,分别用于传送具有不同极性的第一和第二电压;
对与第七时钟脉冲同步的第一启动脉冲进行响应的第一开关元件,其响应于第一启动脉冲输出第一启动脉冲;
第二开关元件,用于响应于来自第七时钟传送线的第七时钟脉冲向第一节点提供从第一开关元件输出的第一启动脉冲;
第三开关元件,用于响应于提供给第一节点的第一启动脉冲输出来自第一时钟传送线的第一时钟脉冲作为第一扫描脉冲,并将该第一扫描脉冲提供给所述相关联的选通线的所述一端并提供给下游级;
电容器,在其一个端子处连接到第一节点;
第四开关元件,用于响应于提供给第一节点的第一启动脉冲将所述电容器的另一端子与所述相关联的选通线的所述一端连接起来;
第五开关元件,用于响应于来自第三时钟传送线的第三时钟脉冲将第一电压提供给第二节点;
第六开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给第一节点,以使第三和第四开关元件截止;
第七开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给所述相关联的选通线的所述一端并提供给下游级;
第八开关元件,用于响应于第一启动脉冲将第二电压提供给第二节点,以使第六和第七开关元件截止;以及
第九开关元件,用于响应于与第八时钟脉冲同步的第二启动脉冲将第二电压提供给第二节点,以使第六和第七开关元件截止。
5、根据权利要求4所述的发光显示装置,其中,第二、第四、第五、第六、第八以及第九开关元件中的每一个都是包括两个串联连接的开关元件的双开关元件。
6、根据权利要求4所述的发光显示装置,其中,第一移位寄存器的除第一级以外的其余级中的每一个都包括:
第一、第三、第五以及第七时钟传送线,分别用于传送第一到第八时钟脉冲中的第一、第三、第五以及第七时钟脉冲;
第一和第二电源线,分别用于传送第一和第二电压;
第一开关元件,用于响应于与来自上游级的第一扫描脉冲同步的第一时钟脉冲将来自上游级的第一扫描脉冲提供给第一节点;
第二开关元件,用于响应于提供给第一节点的第一扫描脉冲输出来自第三时钟传送线的第三时钟脉冲作为第一扫描脉冲,并将该第一扫描脉冲提供给所述相关联的选通线的所述一端并提供给下游级;
电容器,在其一个端子处连接到第一节点;
第三开关元件,用于响应于提供给第一节点的第一扫描脉冲将所述电容器的另一端子与所述相关联的选通线的所述一端连接起来;
第四开关元件,用于响应于来自第五时钟传送线的第五时钟脉冲将第一电压提供给第二节点;
第五开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给第一节点,以使第二和第三开关元件截止;
第六开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给所述相关联的选通线的所述一端并提供给下游级;以及
第七开关元件,用于响应于来自上游级的第一扫描脉冲将第二电压提供给第二节点,以使第五和第六开关元件截止。
7、根据权利要求6所述的发光显示装置,其中,第一、第三、第四、第五以及第七开关元件中的每一个都是包括两个串联连接的开关元件的双开关元件。
8、根据权利要求4所述的发光显示装置,其中,在第二移位寄存器中包括的多个级中的第一级包括:
第二、第四、第六以及第八时钟传送线,分别用于传送第一到第八时钟脉冲中的第二、第四、第六以及第八时钟脉冲;
第一和第二电源线,分别用于传送第一和第二电压;
对与第八时钟脉冲同步的第二启动脉冲进行响应的第一开关元件,其响应于第二启动脉冲输出第二启动脉冲;
第二开关元件,用于响应于来自第八时钟传送线的第八时钟脉冲向第一节点提供从第一开关元件输出的第二启动脉冲;
第三开关元件,用于响应于提供给第一节点的第二启动脉冲输出来自第二时钟传送线的第二时钟脉冲作为第二扫描脉冲,并将该第二扫描脉冲提供给所述相关联的选通线的所述另一端并提供给下游级;
电容器,在其一个端子处连接到第一节点;
第四开关元件,用于响应于提供给第一节点的第二启动脉冲将所述电容器的另一端子与所述相关联的选通线的所述另一端连接起来;
第五开关元件,用于响应于来自第四时钟传送线的第四时钟脉冲将第一电压提供给第二节点;
第六开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给第一节点,以使第三和第四开关元件截止;
第七开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给所述相关联的选通线的所述另一端并提供给下游级;
第八开关元件,用于响应于第二启动脉冲将第二电压提供给第二节点,以使第六和第七开关元件截止;以及
第九开关元件,用于响应于与第七时钟脉冲同步的第一启动脉冲将第二电压提供给第二节点,以使第六和第七开关元件截止。
9、根据权利要求8所述的发光显示装置,其中,第二、第四、第五、第六、第八以及第九开关元件中的每一个都是包括两个串联连接的开关元件的双开关元件。
10、根据权利要求8所述的发光显示装置,其中,第二移位寄存器的除第一级以外的其余级中的每一个都包括:
第二、第四、第六以及第八时钟传送线,分别用于传送第二、第四、第六以及第八时钟脉冲;
第一和第二电源线,分别用于传送第一和第二电压;
第一开关元件,用于响应于与来自上游级的第二扫描脉冲同步的第二时钟脉冲将来自上游级的第二扫描脉冲提供给第一节点;
第二开关元件,用于响应于提供给第一节点的第二扫描脉冲输出来自第四时钟传送线的第四时钟脉冲作为第二扫描脉冲,并将该第二扫描脉冲提供给所述相关联的选通线的所述另一端并提供给下游级;
电容器,在该电容器的一个端子处连接到第一节点;
第三开关元件,用于响应于提供给第一节点的第二扫描脉冲将所述电容器的另一端子与所述相关联的选通线的所述另一端连接起来;
第四开关元件,用于响应于来自第六时钟传送线的第六时钟脉冲将第一电压提供给第二节点;
第五开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给第一节点,以使第二和第三开关元件截止;
第六开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给所述相关联的选通线的所述另一端并提供给下游级;以及
第七开关元件,用于响应于来自上游级的第二扫描脉冲将第二电压提供给第二节点,以使第五和第六开关元件截止。
11、根据权利要求10所述的发光显示装置,其中,第一、第三、第四、第五以及第七开关元件中的每一个都是包括两个串联连接的开关元件的双开关元件。
12、根据权利要求3所述的发光显示装置,其中,在第一移位寄存器中包括的所述多个级中的第一级包括:
第一、第三以及第五时钟传送线,分别用于传送按顺序的方式输出的第一到第六时钟脉冲中的第一、第三以及第五时钟脉冲;
第一和第二电源线,分别用于传送具有不同极性的第一和第二电压;
对与第五时钟脉冲同步的第一启动脉冲进行响应的第一开关元件,该第一开关元件响应于第一启动脉冲输出第一启动脉冲;
第二开关元件,用于响应于来自第五时钟传送线的第五时钟脉冲向第一节点提供从第一开关元件输出的第一启动脉冲;
第三开关元件,用于响应于提供给第一节点的第一启动脉冲输出来自第一时钟传送线的第一时钟脉冲作为第一扫描脉冲,并将该第一扫描脉冲提供给所述相关联的选通线的所述一端并提供给下游级;
电容器,在该电容器的一个端子处连接到第一节点;
第四开关元件,用于响应于提供给第一节点的第一启动脉冲将所述电容器的另一端子与所述相关联的选通线的所述一端连接起来;
第五开关元件,用于响应于来自第三时钟传送线的第三时钟脉冲将第一电压提供给第二节点;
第六开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给第一节点,以使第三和第四开关元件截止;
第七开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给所述相关联的选通线的所述一端并提供给下游级;
第八开关元件,用于响应于第一启动脉冲将第二电压提供给第二节点,以使第六和第七开关元件截止;以及
第九开关元件,用于响应于与第六时钟脉冲同步的第二启动脉冲将第二电压提供给第二节点,以使第六和第七开关元件截止。
13、根据权利要求12所述的发光显示装置,其中,第二、第四、第五、第六、第八以及第九开关元件中的每一个都是包括两个串联连接的开关元件的双开关元件。
14、根据权利要求12所述的发光显示装置,其中,第一移位寄存器的除第一级以外的其余级中的每一个都包括:
第一、第三以及第五时钟传送线,分别用于传送第一到第六时钟脉冲中的第一、第三以及第五时钟脉冲;
第一和第二电源线,分别用于传送第一和第二电压;
第一开关元件,用于响应于与来自上游级的第一扫描脉冲同步的第一时钟脉冲将来自上游级的第一扫描脉冲提供给第一节点;
第二开关元件,用于响应于提供给第一节点的第一扫描脉冲输出来自第三时钟传送线的第三时钟脉冲作为第一扫描脉冲,并将该第一扫描脉冲提供给所述相关联的选通线的所述一端并提供给下游级;
电容器,在该电容器的一个端子处连接到第一节点;
第三开关元件,用于响应于提供给第一节点的第一扫描脉冲将所述电容器的另一端子与所述相关联的选通线的所述一端连接起来;
第四开关元件,用于响应于来自第五时钟传送线的第五时钟脉冲将第一电压提供给第二节点;
第五开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给第一节点,以使第二和第三开关元件截止;
第六开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给所述相关联的选通线的所述一端并提供给下游级;以及
第七开关元件,用于响应于来自上游级的第一扫描脉冲将第二电压提供给第二节点,以使第五和第六开关元件截止。
15、根据权利要求14所述的发光显示装置,其中,第一、第三、第四、第五以及第七开关元件中的每一个都是包括两个串联连接的开关元件的双开关元件。
16、根据权利要求12所述的发光显示装置,其中,在第二移位寄存器中包括的多个级中的第一级包括:
第二、第四以及第六时钟传送线,分别用于传送第一到第六时钟脉冲中的第二、第四以及第六时钟脉冲;
第一和第二电源线,分别用于传送具有不同极性的第一和第二电压;
对与第六时钟脉冲同步的第二启动脉冲进行响应的第一开关元件,其响应于第二启动脉冲输出第二启动脉冲;
第二开关元件,用于响应于来自第六时钟传送线的第六时钟脉冲向第一节点提供从第一开关元件输出的第二启动脉冲;
第三开关元件,用于响应于提供给第一节点的第二启动脉冲输出来自第二时钟传送线的第二时钟脉冲作为第二扫描脉冲,并将该第二扫描脉冲提供给所述相关联的选通线的所述另一端并提供给下游级;
电容器,在该电容器的一个端子处连接到第一节点;
第四开关元件,用于响应于提供给第一节点的第二启动脉冲将所述电容器的另一端子与所述相关联的选通线的所述另一端连接起来;
第五开关元件,用于响应于来自第四时钟传送线的第四时钟脉冲将第一电压提供给第二节点;
第六开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给第一节点,以使第三和第四开关元件截止;
第七开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给所述相关联的选通线的所述另一端并提供给下游级;
第八开关元件,用于响应于第二启动脉冲将第二电压提供给第二节点,以使第六和第七开关元件截止;以及
第九开关元件,用于响应于与第五时钟脉冲同步的第一启动脉冲将第二电压提供给第二节点,以使第六和第七开关元件截止。
17、根据权利要求16所述的发光显示装置,其中,第二、第四、第五、第六、第八以及第九开关元件中的每一个都是包括两个串联连接的开关元件的双开关元件。
18、根据权利要求16所述的发光显示装置,其中,第二移位寄存器的除第一级以外的其余级中的每一个都包括:
第二、第四以及第六时钟传送线,分别用于传送第二、第四以及第六时钟脉冲:
第一和第二电源线,分别用于传送第一和第二电压;
第一开关元件,用于响应于与来自上游级的第二扫描脉冲同步的第二时钟脉冲将来自上游级的第二扫描脉冲提供给第一节点;
第二开关元件,用于响应于提供给第一节点的第二扫描脉冲输出来自第四时钟传送线的第四时钟脉冲作为第二扫描脉冲,并将该第二扫描脉冲提供给所述相关联的选通线的所述另一端并提供给下游级;
电容器,在该电容器的一个端子处连接到第一节点;
第三开关元件,用于响应于提供给第一节点的第二扫描脉冲将所述电容器的另一端子与所述相关联的选通线的所述另一端连接起来;
第四开关元件,用于响应于来自第六时钟传送线的第六时钟脉冲将第一电压提供给第二节点;
第五开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给第一节点,以使第二和第三开关元件截止;
第六开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给所述相关联的选通线的所述另一端并提供给下游级;以及
第七开关元件,用于响应于来自上游级的第二扫描脉冲将第二电压提供给第二节点,以使第五和第六开关元件截止。
19、根据权利要求18所述的发光显示装置,其中,第一、第三、第四、第五以及第七开关元件中的每一个都是包括两个串联连接的开关元件的双开关元件。
20、根据权利要求3所述的发光显示装置,其中,在第一移位寄存器中包括的所述多个级中的第一级包括:
第一和第三时钟传送线,分别用于传送按顺序的方式输出的第一到第四时钟脉冲中的第一和第三时钟脉冲;
第一和第二电源线,分别用于传送具有不同极性的第一和第二电压;
对与第三时钟脉冲同步的第一启动脉冲进行响应的第一开关元件,该第一开关元件响应于第一启动脉冲输出第一启动脉冲;
第二开关元件,用于响应于来自第三时钟传送线的第三时钟脉冲向第一节点提供从第一开关元件输出的第一启动脉冲;
第三开关元件,用于响应于提供给第一节点的第一启动脉冲输出来自第一时钟传送线的第一时钟脉冲作为第一扫描脉冲,并将该第一扫描脉冲提供给所述相关联的选通线的所述一端并提供给下游级;
电容器,在该电容器的一个端子处连接到第一节点;
第四开关元件,用于响应于提供给第一节点的第一启动脉冲将所述电容器的另一端子与所述相关联的选通线的所述一端连接起来;
第五开关元件,用于响应于来自下游级的第一时钟脉冲将第一扫描脉冲提供给第二节点;
第六开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给第一节点,以使第三和第四开关元件截止;
第七开关元件,用于响应于提供给第二节点的第一电压将第二电压提供给所述相关联的选通线的所述一端并提供给下游级;
第八开关元件,用于响应于第一启动脉冲将第二电压提供给第二节点,以使第六和第七开关元件截止;以及
第九开关元件,用于响应于与第四时钟脉冲同步的第二启动脉冲将第二电压提供给第二节点,以使第六和第七开关元件截止。
21、根据权利要求20所述的发光显示装置,其中,第二、第四、第五、第六、第八以及第九开关元件中的每一个都是包括两个串联连接的开关元件的双开关元件。
22、根据权利要求20所述的发光显示装置,其中,第一移位寄存器的除第一级以外的其余级中的每一个都包括:
第一和第三时钟传送线,分别用于传送第一到第四时钟脉冲中的第一和第三时钟脉冲;
第一和第二电源线,分别用于传送第一和第二电压;
第一开关元件,用于响应于与来自上游级的第一扫描脉冲同步的第一时钟脉冲将来自上游级的第一扫描脉冲提供给第一节点;
第二开关元件,用于响应于提供给第一节点的第一扫描脉冲输出来自第三时钟传送线的第三时钟脉冲作为第一扫描脉冲,并将该第一扫描脉冲提供给所述相关联的选通线的所述一端并提供给下游级;
电容器,在该电容器的一个端子处连接到第一节点;
第三开关元件,用于响应于提供给第一节点的第一扫描脉冲将所述电容器的另一端子与所述相关联的选通线的所述一端连接起来;
第四开关元件,用于响应于来自下游级的第一扫描脉冲将第一扫描脉冲提供给第二节点;
第五开关元件,用于响应于提供给第二节点的第一扫描脉冲将第二电压提供给第一节点,以使第二和第三开关元件截止;
第六开关元件,用于响应于提供给第二节点的第一扫描脉冲将第二电压提供给所述相关联的选通线的所述一端并提供给下游级;以及
第七开关元件,用于响应于来自上游级的第一扫描脉冲将第二电压提供给第二节点,以使第五和第六开关元件截止。
23、根据权利要求22所述的发光显示装置,其中,第一、第三、第四、第五以及第七开关元件中的每一个都是包括两个串联连接的开关元件的双开关元件。
24、根据权利要求20所述的发光显示装置,其中,在第二移位寄存器中包括的多个级中的第一级包括:
第二和第四时钟传送线,分别用于传送第一到第四时钟脉冲中的第二和第四时钟脉冲;
第一和第二电源线,分别用于传送第一和第二电压;
对与第四时钟脉冲同步的第二启动脉冲进行响应的第一开关元件,其响应于第二启动脉冲输出第二启动脉冲;
第二开关元件,用于响应于来自第四时钟传送线的第四时钟脉冲向第一节点提供从第一开关元件输出的第二启动脉冲;
第三开关元件,用于响应于提供给第一节点的第二启动脉冲输出来自第二时钟传送线的第二时钟脉冲作为第二扫描脉冲,并将该第二扫描脉冲提供给所述相关联的选通线的所述另一端并提供给下游级;
电容器,在该电容器的一个端子处连接到第一节点;
第四开关元件,用于响应于提供给第一节点的第二启动脉冲将所述电容器的另一端子与所述相关联的选通线的所述另一端连接起来;
第五开关元件,用于响应于来自下游级的第一扫描脉冲将第二扫描脉冲提供给第二节点;
第六开关元件,用于响应于提供给第二节点的第二扫描脉冲将第二电压提供给第一节点,以使第三和第四开关元件截止;
第七开关元件,用于响应于提供给第二节点的第二扫描脉冲将第二电压提供给所述相关联的选通线的所述另一端并提供给下游级;
第八开关元件,用于响应于第二启动脉冲将第二电压提供给第二节点,以使第六和第七开关元件截止;以及
第九开关元件,用于响应于与第三时钟脉冲同步的第一启动脉冲将第二电压提供给第二节点,以使第六和第七开关元件截止。
25、根据权利要求24所述的发光显示装置,其中,第二、第四、第五、第六、第八以及第九开关元件中的每一个都是包括两个串联连接的开关元件的双开关元件。
26、根据权利要求24所述的发光显示装置,其中,第二移位寄存器的除第一级以外的其余级中的每一个都包括:
第二和第四时钟传送线,分别用于传送第二和第四时钟脉冲;
第一和第二电源线,分别用于传送第一和第二电压;
第一开关元件,用于响应于与来自上游级的第二扫描脉冲同步的第二时钟脉冲将来自上游级的第二扫描脉冲提供给第一节点;
第二开关元件,用于响应于提供给第一节点的第二扫描脉冲输出来自第四时钟传送线的第四时钟脉冲作为第二扫描脉冲,并将该第二扫描脉冲提供给所述相关联的选通线的所述另一端并提供给下游级;
电容器,在该电容器的一个端子处连接到第一节点;
第三开关元件,用于响应于提供给第一节点的第二扫描脉冲将所述电容器的另一端子与所述相关联的选通线的所述另一端连接起来;
第四开关元件,用于响应于来自下游级的第二扫描脉冲将第二扫描脉冲提供给第二节点;
第五开关元件,用于响应于提供给第二节点的第二扫描脉冲将第二电压提供给第一节点,以使第二和第三开关元件截止;
第六开关元件,用于响应于提供给第二节点的第二扫描脉冲将第二电压提供给所述相关联的选通线的所述另一端并提供给下游级;以及
第七开关元件,用于响应于来自上游级的第二扫描脉冲将第二电压提供给第二节点,以使第五和第六开关元件截止。
27、根据权利要求26所述的发光显示装置,其中,第一、第三、第四、第五以及第七开关元件中的每一个都是包括两个串联连接的开关元件的双开关元件。
28、一种用于驱动一种发光显示装置的方法,该发光显示装置包括:显示器,其包括多条选通线和与该多条选通线相垂直地延伸的多条数据线;多个开关元件,每个都适合于根据来自所述多条选通线中的相关联的一条的扫描脉冲对来自所述多条数据线中的相关联的一条的导通电压或截止电压进行切换,并根据来自所述相关联的选通线的第二扫描脉冲对来自所述相关联的数据线的截止电压进行切换;多个驱动开关元件,其中每个根据来自所述多个开关元件中的相关联的一个的所述导通电压提供电流,并根据来自所述相关联的开关元件的截止电压切断该电流供应;以及多个发光元件,其中每个都适合于根据来自所述多个驱动开关元件中的相关联的一个的电流而发光,该驱动方法包括以下步骤:
向所述多条选通线中的每一条提供第一扫描脉冲,从而首次地导通与所述选通线相关联的开关元件;
向与所述选通线相关联的数据线提供所述导通电压;
向所述选通线提供第二扫描脉冲,从而二次地导通所述相关联的开关元件;以及
向所述相关联的数据线提供所述截止电压。
CNB2006101014558A 2005-09-30 2006-06-30 发光显示装置及其驱动方法 Expired - Fee Related CN100498894C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020050092261A KR101212139B1 (ko) 2005-09-30 2005-09-30 발광표시장치
KR1020050092261 2005-09-30

Publications (2)

Publication Number Publication Date
CN1941032A true CN1941032A (zh) 2007-04-04
CN100498894C CN100498894C (zh) 2009-06-10

Family

ID=37852865

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006101014558A Expired - Fee Related CN100498894C (zh) 2005-09-30 2006-06-30 发光显示装置及其驱动方法

Country Status (4)

Country Link
US (1) US7907104B2 (zh)
KR (1) KR101212139B1 (zh)
CN (1) CN100498894C (zh)
DE (1) DE102006028694B4 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101697284B (zh) * 2009-08-24 2013-08-07 友达光电股份有限公司 移位寄存器电路

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101240655B1 (ko) * 2006-09-29 2013-03-08 삼성디스플레이 주식회사 표시 장치의 구동 장치
US7623110B2 (en) * 2007-01-05 2009-11-24 Tpo Displays Corp. Systems for displaying images by utilizing horizontal shift register circuit for generating overlapped output signals
US9741309B2 (en) * 2009-01-22 2017-08-22 Semiconductor Energy Laboratory Co., Ltd. Method for driving display device including first to fourth switches
CN102097132B (zh) * 2009-12-14 2013-11-20 群康科技(深圳)有限公司 移位寄存器及液晶面板驱动电路
KR101832950B1 (ko) * 2011-03-28 2018-04-16 삼성디스플레이 주식회사 표시 장치
KR102007814B1 (ko) * 2012-12-14 2019-08-07 엘지디스플레이 주식회사 표시장치와 그 게이트 구동회로의 제어 방법
JP6167355B2 (ja) * 2013-07-18 2017-07-26 株式会社Joled El表示装置
JP2015187672A (ja) * 2014-03-27 2015-10-29 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
CN106297681B (zh) * 2015-05-13 2018-11-16 南京瀚宇彩欣科技有限责任公司 栅极驱动电路和显示装置
CN107633807B (zh) * 2017-09-08 2019-10-15 上海天马有机发光显示技术有限公司 一种显示面板及显示装置
CN108682395B (zh) * 2018-04-09 2021-09-21 厦门天马微电子有限公司 一种显示面板、其驱动方法及显示装置
KR20200040346A (ko) * 2018-10-08 2020-04-20 삼성디스플레이 주식회사 게이트 구동부 및 이를 포함하는 표시 장치
US10692557B1 (en) * 2019-04-11 2020-06-23 Micron Technology, Inc. Reference voltage management

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5434899A (en) * 1994-08-12 1995-07-18 Thomson Consumer Electronics, S.A. Phase clocked shift register with cross connecting between stages
US5701136A (en) 1995-03-06 1997-12-23 Thomson Consumer Electronics S.A. Liquid crystal display driver with threshold voltage drift compensation
KR100235590B1 (ko) * 1997-01-08 1999-12-15 구본준 박막트랜지스터 액정표시장치의 구동방법
JP2001092412A (ja) 1999-09-17 2001-04-06 Pioneer Electronic Corp アクティブマトリクス型表示装置
JP3301422B2 (ja) * 1999-11-08 2002-07-15 日本電気株式会社 ディスプレイの駆動方法及びその回路
KR20040019207A (ko) * 2002-08-27 2004-03-05 엘지.필립스 엘시디 주식회사 유기전계발광소자와 그의 구동장치 및 방법
KR100505370B1 (ko) 2002-09-19 2005-08-03 재단법인서울대학교산학협력재단 액티브 매트릭스 오-엘이디의 화소 구조
JP2005099713A (ja) * 2003-08-25 2005-04-14 Seiko Epson Corp 電気光学装置、電気光学装置の駆動方法及び電子機器
KR100959775B1 (ko) 2003-09-25 2010-05-27 삼성전자주식회사 스캔 드라이버와, 이를 갖는 평판표시장치 및 이의 구동방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101697284B (zh) * 2009-08-24 2013-08-07 友达光电股份有限公司 移位寄存器电路

Also Published As

Publication number Publication date
DE102006028694B4 (de) 2019-01-03
CN100498894C (zh) 2009-06-10
KR20070037055A (ko) 2007-04-04
DE102006028694A1 (de) 2007-04-05
US7907104B2 (en) 2011-03-15
KR101212139B1 (ko) 2012-12-14
US20070075954A1 (en) 2007-04-05

Similar Documents

Publication Publication Date Title
CN1941032A (zh) 发光显示装置及其驱动方法
CN1182431C (zh) 具有改善的电压电平变换器电路的显示装置
CN1260889C (zh) 低消耗电流的驱动电路
CN1272764C (zh) 图象显示装置
CN1149675C (zh) 半导体器件
CN1383121A (zh) 显示器件及其驱动方法
CN1870096A (zh) 显示装置和电子设备
CN1822083A (zh) 半导体器件、显示设备和电子装置
CN1754316A (zh) 半导体装置及其驱动方法
CN1848223A (zh) 半导体器件,显示器件,驱动方法及其电子装置
CN1409290A (zh) 显示器件及使用该显示器件的电子设备
CN1277247C (zh) 电平移动电路及包括其的显示装置
CN1744440A (zh) 电平转换、电源电压发生、移位、移位寄存器电路和显示设备
CN1932940A (zh) 显示器件及显示器件的驱动方法
CN1433144A (zh) 电路
CN1437178A (zh) 半导体器件及其驱动方法
CN1610932A (zh) 信号线驱动电路、发光装置及其驱动方法
CN1795484A (zh) 像素电路、显示设备和像素电路驱动方法
CN1892766A (zh) 半导体器件、显示装置和电子设备
CN1244084C (zh) 有源矩阵显示设备
CN1409402A (zh) 发光器件、发光器件驱动方法、以及电子设备
CN1809858A (zh) 信号线驱动电路及发光装置
CN1829092A (zh) 电平移动电路和移位寄存器和显示设备
CN1608280A (zh) 信号线驱动电路和发光装置
CN1918617A (zh) 发光驱动电路及其驱动控制方法和显示单元及其显示驱动方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090610

CF01 Termination of patent right due to non-payment of annual fee