CN1241164C - 显示装置和用于显示的驱动电路 - Google Patents

显示装置和用于显示的驱动电路 Download PDF

Info

Publication number
CN1241164C
CN1241164C CNB031198031A CN03119803A CN1241164C CN 1241164 C CN1241164 C CN 1241164C CN B031198031 A CNB031198031 A CN B031198031A CN 03119803 A CN03119803 A CN 03119803A CN 1241164 C CN1241164 C CN 1241164C
Authority
CN
China
Prior art keywords
color
data
present
voltage
gradation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB031198031A
Other languages
English (en)
Other versions
CN1453763A (zh
Inventor
工藤泰幸
赤井亮仁
大门一夫
松户利充
比嘉淳裕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Electronics Corp
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Publication of CN1453763A publication Critical patent/CN1453763A/zh
Application granted granted Critical
Publication of CN1241164C publication Critical patent/CN1241164C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2044Display of intermediate tones using dithering
    • G09G3/2051Display of intermediate tones using dithering with use of a spatial dither pattern
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一种帧存储器(105)通过接口(103)存储从高级装置(102)接收的原始图像数据。颜色减少处理装置通过传递从高级装置(102)或手动设置装置例如开关或跳线设置接收颜色减少率数据。根据所述颜色减少率数据,在原始图像的等级数据中的颜色的数量被减少,并且使用减少的颜色数模拟原始图像的颜色数。还包括定时产生电路(106)和等级电压产生模块(107)。等级电压选择器(108)根据颜色减少率部分地停用驱动器的操作。

Description

显示装置和用于显示的驱动电路
发明领域
本发明涉及一种通过施加的电压控制显示亮度的板型显示装置。更具体地说,本发明涉及一种用于显示装置的技术和显示装置驱动电路,所述驱动电路通过控制要被显示的颜色的数量来降低功率消耗。
背景技术
通过使用施加的电压控制显示亮度来降低功率消耗的技术的例子是在“Asia display/IDW’01 proceedings”(p.1583-1586,ITE/SIDPublications)中描述的显示装置。这种显示装置通过高频振动输入的分级数据,因而模拟原始的分级数据的数量(下文也称为实际的颜色计数),来实现颜色减少。结果,功率消耗小于当直接显示实际的颜色计数时的功率消耗。
颜色减少操作例如高频振动一般使得能够选择颜色计数从实际的颜色计数减少的程度(下文称为颜色减少率)。在较少的颜色减少率下(接近于实际的颜色计数),具有较少的图像劣化,而在较大的颜色减少率下,具有较大的图像劣化。在另一方面,用于显示的颜色数较少意味着显示装置的电路所要进行的操作较少,因而使得能够减少功率消耗。
结果,根据显示装置的用途,例如具有很少的颜色减少的高质量的显示器和具有较多的颜色减少的低功率的显示器,可以具有不同的实施方案。不过,在常规技术中的颜色减少率是恒定的(262144种颜色-4096种颜色)。因而,一直没有考虑这种类型的用途。
发明内容
本发明的目的是提供一种显示装置和用于所述显示装置的驱动电路,其中从较高级的装置接收的原始图像的颜色计数被减少,并且根据所述的减少,功率消耗被限制,使得可以实现较长时间的操作。
本发明使得能够利用多个颜色减少率来显示图像,并且使得能够通过从较高级的装置(例如CPU)的传递,或者通过使用手动设置装置例如开关或跳线设置在外部选择颜色减少率。为了实现这些特征,按照本发明的显示装置对常规的显示装置增加以下装置:颜色减少处理装置,用于根据表示颜色减少率的颜色减少率数据减少在原始图像中的等级数据的颜色数,并使用减少的颜色数实际地表示原始图像的颜色数;以及用于根据颜色减少率部分地停用驱动电路的操作的装置。
本发明提供一种显示装置和用于根据提供的电压控制显示照明的显示装置驱动电路,其中:颜色减少率数据被从外部接收;在显示器上显示的颜色数根据所述颜色减少率数据选择;以及根据显示的颜色的数量停用不需要的驱动电路。结果,可以减小由显示装置消耗的功率。此外,可以在具有较少的颜色数减少的高质量方式和具有较多的颜色数减少的低功率方式之间选择。结果,可以提供一种使用方便的显示装置。
本发明还包括一种显示驱动器,具有:
存储器,用于存储表示由高级装置提供的原始图像的颜色浓度的等级值;
定时产生模块,用于根据由所述高级装置提供的控制数据在内部产生显示同步信号;
等级电压产生模块,用于产生具有多个值的所述等级电压;
等级电压选择器,用于根据从所述帧存储器读出的等级数据从由所述等级电压产生模块产生的所述多个等级电压中选择一个值,并一次一行地输出所述选择的等级电压;以及
颜色减少处理电路,用于通过振动或FRC根据所述颜色减少率数据减少所述等级数据的颜色数信息大小;
其中所述等级电压产生模块作为所述减少所述等级数据中的所述颜色数信息的大小的结果停用所述显示不需要的所述等级电压值的输出。
附图说明
图1是按照本发明的显示装置的第一实施例的显示装置驱动器电路的方块图;
图2表示按照本发明的第一实施例的接口输入信号;
图3是说明按照本发明的第一实施例的接口输入信号的操作的时序图;
图4表示在第一实施例中的接口输入信号;
图5表示按照本发明的第一实施例的接口输入信号;
图6表示按照本发明第一实施例的颜色减少率数据;
图7表示在本发明的第一实施例的高频振动***中涉及的原理;
图8是表示按照本发明的第一实施例的高频振动处理模块的结构的方块图;
图9表示由按照本发明的第一实施例的高频振动产生模块执行的操作;
图10表示由按照本发明的第一实施例的高频振动产生模块执行的操作;
图11是表示按照本发明的第一实施例的数据变换器的结构的方块图;
图12表示由按照本发明的第一实施例的高频振动信号选择器执行的操作;
图13表示由按照本发明的第一实施例的位操作模块A执行的操作;
图14表示由按照本发明的第一实施例的位操作模块B执行的操作;
图15表示按照本发明的第一实施例的高频振动处理模块的操作;
图16表示由按照本发明的第一实施例的高频振动处理模块执行的操作;
图17表示按照本发明的第一实施例的等级电压产生模块的结构的电路图;
图18表示由按照本发明的第一实施例的等级电压产生模块的操作;
图19表示按照本发明的第一实施例的等级电压选择器的结构的方块图;
图20表示由按照本发明的第一实施例的等级电压选择器执行的操作的时序图;
图21表示按照本发明的第一实施例的选择器的操作;
图22表示按照本发明的第一实施例的像素模块的结构的等效电路;
图23表示在按照本发明的第一实施例的***电路中执行的操作的时序图;
图24是表示按照本发明的显示装置的第二实施例的显示装置驱动器电路的结构的方块图;
图25表示按照本发明的第二实施例的FRC***中涉及的原理;
图26表示按照本发明的第二实施例的颜色减少率数据;
图27表示按照本发明的第二实施例的FRC处理模块的结构方块图;
图28表示按照本发明的第二实施例的FRC信号产生模块的结构方块图;
图29表示由按照本发明的第二实施例的FRC信号产生模块执行的操作的时序图;
图30表示由按照本发明的第二实施例的FRC信号产生模块执行的操作;
图31表示按照本发明的第二实施例的数据转换模块的结构方块图;
图32表示按照本发明的第二实施例的位操作模块A的操作;
图33表示按照本发明的第二实施例的位操作模块B的操作;
图34表示按照本发明的第二实施例的显示装置驱动电路的结构方块图;
图35表示按照本发明的第二实施例的显示装置驱动电路的结构方块图;
图36表示按照本发明的第三实施例的显示装置驱动电路的结构方块图;
图37表示按照本发明的第三实施例的输入信号的时序图;
图38表示按照本发明的第三实施例的高频振动处理模块的结构方块图;
图39表示按照本发明的第三实施例的高频振动信号产生模块的结构方块图;
图40表示按照本发明的第三实施例的等级电压选择器的结构方块图;
图41表示由按照本发明的第三实施例的等级电压选择器执行的操作的时序图;
图42表示按照本发明的第四实施例的显示装置的时序图;
图43表示按照本发明的第四实施例的显示装置的结构方块图;
图44表示按照本发明的第四实施例的显示装置的结构方块图。
具体实施方式
下面使用实施例的附图详细说明本发明的实施例。首先,使用图1到图23说明本发明的第一实施例。
图1是按照本发明的显示装置的第一实施例的显示装置驱动器电路的方块图。图1表示:数据线驱动器101;CPU 102;接口103;高频振动处理模块104;帧存储器105;定时产生模块106;等级电压产生模块107;等级电压选择器,以及像素模块109。图2表示按照本发明的第一实施例的接口输入信号。图3是说明按照本发明的第一实施例的接口输入信号的操作的时序图。
在本发明的这个实施例中,像素模块109例如可以是TFT液晶。基于等级数据的等级电压由数据线驱动模块101输出到像素模块109,用于提供多颜色显示。在这个实施例中,由显示装置接收的等级数据是具有6位的数字数据,它们分别被指定给R、G、B(红绿蓝)。一个像素具有相应于262144个颜色的信息。
首先说明由数据线驱动模块101执行的操作。和显示有关的信号由CPU 102发送给数据线驱动模块101。所述信号包括等级数据,表示在表示显示位置的地址上的颜色的浓度,以及颜色减少率数据,这是本发明的特征。由CPU 102和接口103使用的信号如图2所示,并且包括RS信号,用于选择地址/等级数据,WR信号,用于命令写操作,以及D信号,其包含实际的地址/等级数据值。
如图3所示,这些信号涉及寻址周期和等级数据写周期。例如,在寻址周期中,当RS信号是低时,D信号被设置为预定的地址。然后,当WR信号被设置为低时执行操作。在等级数据写周期中,RS信号为高并且[?D?]信号被设置为预定的等级数据值。然后,当WR信号被设置为低时,执行操作。这些操作在用于控制整个装置的应用软件和操作***中被预先编程。下面说明在图4中的D信号。
图4表示在第一实施例中的接口输入信号。如图4所示,D信号是一个18位的信号,其被用作实际的地址/等级数据值。在寻址周期中,D信号包括水平和垂直地址(各8位),在等级数据写周期中,D信号包含GRB等级数据(每个6位)。图5表示按照本发明的第一实施例的接口输入信号。其中示出了利用这个接口传递的一个试样图像。接口103译码由CPU传递的显示信号,并分别输出地址和等级数据。
图6表示按照本发明第一实施例的颜色减少率数据。在图1中的高频振动处理模块104接收等级数据、地址和颜色减少率数据,通过高频振动实现颜色减少,并作为减少的颜色等级数据输出所得结果。颜色减少率数据是一个2位的数据,其能够表示3种颜色减少率。如图6所示,其中的值表示要被高频振动的RGB等级数据输入(每个6位)的位数。
图7表示在本发明的第一实施例的高频振动***中涉及的原理。高频振动是一种在空间上组合现有的颜色,从而产生中间颜色的技术。图7表示相应于不同的颜色减少率的试样图像。下面使用图8到图14说明高频振动处理模块104的结构和操作。
图8是表示按照本发明的第一实施例的高频振动处理模块的结构的方块图。图9表示由按照本发明的第一实施例的高频振动产生模块执行的操作。在图8中,高频振动处理模块104包括高频振动信号产生模块801,以及RGB数据转换模块802,803,804。如图9所示,高频振动信号产生模块801根据接收的水平和垂直地址的最低位产生4种高频振动信号A-D。
图10表示由按照本发明的第一实施例的高频振动产生模块执行的操作。图10表示相应于一个实际屏幕的高频振动信号值。这个例子等效于图7所示的现有颜色的组合图形。图11是表示按照本发明的第一实施例的数据变换器的结构的方块图。如图11所示,数据转换器802包括高频振动信号选择器1101,位操作模块A 1102,减法器1103,以及位操作模块B 1104。图11简单地表示“位操作A”和“位操作B”。
图12表示由按照本发明的第一实施例的高频振动信号选择器执行的操作。图11中的高频振动信号选择器1101根据6位等级数据的最低两位从高频振动信号A-D中选择和输出一个信号。选择的高频振动信号按照颜色减少率数据改变。这个关系示于图12。
图13表示由按照本发明的第一实施例的位操作模块A执行的操作。位操作模块A 1102对选择的高频振动信号加“0”,从而产生6位数据,但是如何把“0”加上则取决于颜色减少率数据。这个关系示于图13。这个位操作的目的是使得下一步的减法操作容易进行。此外,来自位操作模块A的输出值根据等级数据的较高值的位值而改变,以便阻止减得的结果成为负值。
图14表示由按照本发明的第一实施例的位操作模块B执行的操作。图15表示按照本发明的第一实施例的高频振动处理模块的操作。减法器1103从等级数据中减去位操作模块A的输出,并输出其结果。如图14所示,位操作模块B 1104根据颜色减少速率数据重新设置等级数据位,并作为减少的颜色等级数据输出结果。
利用这种高频振动操作,输入的等级数据被转换成图15所示的减少的颜色等级数据,画有斜线的部分表示,根据显示的位值,可以有两个等级数据值。例如,在标有“12&14”的区域,根据显示的位值,可以指定等级数据值12或14。下面说明涉及实际屏幕的这种高频振动操作的一个具体例子。
图16表示由按照本发明的第一实施例的高频振动处理模块执行的操作。图16表示,从等级数据向减少的颜色等级数据的转换等效于在2×2的像素单元上使用高频振动进行的颜色减少。另一种已知的颜色减少方法是差错扩散法,也可以使用这种方法。和高频振动方法相比,差错扩散法提供较高质量的颜色减少,但是需要较大的电路。因而,需要按照应用选择地使用不同的方法。
接着,帧存储器105根据由接口103传递的地址在地址中存储减少的颜色等级数据。帧存储器105可以使用标准的SRAM构成。定时产生模块106产生下面要说明的定时信号,并把这些信号发送到帧存储器105和等级电压选择器108。这些定时信号包括帧存储器读信号。根据这些控制信号,减少的颜色等级数据在屏幕上在从第一行开始的时间从帧存储器105中读出一行。在最后一行之后,再次读出第一行,并且重复这种操作。用于转换读的行的定时由定时产生模块106提供的信号同步。用于选择第一行的字线的定时由定时产生模块106提供的帧信号同步。用于这些操作的具体的定时如图20所示,如后所述。
图17表示按照本发明的第一实施例的等级电压产生模块的结构的电路图。等级电压产生模块107是一种产生用于把等级数据转换成电压值所需的等级电压的电路块。图17表示所述电路块的内部结构。在图17中,VDH和VDD被从外部提供。VDH是用于产生等级电压的参考电压。VDD是用于运算放大器的电源电压。
首先,通过对参考电压VDH进行电阻分压来产生64级等级电压V0-V63,并且这些等级电压由电压跟随器电路中的运算放大器缓冲。如图17所示,运算放大器的电源被开关1701和1702控制,它们使用颜色减少率数据作为控制信号。
图18表示由按照本发明的第一实施例的等级电压产生模块的操作。对于每个颜色减少率,示出了运算放大器的电源状态。在图18中,画有斜线的区域表示运算放大器电源断开的区域,其它区域表示运算放大器电源接通的区域。参看每个颜色减少率的电源运算放大器组,由这些运算放大器缓冲的等级电压数和图15所示的减少的颜色数据组相同。这是因为颜色减少等级数据和等级电压数被特意地匹配。结果,可以只对要使用的运算放大器提供电源。再次参看图15,等级电压V0,V63用于所有的颜色减少率,并且其它的等级值是通过尽可能均匀地分割V0和V63得到的值。这是为了使所有颜色减少率的显示对比度(动态范围)最大。等级电压选择器108是一种根据颜色减少等级数据选择和输出多个等级电压当中的一个值的电路块。
图19表示按照本发明的第一实施例的等级电压选择器的结构的方块图。图20表示由按照本发明的第一实施例的等级电压选择器执行的操作的时序图。图21表示按照本发明的第一实施例的选择器的操作。等级电压选择器由锁存模块1901和选择器1902构成。锁存模块1901使用行信号捕捉从帧存储器105输出的一行颜色减少等级数据,并向选择器1902输出这个数据。选择器1902根据颜色减少等级数据和AC转换信号选择多个等级电压中的一个值。
图22表示按照本发明的第一实施例的像素模块的结构的等效电路。象素模块由三端薄膜晶体管TFT元件,液晶层,和存储电容器构成。薄膜晶体管元件TFT的漏极和数据线相连,栅极和扫描线相连,源极和液晶单元以及存储电容器相连。在液晶层的相对侧是一个共用的公共电极,其和液晶层电气相连。存储电容器的另一端与来自前一级的扫描线相连。实现这种结构的一种方法是在其间***有液晶的两个透明衬底的一个内表面上形成数据线和扫描线。公共电极被紧密地形成在另一个内表面上。在本实施例中,使用“Cadd”结构,但是也可以使用“Cst”结构,其中存储电容器端子和存储线相连。
本发明的显示装置驱动电路101和上述的像素模块109的数据线相连,并且所需的等级电压被发送给不同的数据线。实现一个实际的显示装置还需要扫描线驱动模块和电源电路,不过这些可以和现有的电路相同。如图23中所示。
图23表示在按照本发明的第一实施例的***电路中执行的操作的时序图。例如,如图23所示,扫描线驱动模块和帧信号同步向第一扫描线发送一个“高”电压。然后,和帧信号同步,所述“高”电压接着被发送给随后的扫描线。从“高”电压向“低”电压的转换刚好发生在等级电压的转换之前,并且等级电压值相应于对于特定扫描线的等级数据。扫描线驱动模块也可以利用移位寄存器电路来容易地实现。
施加于公共电极上的公共电压具有和一个AC信号同步的波形,并且可以利用一种调整AC信号的幅值的电路来实现。施加于液晶上的电压的极性可以认为是从公共电压看的等级电压的极性,施加于液晶上的电压和AC信号同步被反相。这种操作和“公共反相”***相同。虽然第一实施例使用公共反相***作为例子,但本发明并不局限于此,并且还可以容易地使用点反相***和行反相***。此外,本实施例说明了一种TFT液晶显示装置,但是本发明并不仅限于此。利用电压值控制显示亮度的其它显示器,例如有机EL显示器也可以用于实施本发明。此外,最好作为LSI芯片形成第一实施例的数据线驱动模块。
如上所述,本发明的第一实施例根据颜色减少率数据切换要被显示的颜色数量,并且停用对被显示的颜色计数不需要的驱动电路。结果,使得显示装置可以消耗较小的功率。此外,通过提供具有少的颜色减少的高质量方式和具有多的颜色减少的低功率方式,可以比较容易地进行显示。例如,本发明的显示装置和显示装置驱动电路可在移动电话显示装置中使用,使得在待机方式下使用具有较多的颜色减少的低功率方式,而在观看视频、自然图象等时使用具有较少颜色减少的高质量方式。这种选择可以通过使CPU监视终端装置的操作状态来自动地完成,或者由用户利用终端设置装置或其类似物来手动地完成。
下面使用图24到33说明本发明的第二实施例。在上述的本发明的第一实施例中,使用高频振动实现颜色减少。与此相对,本发明的第二实施例使用FRC使颜色减少。FRC是“帧速率控制”的缩写。在FRC中,现有的颜色在空间上和时间上被组合,从而产生中间颜色,如图25所示。和上述的高频振动方法相比,不牺牲清晰度便可以表示中间颜色。
图24是表示按照本发明的显示装置的第二实施例的显示装置驱动器电路的结构的方块图。图25表示按照本发明的第二实施例的FRC***中涉及的原理。图26表示按照本发明的第二实施例的颜色减少率数据。图24表示数据线驱动电路2401和FRC处理模块2402。其它块和本发明的第一实施例的相同,并且被冠以相同的标号。在本实施例的数据线驱动电路2401和本发明的第一实施例的数据线驱动电路101之间的主要差别在于FRC***,从帧存储器105的读操作和颜色减少操作必须同步,以便在每个帧间隔(即用于一屏的扫描时间)转换显示的图像。
因而,FRC处理模块2402根据接收的颜色减少率数据对在从帧存储器105中按顺序读出的行中的所有等级数据进行FRC处理,并把结果输出到等级电压选择器108。在这个实施例中,颜色减少率数据是一个一位的值,其表示两类有所减少率之一,并且,如图26所示,这个值表示对其进行FRC处理的RGB等级数据(每个6位)当中的位数。
图27表示按照本发明的第二实施例的FRC处理模块的结构方块图。图28表示按照本发明的第二实施例的FRC信号产生模块的结构方块图。图29表示由按照本发明的第二实施例的FRC信号产生模块执行的操作的时序图。图30表示由按照本发明的第二实施例的FRC信号产生模块执行的操作。图31表示按照本发明的第二实施例的数据转换模块的结构方块图。图27表示FRC信号发生模块2701和数据转换模块2702。如图28所示,FRC信号发生模块2701由帧信号和从定时发生模块106传递的行信号产生两类FRC信号。图29是这些信号的时序图。
如图27所示,这两个FRC信号以交替地方式和数据转换模块相连。相应于实际的屏幕的FRC信号值如图30所示被设置。这等效于组合图25所示的现有的颜色而得到的图形。如图31所示,数据转换模块2702由位操作模块A 3101,减法器3102,和位操作模块B 3103构成。位操作模块A 3101通过对FRC信号加“0”被转换成6位,但是如何加“0则根据颜色减少率数据而不同。
图32表示按照本发明的第二实施例的位操作模块A的操作。图33表示按照本发明的第二实施例的位操作模块B的操作。这个位操作的目的是使得在下一步的减法操作容易进行。此外,位操作模块A的输出值根据等级数据的最高位被改变,使得减法的结果不会成为负值。
接着减法器3102从等级数据中减去来自位操作模块A的输出。然后,位操作模块B 3103根据颜色减少率数据重新设置等级数据位,如图33所示,并且作为减少的颜色等级数据输出结果。
通过对等级数据的一个整行进行一次这种FRC操作,基于2×2像素单元的FRC颜色减少是可能的。在这个实施例中,FRC处理被在6位等级数据的最低位上进行。不过,本发明并不仅限于此,当然还可以对两个最低位应用FRC。
其它的模块执行和本发明的第一实施例所示的模块相同的功能,因而省略重复的说明。
如在本发明的第一实施例中一样,上述的本发明的第二实施例根据颜色减少率数据转换要被显示的颜色数量,并且停止对于被显示的颜色数不需要的驱动电路。结果,使得显示装置可以消耗较小的功率。此外,通过提供具有少的颜色减少的高质量方式和具有多的颜色减少的低功率方式,可以比较容易地进行显示。此外,因为FRC被用于颜色减少,所以可以不牺牲清晰度便能表示中间颜色。
图34表示按照本发明的第二实施例的显示装置驱动电路的结构方块图。如图34所示,可以实现具有高频振动和FRC的显示装置驱动电路。在这种情况下,可以只使用高频振动处理或者FRC处理,或者使用二者的组合。这可以通过对高频振动处理和FRC处理单独提供颜色减少率数据来实现。此外,本发明不限于从CPU传递颜色减少数据,也可以使用跳线设置。此外,如图35所示,可以在CPU传递和跳线设置之间进行选择。
下面使用图36到图41说明本发明的第三实施例。在本发明的第一和第二实施例中,显示信号被传递给CPU,并且显示装置驱动电路具有其自身的帧存储器。这种机构经常使用在小型显示装置例如移动电话的显示中。与此相对,下述的本发明的第三实施例从专用图形控制器传递显示信号,并且显示装置驱动电路没有帧存储器。
图36表示按照本发明的第三实施例的显示装置驱动电路的结构方块图。图37表示按照本发明的第三实施例的输入信号的时序图。图36表示数据线驱动模块3601,图形控制器3602,高频振动处理模块3603,以及等级电压选择器3604。等级电压产生模块107和本发明的第一和第二实施例的等级电压产生模块相同。
图形控制器3602输出等级数据并显示图37所示的同步信号,作为光栅扫描信号。高频振动处理模块3603接收这些显示同步信号、等级数据和颜色减少率数据,对等级数据应用高频振动,并输出减少的颜色等级数据。此处的颜色减少率数据可以由外部CPU、跳线设置、装置上的手动开关设置等提供。
图38表示按照本发明的第三实施例的高频振动处理模块的结构方块图。图39表示按照本发明的第三实施例的高频振动信号产生模块的结构方块图。图38表示高频振动信号产生模块3801。数据变换模块802-804和本发明的第一实施例的相同。如图39所示,高频振动信号产生模块3801包括垂直位置计数器3901,水平位置计数器3902,以及译码器3903。垂直位置计数器3901在帧信号的“高”间隔被清除,并和有效的间隔信号的前沿同步进行计数。水平位置计数器3902在行信号的“高”间隔被清除,并和当有效间隔信号是“高”时的点时钟的前沿同步。
结果,这些计数器的输出相当于图9所示的垂直地址和水平地址。此外,译码器3903根据接收的计数器值在下一个状态产生图9所示的4个类型的高频振动信号。此外,因为数据变换模块和本发明的第一实施例的相同,所以和第一实施例相同的减少的颜色等级数据被从高频振动处理模块3603输出。等级电压产生模块107具有和本发明的第一实施例相同的结构并进行相同的操作,因而省略其说明。
图40表示按照本发明的第三实施例的等级电压选择器的结构方块图。图41表示由按照本发明的第三实施例的等级电压选择器执行的操作的时序图。在图40中,等级电压选择器3604是一个这样的电路模块,其捕捉和同步每个RGB像素的传递的减少的颜色等级数据,根据等级值从多个等级电压中选择等级电压值,并输出结果。如图40所示,其包括捕捉锁存模块4001,同步锁存模块4002和选择器4003。
当行信号的尾沿被清除并且有效间隔信号是“高”时,捕捉锁存模块4001每次和点时钟的前沿同步捕捉一行减少的颜色等级数据。同步锁存模块4002和行信号的前沿同步捕捉从捕捉锁存模块4001输出的减少的颜色等级数据,并把结果输出到选择器4003。选择器4003根据减少的颜色等级数据和AC转换信号选择多个等级电压值中的一个。由选择器4003执行的操作和本发明的第一实施例的选择器1902进行的操作相同。图41表示等级电压选择器3604的操作定时。
如在本发明的第一实施例中那样,上述本发明的第三实施例根据颜色减少率数据转换要被显示的颜色数量,并且停用对被显示的颜色数不需要的驱动电路。结果,使得显示装置可以消耗较小的功率。此外,通过提供具有少的颜色减少的高质量方式和具有多的颜色减少的低功率方式,可以使得比较容易地进行显示。此外,显示装置可以和图形控制器相连,并且可以向显示装置发出光栅扫描信号。此外,在第三实施例中也使用高频振动,但是其也可以进行FRC处理。
下面使用图42到44说明本发明的第四实施例。在本发明的第四实施例中,本发明的第一实施例到第三实施例中的显示装置驱动电路在显示装置中实现。图42和图43表示具有其自己的帧存储器的显示装置驱动电路的结构。图44表示没有帧存储器的显示装置驱动电路的结构。
图42表示按照本发明的第四实施例的显示装置的时序图。图43表示按照本发明的第四实施例的显示装置的结构方块图。图44表示按照本发明的第四实施例的显示装置的结构方块图。
图42表示显示装置4201,其广泛地包括数据线驱动模块4202,扫描线驱动模块4203,电源4204,以及像素模块109。数据线驱动模块4202和本发明的第一实施例的数据线驱动模块101类似,其区别在于具有数据寄存器4205。数据寄存器4205是一个用于存储由CPU传递的各种驱动参数的元件。这些参数被传递给不同的电路块。
这些参数的例子包括驱动线计数,帧频率等,作为本发明的特征的颜色减少率数据也包括在这些参数中。作为从CPU传递参数的方法的一个例子是使在图3所示的传递方法在帧存储器和数据寄存器之间共用。在这种情况下,在图4所示的寻址周期中未被使用的位(例如D17)可以用作帧存储器/数据寄存器识别位。
扫描线驱动模块4203是一个用于驱动像素模块109的扫描线的电路模块。输出信号的波形和图23所示的扫描电压的波形相同。电源4204输出图23所示的公共电压,并且还产生本发明的显示装置所需的电源电压,并把输出发送给不同的电路块。这种操作可以使用从外部提供的用于提升***电源的装置以及用于调节被提升的电压的装置来实现。用于电压调节等的控制信息被从数据寄存器4205传递。像素模块109和第一实施例的像素模块的结构相同,其操作方式也相同,因而省略其说明。
如上所述,图43表示加于在显示装置中的数据线驱动电路的FRC处理模块,图44表示没有帧存储器的数据线驱动电路。相应的操作包括把扫描线驱动电路和电源附加到图42和图36所示的数据线驱动电路,因而,省略其详细说明。
如在本发明的第一到第三实施例中那样,上述的本发明的第四实施例根据颜色减少率数据转换要被显示的颜色数量,并且停用对被显示的颜色数不需要的驱动电路。结果,使得显示装置可以消耗较小的功率。此外,通过提供具有少的颜色减少的高质量方式和具有多的颜色减少的低功率方式,可以使得比较容易地进行显示。
本发明并不局限于在权利要求和上述的实施例中所述的具体结构。在不脱离本发明构思的情况下,可以实现各种改型。

Claims (6)

1.一种显示驱动器,包括:
存储器,用于存储表示由高级装置提供的原始图像的颜色浓度的等级值;
定时产生模块,用于根据由所述高级装置提供的控制数据在内部产生显示同步信号;
等级电压产生模块,用于产生具有多个值的多个等级电压;
等级电压选择器,用于根据从所述帧存储器读出的等级数据从由所述等级电压产生模块产生的所述多个等级电压中选择一个值,并一次一行地输出所述选择的等级电压;以及
颜色减少处理电路,用于通过振动或FRC根据所述颜色减少率数据减少所述等级数据的颜色数信息大小;
其中所述等级电压产生模块作为所述减少所述等级数据中的所述颜色数信息的大小的结果停用所述显示不需要的所述等级电压值的输出。
2.如权利要求1所述的显示驱动器,其中:
所述较高级的装置是CPU,并且从所述CPU接收等级数据、表示显示位置的地址信息等;以及
从所述CPU通过数据传递或者通过手动设置或跳线设置接收所述颜色减少率数据。
3.如权利要求1所述的显示驱动器,其中:
所述高级装置是图形控制器,所述图形控制器传递显示同步信号和用于光栅扫描的等级数据;以及
从所述CPU通过数据传递或者通过手动设置或跳线设置接收所述颜色减少率数据。
4.如权利要求1所述的显示驱动器,其中:所述等级电压产生模块通过切断进行所述等级电压的缓冲的运算放大器的偏流停用显示不需要的电压值的输出。
5.如权利要求1所述的显示驱动器,其中:其中所述颜色减少率数据值包括0。
6.如权利要求1所述的显示驱动器,其中所述等级电压具有和所述颜色减少率数据值无关的固定的动态范围。
CNB031198031A 2002-04-26 2003-02-28 显示装置和用于显示的驱动电路 Expired - Fee Related CN1241164C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2002126399A JP2003316334A (ja) 2002-04-26 2002-04-26 表示装置及び表示用駆動回路
JP126399/02 2002-04-26
JP126399/2002 2002-04-26

Publications (2)

Publication Number Publication Date
CN1453763A CN1453763A (zh) 2003-11-05
CN1241164C true CN1241164C (zh) 2006-02-08

Family

ID=29243804

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB031198031A Expired - Fee Related CN1241164C (zh) 2002-04-26 2003-02-28 显示装置和用于显示的驱动电路

Country Status (5)

Country Link
US (2) US7038702B2 (zh)
JP (1) JP2003316334A (zh)
KR (3) KR100547071B1 (zh)
CN (1) CN1241164C (zh)
TW (1) TWI281138B (zh)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7256795B2 (en) * 2002-07-31 2007-08-14 Ati Technologies Inc. Extended power management via frame modulation control
TWI224300B (en) * 2003-03-07 2004-11-21 Au Optronics Corp Data driver and related method used in a display device for saving space
JP4601279B2 (ja) * 2003-10-02 2010-12-22 ルネサスエレクトロニクス株式会社 コントローラドライバ,及びその動作方法
KR100536233B1 (ko) * 2003-10-23 2005-12-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 계조 표현 방법 및 플라즈마디스플레이 패널의 구동 장치
JP4217196B2 (ja) 2003-11-06 2009-01-28 インターナショナル・ビジネス・マシーンズ・コーポレーション ディスプレイ駆動装置、画像表示システム、および表示方法
JP4193771B2 (ja) * 2004-07-27 2008-12-10 セイコーエプソン株式会社 階調電圧発生回路及び駆動回路
JP4677343B2 (ja) 2005-01-14 2011-04-27 キヤノン株式会社 画像表示装置及び方法
US7634152B2 (en) * 2005-03-07 2009-12-15 Hewlett-Packard Development Company, L.P. System and method for correcting image vignetting
CN100573647C (zh) 2005-05-16 2009-12-23 统宝香港控股有限公司 矩阵驱动方法及电路,及使用其的显示装置
CN100399412C (zh) * 2005-05-24 2008-07-02 乐金电子(昆山)电脑有限公司 Lcd模块接口装置及方法
EP1862995A1 (en) * 2006-05-31 2007-12-05 Texas Instruments France S.A. Method and apparatus for spatial and temporal dithering
TWI373034B (en) * 2007-05-23 2012-09-21 Chunghwa Picture Tubes Ltd Pixel dithering driving method and timing controller using the same
JP5311447B2 (ja) * 2008-01-22 2013-10-09 ルネサスエレクトロニクス株式会社 表示装置、表示パネルドライバ、及び表示パネル駆動方法
US8223166B2 (en) * 2008-05-19 2012-07-17 Samsung Electronics Co., Ltd. Input gamma dithering systems and methods
JP4577590B2 (ja) * 2008-10-22 2010-11-10 ソニー株式会社 画像処理装置、画像処理方法、及び、プログラム
JP5691706B2 (ja) * 2011-03-22 2015-04-01 セイコーエプソン株式会社 制御装置、表示装置および電子機器
JP5691707B2 (ja) * 2011-03-22 2015-04-01 セイコーエプソン株式会社 制御装置、表示装置、電子機器および駆動方法
KR101476882B1 (ko) * 2012-02-06 2014-12-26 엘지디스플레이 주식회사 액정표시장치와 그 frc 방법
KR102068165B1 (ko) * 2012-10-24 2020-01-21 삼성디스플레이 주식회사 타이밍 컨트롤러 및 이를 포함하는 표시 장치
US9524092B2 (en) * 2014-05-30 2016-12-20 Snaptrack, Inc. Display mode selection according to a user profile or a hierarchy of criteria
US20160027410A1 (en) * 2014-07-25 2016-01-28 Qualcomm Mems Technologies, Inc. Content update from a display driver in mobile applications
JP6967703B2 (ja) * 2015-12-24 2021-11-17 パナソニックIpマネジメント株式会社 高速表示装置、高速表示方法及びリアルタイム計測投影装置
KR102503819B1 (ko) 2016-08-31 2023-02-23 엘지디스플레이 주식회사 타이밍 컨트롤러 및 이를 포함하는 표시 장치
JP7065458B2 (ja) * 2018-07-13 2022-05-12 パナソニックIpマネジメント株式会社 映像表示装置、および映像表示方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05313612A (ja) 1992-05-14 1993-11-26 Seiko Epson Corp 液晶表示装置及び電子機器
JPH088702A (ja) 1994-06-23 1996-01-12 Toshiba Corp ディジタル入力回路
US5734369A (en) * 1995-04-14 1998-03-31 Nvidia Corporation Method and apparatus for dithering images in a digital display system
JPH09101771A (ja) 1995-10-04 1997-04-15 Hitachi Ltd 画像処理装置
JPH09127918A (ja) 1995-11-06 1997-05-16 Fujitsu Ltd 液晶表示装置の駆動回路、液晶表示装置、ならびに液晶表示装置の駆動方法
KR100229623B1 (ko) * 1996-12-27 1999-11-15 구자홍 다계조 처리장치
KR100229616B1 (ko) * 1997-05-09 1999-11-15 구자홍 다계조처리장치
JPH10326084A (ja) 1997-05-23 1998-12-08 Sony Corp 表示装置
US6052113A (en) * 1997-05-30 2000-04-18 Hewlett-Packard Company Methods and apparatus for processing data values representative of an image with efficient dither matrices
JP2000338938A (ja) 1999-05-31 2000-12-08 Hitachi Ltd 液晶表示装置
JP3428529B2 (ja) 1999-10-13 2003-07-22 日本電気株式会社 表示装置および情報端末装置
JP4183222B2 (ja) 2000-06-02 2008-11-19 日本電気株式会社 携帯電話機の省電力駆動方法
JP3651371B2 (ja) * 2000-07-27 2005-05-25 株式会社日立製作所 液晶駆動回路及び液晶表示装置
JP3832627B2 (ja) 2000-08-10 2006-10-11 シャープ株式会社 信号線駆動回路、画像表示装置および携帯機器
JP4929431B2 (ja) * 2000-11-10 2012-05-09 Nltテクノロジー株式会社 パネル表示装置のデータ線駆動回路
JP3533185B2 (ja) * 2001-01-16 2004-05-31 Necエレクトロニクス株式会社 液晶ディスプレイの駆動回路

Also Published As

Publication number Publication date
CN1453763A (zh) 2003-11-05
TW200305843A (en) 2003-11-01
TWI281138B (en) 2007-05-11
US7038702B2 (en) 2006-05-02
KR20030084577A (ko) 2003-11-01
US20030202000A1 (en) 2003-10-30
JP2003316334A (ja) 2003-11-07
KR100849808B1 (ko) 2008-07-31
KR20050061417A (ko) 2005-06-22
US20050190207A1 (en) 2005-09-01
KR100584056B1 (ko) 2006-05-30
KR100547071B1 (ko) 2006-01-31
US7643042B2 (en) 2010-01-05
KR20050061418A (ko) 2005-06-22

Similar Documents

Publication Publication Date Title
CN1241164C (zh) 显示装置和用于显示的驱动电路
CN1207696C (zh) 显示装置和便携式信息终端
CN1258167C (zh) 显示器的驱动器电路
CN1264125C (zh) 显示装置及其驱动方法以及便携型终端装置
CN1162829C (zh) 液晶显示装置、便携电话机和便携信息终端设备
CN100336097C (zh) 显示装置
CN1519805A (zh) 显示驱动器、显示装置及显示驱动方法
CN1161635C (zh) 显示装置、电子设备及驱动方法
CN1828713A (zh) 过驱动装置及其方法
CN1870119A (zh) 用于显示设备的驱动电路及驱动方法
CN1658053A (zh) 光敏器件以及包含光敏器件的显示装置
CN1340183A (zh) 显示装置
CN1624737A (zh) 显示装置、其驱动电路及其驱动方法
CN1702731A (zh) 液晶显示设备的驱动装置和驱动方法
CN1467696A (zh) 光电装置及其驱动方法和扫描线选择方法及电子设备
CN1661660A (zh) 显示装置
CN1905621A (zh) 视频信号处理器、显示装置及其驱动方法
CN1773599A (zh) 显示装置及其驱动装置
CN1892793A (zh) 液晶显示器件的驱动装置和方法
CN1848213A (zh) 用于显示驱动的半导体集成电路和电子器件
CN1637827A (zh) 驱动液晶显示器的方法和装置
CN1632848A (zh) 显示装置及显示用驱动电路
CN1287350C (zh) 图像显示装置和图像显示方法
CN1591549A (zh) 电光学装置、电光学装置的驱动方法及电子机器
CN1620681A (zh) 电子装置的驱动方法、电子装置、半导体集成电路以及电子机器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: RENESAS ELECTRONICS CORPORATION

Free format text: FORMER OWNER: HITACHI LTD.

Effective date: 20121101

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20121101

Address after: Kawasaki, Kanagawa, Japan

Patentee after: Renesas Electronics Corporation

Address before: Tokyo, Japan, Japan

Patentee before: Hitachi Ltd.

CP02 Change in the address of a patent holder
CP02 Change in the address of a patent holder

Address after: Tokyo, Japan, Japan

Patentee after: Renesas Electronics Corporation

Address before: Kawasaki, Kanagawa, Japan

Patentee before: Renesas Electronics Corporation

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20060208

Termination date: 20210228

CF01 Termination of patent right due to non-payment of annual fee