CN1202997A - 具有冗余度的时钟信号分配网络的运行和维护 - Google Patents

具有冗余度的时钟信号分配网络的运行和维护 Download PDF

Info

Publication number
CN1202997A
CN1202997A CN96198425A CN96198425A CN1202997A CN 1202997 A CN1202997 A CN 1202997A CN 96198425 A CN96198425 A CN 96198425A CN 96198425 A CN96198425 A CN 96198425A CN 1202997 A CN1202997 A CN 1202997A
Authority
CN
China
Prior art keywords
signal
clock signal
pulse
clock
error
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN96198425A
Other languages
English (en)
Other versions
CN1183706C (zh
Inventor
P·伦德
M·维尔赫森
A·布詹内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telefonaktiebolaget LM Ericsson AB
Original Assignee
Telefonaktiebolaget LM Ericsson AB
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefonaktiebolaget LM Ericsson AB filed Critical Telefonaktiebolaget LM Ericsson AB
Publication of CN1202997A publication Critical patent/CN1202997A/zh
Application granted granted Critical
Publication of CN1183706C publication Critical patent/CN1183706C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0421Circuit arrangements therefor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0602Systems characterised by the synchronising information used
    • H04J3/0614Systems characterised by the synchronising information used the synchronising signal being characterised by the amplitude, duration or polarity
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0688Change of the master or reference, e.g. take-over or failure of the master
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Small-Scale Networks (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

在一个网络中,例如在一个大型电信交换网络中,为了在不同的站处理信息和在这些站之间传输信息,设置了可独立地产生复合时钟信号(CLSY-A、CLSY-B、CLSY-C)的电路(1),其中复合时钟信号中包含时钟速率(CLock)和帧同步速率(SYnch)。这些时钟信号通过三条不同的传输线并行地和独立地传输到一个站(Ⅱ),在冗余的主板(A、B、C)中进行某些类型的信息处理(4)。在站(Ⅱ)中所有输入时钟信号都传送到三个独立工作的选择器单元(3)中的每一个,在其中选择一个时钟信号,以获得用于该站中三个冗余主板(A、B、C)中的一个时钟信号,在该站中所说三个主板彼此并行设置,可以相互独立工作。

Description

具有冗余度的时钟信号分配网络的运行和维护
技术领域
本发明涉及对于时钟信号的使用者具有冗余度的时钟信号分配体系,更具体地说,本发明涉及用于维护分配电路和选择合适的时钟信号的电路的方法和装置。本发明还涉及具有设置在其中的维护功能的网络或整套设施。此外,本发明涉及用于生成具有包含或隐藏在其中的识别信息的时钟信号的一种方法和一种时钟信号源。本发明还涉及用于处理时钟信号以检测包含在其中的信息的一种方法和一种装置。本发明涉及用于产生具有包含在其中的人为误差的时钟信号的一种方法和一种时钟信号源。本发明涉及用于处理时钟信号以确定在时钟信号中存在的误差,特别是频率和相位误差的一种方法和一种装置。另外,本发明还涉及向级联子***、即彼此串联的若干子***传输冗余时钟信号,时钟信号经过一个子***,在其中经过处理,然后作为新的时钟信号传输到下一个子***,如此往复。本发明还涉及用于计算两个时钟信号以获得这些时钟信号中的计时脉冲彼此之间的时间关系的方法和装置。本发明还涉及用于产生指示在时钟信号中检测到的信号序列的脉冲的一种方法和一种装置。最后,本发明涉及用于检测包含或隐藏在时钟信号中的信号序列的一种方法和一种装置。
技术背景和现有技术
在电话连接现场和在电信设备中通常需要向各个分设备和其中的各个部分分配两种时钟信号,这两种时钟信号在本申请中称之为时钟脉冲速率和同步脉冲速率,后者简称为“同步速率”。这种分配在结构庞大的相互连接的***中是特别普遍的,例如在具有各种多路通信级和相似单元的交换***中。时钟速率通常具有高频率,除了别的作用之外,这种信号限定了通过该设备的数据比特的边缘,同步速率具有低频率,限定帧边缘和数据信号的类似特征。在一个设备中例如一个电信交换站中传送时钟和同步信息的信号数量是非常巨大的,在下文中所统称的“时钟分配网络”正是用于此处的。箱式或柜式电信设备包括大量以电缆、主板引线和电气端子、主板印刷线等形式的用于速率分配的传输部件。所有这些信号连接所占空间是巨大的,并且费用很高。通常,控制连接器引线的数量对于限制例如一个交换机的体积的作用很小。
在可靠性要求较高的设备中,自然也要求时钟信号分配网络具有较高的可靠性。按照常规的方法,可以通过增加冗余度来提高时钟信号分配网络的可靠性。如果将时钟信号分配网络和时钟信号源设计为具有冗余度,即有两套可工作设备,而如在下文中所述,在优选的情况下,有三套可工作设备,则具有冗余度和三重的时钟信号结构可以保持从时钟信号源到时钟信号接收器的畅通,但是,在接收器端,自然必须选择出其中一个时钟信号以供各个设备运行使用。
在以往不具有冗余度的***中,时钟速率和同步速率分配到所有设备箱或设备柜中,通常使用两条同轴缆线连接接收器或两种速率信号的用户,一条同轴缆线用于传输高频的时钟速率,一条缆线用于传输低频基准速率,在本申请中我们还称之为帧速率或同步速率。
在高频时钟信号与低频同步速率分开分配的情况下,为了时钟速率的正确分配,精确度必须很高,从而使得例如同步速率中的脉冲不会在错误的时钟速率脉冲边沿结束或中断。这尤其对分别用于传输时钟和同步速率的两条缆线彼此之间的长度以及相对于连接***其它目的地的另外的缆线对的相同性提出了更高的要求。
时钟信号具有非常高的频率,通信***中的电路借助于时钟信号才能正常工作,因此时钟信号的分配对于电缆和连接器等器件的屏蔽性也有很高的要求,还要求良好的接地等,从而使其能够具有干扰防护功能,并且长期保持。
因此,在诸如具有设置在设备箱或设备柜中的电路板上的多种电路的大型交换设备中,需要分配具有相对较高频率的时钟信号和具有较低频率的速率信号作为帧结构或其它信号结构的基准信号。时钟速率和同步速率可以以单个、复合信号(“复合时钟信号”)形式分配,在本申请中称之为CLSY(CLock和SYnch),如国际专利申请PCT/SE94/00321所述,该专利以引用方式结合在本申请中。
这个信号包含其频率大大低于实际***频率(***中各个电路以此频率工作)的时钟频率或时钟速率,即,可取的是,其偶数分之一例如1/36,并且它还包括在这个时钟频率之上调制的同步频率或同步速率,并且可取的是其偶数分之一,例如1/640。
锁相回路PLL包括用于解释复合CLSY信号中同步信息的逻辑电路,它还以例如与上述相同的方式产生其频率大大高于CLSY信号的时钟频率,如是其36倍的一个时钟信号。PLL回路以相应于***时钟信号的精度产生同步脉冲,这利用常规的在两条分开的线路上进行的时钟信号分配是极难实现的。
CLSY信号频率比***时钟信号频率低得多,此外其中包含同步信息,所以以CLSY信号形式分配频率和使PLL回路同时产生***时钟速率和同步速率的优点是:
1、从EMS的观点来看,即考虑到对外部干扰的灵敏度及其自身干扰的影响,信号更容易分配。在***时钟信号和同步速率分开分配的情况下,该分配方式肯定无法达到相同的精度。这表明只能使用一条光缆。
2、由于时钟速率和同步速率使用同一实际信号传输路径,节省了连接器和主板引线的数目和所占空间。
3、通过使PLL回路在同一芯片上和根据同一信号同时产生***时钟信号和同步信号,可以达到非常高的精度。
在下面简短介绍的专利文献中以及其它一些文献中都公开了具有冗余度的时钟信号分配***。
在日本专利申请JP-A 60-225982中以一种三重***为例描述了时钟脉冲同步技术。利用多数决定法通过校正防止了误差的不利影响。
在美国专利US-A 4185245中描述了一种容错时钟信号分配设备。设置了第一和第二冗余时钟信号源。时钟信号接收器包括序列逻辑电路,用于检查这两种时钟信号以摒弃相位落后于另一个的时钟信号脉冲群。
美国专利US-A 4489412公开了一种利用时钟信号分配模块提供时钟和同步信号的网络,其中所说模块对于从三个振荡器中输出的信号进行多数表决选择。
美国专利US-A 4692932涉及一种三重时钟分配技术,每个时钟信号中包含一个同步信号。在接收器中包括用于多数表决的R逻辑电路,该电路包括三个与门和一个或非门。这些多数表决电路仅仅让其相位处在其它两个时钟信号之间的一个输入时钟信号通过。在接收器中没有为进行选择而对所接收的时钟信号的精度进行检测。
在美国专利US-A 4698826中介绍了三重时钟信号分配技术。每个时钟发生器输出包含时钟信号和同步信号的一个信号。
美国专利US-A 5065454公开了一种可产生冗余时钟信号的时钟信号分配***。为了具有冗余度,分配路径是双重的。
欧洲专利申请EP-A2 0365819涉及使多处理器***中的各个时钟信号同步的问题。一组时钟信号源分别具有各自的PLL回路,参见其第10栏,31-58行。这些时钟信号源彼此传输基准信号,对于每个时钟信号源都进行选择操作。
欧洲专利申请EP-A2 0366326涉及保证使时钟信号在需要的恰当时间发生的问题,其使用一个计算机***,在这个***中从一个主振荡器信号生成一组时钟信号。它需要在这些时钟信号之间加入小的时间延迟以补偿不同长度的传输路径的影响。其中所述方案的目的在于减少不同的时钟信号的时间延迟中的误差影响。其使用了一个PLL回路以保持各个时钟信号与一个基准信号之间的相位关系。
在美国专利US-A 4239982中公开了一种容错时钟信号***,其利用若干时钟信号源产生***时钟信号。每个时钟信号源都将从所有时钟信号源产生的时钟信号作为输入信号接收,并且包括用于从这些时钟信号源获取***时钟信号的接收器电路。每个时钟信号源产生一个与从其时钟信号接收器获取的***时钟信号相位锁定的时钟信号,并将其传输到其它时钟信号源。该***允许使用在所获取的***时钟信号之间具有最小相位偏差的高频时钟信号。
在欧洲专利申请EP-A2 0303916中,使用四个在频率和相位上都同步的速率信号为例如一个计算机***提供计时信号。这些速率信号是利用四个PLL回路产生的,其输出信号传送到四个选择器电路,在其中进行多数表决选择。由选择器电路选择的信号反馈到速率发生器中所规定的一个以对其进行控制。设置延迟电路以适应选定信号的相位。在时钟信号同时包含时钟和同步速率(后者具有低频)的情况下很难实现这种延迟。
在美国专利US-A 4105900中公开了一种三重控制***,其中使用三个冗余传感器信号,这些信号中之一提供精度较高信息,另外两种提供精度较低信息。根据三个传感器的操作状态按照预先编程的优先次序选择信号。
发明概要
本发明的一个目的是提供使用一个时钟信号分配***的方法和网络或设施,所说时钟信号分配***满足对于具有冗余结构的一个交换器,特别是需要具有高频或极高频的***时钟信号和具有低频的同步时钟信号的***,所提出的关于时钟信号功能的要求。
本发明的另一个目的是提供一种冗余时钟信号分配***,其允许时钟信号在各个子***之间的简单级联通信,从而实现较短的传导路径。
本发明的再一个目的是提供具有高MTBSF(***故障平均时间间隔)的一种时钟信号分配***。
本发明的又一个目的是提供能够以有效方式检测出在时钟信号中和在用于分配、处理和选择时钟信号的各种电路中的误差的一种时钟信号分配***。
本发明的再另一个目的是提供以便利方式有效监测时钟信号分配***中的各条线路和各个电路的多种方法和装置。
因此本发明所解决的问题是提供为使时钟信号有效地分配到各个子***或分支站所需的方法和网络/设施,以及各种装置和方法,这种分配使得可以始终地检测各种信号、各条线路和各个电路。
按照常规方法,一个电子***,例如电信交换***及其计时功能的冗余度是通过将所有硬件,即电路、连接线路等都设置三套而实现的。因此,这种提高MTBSF的方法是提供若干相同的单元、电路板,其中每一个都能并行地单独进行所需操作或执行所需程序。通过比较三个主板的输出信号,可以识别出包含误差的一个主板。通过将与另外两个不同的一个主板排除,并保留那些判定为相同的主板板,可以排除发生故障的一个主板。这种方法被称为多数表决方法。为了使基于多数表决方法的一个三重***正常工作,要求多数表决方法以有意义的方式进行,即工作主板的数量必须大于发生故障主板的数量。如果三重***中的三个主板都是正常的,可以认为该***工作正常,并具有充分的冗余度。如果其中一个主板发生故障,则可以认为该交换器仍然工作正常,而不具有任何冗余度。
要求一个三重***的“***故障平均时间间隔”(MTBSF)提高的原因应当这样理解,在其中一个主板发生故障的情况下,必须在比较短的时间里、例如在一个星期内将其更换,从而如果该***在这段不具有冗余度的临界时间里来不及再发生其它故障。如果在首先发生故障的主板被注意到之前,另一个主板也发生了故障,则该***将完全停止工作。
可以发现在一个三重***中发生故障的平均时间间隔至多只是在单一、非三重***中的三分之一(较差),因为在三重***中至少包含三倍于非三重***中的硬件数量。但是,由于要使三重***丧失功能,必须是在两个不同的主板中同时发生故障,所以***发生故障的平均时间间隔、即在三重***的功能丧失之前经过的时间仍然提高了。
如果三重***中的一个主板停止了工作,对于***而言是不会注意到的,因为三重***继续在工作,但是已经没有任何冗余度。为了使三重***的MTBSF提高,重要的是发现所有故障。如果产生了一个故障,却没有被检测到,这个故障就被称为隐藏故障。一个带有隐藏故障的三重***可以工作,但是其冗余度降低了。能够包含隐藏故障的***具有较差的MTBSF。
因此,为了获得较高的MTBSF,重要的是在***中设置良好的故障检测机制,即可能的隐藏故障的数量应当尽可能地低。为了达到这个目的,就需要随之在***中额外增加检测,这里称为维护检测。所有的硬件都会损坏,包括用于执行多数表决功能的硬件。所有的报警信号都可能是不正常的,因而尽管实际上已经出现应当报警的状态,它们仍然报告“一切正常”。所有处于静态(等于恒定值或者具有恒定的逻辑或电平)或不变的信号都可能是非正常的而没有被引起注意。
因此对于一个主板是否发生故障或工作状态正常的可靠指示包含比在硬件中仅仅出现静态信号更多的信息。检测计时功能的一种方法是持续地引入预定数量的人为故障,并始终核查所检测出的故障数量。
简而言之,可以说在具有尽可能高的MTBSF的冗余***中大大减少了可能隐藏的故障,如下文所述,为了在最大可能的程度上检测出可能存在的故障,采用了一种基于维护检测的方法,其中在***中引入人为故障以便核查***是否能够检测到它们。如果所有人为故障都被检测出来,则表明该***正常,但是如果没有全部检测出来,则表明在***中至少存在一种故障。
通常,在一个电子***(诸如某些类型的网络或电子设施)中分配时钟信号以便例如处理信息、在不同的站进行处理、或者在各个站之间交换信息,这种时钟信号用于控制***中的各个装置、各种处理等等。分配给电子***的不同子***的时钟信号是按这样一种方式提供的,即时钟信号通过三条不同的、独立的线路或信道传送到这类子***。如前所知,该子***从在不同线路或信道接收的信号中选择一个时钟信号。初始时钟信号或者到达一个子***的时钟信号总是独立地由这个子***产生的,因此独立于其中的电路和处理以及输出信号或其结果。因此在该子***中,时钟信号的选择是独立进行的,并且以至少两种不同(在正常情况下为三种)的、彼此独立工作的选择方法,例如以至少两种彼此独立工作的不同的选择器并行地进行的,以产生至少两个选择的时钟信号,在优选实施例中产生三个选定输出或有用的时钟信号。选定的时钟信号自然在每一时刻都是相同的,并在同一线路或信道中传输。这些选定的时钟信号用于子***中的冗余电路板,和用于对另一个子***的级联分配,在产生这种选择时钟信号方面其结构和操作对于先前所述的子***是相同的。然后使选定的、至少两个时钟信号传输通过该子***中的这些装置或处理单元或者通过另一个子***,基本不变化或者不受选择方法的影响。这是通过将所接收的时钟信号传送到子***中的交换机实现的,这些交换机是由至少两种控制方法控制的。如果要求或者需要,可以将所接收的时钟信号变换为一个新的或者另一个接收的时钟信号,并将这个新的或另一个时钟信号代替地传输到各个装置或处理单元或子***中。
各种选择方法都是智能化的。它们根据各个信号的质量或特性评估所有接收的时钟信号,并通过将一个信号传送到交换机而从中确定所要选择的时钟信号。
到达的时钟信号可取地由从至少三个不同的时钟信号源传输到一个子***的至少三个不同的时钟信号组成,每一个时钟信号源产生一个基本相同的时钟信号或者具有基本相同定时信息的一个时钟信号。从原理上说这些时钟信号源可以彼此独立地工作,并且在它们属于一个***的基本时钟信号源的情况下,它们还可以接收公共信息以建立具有低频的同步速率信息的相位,然后将此信息包含在由一个时钟信号源产生的时钟信号中。
可取的是,一个子***中用于选择时钟信号的不同的独立方法或选择器单元的数量等于独立线路或信道的数量,时钟信号经由这些线路或信道到达该子***,这个数目最好等于三。
在这样一种方法或选择器单元中,在时钟信号选择过程中,可以对所有从至少三条不同线路或信道接收的到达一个子***的信号进行评估,即对于这些信号频率和/或一个时钟信号的相位相对于其它所接收的时钟信号的相位的偏差或误差进行评估。这种评估是以不同方法或者用不同的选择器单元独立地进行的。
为了评估所接收的信号,可以确定在不同线路或信道中接收的每个这类信号中存在的偏差或误差,对误差的数量进行计数,并且进一步地,可以评估在每个这类时钟信号中计数误差的数量以建立这个时钟信号是否不正常的和/或用于产生、传输、接收以及评估或选择一个时钟信号的某些方法或电路是否不正常。某些误差频率实际上可能是正常的,如下文所述。
在使用不同的时钟信号源的情况下,或者在传输装置设置在独立的传输线路或信道中的情况下,可取的是在时钟信号中加入人为误差,这些人为误差是以这样的方式加入的,使得子***中用于选择信号的不同程序或选择器单元始终变换到一个新选择的信号。这是以至少有两个信号供选择为前提的,即在每一时刻需要判断或判定至少两个信号是否具有良好品质,然后例如按照需要或尽可能地消除其误差。之后,在其中一个信号被判定为不正常并且不再包含在选择信号的重复变化中的情况下,获得所选择和转换信号的平均相位,这将例如减少相位跳变。
可取的是时钟信号中的误差以这样的方式引入,从而使不同的选择程序或选择器单元周期地和/或以有规律的时间变化方式改变为一个新选定的信号。在后一种情况下,如果有例如三个信号A、B、C可以利用,则在第一预定时间长度之后从A变化到B,在第二预定时间长度之后,从B变化到C,在第三预定时间长度之后从C变化到A。
已经确定存在于所接收信号中的误差还可以利用这样的方法计算,即将例如所检测的误差类型及其可能的发生时间存储在为其设置的存储器中,从而可以将一序列的这种误差用于一种计算算法中。这种算法还可以在一个状态机中执行,因而不需要直接的存储器来存储一序列检测的误差。
在时钟信号中存在人为加入误差、因而利用一个独立程序或在选择器单元中不断改变所选择信号的情况下,还可以确定和/或计算选择新时钟信号的次数、或交换装置进行交换以让另一个时钟信号通过的次数,或者可以按照与上述的计算从信号中检测到的误差的相似方法来计算这样一序列新选择或改变。
为此,可以对在每个时钟信号信息产生过程中的这种变化进行简单计数,以指示时钟信号的识别特性,进而还指示出产生时钟信号的时钟信号源的识别特性。然后在子***中,在一个选择信号的程序或者在一个选择器单元中,可以针对这种识别信息监测所选择的信号,当检测到这类信息时,可确定该信息所属、或所指示的输入时钟信号或时钟信号源。对于检测到指向每个输入时钟信号的信息的次数进行计数,并计算这种计数。或者可以按照与上述计算误差相似的方式来计算这种关于所接收时钟信号或时钟信号源的一序列新选择或变化的这种信息。对于确定这种信息的次数也可以如上所述用于进行计算。
在加入人为误差或识别信息时,自然需要假定每一个接收的时钟信号都是以可以从中获得计时信息的一序列脉冲形式产生的。因此这种脉冲序列与选择作为主模板的脉冲序列(例如在上面引用的国际专利申请PCT/SE94/00321中所述的复合时钟信号类型)基本一致。这种脉冲序列包含被专门设计但是相同的同步脉冲速率短区所截断的规则脉冲序列。主模板脉冲群自然可以具有不同的结构,例如由一个或多个在其之间和/或之前和/或之后具有恒值电平的重复脉冲群构成。通常按照常规方式每个脉冲包含从第一电平区到第二电平区之间的一个第一转换区和从第二电平区到第一电平区的一个第二转换区,从而模板脉冲群由一序列或一串这种转换区构成。
为了在这些时钟信号中加入识别信息,产生时钟信号使其与主模板脉冲群一致,但是除了在至少一个预定部分中,在这个部分中时钟信号不与一个相同的模板脉冲群一致,它对应于主模板脉冲群的一个变形区。
在所有主模板脉冲群都是周期性的情况下,其自然是正常情况,它包含按照特定时间长度重复的一个固定脉冲子群。因此可取的是这样来产生时钟信号,使得与主模板脉冲群不一致的预定部分在主模板脉冲群的每个周期中具有固定的时间位置。
在加入识别信息的过程中也可以产生时钟信号,从而它与主模板脉冲群相符合,除了忽略主模板脉冲群中具有预定位置、特别是在周期性重复模板脉冲子群中具有预定位置因而具有固定时间位置的至少一个脉冲外。
为了加入识别信息,还可以产生时钟信号,使其与主模板脉冲群一致,除了在主模板脉冲群中具有预定位置的至少一个转换部分发生变化外,特别是,忽略具有预定位置的转换部分,并将与忽略的转换部分相反和具有预定位置的转换部分改变为被忽略转换部分所属类型。
为了人为地引入频率误差,可以这样产生一个时钟信号,使得它与主模板脉冲群一致,除了略去第一预定数目的连续脉冲外。为了以相应的方式人为地引入或模拟相位偏差,可以这样产生一个时钟信号,使得它与主模板脉冲群一致,除了略去第二预定数目的连续脉冲外。第二预定数目应当大于第一预定数目,从而一个人为引入的相位误差也是一个频率误差,进而当检测误差和判定它是一个相位误差时,也可以判定这个误差为一个频率误差。但是,仍然需要正确判定所检测误差的类型,因为不需要将检测的频率误差判定为一个相位误差。
在检测时钟信号彼此之间的相对误差时,特别是在判定计时脉冲是否彼此之间具有相对计时误差时,自然可以以一种已知方式利用一个简单的与门来指示时间位置。但是,它只能给出一个粗略的估计,相反,为了获得具有易于设定精度的判断结果,可以使用一种方法,其中利用其频率大大高于时钟信号中计时脉冲频率的一个固定脉冲信号。借助于来自每个计时脉冲的高频信号,形成一个计算脉冲,其与计时脉冲同时开始,但是其末端由固定脉冲信号中的一个脉冲起点确定,从而该计算脉冲具有一个构成预定周期数的固定脉冲信号的长度和该周期的几分之一的周期。然后对如此产生的计算脉冲进行与(AND)运算,即产生由计算脉冲相交构成的一个交叉脉冲。当交叉脉冲为空时,即在不存在交叉脉冲的情况下,产生指示时钟信号之间计时误差的一个报警信号。
这种检测还可以包括产生滞后作用。以相同方式利用具有高频率的固定脉冲信号,从每个计时脉冲产生一个第一计算脉冲,其与该计时脉冲同时开始,但是其末端由固定脉冲信号中的一个脉冲的起点确定,从而该第一计算脉冲将具有一个构成第一预定周期数的固定脉冲信号的长度和该周期的几分之一的周期。按照相应的方式,形成一个第二计算脉冲,其具有一个构成第二预定周期数的固定脉冲信号的长度和该周期的几分之一的周期。该第二预定数目不等于该第一预定数目,但是最好大于它。第一和第二交叉脉冲分别由第一和第二计算脉冲相交而成。监测第一交叉脉冲的外观,例如起点之间的时间间隔,并且在该时间间隔大于一个阈值的情况下产生一个第一信号。同样监测第二交叉脉冲外观之间的时间间隔,并且在该时间间隔大于同一阈值的情况下产生一个第二信号。直到第二信号出现时才产生一个指示时钟信号之间计时误差的报警信号,同时直到第一信号的转换部分使得该信号从一种存在状态持续到一种非存在状态时该报警信号才结束。这将相应于第二和第一预定脉冲数的差值产生幅值的滞后。
在复合时钟信号中,如上所述,存在一个具有基频的基带时钟信号,该时钟信号基本上由有规则地重复的相似脉冲和信号序列构成,它们指示一个同步脉冲和相应于该基带时钟信号的变形短区。在检测一个同步脉冲或一个同步模式过程中,获得一个作为输出信号的脉冲,由于所用电子器件具有的公差,该脉冲相对于这个遇到的模式不具有完全确定的时间位置。然后可以按照下述方式,在基带时钟信号中抽取一个脉冲,并使之与该同步模式隔开一定的时间间隔。因而利用某些适合的用于产生第一脉冲的检测器可检测出一个信号序列,例如一个同步模式。这个脉冲自然在检测到一个信号序列之后产生,并且它具有经过适当和精确选择的时间位置,这一般利用常规的器件就很容易实现。该时间位置必须使得第一脉冲的限定转换部分(例如其第一边沿)总是位于一个时间间隔内,该时间间隔短于时钟脉冲信号的基带时钟信号中的脉冲之间的间隔。根据该第一脉冲,在一个延迟和脉冲成形电路中产生一个第二脉冲,它在另一个具有预定延迟和具有短于时钟脉冲信号的基带时钟信号的一个周期时间长度的脉冲之后开始,从而该第二脉冲在时钟脉冲信号中基频的一个完整时钟脉冲的整个时间长度内同时产生。最后,在一个与门中形成第二脉冲和时钟脉冲信号的交叉脉冲,从而在该与门的输出端,整个时钟信号作为一个离散脉冲产生。
在检测信号序列时可以使用一个检测器,该检测器包括一个辅助时钟脉冲信号源,其频率大大高于时钟脉冲信号频率。该信号源可以独立于时钟脉冲信号工作,并且产生具有例如4倍至10倍于其基带频率的频率的脉冲。利用辅助时钟脉冲信号对该时钟脉冲信号采样,并通过将其与一个或若干预定模式比较来评估采样信号的模式,在它们一致时产生第一脉冲。
为了采样,可以使用一个移位寄存器,然后将高频脉冲信号传输到移位寄存器的时钟信号输入端。时钟脉冲信号被传输至其移位输入端。移位寄存器的移位位置与一个适合的组合网络相连,从而在该网络的输出端获得第一脉冲。移位寄存器的幅值必须根据信号序列的长度和由该信号源产生的脉冲信号的频率与时钟脉冲信号的基带频率的比率来进行选择。辅助时钟信号的频率应当不太高,因为太高的频率要求必须使用一个较大的移位寄存器,并且组合网络将变得很大和比较复杂。辅助时钟信号的频率太低可能导致非常差的信号模式识别效果。
附图简介
现在参照附图以非限定性的实施例为例描述本发明。
图1为一个时钟信号分配***的方块示意图,
图2为表示时钟信号帧结构的示意图,
图3为作为时间函数的波形示意图,其表示各个序列的时钟信号帧,
图4为一个时钟信号选择器单元的方块示意图,
图5a为一个频率误差检测器的方块示意图,
图5b为包含一个同步信号序列的复合时钟信号的一部分的波形示意图,
图5c-5e为从各个电路输出信号的波形示意图,其表示如何分离同步脉冲,
图6a为一个相位误差检测器的方块示意图,
图6b为用于所说相位误差检测器中的一个差分电路的方块示意图,
图6c-6e为波形示意图,表示在差分电路中执行的信号处理过程,
图6f为用于所说相位误差检测器的一个重合检测器的一个方块示意图,
图6g-i为波形示意图,表示在重合检测器中执行的信号处理过程,
图6j为用于所说相位误差检测器中的一个时间间隔监测单元的方块示意图,
图6k为用于所说相位误差检测器中的一个滞后电路的状态示意图,
图6l为一个时间示意图,表示所说滞后电路的状态,
图6m为表示如何监测相位误差的一个方块示意图,
图6n和6o为波形示意图,表示一个保持电路的功能,
图7a为表示一个时钟信号选择器控制部分的方块示意图,
图7b为用于所说时钟信号选择器控制部分中的一个组合电路的真值表,
图7c为表示用于所说时钟信号选择器控制部分中的一个状态机的状态示意图,
图8为用于选择一个时钟信号和用于产生一个***时钟信号和一个同步速率的一个单元的方块示意图。
详细描述
以下详细描述基于一种被称为CLSY(时钟和同步信号)的一个时钟信号,参见上述讨论和上面提到的国际专利申请PCT/SE94/00321。
CLSY信号是一个复合时钟信号,它由一个时钟信号“clock”和一个同步信号“synch”构成,其中时钟信号在下文中假定选择为5.12兆赫,是一个脉冲信号,通常为一个方波信号,其具有在本申请中被称为基频或基带频率的频率,其中同步信号在下文中假定选择为8千赫。用于该***中不同“有用部分”中的时钟频率为184.32兆赫,还被称为***比特时钟频率或***时钟频率,但是为了能够更加容易地在***中分配时钟速率,以较低频率分配时钟速率,即以基带频率,以便在接收器侧(即在每个需要***速率的单元中)在一个PLL回路(锁相回路)中乘以36倍数,以获得所需的184.32兆赫的***时钟信号。PLL回路还对包含在CLSY信号中的同步信号解码。该PLL回路还具有这样的品质,其对于输入信号中的单个脉冲被略去的情况或者在输入信号中存在单个尖峰的情况不敏感。
在CLSY信号中还包含维护检测编码。这些编码或模式提供有关产生所考虑的CLSY信号的主板的信息,并且它们还模拟用于维护检测硬件的某些误差。
如上所述,CLSY信号具有许多优点:减少了时钟速率与同步速率之间的相位差,减少了实际的信号传输件的数量,“相位跳变”的幅值至多分别为同步速率和时钟速率,(即分别对应于8千赫和5.12兆赫的频率)的周期的1/4。
首先概括地介绍时钟信号和同步信号产生、分配和端接的逻辑结构。图1从原理上表示三个信号发生器1如何生成复合时钟信号,CLSY信号,即三个相同的复合信号,在本申请中称之为CLSY-A、CLSY-B、CLSY-C,其中包含一个时钟速率和一个同步速率。这些复合时钟信号从每个发生器1分配到三个时钟信号选择器3中的每一个,从而结束了三重分配。在每一个这种时钟信号选择器3中,与其它两个时钟信号选择器无关地通过所接收的不同的时钟信号的评估和将它们进行比较,从而作出有关“最佳”时钟信号的一个独立的选择。在这之后,所选定的CLSY信号通过每一个时钟信号选择器3进入其后的锁相回路5,即PLL回路,以便在其中被分解成其分量,时钟速率和同步速率,同时产生一个***比特时钟信号。该***比特时钟信号和同步速率被各种电子电路应用于每一主板中,图1中用三重数据电路4示意性表示这类电路。
每一个振荡器1这样构成,它产生一个复合时钟信号,即一个CLSY信号,其中包含规定时钟速率和同步速率的脉冲或脉冲模式,还包含脉冲序列或模拟误差的改变的或变形的脉冲,以对其后的时钟信号选择器3进行维护检测,并且还利用将某些脉冲改变的方法,将包含有关产生CLSY信号的主板的信息(即该振荡器是否已经在主板A、B或C中产生所说CLSY信号)的识别码隐藏在时钟速率和同步速率的脉冲模式中。CLSY信号中的“人为”误差利用这样的方法生成:即CLSY信号发生器1在复合时钟信号的起点加入误差,从而使该误差构成CLSY信号的一部分。采用这种方法,不可能取消或加入有关命令的人为误差。
时钟信号选择器3的任务是从三个接收的时钟信号CLSY-A、CLSY-B、CLSY-C中自动选择一个工作的复合时钟信号。一个CLSY信号被认为是正确的判据是其频率正确,并且其相对于另外两个CLSY信号的相位位于某些限定值之内。因此时钟信号选择器3自动对一个时钟信号相对于其它接收的时钟信号的频率和相位作出判断,并根据一种算法从这些输入信号中选择一个,将该信号通过时钟信号选择器3中的一个多路复用器传输到该时钟信号选择器3的输出端。因此借助于始终包含在CLSY信号中的人为误差对时钟信号选择器进行了维护检测。进一步,将人为误差输入,从而该时钟信号选择器3将根据所有接收的时钟信号运行,特别是,它将周期地和以一种在它们之间在时间上规则地周期变化的模式运行。按照这种方式,它总是核查时钟信号选择器3是否能够选择全部接收的复合时钟信号中的任何一个。通过采用这种方法,不会产生超出操作时钟分配的信号,但是进行维护检测所需的信号总是作为操作时钟信号的一部分加入的。
如上所述,PLL回路5的功能是将接收的CLSY信号分解成其分量,即分别为时钟速率信号和同步速率信号,以便将抽取的时钟频率与184.32兆赫的***比特频率相乘,从而滤出经过ID-编码的和模拟的、即有意加入的误差模式,进而将突变相位跳变转换成慢速相位偏移和滤除可能存在于输入到PLL回路5的信号中的偏差。
为了使***中的电路和联接部分具有高MTBSF(***发生故障的平均时间间隔),重要的是能够安全地检测出尽可能多的硬件可能产生的误差。确定误差存在位置的概率也是重要的,同时,没有误差在***中传播因而使***特性劣化也是重要的。
为了实现这些要求,维护操作应当尽可能可靠自然也是重要的。此外,如果就在维护操作中出现硬件误差,则还可以检测出误差发生在哪里。同样,***的结构应当避免出现这样的情况,即在某个部分出现的误差影响到***的主要任务,和维护操作不能检测出由于维护操作的某些错误导致的误差或由于***结构不完善造成的其它误差。
如上所述,为了使用一个静态硬件信号,必须认为在报警状态下通报“OK”或“not OK”的信号是不可靠的。该硬件在传输该信号时可能已经产生了一个硬件误差,从而该信号传达的信息是错误的。即使它是“OK”,它可能指示“错误”,或者尽管是“错误”,它可能指示“OK”。在时钟信号操作维护***的设计中,采用了这样的原理:由软件监测硬件中至少两个不同信号,判断***正确的事实判据应当是在这些硬件信号之间存在某种关系,以及这些硬件信号不应是静态的,而是应当由计数或标志构成,它们按照预定的模式变化,例如,在某种情况下设定某一标志,而在其它情况下重新设定。因此,这种软件应当要求所期望的动态特性始终存在,否则该软件将产生一个报警信号,这里所说动态特性是指标志分别设定和重新设定的串行次序。
根据上述讨论,时钟信号选择器3的功能主要是在每一时刻选择剔除一个工作不正常的时钟信号和从剩余的正确时钟信号中选择出一个工作时钟信号CLSY-A、CLSY-B或CLSY-C。为了检查时钟信号选择器3是否在工作,通过长期和人为地加入的误差来使由被检查的时钟信号选择器3在一定时刻选择的时钟信号品质降低,然后由监测功能检查该时钟信号选择器3是否能够选择出另一个复合时钟信号。
所以如上所述,从开始时就让时钟信号、即CLSY信号包含可模拟不正确时钟信号的脉冲序列。这些CLSY信号在图1中被称为CLSY发生器1的结构方块中产生。然后再一次加入在CLSY信号中发现的人为误差,从而它们分别对应于用以规定时钟信号选择器接受或者不接受的时钟信号品质的判据。
选定的CLSY信号从一个时钟信号选择器3中输出,并且为了能够确定该CLSY信号是否是该***应该选择或认为它是所选定的,根据上面的讨论,在产生这个信号时已经在CLSY信号中加入了识别码,即ID-码。因此在A主板中产生的CLSY信号被称为CLSY-A,并且具有识别码A,表示该CLSY信号出自A主板。按照相应的方式,从B主板输出的CLSY信号具有ID-B码,从C主板输出的CLSY信号具有C识别码。通过监测从一个时钟信号选择器3输出的CLSY信号,***中的高级功能可以判定已经选定的CLSY信号的识别码。
一个CLSY信号被分成若干长度为125微秒的帧,即信号帧以8千赫的频率重复,该频率与同步速率相同,并且这些信号帧包含5.12兆赫的时钟速率信号的640个周期。进一步,可以认为时钟速率信号的每个脉冲或周期是两个半周期,其中可能出现一个过渡区,正区或负区,然后利用这种方式观察每个CLSY信号帧中包含的1280数据比特。如图2所示这些比特从1直到1280编序。一个CLSY信号帧被分成8个子帧,每个子帧被分成三个子区,其中每个子帧中的第一个和第二个子区的长度为54比特,第三个子区长度为52比特。
在每个CLSY信号帧开始时产生用于帧识别的一个模式,该模式被称为同步模式或同步序列,它表示一个同步脉冲。PLL回路5正是对这个模式进行识别,每次PLL回路5识别出这个模式时,PLL回路5产生一个相应的同步脉冲。这种同步模式每在时钟信号选择器的多路复用器输出端产生一次,这种同步模式的计数就增加1,如在下文中所述。
在每个CLSY信号帧中设置两个ID-码,它当然是标识同一主板。在从A主板产生的CLSY信号中包含两个标识A主板的ID-码。相应的条件也施加于在B和C主板产生的CLSY信号。
在图3中,图2中示意表示的CLSY信号帧子序列表示为波形示意图。在这些附图中方块内的数字彼此对应。在CLSY信号中包含有基带频率脉冲的特定比特序列或脉冲部分,它们表示每一信号帧的同步脉冲S、频率取消序列F、相位取消频率P和识别码ID-A、ID-B、ID-C。因此每一信号帧从一个同步序列S开始。在一个信号帧的每个子区中有一个故意加入的误差序列F或P,用于分别模拟三个时钟信号之一中的频率误差和相位误差。从频率取消序列F到该信号帧的两个子区之间的下一个边缘的距离总是恒定的。从一个相位取消序列到最接近的子区之间的下一个边缘的距离也是恒定的,但是具有与应用于频率取消序列的距离不同的值,具体地说是小于它。ID-码ID-A、ID-B、ID-C总是直接跟在两个子区之间的一个边缘之后,即它们首先或者先于一个子区到达,而在其中的误差序列之前。误差序列F或P总是跟在一个子区的较后部分,从而在一个子区中有可以容纳识别码和人为加入的误差序列的区域。
频率取消序列F由其中已经略去两个基频脉冲的部分构成,在它们之间存在一个平滑的低电压电平,同样,相位取消序列P由已经略去三个基带频率脉冲的部分构成,即它们只有一个脉冲长。在每个时钟信号中相位取消序列P在每个时钟速率帧中仅仅出现一次,即仅仅在一个子区中。在其它子区中仅仅在一个复合时钟信号中存在一个频率取消序列F。识别码序列ID-A、ID-B、ID-C在每个信号帧和每个时钟信号中出现两次。它们由已经略去两个脉冲的部分构成,在其间具有不同数目的剩余脉冲。具体地说就是分别对于识别码序列ID-A、ID-B和ID-C的一个、两个或三个剩余脉冲。
利用优选的方案,下文将对其进行详细介绍,正常工作的一个时钟信号选择器3将在每一子帧的第一子区期间选定CLSY-A作为一个输出信号,在每一子帧的第二个子区期间选定CLSY-B和在每个子帧的第三个子区中选定CLSY-C。然后在图2所示的每根垂直细线或粗线处对时钟信号进行新的选择。在检测到下一个人为加入的误差序列之前以及在遇到一个ID-码之前,始终进行这种选择。
如上所述,时钟信号选择器3包括一个多路复用器,它具有三个输入端和一个输出端,以及一个寻址输入端用以控制该多路复用器,参见下文中的详述。控制地址是在时钟选择器的控制逻辑电路中自动产生的,它检测这三个输入CLSY信号的品质、相位和频率,并且根据由一个内部状态指示器给出的这些检测结果和某些其它判据来判定所选定和从选择器中输出的时钟信号。在多路复用器的输出侧设置有一个记录ID-码的装置。或者,可以直接从控制逻辑电路获得所选定复合时钟信号的ID-码。对于在多路复用器的输出端检测到的每一个ID-码A,ID-A脉冲的计数增加1。对于ID-B和ID-C也提供相应的计数。如上所述,除了对于ID-码的计数,对于检测到的同步模式的数量也给予计数,每个同步模式限定一个同步速率的时钟脉冲。
在多路复用器的输入侧还设置了包括ID-码计数器在内的一个装置,下文中对其进行详细介绍。在多路复用器的输入端(从发生器A产生的时钟信号CLSY-A由此处输入),设置有检测ID-A脉冲的一个装置,每检测到一个脉冲,计数器计数加1。在时钟信号选择器或多路复用器上用于其它时钟信号CLSY-B和CLSY-C的输入端,设置有用于ID-B脉冲和ID-C脉冲的相应计数器。
验证时钟信号选择器工作的原理是:软件读取ID-码的计数,并检查在多路复用器的输入侧的ID-脉冲A、B和C计数是否与在多路复用器的输出侧的ID-脉冲和同步脉冲的计数一致。为了使所有计数脉冲都对应于一个相同的周期,所有计数器都在某一时间同时重新设置,并且在读取计数值之前同时停止其增量变化。
用软件来检测维护功能。这个软件以一定的时间间隔读取计数值。在所有的计数值都被读取之后,将它们重新设置,并且如上所述,在读取它们之前,同时冻结它们的计数值从而使得它们不再更新。因此,所有的计数器值都对应于一个相同的时间长度。
为了解释脉冲计数数量,或者更准确地说,为了解释由时钟信号选择器3中的计数器所记录的不同计数器值之间的关系,以保证正常工作,首先将更加详细地介绍CLSY信号构成的方式。应当注意到设置在时钟信号选择器3之后的PLL回路5对于ID-码和人为误差序列、模拟误差都是不灵敏的,这是由于它只能相对缓慢地变化。还可以发现,进入一个时钟信号选择器的时钟信号的三重分配在从时钟信号选择器输出之后不再是三重的。在各个主板中的PLL回路5都不是三重的,而是在每个主板中有一个PLL回路5,这样PLL回路形成三重。如果任何一个PLL回路不能工作,可以发现整个主板都处于故障状态。不需要再对PLL回路5进行维护检查,因为PLL回路5中的故障是可以发现的。***中发生故障的PLL回路5不经检测也无法继续工作。但是如果对于时钟信号选择器3不进行特定的维护检测,其中发生的故障仍然会存在。例如由于某种故障的产生,A主板和B主板中的时钟信号选择器除了例如A以外不能选择任何其它时钟信号。只要时钟信号A存在并且是正常的,则***仍然工作,尽管冗余度不再按照预定的方式起作用。然而要使整个***停止工作只要A主板中的CLSY信号发生器1出现一个误差就足够了。因此在时钟信号选择器3中提供可靠的维护功能以确保其中不存在误差是很重要的。
CLSY信号和时钟信号选择器3的功能是彼此适应的,以便使时钟信号传输与维护检测循环进行。特别是,将时钟信号选择器3设计为可以排除具有相位误差和/或频率误差的信号。知道了相位和/或频率误差检测器是如何实现的,可以在CLSY信号中加入特定的模式,分别使得时钟信号选择器中的相位和频率误差检测器始终处于工作状态。
相位监测是以下述方式进行的:每对CLSY信号之间的相位,即A与B、B与C、C与A之间的相位利用这样的方法检测:即使得信号边沿在相位上分开(=时滞)的距离不大于一定的纳秒数,即“相位接受窗口”(它可以被设定为例如44至49纳秒),下文中将对此详细介绍。每个CLSY信号的正边沿被转换为一个具有等于相位接受窗口宽度的限定宽度的脉冲。这些脉冲被称为差分脉冲。对其进行相位比较的、来自两个主板的差分脉冲被传输到一个与门。如果两个CLSY信号相位差大于差分脉冲的宽度,则没有逻辑1作为输出信号从与门输出。但是,如果这些信号同相或者相位差不大于相位接受窗口的宽度,则从与门产生一个逻辑真信号作为输出信号,因为在一定时期内这两个差分脉冲都是逻辑真的。这样作为输出信号而从与门产生的信号被称为重合脉冲。要知道,在一个正常工作的***中CLSY信号的相位差不超过相位接受窗口的宽度,即所有差分脉冲将构成一个相应的重合脉冲,并且这些从各个CLSY信号的正边沿产生的差分脉冲具有至多约为600纳秒的周期,因而重合脉冲之间的时间长度与同时存在的正过渡区或过渡区之间的时间长度一致,即最长约为600纳秒。监测重合脉冲之间的时间长度,并测量两个CLSY信号彼此之间是否同相:在时间长度低于650纳秒的情况下,可以说这些信号彼此同相。在时间长度大于650纳秒的情况下,至少两个差分脉冲不是完全同时到达的(不具有足够的重迭),因而其分离大于相位接受窗口的宽度,因此彼此不同相。
为了验证相位监测功能是否工作,可以去掉CLSY信号中适当数量的正过渡区。于是在相位监测逻辑电路工作的情况下,将产生相应的相位报警信号,并对时钟信号选择器3中的时钟信号作出改变。
如果在例如CLSY-A中存在相位误差,即通过控制CLSY信号产生的一个真实或“纯”误差,相位监测逻辑电路将观测到时钟信号A与时钟信号B彼此之间、以及时钟信号C和时钟信号A彼此之间的相位误差,但是没有时钟信号B与时钟信号C彼此之间的相位误差。通过以一种组合方式对从相位监测逻辑电路产生的信息的解码,在有一个主板包含误差的情况下,可以获得有关包含相位误差的主板的结论。
如果已经发现由一个时钟信号选择器3选定的一个主板存在故障,则作出选择另一个主板的决定。选择两个剩余的工作主板中哪一个的决定是在时钟信号选择器3的一个状态机中作出的,参见下文。如果选定时钟信号A,并且是在A出现故障的情况下选择时钟信号B。如果选定时钟信号B,并且是在B正常地停止工作的情况下,选择时钟信号C。如果选定复合时钟信号C,并且停止工作,选择时钟信号A。如果选定了一个时钟信号,而任一其它的时钟信号停止工作,不再重新选择。在由于其它时钟信号停止工作而已经选定了所检测的时钟信号的情况下,和在这个时钟信号重新开始工作的情况下,时钟信号选择器3保持最后选择的时钟信号,而不再回复。例如,如果时钟信号A被选定,并且正常停止工作,则选择时钟信号B。如果时钟信号A重新变为正常的,则时钟信号选择器3仍然保持时钟信号B。
通过从选定CLSY信号中去掉一定量的正过渡区(=边沿),时钟信号选择器3将判定这个信号是不正常的并且不选择这个信号,而是根据状态机依次选择一个时钟信号。在本申请中,CLSY信号中包含的可以触发误差检测器并且模拟各种故障的脉冲序列被称为取消码。
通过在CLSY信号中不同位置加入这种取消码,时钟信号选择器3可以以一种循环方式周期循环地选择不同的时钟信号CLSY-A、CLSY-B和CLSY-C。在CLSY信号中的预定位置处,通过在所改变的CLSY信号中加入ID-码(其在作出改变之后立即形成),该***可以通过读取ID-码计数来验证所有的误差检测器都在工作。如果任何一个误差检测器不工作,则对下一个CLSY信号不作改变,从而相应的ID-码不被相关的计数器记录。另一方面,如果一个误差检测器已经损坏,则会一直发出报警,于是也会得到一个不正确的ID-脉冲计数。可以利用专门设计的一个解码表来诊断出误差起因,所说解码表的输入值是由所记录的ID-码的数目构成的。
除了相位误差以外,还监测频率误差。通过与本地产生的计时仪速率进行比较可以监测所接收的三个CLSY信号的频率。因此没有象在相位监测情况那样对这些信号之间进行相对比较,而是相对于一个计时仪速率对每一个输入的信号频率进行检测。
在每个时钟信号选择器3中,为每一个接收的CLSY信号提供一个频率监测单元,并且这个监测单元可以为每个CLSY信号产生相应的频率报警。频率监测是以下列方式进行的:如果该CLSY信号具有过长的周期,则产生报警信号。报警限值可以设定为例如400纳秒。
为了验证频率监测单元在工作,可以用一个恒定(电压)电平代替适当数量的周期的CLSY信号,从而使“时间长度大于400纳秒”的判据得到满足。这种模拟频率误差的序列被称为频率取消码,模拟相位误差的序列则被称为相位取消码。
有关时钟信号选择器3中频率误差的信息与有关相位误差的信息一起列在一个组合表中,参见图7b。从该表输出的信号指示出有缺陷的CLSY信号和正确的CLSY信号。这种信息与用于时钟信号选择的状态机一起决定了所选择的时钟信号。从状态机中输出的信号传输到多路复用器的寻址输入端,并以这种方式控制所选择的时钟信号。
如上所述,通过在CLSY信号中各个位置加入频率取消码,时钟信号选择器3可以按照循环次序周期地选择CLSY-A、CLSY-B和CLSY-C,因而在所选定时钟信号的过渡区至下一个子区总是发生改变。通过在每一帧中设置两个识别码,可以对在所选定时钟信号中检测到的识别码数目进行计数,从而可以检查误差检测器是否在工作。通过在CLSY信号中加入ID-码,在检测到一个相位误差序列之后对其作出改变,从而在这种情况下可以在作出改变之后立即检测到,通过读取ID-码计数,***可以验证所有相位检测器在工作。在一个相位误差检测器不工作的情况下,如果在该时钟信号中存在人为加入的相位误差,则无法对选定的时钟信号作出改变。这导致对于在循环序列ABCABCA…中的序列信号的ID-码不作记录和计数。相应的条件也应用于频率误差。通常,对于每个时钟信号CLSY-A、CLSY-B、CLSY-C的每一帧的ID-码平均计数两次。
频率取消脉冲约为500纳秒长。相位取消脉冲约为700纳秒长。频率取消脉冲不触发相位检测器,但是相位取消脉冲触发频率检测器。为了在一个相位取消脉冲之后应当读取ID-码,必须确保:是相位检测器而非频率检测器引起时钟信号的改变。
其方法是使由相位检测器引起的时钟信号改变比由频率检测器引起的改变较迅速(=较早)得多,与相位取消脉冲或相位取消码相关的ID-码直接位于相位取消脉冲的时间之后。在被改变的CLSY信号中加入ID-码,从图2可以看出,这些部分在图8、9和10中用方块表示。
如果在CLSY-A中加入一个相位取消脉冲,则只要相位检测器检测到(人为)相位误差,时钟选择器3就选择时钟信号B,如果现在已经选择了时钟信号B,并且CLSY-B中包含ID-B,则在时钟选择器的多路复用器的输出端中可以发现ID-B,并且可以对其进行计数。
如果在CLSY-A中加入一个相位取消脉冲,但是相位检测器是有故障的,则时钟信号选择器3中的频率检测器将使时钟从时钟信号A改变到时钟信号B,但是这是在一个延迟时间之后作出改变。现在如果已经选择时钟信号B,并且在CLSY-B中包含ID-B,尽管这个ID-B码直接位于相位取消脉冲时间之后,但是在多路复用器的输出端检测不到这个ID-B码,因为对于CLSY-B的改变由于频率检测器已经使其改变而受到延迟。可以根据图3所示的具体波形图选择适合的延迟,特别参见以包含1和8的的方块表示的示意图。在子区之间的边缘,例如在对应于这种边缘的一个或两个脉冲的时间选择时钟信号。这意味着几乎是在相位误差P之后通过检测在最接近的时间长度内、特别是在所检测的子区内没有出现误差的时钟信号立即作出选择。如果在检测频率误差时上述的延迟至少为时钟速率的4至5个周期,则仅仅由频率检测器检测到的人为加入的相位误差不会包含在处在子区边缘的所选择的新时钟信号中,但是在下一个边缘之前不对其进行检测。
因此,按照这种方式可以借助于相位取消脉冲仅仅对相位检测器进行维护检测,而不会由于频率检测器的干扰影响检测,还可以借助于频率取消脉冲仅仅对频率检测器进行维护检测,而不会由于这个原因导致相位检测器发出报警信号。
在每个CLSY信号帧中包含一个相位取消脉冲和七个频率取消脉冲。这意味着时钟信号选择器在一个CLSY信号帧内要对序列A-B-C处理8次,即序列A-B-C的频率为64千赫。这种极高频的优点是,如果到达时钟信号选择器的三个时钟信号由于分量扩展彼此之间具有少许相位差,则在时钟信号选择器之后立即进行调整的CLSY信号相位阶跃将被具有相对较低的限定频率的PLL回路5所平滑或缓和。PLL回路5减少了由于维护检测引起的相位跳变,包括:相关的时钟信号选择器3始终以这种高频改变所选择的时钟信号。
该时钟信号***还使得这些单元可以以级联方式连接。在第一级I,时钟信号总是由发生器1产生的,参见图1。在第二级II,对于每个主板,由时钟信号选择器3从信号源1产生的三个时钟信号中选择一个时钟信号,并借助PLL回路5由此分别生成或抽取高频时钟信号或***比特时钟信号以及同步信号。被恢复的这两个简单时钟信号被传输到时钟信号再发生器6,它可以位于这一级II中,或者也可以位于下一级III中。在这些再发生器6中,通过加入同步模式、识别码、频率和相位取消脉冲序列,重新构成复合时钟信号。然后将这些新时钟信号传送到下一级III中的时钟信号选择器,等等。对于级联的若干时钟***特别有利的是,在每一级的每个主板中借助于时钟信号选择器3和PLL回路5,利用从前一级中的主板平均地构成时钟信号的相位,即利用从前一级中的三个相同主板的时钟信号平均地构成一级中每一主板的时钟信号,从而使得在前一级中的各个主板的时钟信号之间可能存在的相位差得以平均或平滑。
在图4的方块示意图中表示了时钟信号选择器3的结构。其中心部分是一个时钟信号选择器控制单元7,它主要根据来自检测器的不同信号进行逻辑选择,并且包括一个多路复用器。不同的复合时钟信号CLSY-A、CLSY-B和CLSY-C输入到一个时钟信号选择器单元3中。这种输入信号被传送到一个检测器9,检测器9判断基带信号的高频在所接收的复合时钟信号中是否正确。此外,检测器9抽取包含在所接收信号中的识别码,并且在每次检测到一个识别码时产生脉冲。另外,这个检测器9还在每次发现输入信号中存在表示同步的脉冲序列S时产生一个输出脉冲。
进一步,在一个时钟信号选择器3中包括一个相位检测器11,它判断具有较高频率、基带频率的脉冲相位在不同的信号中是否彼此一致,以及同步模式的相位是否一致,并且在检测出不一致时产生信号。时钟信号选择器3还包括一个检测器控制部分12,它由适合的程序例程或相应装置(例如状态机)构成,还包括用于为到来的复合时钟信号中所检测的不同脉冲序列计数的计数器13、和用于为在选定的复合时钟信号中检测出的识别码计数的计数器14。时钟信号选择器3中的各种电路还使用本地时钟信号,特别是具有184兆赫频率的时钟信号,如时钟信号电路10所示的那样。
图5a的方块示意图表示了用于检测同步模式、频率误差和ID-码的组合检测器9的结构。它的主要部分是检测器15,每次在到达的信号中检测到一个识别脉冲序列时,该检测器就产生具有标准长度的一个脉冲,每次检测到一个同步脉冲序列时产生一个类似的脉冲,并且在输入信号具有持续足够长时间的恒定电平情况下产生具有类似脉冲形状的一个误差信号。因此检测器15检测在图2和图3中分别标示为S和ID-A、ID-B、ID-C的这些CLSY-A信号中的信号部分。此外,当检测到标示为F和P的信号部分时,检测器15还总是产生一个信号,因为如图3所示,在这些信号持续期间复合时钟信号为恒值,其后略去若干脉冲,恒定电压状态存在的该时间长度大于一个阈值,该阈值定为相当于输入复合时钟信号的基带频率的5个半周期。检测器15包括一个移位寄存器17,复合时钟信号之一传输到其输入端。移位寄存器中的计时偏移是借助于本机产生的30兆赫(严格地说是30.72兆赫)的时钟信号产生的。移位寄存器17的不同位置与一个解码器19相连,它将所需的信号传输到其输出端。
组合检测器9还包括用于对到达的复合时钟信号中的同步模式进行精确检测的检测器21,还可比较图5b-5e所示的波形示意图。参见图5b,准确地讲,在一个检测到的同步模式之后出现的这个到达信号中的脉冲从这个检测器向前传输。为此,首先利用在检测器15检测到一个同步模式时产生的脉冲,这个脉冲具有30兆赫的分辨率,参见图5c。这个短脉冲被传送到一个脉冲成形电路23中,该电路具有适当的延迟。于是从脉冲成形电路23中生成的这个信号具有适宜的长度和时间位置,从而它总是覆盖住紧紧跟随在输入的复合时钟信号中5兆赫的基带信号之后的脉冲,参见图5d。然后将这个较长的信号传送到一个与门24,复合时钟信号CLSY-A从其另一个输入端进入,如图5e示意图所示从该与门获得一个输出脉冲。
此外,在组合检测器9中还包括用于判断同步模式的频率是否太高或者两个同步模式之间的时间是否太短的一个检测器25。为了进行这种比较,使用了一个频率为例如120千赫的本机时钟信号源。在判定同步模式的频率太高的情况下从检测器25产生一个信号,并将该信号传送到一个或门26。在该或门26的输出端,产生一个指示已经检测到某种频率误差的信号。
在主检测器15中产生的、用于指示已经检测出输入信号在一定时间内为恒定电平的信号被传送到一个延迟电路28,其功能上文中已经介绍过。经过延迟的误差信号还传输到或门26的一个输入端。
进入组合检测器9的复合信号还传送到检测器31,每次检测到在输入复合时钟信号中存在一个正边沿或一个正过渡区时,该检测器31产生一个脉冲。这是通过利用从一个本机时钟信号源产生的184兆赫高频信号对输入的CLSY信号采样而实现的。在采样信号中检测到的这个上升过渡区被转换成用于其后的检测器33的脉冲。它对输入脉冲的频率进行计算,并且在判断出频率太高的情况下产生一个信号。所产生的信号还传送到或门26。
在图6a中表示了相位检测器11的结构。输入检测器11的信号包括复合时钟信号CLSY-A、CLSY-B、CLSY-C和已经与相应的复合时钟信号分开、并且如上所述紧跟在信号中同步脉冲之后的各个脉冲,这些脉冲分别标示为synchp.A、synchp.B、synchp.C.这些信号中的每一个都分别传送到差分电路27和29。这些差分电路每一个构成一个移位寄存器31’,参见图6b,它们以与上述某些单元相同的方式由内部的本机产生的184兆赫频率作为时钟。移位寄存器31’具有10位。移位寄存器31’中的第九和第十位分别与两个与门33’和35的反相输入端相连,从而在这些与门的输出端得到具有不同长度的输出脉冲。在图6c中输入信号表示为时间函数的波形。它在限定时间内持续达到一个高逻辑电平。从第一与门33’输出的信号以对应的方式表示在图6d中,其包括一个被称为短脉冲或diff_短的脉冲,该脉冲长度为184兆赫(严格地说为184.32兆赫)本机频率的8至9个周期UI(单位间隔)。从另一个与门35输出的信号以对应的方式表示在图6e中,其包括一个较长的脉冲,该脉冲被称为长脉冲或diff_长,该脉冲长度为9至10个周期。这种长度的不确定性由阴影区36表示,它取决于频率为184兆赫的机脉冲信号的具体特性及其相对于图6c所示输入信号的相位。但是,长脉冲总是比短脉冲精确地长出一个周期。所得脉冲的起点由输入信号精确确定,其末端,即下降沿与频率为184兆赫的本机产生的时钟信号中的相应过渡区相关。
从用于时钟信号的差分电路27中输出的仅有长差分脉冲,并且从两个差分电路中输出的这些脉冲成对地传输至一个重合检测器37中。因此设置了三个相同的重合检测器37。参见图6f,一个重合检测器37包括一个与门43和与其输出端相连的适合的脉冲成形和脉冲延迟电路45。当两个输入信号In1和In2包含重迭的脉冲时,从检测器37获得一个输出脉冲,该脉冲总是相对于具有184兆赫高频的本机产生的时钟信号具有7UI的长度,并且相对于该高频信号具有限定的相位。此外,该输出脉冲的起点与第一个输入脉冲的起点之间的时间间隔总是包含184兆赫的本机产生的时钟信号的一定数量的整周期(长度UI),此外其还可能具有短于该周期的一个较短时间间隔。
在一个重合检测器37中处理从差分电路27中输出的长脉冲的波形表示在图6g-6i中。在图6g-6i的上部表示的是作为时间函数的本机产生的184兆赫脉冲信号。其下面表示的是需要判断其重合性的两个输入信号In1和In2。再下面表示的是与门的输出信号。在底部表示的是最后产生的信号(输出)的波形。在图6g中输入信号的脉冲具有相当大的重叠,大于6UI,图6h中的重叠是1UI的几分之一。在图6i中在输入脉冲之间根本没有重叠,因此自然没有输出脉冲。
对于成对输入的差分同步脉冲设置有相同类型的重合检测器,重合检测器39用于短脉冲,重合检测器41用于所产生的长脉冲。
从重合检测器37、39、41产生的信号,即长度为本机产生的184兆赫时钟信号的7个周期的脉冲,分别传输到一个监测器电路或检测器51、53和55,这些电路或检测器在这些输入信号之间的时间间隔过大时产生一个信号。这些时间间隔对于复合时钟信号的基频设定为650纳秒,但是对于同步信号,与其125微秒的预期周期相比,该阈值设定为140微秒。
对于复合时钟信号的基频将阈值设定为650纳秒,使得不会将长度为5.12兆赫信号的5个半周期的频率取消脉冲序列检测为相位误差,但是输入时钟信号中包含5.12兆赫基带频率的7个半周期的相位取消脉冲序列会触发相位报警,并从检测器51产生一个信号。基带频率5.12兆赫的5个半周期相当于480纳秒的时间长度,7个半周期相当于683纳秒的时间长度。
在间隔监测电路53和55中分别对于具有不同长度的两个差分脉冲检测同步信号的重合程度。在这些脉冲的两个之间的间隔大于140微秒的情况下从这些监测电路53和55中分别产生输出脉冲。
间隔监测电路51、53、55的结构可以如图6j所示。计数器52利用本机产生的例如184兆赫时钟信号计时。利用一个组合网络54将计数器52的内容与一个阈值比较。当达到阈值时该电路产生输出信号,并且停止增加计数器52的计数。当从一个重合检测器输入一个信号时,将其重新设置和开始计数。
从用于接收同一对输入信号(synchp.A、synchp.B、synchp.C)的每一对检测器电路53、55中输出的脉冲传送到一个滞后电路57,该电路确保当相位误差在阈值幅度范围内时不会过于频繁地产生同步模式的相位误差信号,否则其将不必要频繁地产生相位误差信号。这是由于本机产生的184兆赫时钟信号的相位相对于可能检测出相位误差的两个输入时钟信号的相位来说不具有固定的相位。如根据图6g和6h的波形示意图可以确定的,从差分电路输出的长度为8-9UI的短脉冲在这些脉冲起点相互分开略小于9UI的情况下可以在最坏情况下给出指示重合程度的输出信号,和在这些短脉冲的起始边沿分开大于8UI的情况下给出指示没有重合、即没有输出脉冲因而没有相位误差的一个输出信号。相应的条件也应用于长度为9-10UI的长脉冲,其中所有的时间长度增加1UI。
假定例如CLSY-A和CLSY-B彼此之间具有1UI的相位差,CLSY-C相对于CLSY-A具有8.5UI的相位差,相对于CLSU-B具有9.5UI的相位差。在这种情况下与另外两个时钟信号相比,可以认为CLSY-C是同相的或异相的。首先,如果确定CLSY-C是同相的,则时钟信号选择器将在所有三个时钟信号之间周期地转换,它们始终使传输给PLL回路5作为输入信号的选定时钟信号具有一定的平均相位。经过一段时间之后,当PLL回路已经相对于本机产生的184兆赫时钟信号改变了它的输出相位时,将确定CLSY-C相对于另外两个时钟信号异相。于是时钟信号选择器不再交替选择CLSY-A和CLSY-B,而是向PLL回路5提供其它的平均相位,该电路将按照所传送的时钟信号开始朝向新的平均相位值振荡。在另一段时间之后,将再次判定CLSY-C与其它两个时钟信号同相。这使得可以通过生成长脉冲和短脉冲(其长度差始终为1UI)和通过提供滞后功能消除相位偏差。
图6k表示了一个滞后电路的状态示意图。它包括两种状态,一种第一状态58,当所检测的信号彼此同相时,其通常处于这种状态,和一种第二状态58’,当信号具有相位误差时其处于这种状态。在该第二状态58’,此电路将产生一个报警信号。仅仅当该状态机接收到最初从一个长脉冲中获得、由差分电路29产生的一个脉冲时,它才从第一状态转换到第二状态,其中所说脉冲随后将由一个重合电路和一个间隔监测电路进行处理。自然,同时还接收从短脉冲获得的脉冲。同样,仅仅当状态机接收到最初从短脉冲中得到、由差分电路29产生的脉冲时,它才从第二状态转换到第一状态。
在图6l的示意图中表示了滞后作用。在横坐标轴上以UI(本机时钟信号的单位间隔)为单位表示时钟信号的相位差,在纵坐标轴上表示出状态机的两种状态58、58’。因此,当相位差略大于9-10UI时(在这种情况下不确定性依赖于由于本机时钟信号产生的量化),转换到第二状态,仅仅当相位差略小于8-9UI时才可能从该状态进行转换。
从滞后电路57输出的信号传送到一个保持电路59,当从所说滞后电路57接收到一个指示重合脉冲之间重合时间太长或时间间隔太长的脉冲时,该保持电路保持这个脉冲4秒钟的时间,并在其输出端产生一个长度至少为4秒钟的脉冲。这种情况表示在图6n-6o的波形示意图中,在图6n中表示一个脉冲到达保持电路59,而在图6o中表示该脉冲由保持电路产生,并且具有至少4秒钟的保证长度。
最后,从保持电路59输出的误差信号传送到一个或电路61,输入到该或电路另一输入端的信号指示输入的基频的复合时钟信号的是否存在太长时间。然后将从该或电路61输出的信号传送到时钟信号选择器控制电路7。
图6m表示用于确定两个复合时钟信号CLSY-A和CLSY-B中的同步模式彼此之间的相位误差的电路。这些时钟信号输入到用于每个时钟信号的与上述方块15中电路对应的一个解码器601中。从这里产生恢复的同步脉冲,并且该同步脉冲从每个解码器601传送到用于短脉冲的差分电路603和用于长脉冲的差分电路605。这些差分电路对应于上述的差分电路29,它们由本机振荡器607产生的相同高频时钟信号计时。因此它们所产生的差分脉冲的长度总是具有本机产生的时钟信号的一个周期的差值。从用于短脉冲的差分电路603产生的脉冲传送到与门形式的一个第一重合检测器605,它对应于上述的检测器39。同样,从用于长脉冲的差分电路605中产生的脉冲传送到一个第二重合检测器611,这是一个与检测器41相对应的与门,参见图6a。从与门609和611输出的信号分别传送到时间间隔检测单元613和615,它们对应于上述的检测电路53和55。最后,从监测单元613和615输出的信号传送到一个滞后单元617,其对应于上述的滞后装置57,信号由此传送到一个保持电路619,其对应于上述的电路59,只要它在输入端接收到一个高逻辑电平的脉冲,就会产生一个保持或维持4秒钟的脉冲。这个脉冲还是整个电路的输出信号,它指示在输入的信号CLSY-A与CLSY-B中的同步模式彼此之间存在相位误差。
从上述内容可以看到,用于在存在过大相位差的情况下产生一个信号的检测器在输入信号中的同步模式彼此之间存在小的频率误差的情况下也输出一个不变的误差信号。因此,如果在输入信号中存在小的频率差,例如为1ppm或更小量级的幅值,则两个同步信号之间的相位会明显地变化,有时它小于检测相位误差的阈值极限,有时它大于该阈值极限,即它将周期地产生指示相位误差的一个信号。通过分别加入保持电路619和59,在没有产生误差信号的时间长度分别小于在电路617和619中的保持时间的情况下,引起这种周期重复的相位误差信号的频率误差将被检测出作为一个恒定的相位误差。对于上述的频率和时间,它对应于检测到大于0.01ppm的频率误差的情况。
图7a表示时钟信号选择器控制部分7。复合时钟信号CLSY-A、CLSY-B和CLSY-C输入到一个多路复用器63。复合时钟信号CLSY-A、CLSY-B和CLSY-C的频率误差信号输入到一个组合网络67,该网络还接收复合时钟信号的相应的相位误差信号。组合网络67在其输出端产生信号,以指示仅有时钟信号A或B或C是可用的、仅有A和B是可用的、仅有B和C是可用的、仅有C和A是可用的、最后是所有三个信号A和B和C都是可用的。组合网络的真值表表示在图7b中。
可用性信号输入到一个状态机69以根据一个编程控制方案控制多路复用器63。这个控制方案由图7c的状态示意图表示。三种状态71、73和75下都输入从所有的时钟信号选择器3产生的、特别是从时钟信号选择器控制部分7产生的信号,所说的每一种状态对应于三个复合时钟信号CLSY-A、CLSY-B、CLSY-C中的一个,在这个状态将该时钟信号确定为选择信号。在出现“仅有CLSY-B可用”或“仅有CLSY-B和CLSY-C可用”信号的情况下,状态机从选择CLSY-A的状态71转换到选择CLSY-B的状态73。在出现“仅有CLSY-C可用”信号的情况下,状态机从选择CLSY-A的状态71转换到选择CLSY-C的状态75。在出现“仅有CLSY-C可用”或“仅有CLSY-C和CLSY-A可用”信号的情况下,状态机从选择CLSY-B的状态73转换到选择CLSY-C的状态75。在出现“仅有CLSY-A可用”信号的情况下,状态机从选择CLSY-B的状态73转换到选择CLSY-A的状态71。在出现“仅有CLSY-A可用”或“仅有CLSY-A和CLSY-B可用”信号的情况下,状态机从选择CLSY-C的状态75转换到选择CLSY-A的状态71。在出现“仅有CLSY-B可用”信号的情况下,状态机从选择CLSY-C的状态75转换到选择CLSY-B的状态73。
然后将由多路复用器63选择的复合时钟信号传送到相应的锁相回路以恢复***比特时钟和同步速率,之后将它们进行分配以用于各个主板,在设置其它级联单元的情况下,还传送到一个再发生器6,参见图1。根据所选择的时钟信号,在一个检测器电路77中,还可以抽取检测到的ID-码和同步模式以便在每次检测到它们时产生计数脉冲以使计数寄存器14和67分别增加计数,参见6图4,从而由监测单元12进行处理。
或者,可以由状态机69直接产生与对于在选定时间选择的时钟信号有效的ID-码相应的计数脉冲,如点线所示,还产生相应于用于更新这些计数器的输入同步脉冲的一个计数脉冲。
在图8中表示了子***中一个主板的示意图,其中示意性地表示了上面讨论的若干一些部分。复合时钟信号CLSY-A、CLSY-B和CLSY-C传输至多路复用器或转换器63,它由状态机69输出的信号来控制,并且通常一直产生一个作为输出信号(即一个选定信号)的一个时钟信号,该信号按照接近于有规律的重复次数,以一种周期方式例如…CLSY-A→CLSY-B→CLSY-C→CLSY-A→CLSY-B→CLSY-C→…在输入时钟信号之间变化。
在本申请中状态机69被表示为结合在一个控制单元70之中,该控制单元除了状态机之外还包括组合网络67。控制单元70接收报警信号作为输入信号,所说报警信号与时钟信号A中的频率误差、时钟信号B中的频率误差、时钟信号A中的相位误差、时钟信号A中的相位误差、时钟信号B中的相位误差、时钟信号C中的相位误差相关,它们都是从同步模式、频率误差和ID-检测器9和从相位误差检测器11得到的。先前提到的组合检测器9在这里表示为分开的方块9’,9”,其中前者提供频率误差信号,后者传送一个用于所选择的、预先选择的ID-码,以使寄存器13增加所接收的ID-脉冲的计数。输入到控制单元70中的输入信号确定了在状态机69中通过组合网络67在不同状态之间的转换。此外,还利用同步模式和ID-检测器77在由转换器63选择的复合信号中确定ID-脉冲以使寄存器14的计数增加。这个检测器还产生使寄存器67计数增加的一个信号,所说寄存器67中包含指示所接收或检测到的同步模式数目的一个存储值。所选定的时钟信号还传送到锁相回路电路PLL5中以恢复一个***比特时钟和同步脉冲。
本申请中还表示了处理器形式的一个控制和检测单元79,它由存储在一个存储器81中的程序控制。该控制和监测单元79以周期重复的方式监测在这些时刻存储在不同寄存器13、14、67中的值,以判断这些值是否为预期值,并且在这些值不是预期值的情况下将一个报警信号传送给某些上级单元或操作者。

Claims (91)

1、一种向电子***的子***中的装置或处理程序提供时钟信号的方法,它包括以下步骤:
通过至少三条不同的独立的传输线或信道将所说时钟信号提供或传输到一个子***,
在所说子***中产生与通过不同传输线或信道接收的信号之一相应的一个时钟信号,
其特征在于:
在所说子***中产生时钟信号的过程中,从独立接收的时钟信号中选择一个时钟信号,同时并行地进行至少两种彼此独立的不同选择过程、特别是使用至少两个彼此独立工作的不同选择器,从而选择至少两个时钟信号,
通过在所说子***中的转换使所选择的至少两个时钟信号传输到该子***中的各个装置或处理程序,和
利用至少两种选择程序控制所说转换,从而当要求或需要时,可以完成一个向新时钟信号或另一个所接收时钟信号的改变,并且将这个新时钟信号或另一个时钟信号传输到所说装置或处理程序。
2、如权利要求1所述的一种方法,其特征在于在子***的一个选择程序中对时钟信号进行选择的过程中,对所有接收到的时钟信号的品质或特征进行评估。
3、如权利要求2所述的一种方法,其特征在于所说子***中用于选择时钟信号的不同的独立程序的数目等于所说时钟信号从其上传输到所说子***的传输线或信道的数目。
4、如权利要求1-3中任一项所述的一种方法,其特征在于:
在选择要进行转换的时钟信号过程中,计算通过至少三条不同的传输线或信道接收的信号的频率和/或一个信号相对于其它接收信号的相位的误差,
这种计算是通过不同的程序、特别是利用彼此独立工作的不同的选择器单元独立进行的。
5、如权利要求1-4中任一项所述的一种方法,其特征在于:
在进行计算以选择一个时钟信号的过程中,确定通过不同的传输线或信道接收的每个信号中的误差,
对误差的数目进行计数,和
计算在每个这种信号中计数误差的数目,以确定这种信号中任何一个是否错误的,和/或用于产生、传送、接收、计算或选择信号的某些电路或程序是否发生故障。
6、如权利要求1-5中任一项所述的一种方法,其特征在于:
利用至少三个不同的时钟信号源产生时钟信号,这些时钟信号通过至少三条不同的、独立的传输线或信道提供或传送到所说子***,以产生相同数目的时钟信号,每个产生的时钟信号包含基本一致或相同的计时信息,所产生的每个时钟信号通过这些独立的传输线或信道中的另一个进行提供或传输,
在产生每个时钟信号的过程中,在各个时钟信号中加入人为误差,
在子***中进行的选择过程中检测所说的人为误差,以排除选择包含这种检测误差的时钟信号,和在在通过一个选择过程选择的时钟信号中检测到误差之后,选择另一个所接收的时钟信号,和
以这样的方式在所说时钟信号中加入所说误差,以使得在至少有两个信号供选择的情况下,在所说子***中选择时钟信号的不同程序始终周期地和/或以规则的时间变化方式改变到一个新选定信号。
7、如权利要求1-6中任一项所述的一种方法,其特征在于:
产生所说时钟信号,并将它们通过至少三条不同的、独立传输线或信道供给或传送到所说子***中,所说产生方式在所说时钟信号中加入所说人为误差,
在所说子***的选择过程中检测通过不同的传输线或信道之一接收的每个时钟信号中存在的人为误差,
对每个所接收时钟信号中的误差数目进行计数,和
计算在每个所接收时钟信号中计数误差的数目以确定某些所接收时钟信号是否是错误的,和/或用于产生、传送、接收、计算或选择时钟信号的某些程序或电路是否发生故障。
8、如权利要求1-7所述的一种方法,其特征在于:
产生所说时钟信号,并将它们通过至少三条不同的、独立传输线或信道供给或传送到所说子***中,所说产生方式在所说时钟信号中加入所说人为误差,
在所说子***的选择过程中检测通过不同的传输线或信道之一接收的每个时钟信号中存在的人为误差,
计算在每个所接收时钟信号中所检测误差的数目以确定某些所接收时钟信号是否是错误的,和/或用于产生、传送、接收、计算或选择时钟信号的某些程序或电路是否发生故障。
9、如权利要求1-8所述的一种方法,其特征在于:
在至少三个不同的时钟信号源产生时钟信号,这些时钟信号通过至少三条不同的、独立的传输线或信道供给或传送到所说子***,以产生相同数目的时钟信号,每个产生的时钟信号包含基本一致或相同的计时信息,所产生的每个时钟信号通过这些独立的传输线或信道中的另一个供给或传输,
在产生每个时钟信号的过程中,在各个时钟信号中加入人为误差,
在子***中进行的选择过程中检测所说的人为误差,并判断它们是否为频率和/或相位误差,以剔除包含这种检测误差的一个时钟信号,在通过一个选择过程选择的一个时钟信号中检测到一个误差之后,选择另一个所接收的时钟信号,和
在所选择的时钟信号中检测到频率误差之后延迟对另一个时钟信号的选择,延迟时间长度经过选择,使得它对应于这样的时间长度,当在该时刻在选择的时钟信号中已经检测到人为加入的误差和已经确定该误差为一个频率误差时,在判定该误差是一个频率误差之后不立即选择另一个时钟信号,而在判定该误差是否还是一个相位误差之后直接作出选择。
10、如权利要求6-9中任一项所述的一种方法,其特征在于:
确定和/或计算选择新时钟信号的次数和/或改变为新时钟信号的次数,所说新时钟信号经由一个交换机传输,以判断所接收的某些时钟信号是否不正常和/或用于产生、传送、接收、计算或选择时钟信号的某些程序或电路是否发生故障。
11、如权利要求6-10所述的一种方法,其特征在于:
评估一序列对新时钟信号的选择和/或向新时钟信号的变化,所说新时钟信号经由一个交换机传输,以判断所接收的某些时钟信号是否不正常和/或用于产生、传送、接收、计算或选择时钟信号的某些程序或电路是否发生故障。
12、如权利要求11所述的一种方法,其特征在于:
在评估一序列选择和/或变化的过程中,还包括计算作出选择或变化的次数。
13、如权利要求6-12所述的一种方法,其特征在于:
在产生时钟信号的过程中,在其中加入指示时钟信号的识别信息和/或传输线或信道的识别信息,所说时钟信号通过所说传输线或信道供给或传输到所说子***,
在子***中选择时钟信号的过程中检测包含在所选定的一个信号中的这种识别信息,
当在所选定的一个时钟信号中检测到这种信息时,确定与此信息相关的特性,
评价这种信息以判断某些输入信号是否不正常,和/或用于产生、传送、接收、计算或选择时钟信号的某些程序或电路是否发生故障。
14、如权利要求13所述的一种方法,其特征在于:在评价所说信息的过程中,还包括计算确定所说信息的次数。
15、如权利要求13-14所述的一种方法,其特征在于:
在评价所说信息时,对确定不同识别特性的次数进行计数,和
计算所说计数以判断所接收的某些时钟信号是否不正常,和/或用于产生、传送、接收、计算或选择时钟信号的某些程序或电路是否发生故障。
16、如权利要求13-15所述的一种方法,其特征在于:
产生一序列或一串脉冲形式的、从中可以获得计时信息的时钟信号,从而使所说脉冲群与选择作为主模板的一个脉冲群基本一致,和
产生所说时钟信号,以便在其中加入识别信息,从而使之除了在至少一个预定部分以外与所说主模板一致,在所说预定部分中产生时钟信号使之与一个识别模板脉冲群一致,所说识别模板脉冲群对应于所说主模板脉冲群的一个变形部分。
17、如权利要求16所述的一种方法,其特征在于:
产生时钟信号,使得所说主模板脉冲群包括以预定时间周期重复的一个固定模板脉冲子群,并且与一个识别脉冲群一致的所说预定部分在所说主模板脉冲群的每个周期中具有固定的时间位置。
18、如权利要求13-15中任一项所述的一种方法,其特征在于:
产生一序列或脉冲群形式的、从中可以获得定时信息的时钟信号,使得所说脉冲群与选择作为主模板的一个脉冲群基本一致,和
产生所说时钟信号,以在其中加入识别信息,使其与所说主模板脉冲群一致,除了略去至少一个在主模板脉冲群中具有预定时间位置的脉冲之外。
19、如权利要求18所述的一种方法,其特征在于:
产生所说时钟信号,使得所说主模板脉冲群包含一个以预定时间周期重复的固定模板脉冲子群,并且使得略去一个脉冲的预定位置在所说主模板脉冲群的每个周期中具有固定时间位置。
20、如权利要求13-15中任一项所述的一种方法,其特征在于:
产生一序列或脉冲群形式的、从中可以获得计时信息的时钟信号,使得所说脉冲群与选择作为一个主模板的脉冲群基本一致,在所说主模板中每个脉冲包含从一个第一电平到一个第二电平的一个第一过渡区和从所说第二电平到所说第一电平的一个第二过渡区,使得所说主模板脉冲群包含一序列或一群这种过渡区,和
产生所说时钟信号,以在其中加入识别信息,使得它与所说主模板脉冲群一致,除了在所说主模板脉冲群中具有预定位置的至少一个过渡区被改变之外,特别是使得略去具有预定位置的一个过渡区,并将与被略去的过渡区类型相反和具有预定位置的一个过渡区改变为被略去的过渡区类型。
21、如权利要求20所述的一种方法,其特征在于:
产生所说时钟信号,使得所说主模板脉冲群包含以限定时间周期重复的一个固定模板脉冲子群,并使得所说被改变的过渡区的预定位置在所说主模板脉冲群的每个周期中分别具有固定时间位置。
22、如权利要求4-21中任一项所述的一种方法,其特征在于:
产生一序列或一串脉冲形式的、从中可以获得计时信息的所说时钟信号,使得所说脉冲群与选择作为主模板的一个脉冲群基本一致,和
产生所说时钟信号,以在其中加入或模拟频率误差,使得所说时钟信号除了略去第一预定数目的连续脉冲以外与所说主模板脉冲群一致,和/或
产生所说时钟信号,以在其中加入或模拟相位误差,使得所说时钟信号除了已经略去第二预定数目的连续脉冲以外与所说主模板脉冲群一致,
在各种情况下所说第二预定数目大于所说第一预定数目。
23、如权利要求22所述的一种方法,其特征在于:
产生所说时钟信号,使得所说主模板脉冲群包括以限定时间周期重复的固定模板脉冲子群,并且使得略去脉冲的所说预定位置在所说主模板脉冲群的每个周期中具有固定时间位置。
24、如权利要求1-24所述的一种方法,其特征在于:
将所说的至少两个独立的选定信号供给或传输到一个第二子***,作为所说第二子***的输入时钟信号,其中每个信号在其专用的独立传输线或信道上传输,在所说第二子***中按照与在所说第一子***中基本相同的方式选择和转换时钟信号。
25、用于处理信息和/或用于在不同的站进行处理和/或将信息在各个站之间传送的一个网络或设施,它包括:
设置在一个第一站用于产生至少一个时钟信号的电路,
用于从所说第一站到一个第二站并行地和独立地将至少一个时钟信号供给或传送到所说第二站的至少三个不同的独立传输线或传输信道,
其特征在于包括:
在所说第二站中的至少两个彼此独立工作的选择器单元,
设置在所说第二站中用于将在所有独立传输线或信道上的信号传送到所说至少两个彼此独立工作的选择器单元中的每一个的传输线,
每个选择器单元与其它选择器单元相互独立地和并行地从输入信号中选择一个时钟信号,
设置在所说第二站中的交换机,用于使所选择的、至少两个时钟信号传送至所说第二站中的各个装置或程序,特别是用于在所说第二站中并行设置和彼此独立工作的若干冗余主板中的一个的各个装置或程序,和
从一个选择器单元到一个相关的交换机用于控制所说交换机的控制线,使得当要求或需要时可以由交换机输出的信号改变为一个新信号或所接收时钟信号中的另一个,并用这个新信号或另一个时钟信号作为替代而传送至各个装置或程序。
26、如权利要求25所述的一种网络或设施,其特征在于所说第一站中的电路包括至少三个不同的时钟信号源,每一个时钟信号源产生基本相同的一个时钟信号或者包含基本相同计时信息的一个时钟信号。
27、如权利要求25-26中任一项所述的一种网络或设施,其特征在于独立工作的选择器单元的数目等于不同的独立传输线或传输信道的数目。
28、如权利要求25-27中任一项所述的一种网络或一种设施,其特征在于与每一个独立工作的选择器单元相对应设置一个独立工作的评估单元,用于对从独立传输线或信道中接收的所有信号的品质或特性、特别是其中的误差进行评估。
29、如权利要求28所述的一种网络或设施,其特征在于所设置的每个评估单元,与其它评估单元相互独立地和并行地,对从独立传输线或信道中接收的信号的频率误差和/或一个信号相对于其它所接收信号的相位的相位误差进行评估。
30、如权利要求28-29所述的一种网络或设施,其特征在于包括:
设置在所说第二站中的存储装置,用于存储每个时钟信号的所检测误差的数目,
与选择器单元相联的评估装置,用于对所接收时钟信号中的误差进行评估,并且用于确定在每个所接收时钟信号中的误差数目,和在为此设置的存储装置中存储计数误差的数目,
监测装置,用于检测存储在所说存储装置中的数目,和用于由此而判断某些时钟信号是否不正常和/或用于产生、传送、接收和评估信号的某些电路是否发生故障。
31、如权利要求29-30所述的一种网络或设施,其特征在于:
所说第一站中的电路包括至少三个不同的、用于产生基本相同的时钟信号的时钟信号源,每一个时钟信号通过一条独立的传输线或信道传输供出,
所说第一站中的时钟信号源用于在所产生的时钟信号中加入人为误差,和
所说时钟信号源以这样的方式在所说时钟信号中加入人为误差,使得在可以从至少两个所接收信号中进行选择的情况下,所说第二站中的选择器单元总是在选择一个新信号或者总是转换到另一个信号,所说另一个信号是由所说交换机提供的、特别是以规则的周期方式提供的。
32、如权利要求31所述的一种网络或设施,其特征在于所说时钟信号源用于以这样的方式在所说时钟信号中加入误差,使得所说选择器周期地和/或以规则的时间变化方式选择一个新信号或周期地和/或以规则的时间变化方式转换到另一个信号,所说另一个信号是通过所说交换机提供的。
33、如权利要求25-32所述的一种网络或设施,其特征在于:
第一站中的电路在产生所说时钟信号时在其中加入人为误差,
存储装置与每个选择器单元和通过不同的传输线或传输信道接收的每个信号相关,
检测器与每个选择器单元相关,并与和同一选择器单元相关的存储装置相连,所说检测器用于检测所接收信号中存在的误差,和将在每个信号中检测到的误差数目储存在所说存储装置中,和
评估装置,其与所说存储装置相连,用于评估在所说存储装置中存储的误差数目,和判断某些所接收信号是否不正常和/或用于产生、传送、接收、评估或选择信号的电路是否发生故障。
34、如权利要求25-32所述的一种网络或设施,其特征在于:
第一站中的电路用于在产生时钟信号时在其中加入人为误差,
与每个选择器单元相连的检测器,用于确定由选择器单元在不同的传输线或信道之一接收的各个信号中的误差,
存储装置,与所说检测器相连,用于存储与检测误差有关的信息,和
评估装置,与所说存储装置相连,用于评估每个所接收信号中与误差有关的信息,以判断某些所接收信号是否不正常,和/或某些用于产生、传送、接收、评估或选择信号的电路是否发生故障。
35、如权利要求25-34中任一项所述的一种网络或设施,其特征在于:
所说第一站中的电路包括至少三个不同的时钟信号源,每一个时钟信号源产生包含基本相同或完全相同的计时信息的时钟信号,以便通过相等数目的独立传输线或信道供给或传送到所说第二站,
所说时钟信号源在产生每个时钟信号时在其中加入频率误差和相位误差,这些误差是人为加入的,和
一个评估单元,与第二站中的一个选择器单元相连,用于在检测其中的频率误差时对所选定的所接收信号进行评估时,延迟选择另一个时钟信号或者由所说交换机提供的信号改变为一个新信号,延迟的时间长度经过选择,使得它相当于这样一个时间长度,当在当前选定的时钟信号中已经检测到人为加入的误差和已经确定该误差为频率误差时,并不在确定该误差为频率误差之后立即选择另一个信号,而是在判断该误差是否也是相位误差之后直接作出选择。
36、如权利要求31-35所述的一种网络或设施,其特征在于包括:
存储装置,它与每个选择器单元相关联,用于存储对新选择的信号的选择次数,它并且和与每个交换机相关联,用于存储改变到由交换机提供的另一个信号的次数,和
监测装置,与所说存储装置相连,用于监测存储在所说存储装置中的数值,并用于由此判断所接收的某些信号是否不正常和/或某些用于产生、传送、接收、评估或选择时钟信号的电路是否发生故障。
37、如权利要求35-39所述的一种网络或设施,其特征在于包括:
存储装置,它与每个选择器单元相关联,用于存储与新信号选择序列相关的信息,和/或与每个交换机相关联,用于存储改变到由转换器提供的另一个信号的次数,和
监测装置,与所说存储装置相连,用于监测存储在所说存储装置中的信息,和用于由此而确定某些所接收的信号是否不正常和/或用于产生、传送、接收、评估或选择信号的某些电路是否发生故障。
38、如权利要求37所述的一种网络或设施,其特征在于所存储的信息包括与作出选择或改变的时间有关的信息。
39、如权利要求25-38中任一项所述的一种网络或设施,其特征在于:
第一站中的电路包括至少三个不同的、用于产生基本相同的时钟信号的时钟信号源,所说的每一个时钟信号都通过一条独立的传输线或信道传输,
所说时钟信号源在每个时钟信号中加入指示时钟信号识别特性的信息,
存储装置,其与第二站中的每个选择器单元和在各个独立传输线或信道中接收的每个信号相关联,
监测装置,其与所说存储装置相连,用于
-监测由一个选择器选择的信号和/或由一个交换机提供的信号的识别信息,
-当在所说信号中检测到这种信息时,确定包含该信息的时钟信号,
-在每个存储装置中存储检测到指示与该存储装置相关的时钟信号的信息的次数,和
-评估所存储的数值,以判断某些输入时钟信号是否不正常和/或用于产生、传送、接收、评估和选择信号的某些电路是否发生故障。
40、如权利要求25-38中任一项所述的一种网络或设施,其特征在于:
第一站中的电路包括至少三个不同的、用于产生基本相同的时钟信号的时钟信号源,所说的每一个时钟信号都通过一条独立的传输线或信道传输,
所说时钟信号源在每个时钟信号中加入指示时钟信号识别特性的信息,
存储装置,其与第二站中的每个选择器单元相关联,
监测装置,其与所说存储装置相连,用于
-监测由一个选择器选择的信号和/或由与该选择器相关联的一个交换机提供的信号的识别信息,
-当在所选择信号中检测到这种信息时,确定与该信息相关联的时钟信号,
-在每个存储装置中存储有关所说信息所指示的时钟信号的信息,和
-评估所存储的信息,以判断某些输入时钟信号是否不正常,和/或用于产生、传送、接收、评估和选择信号的某些电路是否发生故障。
41、如权利要求40所述的一种网络或设施,其特征在于所存储的信息包括与检测到所说识别信息和/或存储所说信息的时间有关的信息。
42、如权利要求39-41所述的一种网络或设施,其特征在于:
所说时钟信号源用于以脉冲序列或脉冲群形式产生从中可以获得计时信息的时钟信号,该脉冲群与选择作为一个主模板的脉冲群基本一致,和
所说用以在一个时钟信号中加入识别信息的时钟信号源产生时钟信号,使得它除了在至少一个预定部分之外与主模板脉冲群一致,在所说的至少一个预定部分产生所说时钟信号,使得它与另一个模板脉冲群一致,其对应于所说主模板脉冲群中的一个变形部分。
43、如权利要求42所述的一种网络或设施,其特征在于:
一个时钟信号源用于产生所说时钟信号,使得所说主模板脉冲群包括以限定时间周期重复的一个固定模板脉冲子群,并且使得与其不一致的所说预定部分在所说主模板脉冲群的每个周期中具有固定的时间位置。
44、如权利要求39-41所述的一种网络或设施,其特征在于:
所说时钟信号源以脉冲序列或脉冲群形式产生各个时钟信号,从这些时钟信号中可以获得计时信息,所说脉冲群与选择作为一个主模板的脉冲群基本一致,
所说用以在时钟信号中加入识别信息的时钟信号源产生时钟信号,使得除了在所说主模板脉冲群中具有预定位置的至少一个脉冲已经略去之外,所说时钟信号与所说主模板脉冲群一致。
45、如权利要求44所述的一种网络或设施,其特征在于:
一个时钟信号源产生所说时钟信号,使得所说主模板脉冲群包括以限定时间周期重复的一个固定模板脉冲子群,并且使得略去一个脉冲的预定位置在所说主模板脉冲群的每个周期中具有固定的时间位置。
46、如权利要求39-45所述的一种网络或设施,其特征在于:
所说时钟信号源以脉冲序列或脉冲群形式产生各个时钟信号,从这些时钟信号可以获得计时信息,该脉冲群与选择作为一个主模板的脉冲群基本一致,在所说主模板中每个脉冲包括从一个第一电平到一个第二电平的一个第一过渡区,和从所说第二电平到所说第一电平的一个第二过渡区,使得所说主模板脉冲群包括一序列或一群这类过渡区,和
所说在时钟信号中加入识别信息的时钟信号源产生所说时钟信号,使得所说时钟信号与所说主模板脉冲群一致,除了在所说主模板脉冲群中具有预定位置的至少一个过渡区被改变、特别是具有预定位置的一个过渡区被略去之外,并且将与被略去过渡区类型相反和具有预定位置的一个过渡区改变到略去过渡区所具有的类型。
47、如权利要求46所述的一种网络或设施,其特征在于一个时钟信号源产生所说时钟信号,使得所说主模板脉冲群包括以限定时间周期重复的一个固定模板脉冲群,并且使得所说一个或多个预定位置分别在所说主模板脉冲群的每个周期中分别具有一个或多个固定时间位置。
48、如权利要求31-47所述的一种网络或设施,其特征在于:
所说时钟信号源以脉冲序列或脉冲群形式产生每个时钟信号,从所说时钟信号中可以获得计时信息,所说脉冲群与选择作为一个主模板的一个脉冲群基本一致,
用于模拟频率误差的所说时钟信号源产生一个时钟信号,使得它与主模板脉冲群一致,除了从中略去了第一预定数目的连续脉冲之外,和/或
用于模拟相位误差的所说时钟信号源产生一个时钟信号,使得它与所说主模板脉冲群一致,除了从中略去了第二预定数目的连续脉冲之外,
其中在各种情况下,所说第二预定数目大于所说第一预定数目。
49、如权利要求48所述的一种网络或设施,其特征在于:一个时钟信号源产生所说时钟信号,使得所说主模板脉冲群包括以限定时间周期重复的一个固定模板脉冲子群,以及使得略去一个脉冲的所说预定位置在所说主模板脉冲群的每个周期中具有一个固定的时间位置。
50、如权利要求25-49所述的一种网络或设施,其特征在于包括:
一个第三站,其包括与所说第二站基本相同的选择器单元,和
从所说第二站至所说第三站的独立传输线或传输信道,其用于将由第二站中的选择器单元独立地选择的至少两个选定信号供给或传送到所说第三站,作为包含在由所说第三站接收和使用的一个时钟信号中的信号。
51、将一个时钟信号传送到一个电子***中的一个子***的一种方法,所说时钟信号通过预定数目的、特别是至少三条不同的独立传输线或信道被供给或传送到所说子***,所说子***至少通过对所接收信号中的误差进行评估从而从经由不同传输线或信道中接收的信号中选择一个信号,其特征在于:
时钟信号从至少三个不同的时钟信号源中产生以作为若干个时钟信号,其中每个时钟信号源产生一个基本相同的时钟信号,并将它们通过不同的传输线或信道传送或传达到所说子***中,
在产生这些时钟信号时在其中加入人为误差,和
时钟信号中的人为误差以这样的方式加入,使得在有至少两个信号可以供选择的情况下所说子***总是改变到一个新选择的信号。
52、如权利要求51所述的一种方法,其特征在于时钟信号中的误差以这样的方式加入,使得所说子***还以周期方式和/或规则的时间变化方式改变到一个新选择的时钟信号。
53、用于处理信息和/或用于在不同站中进行处理和/或在这些站之间传送信息的一种网络或设施,它包括:
设置在一个第一站中用于产生包含相同的计时信息的时钟信号的电路,
从所说第一站到一个第二站的至少三条传输线,用于将这些时钟信号并行地和独立地供给或传送到所说第二站中,
设置在所说第二站中的一个选择器,用于通过评估所接收的时钟信号而从中选择一个时钟信号,
其特征在于:
第一站中的所说电路在产生所说时钟信号时在其中加入人为误差,和
所说第一站中的电路还以这样的方式在所说时钟信号中加入误差,使得在有至少两个信号供选择的情况下所说第二站中的选择器单元总是选择一个新选择的时钟信号。
54、如权利要求53所述的一种网络或设施,其特征在于:
所说第一站中的电路以这样的方式在所说时钟信号中加入误差,使得在至少有两个信号供选择的情况下,所说第二站中的选择器单元周期地和/或以规则的时间变化方式选择一个新选择的时钟信号。
55、向一个电子***的一个子***中供给或传送一个时钟信号的一种方法,所说信号特别是从不同的时钟信号源通过预定数目的、特别是三条、不同的独立传输线或信道传送到所说子***,每一个时钟信号源产生一个相同的时钟信号,所说子***至少部分地根据对所接收信号的评估、特别是对信号误差的评估,从而从通过不同传输线接收的信号中选择一个信号,其特征在于:
在产生所说时钟信号时在其中加入人为误差,
对通过不同的传输线或信道中之一接收的每个信号中的误差数目进行计数,和
对在每个所接收信号中的误差计数进行评估,以判断某些所接收的信号是否不正常,和/或用于产生、传送、接收、评估或选择一个信号的某些电路是否发生故障。
56、如权利要求55所述的一种方法,其特征在于所说评估是通过将误差数目与一个比较值进行比较而作出的,特别是在周期重复的情况下进行这种比较。
57、用于处理信息和/或在不同站中处理和/或在各个站之间传送信息的一种网络或设施,它包括:
设置在一个第一站中用于产生时钟信号的电路,所说时钟信号都包含基本相同的计时信息,
从所说第一站到一个第二站的至少三条不同的独立传输线或传输信道,它们用于并行地和独立地将这些时钟信号供给或传送到所说第二站,
设置在所说第二站的评估电路,用于评估时钟信号中的误差,
设置在所说第二站中的时钟信号选择器电路,其与所说评估电路相连,用于至少部分地根据评估电路的结果从所接收的时钟信号中选择一个时钟信号,
其特征在于:
设置在所说第一站中用于产生时钟信号的所说电路在产生这些时钟信号时在其中加入人为误差,
设置在第二站中与所说评估电路相连的计数器,用于对在每个所接收信号中检测到的误差进行计数和存储,
设置在第二站中与所说计数器相连的评估装置,用于评估在每个时钟信号中包含的误差计数,以判断某些时钟信号是否不正常,和/或用于产生、传送、接收、评估和选择时钟信号的某些电路是否有故障。
58、如权利要求57所述的一种网络或设施,其特征在于所说评估装置包括比较装置,该比较装置用于特别是在周期重复的情况下将每个时钟信号中的误差计数与预定的比较值进行比较。
59、用于在包含相同时钟脉冲的时钟信号中加入识别信息的一种方法,所说时钟脉冲周期地重复以检测一个单元,用于确定和评估时钟信号中的误差,其特征在于:
以脉冲序列或脉冲群形式产生所说时钟信号,从中可以获得计时信息,该脉冲群与选择作为一个主模板的一个脉冲群基本一致,和
为了在所说时钟信号中加入识别信息,产生所说时钟信号,使得它除了在至少一个预定部分之外与所说主模板脉冲群一致,在该至少一个预定部分中产生所说时钟信号,特别是使得它与所说主模板脉冲群的一个相应、但是变形的部分一致。
60、如权利要求59所述的一种方法,其特征在于产生所说时钟信号,使得所说主模板脉冲群包括以限定时间周期重复的一个固定模板脉冲子群,并且使得与其不一致的所说预定部分在所说主模板脉冲群的每个周期中具有一个固定位置。
61、如权利要求59-60中任一项所述的一种方法,其特征在于产生所说时钟信号,使得它与所说主模板脉冲群一致,除了将主模板脉冲群中具有预定位置的至少一个脉冲略去之外。
62、如权利要求61所述的一种方法,其特征在于产生所说时钟信号,使得所说主模板脉冲群包括以限定时间周期重复的一个固定模板脉冲子群,并且使得略去一个脉冲的所说预定位置在所说主模板脉冲群的每个周期中具有一个固定时间位置。
63、如权利要求59-62所述的一种方法,其特征在于:
在选择作为一个主模板的脉冲群中,每个脉冲包含从一个第一电平至一个第二电平的一个第一过渡区和从所说第二电平至所说第一电平的一个第二过渡区,使得所说主模板脉冲群包括一序列或一群这样的过渡区,
为了在一个时钟信号中加入识别信息,产生所说时钟信号,使得它与所说主模板脉冲群一致,除了在所说主模板脉冲群中具有预定位置的至少一个过渡区被改变、特别是具有预定位置的一个过渡区被略去之外,以及与被略去过渡区相反类型和具有预定位置的一个过渡区被变换为略去过渡区所具有的类型。
64、如权利要求63所述的一种方法,其特征在于产生所说时钟信号,使得所说主模板脉冲群包括以一种限定时间周期重复的一个固定模板脉冲子群,和使得所说一个或多个预定位置在所说主模板脉冲群中分别具有一个或多个固定时间位置。
65、用于在一个电子***中产生时钟信号的一种时钟信号源,其特征在于:
它以脉冲序列或脉冲群形式产生每个时钟信号,从中可以获得计时信息,该脉冲群与选择作为主模板的一个脉冲群基本一致,和
为了在所说时钟信号中加入识别信息,所说时钟信号源产生时钟信号,使得它与所说主模板脉冲群一致,除了在至少一个部分之外,在这些部分取而代之的是产生时钟信号,使得它与所说主模板脉冲群中一个相应的但是变形的部分一致。
66、如权利要求65所述的一种时钟信号源,其特征在于它产生时钟信号,使得所说主模板脉冲群包括以一个限定的时间周期重复的一个固定模板脉冲子群,以及使得与其不一致的所说预定部分在所说主模板脉冲群的每个周期中具有固定的时间位置。
67、一个时钟信号判断和评估单元,其特征在于包括用于判断所说时钟信号是否除了在至少一个预定部分之外与一个预定主模板脉冲群一致的装置,在所说预定部分中所说时钟信号与所说主模板脉冲群的一个相应的但是变形的部分一致。
68、如权利要求67所述的一种判断和评估单元,其特征在于所说主模板脉冲群包括以限定时间周期重复的一个固定模板脉冲子群,并且具有不一致性的所说预定部分在所说主模板脉冲群的每个周期中具有固定的时间位置。
69、如权利要求67-68所述的一种判断和评估单元,其特征在于:
与所说判断装置相连的存储装置,其用于存储已经确定存在一致性的次数,和
与所说存储装置相连的评估装置,其用于评估存储在其中的数值,和在存储数值与一个第一预定数值的偏离大于一个第二预定值的量时产生一个信号。
70、在包含相同时钟脉冲的一个时钟信号中加入人为误差的一种方法,所说时钟脉冲周期性重复以检测一个单元,其用于判断和评估在所说时钟信号中存在的误差,其特征在于:
以脉冲序列或脉冲群形式产生所说时钟信号,从中可以获得计时信息,该脉冲群与选作一个主模板的脉冲群基本一致,
为了模拟一个频率误差,产生所说时钟信号,使得它与主模板脉冲群一致,除了略去第一预定数目的连续脉冲之外,和/或
为了模拟一个相位误差产生所说时钟信号,使得它与主模板脉冲群一致,除了略去第二预定数目的连续脉冲之外,
其中在各种情况下所说第二预定数目大于所说第一预定数目。
71、如权利要求70所述的一种方法,其特征在于产生时钟信号,使得所说主模板脉冲群包括以限定时间周期重复的一个固定模板脉冲子群,并且使得略去一个脉冲的预定位置在所说主模板脉冲群的每个周期中具有固定时间位置。
72、用于在一个电子***中产生时钟信号的一个时钟信号源,其特征在于:
它以脉冲序列或脉冲群形式产生每个时钟信号,从这些时钟信号可以获得计时信息,和
为了模拟一个频率误差,它产生一个时钟信号,使得它与预定的主模板脉冲群一致,除了在其中略去第一预定数目的连续脉冲之外,和/或
为了模拟一个相位误差,它产生一个时钟信号,使得它与预定的主模板脉冲群一致,除了在其中略去第二预定数目的连续脉冲之外,
其中在各种情况下,所说第二预定数目大于所说第一预定数目。
73、如权利要求72所述的一种时钟信号源,其特征在于它用于产生所说时钟信号,使得所说主模板脉冲群包括以限定时间周期重复的一个固定模板脉冲子群,和使得略去一个脉冲的预定位置在所说主模板脉冲群的每个周期中具有固定时间位置。
74、评估时钟信号的一种方法,其特征在于:
通过将所说时钟信号与一个预定主模板脉冲群比较来判断所说时钟信号是否包含频率误差,和仅仅当比较结果为所说时钟信号中除了第一预定数目的连续脉冲被略去或者在所说时钟信号中不存在以外与所说主模板脉冲群一致时,检测到一个频率误差,和/或
通过将所说时钟信号与一个预定主模板脉冲群比较来判断所说时钟信号是否包含相位误差,和仅仅当比较结果为所说时钟信号中除了第二预定数目的连续脉冲被略去或者在所说时钟信号中不存在以外与所说主模板脉冲群一致时,检测到一个相位误差,
其中在各种情况下,所说第二预定数目大于所说第一预定数目。
75、一种时钟信号判断和评估单元,其特征在于包括:
用于判断所说时钟信号是否包含频率误差的装置,该装置用于判断所说时钟信号是否除了在所说时钟信号中略去第一预定数目的连续脉冲以外与一个预定主模板脉冲群一致,和/或
用于判断所说时钟信号是否包含相位误差的装置,该装置用于判断所说时钟信号是否除了在所说时钟信号中略去第二预定数目的连续脉冲以外与一个预定主模板脉冲群一致,
其中在各种情况下,所说第二预定数目大于所说第一预定数目。
76、评估时钟信号的一种方法,其特征在于:
确定时钟信号中的频率误差,
确定时钟信号中的相位误差,
当检测到误差时发射信号,以及
当确定频率误差时,延迟发射指示频率误差的信号一个预定时间长度,从而使得在预定时间长度期间确定一个相位误差的情况下没有信号发出,在这种情况下代之以发射指示一个所检测到的相位误差的一个信号。
77、一种时钟信号判断和评估单元,其特征在于包括:
用于确定在所说时钟信号中存在频率误差的装置,
用于确定在所说时钟信号中存在相位误差的装置,
与用于判断频率误差和相位误差的装置相连的第一评估装置,其用于当检测到一个误差时产生信号,和用于在检测到一个频率误差时延迟发出指示检测到频率误差的信号一个预定时间长度,从而使得在预定时间长度期间确定一个相位误差的情况下没有信号产生,在这种情况下代之以发射指示一个所检测的相位误差的一个信号。
78、向一个电子***的子***中供给或传送一个时钟信号的一种方法,这些时钟信号通过至少三条不同的、独立传输线或信道供给或传送到一个第一子***,这个子***从在所说的不同传输线或信道中接收的信号中选择至少两个时钟信号,其特征在于,所说的至少两个独立选择的信号分别通过其专用的独立传输线或信道供给或传送到一个第二子***,作为第二子***的输入时钟信号,在所说第二子***中以与第一子***中基本相同的方式选择时钟信号。
79、用于处理信息和/或在不同的站中执行处理和/或在不同的站之间传送信息的一种网络或设施,它包括:
设置在一个第一站中用于产生至少一个时钟信号的电路,
从所说第一站到一个第二站的至少三条不同的独立传输线或传输信道,它们用于并行地和独立地将所说的至少一个时钟信号供给或传送到所说的第二站,
设置在所说第二站中用于从通过不同的传输线或信道接收的信号中选择至少两个时钟信号的选择器单元,其特征在于包括:
一个第三站,其包括与所说第二站基本相同的选择器单元,和
从所说第二站到所说第三站的独立传输线或传输信道,其用于将由第二站中的选择器单元独立选择的至少两个信号供给或传送到所说第三站,以作为所说第三站的输入信号。
80、用于判断在两个时钟信号中是否彼此存在计时误差的一种方法,其特征在于:
借助于一个其中包含频率大大高于时钟信号中计时脉冲频率的脉冲的固定脉冲信号,根据每个计时脉冲来形成一个第一脉冲,该脉冲与所说计时脉冲同时开始,但是其末端由固定脉冲信号中的一个脉冲起点确定,使得所说第一脉冲的长度包含第一预定数目的固定脉冲信号周期和这样一个周期的几分之一,
生成一个交叉脉冲,该脉冲由所说第一脉冲与每一个时钟信号交叉构成,
在不存在交叉脉冲的情况下产生一个指示所说时钟信号之间存在时间误差的第一报警信号。
81、用于判断两个时钟信号的计时脉冲彼此之间是否存在计时误差的一种方法,其特征在于:
借助于一个其中包含频率大大高于时钟信号中计时脉冲频率的脉冲的固定脉冲信号,根据每个计时脉冲形成一个第一脉冲,该脉冲与所说计时脉冲同时开始,但是其末端由固定脉冲信号中的一个脉冲起点确定,使得所说第一脉冲的长度包含第一预定数目的固定脉冲信号周期和这样一个周期的几分之一,
借助于所说固定脉冲信号,根据每个计时脉冲还形成一个第二脉冲,其起点与所说计时脉冲相同,但是其末端也是由固定脉冲信号中的起点确定的,使得所说第二脉冲的长度包含第二预定数目的固定脉冲信号的周期和这样一个周期的几分之一,其中所说第二预定数目大于所说第一预定数目,
生成一个第一交叉脉冲,其由所说第一脉冲与每一个时钟信号交叉构成,
生成一个第二交叉脉冲,其由所说第二脉冲与每一个时钟信号交叉构成,
监测所说第一交叉脉冲之间的时间间隔,当这个时间间隔大于一个阈值时产生一个第一信号,
监测所说第二交叉脉冲之间的时间间隔,当这个时间间隔大于一个阈值时产生一个第二信号,
在所说第二信号出现的情况下开始产生一个指示所说时钟信号之间存在的计时误差的报警信号,并且在所说第一信号的转换之前该报警信号不会停止产生,从而使这个信号从存在状态转换到不存在状态。
82、用于判断两个时钟信号中的计时脉冲彼此之间是否存在计时误差的一种装置,其特征在于包括:
一个脉冲发生电路,用于产生一个固定脉冲信号,其中包含频率大大高于所说时钟信号中计时脉冲频率的脉冲,
差分电路,用于根据两个时钟信号中的每个计时脉冲构成一个第一脉冲,该脉冲具有与所说计时脉冲相同的起点,但是其末端由固定脉冲信号中的一个脉冲的起点确定,从而使得所说第一脉冲的长度包含第一预定数目的固定脉冲信号的周期和这样一种周期的几分之一,
与所说差分电路相连的一个与门,其用于产生一个交叉脉冲,它是由所说第一脉冲与两个时钟信号中每一个交叉构成的,
与所说与门相连的报警电路,其用于在不存在或者没有得到一个交叉脉冲的情况下产生一个指示所说时钟信号之间存在计时误差的一个报警信号。
83、用于判断两个时钟信号中计时脉冲彼此之间是否存在计时误差的一种装置,其特征在于包括:
一个脉冲发生电路,用于产生一个固定脉冲信号,其中包含频率大大高于所说时钟信号中计时脉冲频率的脉冲,
差分电路,用于根据两个时钟信号中的每个计时脉冲构成一个第一脉冲,该脉冲具有与所说计时脉冲相同的起点,但是其末端由固定脉冲信号中的一个脉冲的起点确定,从而使得所说第一脉冲的长度包含第一预定数目的固定脉冲信号的周期和这样一种周期的几分之一,
所说差分电路还用于根据两个时钟信号中的计时脉冲形成一个第二脉冲,它也与所说计时脉冲同时开始,但是其末端也由固定脉冲信号中的一个脉冲起点确定,从而所说第二脉冲的长度包含第二预定数目的周期并且增加了一个周期的固定脉冲信号周期和这样一个周期的几分之一,其中所说第二预定数目大于所说第一预定数目,
与所说差分电路相连的一个第一与门,用于产生一个第一交叉脉冲,其由所说第一脉冲与两个时钟信号中的每一个交叉构成,
也与所说差分电路相连的一个第二与门,用于产生一个第二交叉脉冲,其由所说第二脉冲与两个时钟信号中的每一个交叉构成,
与所说第一与门相连的第一监测电路,用于监测所说第一交叉脉冲之间的时间间隔,和在这个时间间隔大于一个阈值的情况下产生一个第一信号,
与所说第二与门相连的第二监测电路,用于监测所说第二交叉脉冲之间的时间间隔,和在这个时间间隔大于所说阈值的情况下产生一个第二信号,
与所说第一和第二监测电路相连的报警电路,其用于在所说第二信号出现的情况下开始产生一个指示在所说时钟信号之间存在计时误差的报警信号,并且在所说第一信号转换之前不停止产生这个第二报警信号,所说转换使得这个信号从一种存在状态进行到一个不存在状态。
84、产生指示检测到加入在一个复合时钟脉冲信号中的一个信号序列的一个脉冲的一种方法,所说复合时钟脉冲信号包括具有基频的一个脉冲序列或脉冲群,所说脉冲相对于该信号序列具有限定的时间位置,其特征在于:
检测所说信号序列,然后在检测之后产生产生一个第一脉冲,并且它具有这样的时间位置,使得第一脉冲中的限定的转换总是处于一个时间间隔内,该时间间隔短于时钟脉冲信号中的脉冲之间的间隔,
根据所说第一脉冲产生一个第二脉冲,它在与所说第二脉冲的一个预定延迟时间之后开始,并且其长度短于所说时钟脉冲信号的一个时间周期,从而所说第二脉冲与所说时钟脉冲信号中基频的整个时钟脉冲的整个时间长度同时出现,和
由所说第二脉冲和所说时钟脉冲信号构成交叉,从而分离整个时钟脉冲。
85、如权利要求83所述的一种方法,其特征在于所说第一脉冲是借助于具有比时钟脉冲信号的基频较高频率的一个辅助时钟脉冲信号通过对所说时钟脉冲信号采样而产生的,并且通过将所采样信号的模式与一个或多个预定模式相比较来对其进行评估,当它们一致时产生所说的第一脉冲。
86、用于产生指示检测到加入在一个复合时钟脉冲信号中的信号序列的一个脉冲的一种装置,所说复合时钟脉冲信号包含具有基频的一个脉冲序列或脉冲群,所说脉冲相对于所说信号序列具有限定的时间位置,其特征在于:
一个信号序列检测器,其用于产生一个第一脉冲,该第一脉冲在检测到一个信号序列之后产生,并且具有这样的时间位置,使得所说第一脉冲中的限定过渡区总是位于一个时间间隔内,该时间间隔短于时钟脉冲信号中的脉冲之间的间隔,
一个延迟和脉冲成形电路,其用于根据所说第一脉冲产生一个第二脉冲,它在所说第二脉冲之后经过预定延迟时间开始,其长度短于所说时钟脉冲信号的一个时间周期,从而所说第二脉冲与所说时钟脉冲信号中的基频时钟脉冲的整个时间长度同时出现,和
一个与门,其用于形成所说第二脉冲与所说时钟脉冲信号的交叉,从而在这个与门的输出端,整个时钟脉冲作为一个隔离脉冲而产生。
87、如权利要求86所述的一种装置,其特征在于:所说检测器包括:
一个信号源,用于产生具有比所说时钟脉冲信号的基频较高的频率的辅助时钟脉冲信号,
一个移位寄存器,所说辅助时钟脉冲信号从其时钟信号输入端输入,所说时钟脉冲信号从其移位输入端输入,和
一个组合网络,所说移位寄存器的移位端与其相连,从而在所说网络的输出端获得所说第一脉冲。
88、用于检测加入一个复合时钟脉冲信号中的一个信号序列的一种方法,所说复合时钟脉冲信号包括具有基频的一个脉冲序列或脉冲群,其特征在于:
独立于所说时钟脉冲信号产生一个辅助时钟脉冲信号,其频率大大高于所说时钟脉冲信号的基频,
利用所说辅助时钟脉冲信号对所说时钟脉冲信号进行采样,和
通过将采样信号的模式与一个或多个预定模式进行比较而对其进行评估,当它们一致时产生所说第一脉冲。
89、如权利要求88所述的一种方法,其特征在于所产生的辅助时钟脉冲信号的频率为所说时钟脉冲信号基频的4-10倍,特别是为该基频的6倍。
90、用于检测加入一个复合时钟脉冲信号中的一个信号序列的一种检测器,所说复合时钟脉冲信号包括具有基频的一个脉冲序列或脉冲群,其特征在于:
一个信号源,其独立于所说时钟脉冲信号而进行工作,用于产生一个辅助时钟脉冲信号,该辅助时钟脉冲信号的频率高于所说时钟脉冲信号的基频,
一个移位寄存器,所说辅助时钟脉冲信号从其时钟输入端输入,所说时钟脉冲信号从其移位输入端输入,和
一个组合网络,所说移位寄存器的移位端与其相连,从而在所说网络的输出端获得所说第一脉冲。
91、如权利要求90所述的一种检测器,其特征在于所说信号源用于产生一个辅助时钟脉冲信号,该辅助时钟脉冲信号的频率为所说时钟脉冲信号基频的4-10倍,特别是为该基频的6倍。
CNB961984252A 1995-09-29 1996-09-27 具有冗余度的时钟信号分配网络的运行和维护 Expired - Fee Related CN1183706C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE9503371A SE506739C2 (sv) 1995-09-29 1995-09-29 Drift och underhåll av klockdistributionsnät med redundans
SE95033718 1995-09-29

Publications (2)

Publication Number Publication Date
CN1202997A true CN1202997A (zh) 1998-12-23
CN1183706C CN1183706C (zh) 2005-01-05

Family

ID=20399634

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB961984252A Expired - Fee Related CN1183706C (zh) 1995-09-29 1996-09-27 具有冗余度的时钟信号分配网络的运行和维护

Country Status (12)

Country Link
US (1) US6195758B1 (zh)
EP (1) EP0852860A1 (zh)
JP (1) JPH11512897A (zh)
KR (1) KR100371669B1 (zh)
CN (1) CN1183706C (zh)
AU (1) AU715522B2 (zh)
BR (1) BR9610944A (zh)
CA (1) CA2233069A1 (zh)
MX (1) MX9802332A (zh)
NO (1) NO981245L (zh)
SE (1) SE506739C2 (zh)
WO (1) WO1997012457A2 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101695188B (zh) * 2009-10-15 2012-01-04 上海华为技术有限公司 校正本地时间的方法以及时钟服务器
CN107729614A (zh) * 2017-09-18 2018-02-23 北京空间飞行器总体设计部 一种可扩展的通用功能级异步电路
CN108259108A (zh) * 2018-01-26 2018-07-06 郑州云海信息技术有限公司 一种多节点服务器冗余同源时钟***及时钟选择方法
CN110442187A (zh) * 2019-08-08 2019-11-12 南京芯驰半导体科技有限公司 针对模块的时钟限制***及其方法
CN111294022A (zh) * 2020-03-23 2020-06-16 中国科学技术大学 序列信号发生器

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1999009687A1 (en) * 1997-08-13 1999-02-25 Alcatel Usa Sourcing, L.P. System and apparatus for timing signal generation and control
TW457389B (en) * 1998-03-23 2001-10-01 Toshiba Corp Liquid crystal display element
US6526370B1 (en) * 1999-02-04 2003-02-25 Advanced Micro Devices, Inc. Mechanism for accumulating data to determine average values of performance parameters
US6895525B1 (en) * 1999-08-20 2005-05-17 International Business Machines Corporation Method and system for detecting phase-locked loop (PLL) clock synthesis faults
US6633989B1 (en) * 1999-11-30 2003-10-14 Lsi Logic Corporation Method and mechanism for synchronizing a slave's timer to a master's timer
US6721896B1 (en) * 2000-03-31 2004-04-13 Alcatel System and method for converting a selected signal into a timing signal and inserting the phase of the timing signal into a framed signal
US7254470B2 (en) * 2002-06-17 2007-08-07 Delphi Technologies, Inc. Fault tolerant torque sensor signal processing
EP1429483B8 (en) * 2002-12-12 2006-09-27 Alcatel Signaling of defects for HW supported protection switching inside an optical cross-connected system
US7075365B1 (en) 2004-04-22 2006-07-11 Altera Corporation Configurable clock network for programmable logic device
JP5267218B2 (ja) * 2009-03-05 2013-08-21 富士通株式会社 クロック供給方法及び情報処理装置
EP2228926B1 (en) * 2009-03-12 2017-08-30 Alcatel Lucent Method for synchronizing clocks by seperated transmissions of first and second data via at least one timing distribution protocol, and associated system and module
AT509700B1 (de) * 2010-04-07 2019-05-15 Tttech Computertechnik Ag Verfahren und apparat zur fehlertoleranten zeitgesteuerten echtzeitkommunikation
JP5742461B2 (ja) * 2011-05-20 2015-07-01 日本電気株式会社 信号伝送装置
US9094906B2 (en) * 2011-11-11 2015-07-28 Telefonaktiebolaget Lm Ericsson (Publ) Multi-stage timing and frequency synchronization
CN102700718B (zh) * 2012-06-29 2014-04-16 中国航空工业集团公司第六三一研究所 通用飞机航空电子***告警信息处理方法
US9336074B2 (en) * 2013-07-26 2016-05-10 Honeywell International Inc. Apparatus and method for detecting a fault with a clock source
CN104515945B (zh) * 2013-09-27 2018-04-17 伊姆西公司 隐藏故障检测电路及利用隐藏故障检测电路检测隐藏故障的方法
KR102161821B1 (ko) * 2014-08-26 2020-10-06 삼성전자주식회사 클록 모니터 및 이를 포함하는 시스템 온 칩
CN111307837B (zh) * 2020-03-20 2022-07-01 中国核动力研究设计院 一种夹持于流道的放射物含量测量装置及模型建立方法

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4105900A (en) 1977-02-16 1978-08-08 The Boeing Company Signal selection apparatus for redundant signal sources
US4185245A (en) 1978-05-15 1980-01-22 International Telephone And Telegraph Corporation Fault-tolerant clock signal distribution arrangement
US4239982A (en) 1978-06-14 1980-12-16 The Charles Stark Draper Laboratory, Inc. Fault-tolerant clock system
FR2513471A1 (fr) 1981-09-18 1983-03-25 Cit Alcatel Dispositif de distribution de signaux pour autocommutateur temporel
US4598257A (en) * 1983-05-31 1986-07-01 Siemens Corporate Research & Support, Inc. Clock pulse signal generator system
JPS60225982A (ja) 1984-04-24 1985-11-11 Japanese National Railways<Jnr> 3重系におけるクロツクパルス同期装置
FR2577088B1 (fr) * 1985-02-07 1987-03-06 Thomson Csf Mat Tel Repeteur pour distribution d'horloge tripliquee
FR2577087B1 (fr) * 1985-02-07 1987-03-06 Thomson Csf Mat Tel Dispositif de distribution d'horloge tripliquee, chaque signal d'horloge comportant un signal de synchronisation
US4672299A (en) * 1986-05-23 1987-06-09 American Telephone And Telegraph Co. Clock control circuit for phase control
US4788670A (en) 1987-08-18 1988-11-29 Siemens Aktiengesellschaft Clock voltage supply
JPH0797328B2 (ja) 1988-10-25 1995-10-18 インターナシヨナル・ビジネス・マシーンズ・コーポレーシヨン フオールト・トレラント同期システム
US5008636A (en) 1988-10-28 1991-04-16 Apollo Computer, Inc. Apparatus for low skew system clock distribution and generation of 2X frequency clocks
AU625293B2 (en) * 1988-12-09 1992-07-09 Tandem Computers Incorporated Synchronization of fault-tolerant computer system having multiple processors
ATE134284T1 (de) 1989-04-28 1996-02-15 Siemens Ag Taktverteilereinrichtung
SE466475B (sv) * 1990-07-10 1992-02-17 Ericsson Telefon Ab L M Saett och anordning foer oevervakning och testning vid en flerplansenhet i en digital tidsvaeljare
US5381542A (en) * 1991-07-29 1995-01-10 Unisys Corporation System for switching between a plurality of clock sources upon detection of phase alignment thereof and disabling all other clock sources
US5276690A (en) * 1992-01-30 1994-01-04 Intel Corporation Apparatus utilizing dual compare logic for self checking of functional redundancy check (FRC) logic
JP3375658B2 (ja) * 1992-03-19 2003-02-10 株式会社日立製作所 並列計算機およびそのためのネットワーク
US5377325A (en) * 1992-04-21 1994-12-27 Acer Incorporated Bidirectional wait control between host module and slave module
US5537655A (en) * 1992-09-28 1996-07-16 The Boeing Company Synchronized fault tolerant reset
US5524237A (en) * 1992-12-08 1996-06-04 Zenith Electronics Corporation Controlling data transfer between two microprocessors by receiving input signals to cease its data output and detect incoming data for reception and outputting data thereafter
US5581794A (en) * 1992-12-18 1996-12-03 Amdahl Corporation Apparatus for generating a channel time-out signal after 16.38 milliseconds
SE501156C2 (sv) 1993-04-21 1994-11-28 Ellemtel Utvecklings Ab Referenssignal sammansatt av klocksignal och synkroniseringssignal, anordning och förfarande för synkronisering m.h.a. referenssignal
EP0986008B1 (en) * 1993-12-01 2008-04-16 Marathon Technologies Corporation Computer system comprising controllers and computing elements
US5642069A (en) * 1994-04-26 1997-06-24 Unisys Corporation Clock signal loss detection and recovery apparatus in multiple clock signal system
KR970000265B1 (ko) * 1994-09-26 1997-01-08 엘지반도체 주식회사 데이타전송율 자동검출회로
US5537583A (en) * 1994-10-11 1996-07-16 The Boeing Company Method and apparatus for a fault tolerant clock with dynamic reconfiguration
US5852728A (en) * 1995-01-12 1998-12-22 Hitachi, Ltd. Uninterruptible clock supply apparatus for fault tolerant computer system
US5758132A (en) * 1995-03-29 1998-05-26 Telefonaktiebolaget Lm Ericsson Clock control system and method using circuitry operating at lower clock frequency for selecting and synchronizing the switching of higher frequency clock signals
KR0174596B1 (ko) * 1995-05-10 1999-04-01 김광호 교환시스템의 망동기제어를 위한 클럭수신회로
US5898895A (en) * 1996-10-10 1999-04-27 Unisys Corporation System and method for controlling data transmission rates between circuits in different clock domains via selectable acknowledge signal timing

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101695188B (zh) * 2009-10-15 2012-01-04 上海华为技术有限公司 校正本地时间的方法以及时钟服务器
CN107729614A (zh) * 2017-09-18 2018-02-23 北京空间飞行器总体设计部 一种可扩展的通用功能级异步电路
CN108259108A (zh) * 2018-01-26 2018-07-06 郑州云海信息技术有限公司 一种多节点服务器冗余同源时钟***及时钟选择方法
CN108259108B (zh) * 2018-01-26 2019-09-27 郑州云海信息技术有限公司 一种多节点服务器冗余同源时钟***及时钟选择方法
CN110442187A (zh) * 2019-08-08 2019-11-12 南京芯驰半导体科技有限公司 针对模块的时钟限制***及其方法
CN110442187B (zh) * 2019-08-08 2021-05-28 南京芯驰半导体科技有限公司 针对模块的时钟限制***及其方法
CN111294022A (zh) * 2020-03-23 2020-06-16 中国科学技术大学 序列信号发生器
CN111294022B (zh) * 2020-03-23 2022-10-28 中国科学技术大学 序列信号发生器

Also Published As

Publication number Publication date
MX9802332A (es) 1998-08-30
JPH11512897A (ja) 1999-11-02
KR100371669B1 (ko) 2003-04-11
NO981245L (no) 1998-05-26
SE506739C2 (sv) 1998-02-09
US6195758B1 (en) 2001-02-27
KR19990063894A (ko) 1999-07-26
AU7151596A (en) 1997-04-17
WO1997012457A3 (en) 1997-04-24
SE9503371L (sv) 1997-03-30
WO1997012457A2 (en) 1997-04-03
NO981245D0 (no) 1998-03-19
CN1183706C (zh) 2005-01-05
CA2233069A1 (en) 1997-04-03
AU715522B2 (en) 2000-02-03
SE9503371D0 (sv) 1995-09-29
BR9610944A (pt) 1999-01-12
EP0852860A1 (en) 1998-07-15

Similar Documents

Publication Publication Date Title
CN1183706C (zh) 具有冗余度的时钟信号分配网络的运行和维护
US8755285B2 (en) Method, system and apparatus for diagnosing physical downlink failure
NZ203517A (en) Line transmitter/receiver:correlation of received signals with reference signals
CN1097775C (zh) 多数表决电路以及多数表决电路的测试和维护
RU2523331C2 (ru) Способ и устройство для оперативного обнаружения неисправностей оборудования обработки сигналов и платы оптического интерфейса
CN107870948A (zh) 任务调度方法和装置
CN1143477C (zh) 时钟信号选择器***
CN110415850B (zh) 一种降低反应堆保护***误动率的设计方法
CN1199493C (zh) 带有用户时钟同步的无线网
CN102457893A (zh) 一种数据处理方法和设备
CN1216191A (zh) 同步信号检测装置
CN106303451A (zh) 多屏显示装置的视频处理单元输出同步性检测方法和***
CN114978236B (zh) 一种基于tod的跳频同步方法
CN1901494A (zh) 设备状态检测方法以及相关设备及***
KR101241449B1 (ko) 인공위성의 vcdu 데이터 복원 시스템
CN1051898C (zh) 双向场逆程码并能抑制非整场图象的电视监控方法
CN101641895A (zh) 错误检测
CN1599309A (zh) 测量服务中断的方法和装置
RU2003129648A (ru) Помехоустойчивое вычислительное устройство и способ для эксплуатации подобного устройства
CN1774884A (zh) 解码数据串的方法
CN88101769A (zh) 数字电信交换***的同步装置
JPH1185557A (ja) 装置の検査方法
WO2005053231A1 (en) Communication fault containment via indirect detection
CN103618740B (zh) 一种具备纠错能力的Abis采集链路归属方法及其***
CN115840096A (zh) 一种数据采集设备及方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C19 Lapse of patent right due to non-payment of the annual fee
CF01 Termination of patent right due to non-payment of annual fee