CN114823608A - 阵列基板及显示装置 - Google Patents

阵列基板及显示装置 Download PDF

Info

Publication number
CN114823608A
CN114823608A CN202210389051.2A CN202210389051A CN114823608A CN 114823608 A CN114823608 A CN 114823608A CN 202210389051 A CN202210389051 A CN 202210389051A CN 114823608 A CN114823608 A CN 114823608A
Authority
CN
China
Prior art keywords
substrate
sub
orthographic projection
layer
conductive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210389051.2A
Other languages
English (en)
Inventor
雷杰
田�健
许邹明
刘纯建
张建英
马亚军
程雪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei BOE Ruisheng Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei BOE Ruisheng Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei BOE Ruisheng Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202210389051.2A priority Critical patent/CN114823608A/zh
Publication of CN114823608A publication Critical patent/CN114823608A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/35Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being liquid crystals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本申请提供一种阵列基板及显示装置。所述阵列基板包括衬底、位于所述衬底上的第一导电层、位于所述第一导电层背离所述衬底一侧的第一绝缘层、及位于所述第一绝缘层背离所述衬底一侧的第二导电层。所述第一导电层包括多个间隔排布的第一导电部。所述第二导电层包括多个导电部组,所述多个导电部组的每个导电部组包括至少两个第二导电部,每一所述第二导电部通过贯穿所述第一绝缘层的第一开孔与一个所述第一导电部直接接触。所述第二导电部包括焊盘,所述焊盘在所述衬底上的正投影落在所述第一开孔所述衬底上的正投影内。所述显示装置包括所述阵列基板。

Description

阵列基板及显示装置
技术领域
本申请涉及显示技术领域,特别涉及一种阵列基板及显示装置。
背景技术
微型发光二极管,其尺寸大约小于500μm,由于其具有更小的尺寸和超高的亮度、寿命长等优势,因此在显示领域使用趋势明显增大。
发明内容
本申请提供了一种阵列基板及显示装置。
根据本申请实施例的第一方面,提供了一种阵列基板。所述阵列基板包括:
衬底;
位于所述衬底上的第一导电层,所述第一导电层包括多个间隔排布的第一导电部;
位于所述第一导电层背离所述衬底一侧的第一绝缘层;
位于所述第一绝缘层背离所述衬底一侧的第二导电层,所述第二导电层包括多个导电部组,所述多个导电部组的每个导电部组包括至少两个第二导电部,每一所述第二导电部通过贯穿所述第一绝缘层的第一开孔与一个所述第一导电部直接接触;
所述第二导电部包括焊盘,所述焊盘在所述衬底上的正投影落在所述第一开孔所述衬底上的正投影内。
在一个实施例中,所述第一导电部的厚度大于所述第二导电部的厚度。
在一个实施例中,所述阵列基板还包括与所述第一导电部同层设置的多个信号线。
在一个实施例中,所述第一绝缘层包括第一有机层,所述第一开孔包括设置在所述第一有机层的第一子开孔,每一所述焊盘在所述衬底上的正投影位于一个所述第一子开孔在所述衬底上的正投影内。
在一个实施例中,所述第一有机层包括第一子有机层,所述第一子开孔包括设置在所述第一子有机层的第一子通孔,一个所述导电部组的各所述第二导电部在所述衬底上的正投影位于一个所述第一子通孔在所述衬底上的正投影内。
在一个实施例中,所述第一有机层包括第一子有机层,所述第一子开孔包括设置在所述第一子有机层的第一子通孔,一个所述导电部组的各所述焊盘在所述衬底上的正投影均落在一个所述第一子通孔在所述衬底上的正投影内,一个所述导电部组的各所述第二导电部在所述衬底上的正投影与一个所述第一子通孔在所述衬底上的正投影均存在部分交叠。
在一个实施例中,所述第一有机层包括第一子有机层,所述第一子开孔包括设置在所述第一子有机层的第一子通孔;每一所述第一子通孔在所述衬底上的正投影位于一个所述第二导电部在所述衬底上的正投影内。
在一个实施例中,所述第一有机层还包括位于所述第一子有机层朝向所述衬底一侧的第二子有机层,所述第一子开孔包括设置在所述第二子有机层的第二子通孔;
每一所述第二子通孔在所述衬底上的正投影位于一个所述第二导电部在所述衬底上的正投影内;或者,一个所述导电部组的各所述焊盘在所述衬底上的正投影均落在一个所述第二子通孔在所述衬底上的正投影内。
在一个实施例中,所述第一绝缘层包括第一无机层,所述第一开孔包括设置在所述第一无机层的第二子开孔,每一所述第二子开孔在所述衬底上的正投影位于一个所述第二导电部在所述衬底上的正投影的轮廓围设的区域内。
在一个实施例中,所述阵列基板还包括位于所述第二导电部背离所述衬底一侧的第二绝缘层,所述第二绝缘层设有第二开孔,每一所述焊盘在所述衬底上的正投影落在一个所述第二开孔在所述衬底上的正投影内。
在一个实施例中,所述第二绝缘层包括第二无机层,所述第二开孔包括设置在所述第二无机层的第三子开孔,每一所述第三子开孔在所述衬底上的正投影位于一个所述第二导电部在所述衬底上的正投影的轮廓围设的区域内。
在一个实施例中,所述第二绝缘层包括第二有机层,所述第二开孔包括设置在所述第二有机层的第四子开孔,每一所述第四子开孔在所述衬底上的正投影位于一个所述第二导电部在所述衬底上的正投影轮廓围设的区域内;或者,一个所述导电部组的各所述焊盘在所述衬底上的正投影均落在一个所述第四子开孔在所述衬底上的正投影内。
根据本申请实施例的第二方面,提供了一种显示装置。所述显示装置包括多个电子元件及上述的阵列基板;
所述多个电子元件的每个电子元件包括至少两个引脚,每个所述电子元件的引脚与一个所述导电部组的焊盘焊接。
在一个实施例中,所述电子元件包括尺寸在百微米及以下量级的无机发光二极管和/或尺寸在百微米及以下量级的驱动芯片。
本申请实施例提供的阵列基板及显示装置,每一第二导电部通过贯穿第一绝缘层的第一开孔与一个第一导电部直接接触,且所述第二导电部中的焊盘在衬底上的正投影落在第一开孔衬底上的正投影内,则焊盘与第一导电部直接接触,在焊盘与引脚焊接不良的情况需要进行返工时,即使属于第二导电部的焊盘被损坏,位于其下方的第一导电部可以作为“托底”备用部件,保证后续再次安装的可靠性,从而解决焊盘无法进行二次焊接的问题,有助于提升产品良率。
附图说明
图1是本申请一示例性实施例提供的显示装置的局部结构示意图;
图2是图1所示的显示装置的局部放大图;
图3是图2所示的显示装置沿BB’方向剖开后得到的阵列基板的局部剖视图;
图4是图2所示的显示装置沿AA’方向剖开后得到的局部剖视图;
图5是本申请另一示例性实施例提供的显示装置的局部剖视图;
图6是本申请再一示例性实施例提供的显示装置的局部剖视图;
图7是本申请又一示例性实施例提供的显示装置的局部剖视图。
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施例并不代表与本申请相一致的所有实施例。相反,它们仅是与如所附权利要求书中所详述的、本申请的一些方面相一致的装置和方法的例子。
在本申请使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本申请。在本申请和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。还应当理解,本文中使用的术语“和/或”是指并包含一个或多个相关联的列出项目的任何或所有可能组合。
应当理解,尽管在本申请可能采用术语第一、第二、第三等来描述各种信息,但这些信息不应限于这些术语。这些术语仅用来将同一类型的信息彼此区分开。例如,在不脱离本申请范围的情况下,第一信息也可以被称为第二信息,类似地,第二信息也可以被称为第一信息。取决于语境,如在此所使用的词语“如果”可以被解释成为“在……时”或“当……时”或“响应于确定”。
本申请实施例提供了一种阵列基板及显示装置。下面结合附图,对本申请实施例中的阵列基板及显示装置进行详细说明。在不冲突的情况下,下述的实施例中的特征可以相互补充或相互组合。
本申请实施例提供了一种阵列基板。如图1至图6所示,所述阵列基板包括衬底10、位于所述衬底10上的第一导电层20、位于所述第一导电层20背离所述衬底10一侧的第一绝缘层30、以及位于所述第一绝缘层30背离所述衬底10一侧的第二导电层40。
所述第一导电层20包括多个间隔排布的第一导电部21。所述第二导电层40包括多个导电部组,所述多个导电部组的每个导电部组包括至少两个第二导电部41,每一所述第二导电部41通过贯穿所述第一绝缘层30的第一开孔301与一个所述第一导电部21直接接触。所述第二导电部41包括焊盘411,所述焊盘411在所述衬底10上的正投影落在所述第一开孔301所述衬底10上的正投影内。
其中,每个导电部组的焊盘411用于与一个电子元件进行焊接。具体来说,电子元件包括至少两个引脚,且电子元件包括的引脚的数量与其对应的导电部组包括的焊盘的数量相同,各引脚分别与一个焊盘焊接。在一些实施例中,引脚与对应的焊盘可以通过焊接材料(例如锡、锡银铜合金、锡铜合金等),采用回流焊工艺或浸焊工艺实现引脚与对应的焊盘的连接。可以理解的是,焊接材料可以通过涂覆、打印等方式预先设置在焊盘上,也可以通过涂覆或蘸取等方式预先设置在电子元件的引脚上。若出现焊盘与引脚的安装出现不良时,需要将不良位点处的电子元件去除,并安装新的电子元件,但在去除电子元件时容易损坏与该电子元件连接的焊盘,造成局部或者全部缺失,从而无法保证再次安装的可靠性。本申请实施例提供的阵列基板,每一第二导电部通过贯穿第一绝缘层的第一开孔与一个第一导电部直接接触,且所述第二导电部中的焊盘在衬底上的正投影落在第一开孔衬底上的正投影内,则焊盘与第一导电部直接接触,在焊盘与引脚焊接不良的情况需要进行返工时,即使属于第二导电部的焊盘被损坏,位于其下方的第一导电部可以作为“托底”备用部件,保证后续再次安装的可靠性,从而解决焊盘无法进行二次焊接的问题,有助于提升产品良率。
在一个实施例中,电子元件包括尺寸在百微米及以下量级的无机发光二极管,所述电子元件也可包括尺寸在百微米及以下量级的驱动芯片。其中百微米及以下量级的无机发光二极管可以是mini LED,也可以是micro LED。mini LED的尺寸范围约为100μm~500μm,micro LED的尺寸小于100μm。驱动芯片可以是用来向无机发光二极管提供信号使无机发光二极管发光的芯片。图1所示的实施例中,电子元件包括驱动芯片62及无机发光二极管61,驱动芯片62驱动无机发光二极管61发光。
在一个实施例中,如图1所示,每四个无机发光二极管61相互串联作为一组,一个驱动芯片62被配置为向四个组提供信号。
在一个实施例中,如图1及图2所示,所述阵列基板还包括与第一导电部21同层设置的多个信号线22,信号线22用于向无机发光二极管61和/或驱动芯片62提供信号。也即是第一导电层20包括第一导电部21和多个信号线22。如此,第一导电部21可与多个信号线22在同一工艺步骤中同时形成,制备第一导电部21不会增加阵列基板的制备工艺复杂度。
在一个实施例中,所述多个信号线22包括公共电压线GND、驱动电压线VLED、源电源线VSS、源地址线DI、时钟信号线CLOCK、数据线DATA等。
在一些实施例中,同一电子元件60的两个引脚可与同一信号线(例如公共电压线GND)连接,则与该两个引脚对应的焊盘411下方的第一导电部21可以相互连通,例如构成一体结构。
在一个实施例中,如图1至图3所示,所述阵列基板还包括与第二导电部41同层设置的多个连接线42,也即是所述第二导电层40包括多个第二导电部41及多个连接线42,第二导电部41与多个连接线42在同一工艺步骤中形成。连接线42用于将具有电连接关系的电子元件实现连接,例如将属于同一组的无机发光二极管61实现串联或并联或者串并联结合的连接方式,并将无机发光二极管61与用于向其提供信号的驱动芯片62实现连接。
在一个实施例中,第一导电层20的厚度范围约为1.5μm~7μm,其材料包括铜。例如第一导电层20可以通过溅射的方式形成例如MoNb/Cu/MoNb的叠层材料,底层MoNb
Figure BDA0003594842870000061
用于提高粘附力,中间层Cu用于传递电信号,顶层MoNb
Figure BDA0003594842870000071
用于防氧化。该膜层还可以通过电镀的方式形成,先形成种子层MoNiTi提高晶粒成核密度,电镀后再制作防氧化层MoNiTi。
在一个实施例中,第二导电层40的厚度范围约为
Figure BDA0003594842870000072
其材料可以为例如MoNb/Cu/CuNi的叠层材料,底层MoNb用于提高粘附力,中间层Cu主要用于确保第二导电层具有较低的电阻,顶层CuNi可兼顾防氧化和固晶牢固性。
在一个实施例中,如图3所示,所述第一绝缘层30还设有过孔302,过孔302贯穿第一绝缘层30,过孔302在衬底10上的正投影位于第一导电部21在衬底10上的正投影内,连接线42通过过孔302与第一导电部21直接接触。也即是,焊盘411通过第一导电部21与连接线42电连接。
在一个实施例中,所述第一导电部21的厚度大于所述第二导电部41的厚度。如此设置,在焊盘与引脚焊接不良的情况需要进行返工时,第一导电部作为“托底”备用部件更有助于保证再次安装的可靠性,解决焊盘无法进行二次焊接的问题。
在一个实施例中,如图3至图7所示,所述第一绝缘层30包括第一有机层35,所述第一开孔301包括设置在所述第一有机层35的第一子开孔351,每一所述焊盘411在所述衬底10上的正投影位于一个所述第一子开孔351在所述衬底10上的正投影内。一般有机层的厚度较大,通过设置第一绝缘层30包括第一有机层35,可使得第一导电层20与第二导电层40不直接接触的部分之间的第一绝缘层的厚度较大,避免第一导电层20与第二导电层40发生短路。
在一个实施例中,如图3至图7所示,所述第一有机层35包括第一子有机层31、以及位于所述第一子有机层31朝向所述衬底10一侧的第二子有机层32。所述第一子开孔351包括设置在所述第一子有机层31的第一子通孔311,所述第一子开孔351还包括设置在所述第二子有机层32的第二子通孔321。
在一个实施例中,所述第一子有机层31为单层膜层,或者第一子有机层31包括多个子有机膜层,也即是第一子有机层31通过多次涂覆工艺形成。第一子有机层31的材料可以为有机树脂。
在一个实施例中,所述第二子有机层32为单层膜层,或者第二子有机层32包括多个子有机膜层,也即是第二子有机层32通过多次涂覆工艺形成。第二子有机层32的材料可以为有机树脂。
在一个实施例中,如图2及图3所示,一个所述导电部组的各所述第二导电部41在所述衬底10上的正投影位于一个所述第一子通孔311在所述衬底10上的正投影内。导电部组可与第一子通孔311一一对应,每一导电部组的各所述第二导电部41在衬底10上的正投影位于对应的第一子通孔311在衬底10上的正投影内,每一导电部组的各所述第二导电部41在衬底10上的正投影位于对应的第一子通孔311在衬底10上的正投影的轮廓以内。如此设置,第二导电部41与对应的第一导电部21之间无第一子有机层31,环绕导电部组的各焊盘411四周的第一绝缘层背离所述衬底的表面与各焊盘411背离所述衬底的表面之间的距离较小,有助于减小焊盘411表面与位于导电部组的各焊盘411四周的第一绝缘层之间的段差,从而可以降低电子元件的主体部分与导电部组的各焊盘411四周的第一绝缘层背离所述衬底的表面一侧搭接,而出现的电子元件的引脚63与焊盘411无法有效接触(直接接触或者间接接触)而出现虚焊的问题,可保证电子元件的引脚63与焊盘411的焊接效果。并且,相邻焊盘411之间的膜层无第一子有机层31,焊盘411的表面与位于相邻焊盘411之间的膜层表面之间的段差较小,可避免电子元件向一侧倾斜而导致电子元件另一侧的引脚与焊盘411发生虚焊的问题,保证电子元件的各引脚与对应的焊盘411的焊接效果。
其中,一个所述导电部组的各所述第二导电部41在所述衬底10上的正投影位于一个所述第一子通孔311在所述衬底10上的正投影内,指的是第一子通孔311在衬底上的正投影的轮廓与对应的所述导电部组的各所述第二导电部41在所述衬底10上的正投影的部分轮廓重合,或者第一子通孔311在衬底上的正投影的轮廓位于对应的所述导电部组的各所述第二导电部41在所述衬底10上的正投影的轮廓以外。图2至图4所示的实施例中,第一子通孔311在衬底上的正投影的轮廓位于对应的所述导电部组的各所述第二导电部41在所述衬底10上的正投影的轮廓以外。
在一个实施例中,如图2所示,所述第一子通孔311在衬底10上的正投影的轮廓与信号线22在衬底10上的正投影的轮廓不重合,第一子通孔311在衬底10上的正投影的轮廓与第一导电部21在衬底10上的正投影的轮廓不重合,第一子通孔311在衬底10上的正投影的轮廓与第二导电部41在衬底10上的正投影的轮廓不重合。如此设置,可避免阵列基板的膜层段差较大,而导致后续形成的膜层发生断裂的风险。
在另一实施例中,如图5及图6所示,一个所述导电部组的各所述焊盘411在所述衬底10上的正投影均落在一个所述第一子通孔311在所述衬底10上的正投影内,一个所述导电部组的各所述第二导电部41在所述衬底10上的正投影与一个所述第一子通孔311在所述衬底10上的正投影均存在部分交叠。导电部组与第一子通孔311可一一对应,一个导电部组的各焊盘411在衬底10上的正投影均位于对应的第一子通孔311在衬底10上的正投影内。如此设置,相邻两个焊盘411之间的膜层无第一子有机层31,焊盘411的表面与位于相邻焊盘411之间的膜层表面之间的段差较小,可避免电子元件向一侧倾斜而导致电子元件另一侧的引脚与焊盘411发生虚焊的问题,保证电子元件的各引脚与对应的焊盘411的焊接效果。在该实施例中,位于所述导电部组的边缘区域的所述第二导电部41与对应的第一导电部21之间可设有第一子有机层31。
在一个实施例中,如图7所示,每一所述第一子通孔311在所述衬底10上的正投影位于一个所述第二导电部41在所述衬底10上的正投影内。第一子通孔311与第二导电部41可一一对应,第二导电部41的焊盘411在衬底10上的正投影位于对应的第一子通孔311在衬底10上的正投影内,且第二导电部41在衬底10上的正投影覆盖对应的第一子通孔311在衬底10上的正投影。
每一所述第一子通孔311在所述衬底10上的正投影位于一个所述第二导电部41在所述衬底10上的正投影内,指的是第一子通孔311在所述衬底10上的正投影与对应的所述第二导电部41在所述衬底10上的正投影重合,或者所述第一子通孔311在所述衬底10上的正投影的面积小于对应的所述第二导电部41在所述衬底10上的正投影的面积。图7所示的实施例中,所述第一子通孔311在所述衬底10上的正投影的面积小于对应的第二导电部41在所述衬底10上的正投影的面积。在该实施例中,位于相邻焊盘411之间的膜层包括第一子有机层31。
在一个实施例中,如图4及图7所示,每一所述第二子通孔321在所述衬底10上的正投影位于一个所述第二导电部41在所述衬底10上的正投影内。第二子通孔321与第二导电部41可一一对应,每一第二子通孔321在衬底10上的正投影位于对应的第二导电部41在衬底上的正投影内。每一所述第二子通孔321在所述衬底10上的正投影位于一个所述第二导电部41在所述衬底10上的正投影内,指的是,每一第二子通孔321在所述衬底10上的正投影与对应的第二导电部41在衬底10上的正投影重合,或者,每一第二子通孔321在所述衬底10上的正投影的轮廓位于对应的第二导电部41在衬底10上的正投影的轮廓内侧,也即是每一第二子通孔321在衬底10上的正投影的面积小于对应的第二导电部41在衬底10上的正投影的面积。图4及图7所示的实施例中,每一第二子通孔321在衬底10上的正投影的轮廓位于对应的第二导电部41在衬底10上的正投影的轮廓内侧。在该实施例中,位于相邻焊盘411之间的膜层包括第二子有机层32。
在另一实施例中,如图5及图6所示,一个所述导电部组的各所述焊盘411在所述衬底10上的正投影均落在一个所述第二子通孔321在所述衬底10上的正投影内。第二子通孔321与导电部组可一一对应,每一导电部组的各焊盘411在衬底10上的正投影均位于对应的第二子通孔321在衬底10上的正投影内。如此设置,位于相邻两个焊盘411之间的膜层不包括第二子有机层32,焊盘411的表面与位于相邻焊盘411之间的膜层表面之间的段差较小,可避免电子元件向一侧倾斜而导致电子元件另一侧的引脚与焊盘411发生虚焊的问题。在该实施例中,位于所述导电部组的边缘区域的各所述第二导电部41与对应的第一导电部21之间分别设有第二子有机层32。
在一个实施例中,如图4至图7所示,所述第一绝缘层30包括第一无机层,所述第一开孔301包括设置在所述第一无机层的第二子开孔,每一所述第二子开孔在所述衬底10上的正投影位于一个所述第二导电部41在所述衬底10上的正投影的轮廓围设的区域内。
在一个实施例中,如图4至图7所示,所述第一无机层包括位于第二子有机层32与第一导电层20之间的第一子无机层33,第二子开孔包括设置在第一子无机层33上的第三子通孔331,每一焊盘411在衬底10上的正投影位于一个第三子通孔331在衬底10上的正投影内;每一第三子通孔331在所述衬底10上的正投影位于一个所述第二导电部41在所述衬底10上的正投影的轮廓围设的区域内。第三子通孔331与第二导电部41可一一对应,第三子通孔331在衬底10上的正投影位于对应的第二导电部41在衬底10上的正投影的轮廓围设的区域内。第三子通孔331在衬底10上的正投影位于对应的第二导电部41在衬底10上的正投影的轮廓围设的区域内,指的是,第三子通孔331在衬底10上的正投影与对应的第二导电部41在衬底10上的正投影重合,或者第三子通孔331在衬底10上的正投影的轮廓位于对应的第二导电部41在衬底10上的正投影的轮廓内侧。图4至图7所示的实施例中,第三子通孔331在衬底10上的正投影的轮廓位于对应的第二导电部41在衬底10上的正投影的轮廓内侧。第一子无机层33位于相邻焊盘411之间的部分可起到减小水汽入侵至第一导电部21的量,提升阵列基板的可靠性;并且第一子无机层33的厚度较小,不会影响电子元件与焊盘411绑定的可靠性。
在该实施例中,各所述第二导电部41的边缘区域与衬底10之间可分别设有第一子无机层33,位于相邻焊盘411之间的膜层包括第一子无机层33。
图4及图7所示的实施例中,第一子无机层33设有位于相邻焊盘411之间的第一过孔332,第二子有机层32部分位于第一过孔332内。进一步地,图7所示的实施例中,第二子有机层32设有与第一过孔332连通的第二过孔322,位于相邻焊盘411之间的膜层包括第一子有机层31时,第一子有机层31部分位于第一过孔332和第二过孔322内。图5及图6所示的实施例中,第一子无机层33位于相邻焊盘411之间的部分连续,未设有过孔。
在一些实施例中,所述第一子无机层33可以是单层膜层,或者第一子无机层33包括多个子无机膜层,通过多次涂覆工艺形成。第一子无机层33的材料可包括氮化硅与氧化硅中的至少一种。
在一个实施例中,如图3至图7所示,所述第一无机层还包括位于第一子有机层31与第二导电层40之间的第二子无机层34,第二子开孔包括设置在第二子无机层34上的第四子通孔341,每一焊盘411在衬底10上的正投影位于一个第四子通孔341在衬底10上的正投影内;每一第四子通孔341在所述衬底10上的正投影位于一个所述第二导电部41在所述衬底10上的正投影的轮廓围设的区域内。第四子通孔341与第二导电部41可一一对应,第四子通孔341在衬底10上的正投影位于对应的第二导电部41在衬底10上的正投影的轮廓围设的区域内。在该实施例中,各所述第二导电部41的边缘区域与衬底10之间可设有第二子无机层34,位于相邻焊盘411之间的膜层包括第二子无机层34。
第四子通孔341在衬底10上的正投影位于对应的第二导电部41在衬底10上的正投影的轮廓围设的区域内,指的是,第四子通孔341在衬底10上的正投影与对应的第二导电部41在衬底10上的正投影重合,或者第四子通孔341在衬底10上的正投影的轮廓位于对应的第二导电部41在衬底10上的正投影的轮廓内侧。图4至图7所示的实施例中,第四子通孔341在衬底10上的正投影的轮廓位于对应的第二导电部41在衬底10上的正投影的轮廓内侧。第二子无机层34位于相邻焊盘411之间的部分可起到减小水汽入侵至第一导电部21的量,提升阵列基板的可靠性;并且第二子无机层34的厚度较小,不会影响电子元件与焊盘411绑定的可靠性。
图4至图7所示的实施例中,第二子无机层34位于相邻焊盘411之间的部分为连续的膜层,未设有过孔。如此,第二子无机层34位于相邻焊盘411之间的部分更有助于减小水汽入侵至第一导电部21的量,提升阵列基板的可靠性。
在一些实施例中,所述第二子无机层34可以是单层膜层,或者第二子无机层34包括多个子无机膜层,通过多次涂覆工艺形成。第二子无机层34的材料可包括氮化硅与氧化硅中的至少一种。
在一个实施例中,在背离衬底的方向上,所述第一绝缘层30的各膜层环绕第一开孔301的侧面倾斜延伸,各膜层环绕第一开孔301的侧面的倾斜角度可大致相同,倾斜角度的范围可为50°~60°。第一开孔301在平行于衬底10的表面所在的平面的方向上,至少存在两个截面,且两个截面中远离衬底10的截面的面积大于靠近衬底10的截面的面积。例如,第一开孔301在垂直于衬底所在平面的方向上的截面形状可为倒梯形。
在一个实施例中,所述阵列基板还包括位于所述第二导电部41背离所述衬底10一侧的第二绝缘层50,所述第二绝缘层50设有第二开孔501,每一所述焊盘411在所述衬底10上的正投影落在一个所述第二开孔501在所述衬底10上的正投影内。如此设置,第二绝缘层50的第二开孔501暴露焊盘411,不会影响焊盘411与电子元件的引脚焊接的可靠性。
在一个实施例中,如图4至图7所示,所述第二绝缘层50包括第二无机层51,所述第二开孔501包括设置在所述第二无机层51的第三子开孔511,每一所述第三子开孔511在所述衬底10上的正投影位于一个所述第二导电部41在所述衬底10上的正投影的轮廓围设的区域内。第三子开孔511与第二导电部41可一一对应,每一第三子开孔511在衬底10上的正投影位于对应的第二导电部41在衬底10上的正投影的轮廓围设的区域内。位于相邻焊盘411之间的膜层包括第二无机层51。第二无机层51可减缓水氧向第二导电部41入侵的速度,提升阵列基板的信赖性。
其中,第三子开孔511在衬底10上的正投影位于对应的第二导电部41在衬底10上的正投影的轮廓围设的区域内,指的是,第三子开孔511在所述衬底10上的正投影与对应的第二导电部41在所述衬底10上的正投影重合,或者第三子开孔511在所述衬底10上的正投影的轮廓位于对应的第二导电部41在所述衬底10上的正投影的轮廓内侧,也即是第三子开孔511在所述衬底10上的正投影的面积小于对应的第二导电部41在所述衬底10上的正投影的面积。图4至图7所示的实施例中,第三子开孔511在所述衬底10上的正投影的轮廓位于对应的第二导电部41在所述衬底10上的正投影的轮廓内侧。如此,第二无机层51覆盖第二导电部41的边缘,更有助于减小水汽入侵至第二导电部41的量。
在一些实施例中,所述第二无机层51可以是单层膜层,或者第二无机层51包括多个子无机膜层,通过多次涂覆工艺形成。在一些实施例中,第二无机层51的材料包括氮化硅与氧化硅中的至少一种。
在一个实施例中,如图4至图7所示,所述第二绝缘层50包括第二有机层52,第二有机层52可位于第二无机层51背离衬底10的一侧。所述第二开孔501包括设置在所述第二有机层52的第四子开孔521。
如图4、图5及图7所示,每一所述第四子开孔521在所述衬底10上的正投影位于一个所述第二导电部41在所述衬底10上的正投影的轮廓围设的区域内。第四子开孔521与第二导电部41可一一对应,各第四子开孔521在衬底10上的正投影位于对应的第二导电部41在衬底10上的正投影的轮廓围设的区域内。第四子开孔521在所述衬底10上的正投影位于一个所述第二导电部41在所述衬底10上的正投影的轮廓围设的区域内,指的是,第四子开孔521在所述衬底10上的正投影与对应的第二导电部41在所述衬底10上的正投影重合,或者第四子开孔521在所述衬底10上的正投影的轮廓位于对应的第二导电部41在所述衬底10上的正投影的轮廓内侧,也即是第四子开孔521在所述衬底10上的正投影的面积小于对应的第二导电部41在所述衬底10上的正投影的面积。图4、图5及图7所示的实施例中,第四子开孔521在所述衬底10上的正投影的轮廓位于对应的第二导电部41在所述衬底10上的正投影的轮廓内侧。位于相邻焊盘411之间的膜层包括第二有机层52。
在另一个实施例中,如图6所示,一个所述导电部组的各所述焊盘411在所述衬底10上的正投影均落在一个所述第四子开孔521在所述衬底10上的正投影内。如此设置,位于相邻焊盘411之间的膜层不包括第二有机层52,焊盘411的表面与位于相邻焊盘411之间的膜层表面之间的段差较小,可避免电子元件向一侧倾斜而导致电子元件另一侧的引脚与焊盘411发生虚焊的问题。在该实施例中,所述导电部组的边缘区域背离衬底的一侧可设有第二子有机层32。
在一个实施例中,所述第二有机层52为单层膜层,或者第二有机层52包括多个子有机膜层,也即是第二有机层52通过多次涂覆工艺形成第二有机层52的材料可以为有机树脂。
在一个实施例中,如图3至图7所示,第二导电部41未被第二绝缘层50覆盖的部分为焊盘411,连接线42被第二绝缘层50覆盖。
在一个实施例中,图4至图7所示的实施例中,第一导电部21的厚度范围为2.88μm~4.32μm,第一子无机层33的厚度为21600埃~2640埃,第二子有机层32的厚度为2.7μm~3.3μm,第一子有机层31的厚度为4.0μm~5.0μm,第二子无机层34的厚度为1080埃~1320埃,第二导电部41的厚度为0.48μm~0.72μm,第二无机层51的厚度为3150埃~3850埃,第二有机层52的厚度为2.7μm~3.3μm。
图4所示的实施例中,焊盘411的表面与位于相邻焊盘411之间的膜层表面之间的段差等于第一子无机层33的厚度、第二子有机层32的厚度、第二子无机层34的厚度、第二导电部41的厚度、第二无机层51及第二有机层52的厚度之和,减去第二导电部41的厚度。也即是,焊盘411的表面与位于相邻焊盘411之间的膜层表面之间的段差等于第一子无机层33的厚度、第二子有机层32的厚度、第二子无机层34的厚度、第二无机层51的厚度及第二有机层52的厚度之和。
图5所示的实施例中,焊盘411的表面与位于相邻焊盘411之间的膜层表面之间的段差等于第一子无机层33的厚度、第二子无机层34的厚度、第二无机层51的厚度及第二有机层52的厚度之和。
图6所示的实施例中,焊盘411的表面与位于相邻焊盘411之间的膜层表面之间的段差等于第一子无机层33的厚度、第二子无机层34的厚度及第二导电部41的厚度之和,减去第二导电部41的厚度。
图7所示的实施例中,焊盘411的表面与位于相邻焊盘411之间的膜层表面之间的段差等于第一子无机层33的厚度、第二子有机层32的厚度、第一子有机层31的厚度、第二子无机层34的厚度、第二导电部41的厚度、第二无机层51的厚度及第二有机层52的厚度之和。
本发明实施方式还提供一种显示装置,该显示装置包括多个电子元件及上述任一实施例所述的阵列基板。
如图2所示,所述多个电子元件的每个电子元件60包括至少两个引脚63,每个所述电子元件60的引脚63与一个所述导电部组的焊盘411焊接,且引脚63的面积小于对应的焊盘411的面积,引脚63在衬底10上的正投影的至少80%的区域应位于对应的焊盘411在衬底10上的正投影的轮廓以内。如此即使引脚63与对应的焊盘411对位时存在偏差,也能保证引脚63与对应的焊盘411的焊接效果。
在一个实施例中,所述电子元件60包括尺寸在百微米及以下量级的无机发光二极管61和/或尺寸在百微米及以下量级的驱动芯片62。其中百微米及以下量级的无机发光二极管61可以是mini LED,也可以是micro LED。mini LED的尺寸范围约为100μm~500μm,micro LED的尺寸小于100μm。驱动芯片62可以是用来向无机发光二极管提供信号使无机发光二极管发光的芯片。
在一个实施例中,如图1所示,所述显示装置还包括包覆无机发光二极管的保护结构70,保护结构70可采用透明硅胶通过滴注或打印的方式制备得到,保护结构70远离衬底10一侧的表面可为半球形,用以调节无机发光二极管发出的光线。
在一些实施例中,该显示装置可以为液晶显示装置,其包括液晶面板和设置在该液晶面板的非显示侧的背光源,背光源包括在前面任一个实施例中描述的阵列基板。
在另一实施例中,所述显示装置中的阵列基板作为显示基板使用。阵列基板作为显示基板使用时,每一无机发光二极管作为一个子像素。
由于该显示装置包括上述阵列基板,因此具有相同的有益效果,在此不再赘述。
本发明对于显示装置的适用不做具体限制,其可以是电视机、笔记本电脑、平板电脑、可穿戴显示设备、手机、车载显示、导航、电子书、数码相框、广告灯箱等任何具有柔性显示功能的产品或部件。
需要指出的是,在附图中,为了图示的清晰可能夸大了层和区域的尺寸。而且可以理解,当元件或层被称为在另一元件或层“上”时,它可以直接在其他元件上,或者可以存在中间的层。另外,可以理解,当元件或层被称为在另一元件或层“下”时,它可以直接在其他元件下,或者可以存在一个以上的中间的层或元件。另外,还可以理解,当层或元件被称为在两层或两个元件“之间”时,它可以为两层或两个元件之间唯一的层,或还可以存在一个以上的中间层或元件。通篇相似的参考标记指示相似的元件。
本领域技术人员在考虑说明书及实践这里公开的内容后,将容易想到本申请的其它实施方案。本申请旨在涵盖本申请的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本申请的一般性原理并包括本申请未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本申请的真正范围和精神由下面的权利要求指出。
应当理解的是,本申请并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本申请的范围仅由所附的权利要求来限制。

Claims (14)

1.一种阵列基板,其特征在于,所述阵列基板包括:
衬底;
位于所述衬底上的第一导电层,所述第一导电层包括多个间隔排布的第一导电部;
位于所述第一导电层背离所述衬底一侧的第一绝缘层;
位于所述第一绝缘层背离所述衬底一侧的第二导电层,所述第二导电层包括多个导电部组,所述多个导电部组的每个导电部组包括至少两个第二导电部,每一所述第二导电部通过贯穿所述第一绝缘层的第一开孔与一个所述第一导电部直接接触;
所述第二导电部包括焊盘,所述焊盘在所述衬底上的正投影落在所述第一开孔所述衬底上的正投影内。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一导电部的厚度大于所述第二导电部的厚度。
3.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括与所述第一导电部同层设置的多个信号线。
4.根据权利要求1所述的阵列基板,其特征在于,所述第一绝缘层包括第一有机层,所述第一开孔包括设置在所述第一有机层的第一子开孔,每一所述焊盘在所述衬底上的正投影位于一个所述第一子开孔在所述衬底上的正投影内。
5.根据权利要求4所述的阵列基板,其特征在于,所述第一有机层包括第一子有机层,所述第一子开孔包括设置在所述第一子有机层的第一子通孔,一个所述导电部组的各所述第二导电部在所述衬底上的正投影位于一个所述第一子通孔在所述衬底上的正投影内。
6.根据权利要求4所述的阵列基板,其特征在于,所述第一有机层包括第一子有机层,所述第一子开孔包括设置在所述第一子有机层的第一子通孔,一个所述导电部组的各所述焊盘在所述衬底上的正投影均落在一个所述第一子通孔在所述衬底上的正投影内,一个所述导电部组的各所述第二导电部在所述衬底上的正投影与一个所述第一子通孔在所述衬底上的正投影均存在部分交叠。
7.根据权利要求4所述的阵列基板,其特征在于,所述第一有机层包括第一子有机层,所述第一子开孔包括设置在所述第一子有机层的第一子通孔;每一所述第一子通孔在所述衬底上的正投影位于一个所述第二导电部在所述衬底上的正投影内。
8.根据权利要求5至7任一项所述的阵列基板,其特征在于,所述第一有机层还包括位于所述第一子有机层朝向所述衬底一侧的第二子有机层,所述第一子开孔包括设置在所述第二子有机层的第二子通孔;
每一所述第二子通孔在所述衬底上的正投影位于一个所述第二导电部在所述衬底上的正投影内;或者,一个所述导电部组的各所述焊盘在所述衬底上的正投影均落在一个所述第二子通孔在所述衬底上的正投影内。
9.根据权利要求1所述的阵列基板,其特征在于,所述第一绝缘层包括第一无机层,所述第一开孔包括设置在所述第一无机层的第二子开孔,每一所述第二子开孔在所述衬底上的正投影位于一个所述第二导电部在所述衬底上的正投影的轮廓围设的区域内。
10.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括位于所述第二导电部背离所述衬底一侧的第二绝缘层,所述第二绝缘层设有第二开孔,每一所述焊盘在所述衬底上的正投影落在一个所述第二开孔在所述衬底上的正投影内。
11.根据权利要求10所述的阵列基板,其特征在于,所述第二绝缘层包括第二无机层,所述第二开孔包括设置在所述第二无机层的第三子开孔,每一所述第三子开孔在所述衬底上的正投影位于一个所述第二导电部在所述衬底上的正投影的轮廓围设的区域内。
12.根据权利要求10所述的阵列基板,其特征在于,所述第二绝缘层包括第二有机层,所述第二开孔包括设置在所述第二有机层的第四子开孔,每一所述第四子开孔在所述衬底上的正投影位于一个所述第二导电部在所述衬底上的正投影轮廓围设的区域内;或者,一个所述导电部组的各所述焊盘在所述衬底上的正投影均落在一个所述第四子开孔在所述衬底上的正投影内。
13.一种显示装置,其特征在于,所述显示装置包括多个电子元件及权利要求1至12任一项所述的阵列基板;
所述多个电子元件的每个电子元件包括至少两个引脚,每个所述电子元件的引脚与一个所述导电部组的焊盘焊接。
14.根据权利要求13所述的显示装置,其特征在于,所述电子元件包括尺寸在百微米及以下量级的无机发光二极管和/或尺寸在百微米及以下量级的驱动芯片。
CN202210389051.2A 2022-04-13 2022-04-13 阵列基板及显示装置 Pending CN114823608A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210389051.2A CN114823608A (zh) 2022-04-13 2022-04-13 阵列基板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210389051.2A CN114823608A (zh) 2022-04-13 2022-04-13 阵列基板及显示装置

Publications (1)

Publication Number Publication Date
CN114823608A true CN114823608A (zh) 2022-07-29

Family

ID=82536873

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210389051.2A Pending CN114823608A (zh) 2022-04-13 2022-04-13 阵列基板及显示装置

Country Status (1)

Country Link
CN (1) CN114823608A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024040567A1 (zh) * 2022-08-26 2024-02-29 京东方科技集团股份有限公司 驱动基板、发光基板以及显示装置
WO2024092439A1 (zh) * 2022-10-31 2024-05-10 京东方科技集团股份有限公司 线路板、发光基板、背光模组及显示装置
WO2024113143A1 (zh) * 2022-11-29 2024-06-06 京东方科技集团股份有限公司 显示基板和显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024040567A1 (zh) * 2022-08-26 2024-02-29 京东方科技集团股份有限公司 驱动基板、发光基板以及显示装置
WO2024092439A1 (zh) * 2022-10-31 2024-05-10 京东方科技集团股份有限公司 线路板、发光基板、背光模组及显示装置
WO2024113143A1 (zh) * 2022-11-29 2024-06-06 京东方科技集团股份有限公司 显示基板和显示装置

Similar Documents

Publication Publication Date Title
CN114823608A (zh) 阵列基板及显示装置
US8686447B2 (en) Light emitting unit and display device
US20060268530A1 (en) Wiring board, semiconductor device and display module
US11637228B2 (en) Light emitting device and electrode substrate
CN101340777A (zh) 柔性印刷电路板和使用其的液晶显示装置及其制造方法
CN113096549B (zh) 一种驱动背板及显示装置
KR20190095684A (ko) 반도체 패키지 및 이를 포함하는 디스플레이 장치
US7508073B2 (en) Wiring board, semiconductor device using the same, and method for manufacturing wiring board
CN113299603A (zh) 背板结构的制作方法、背板结构、显示面板及显示装置
KR20090072160A (ko) 연성 필름
EP1850390A2 (en) Display device module
US20220238771A1 (en) Array substrate and display device
WO2023159419A1 (zh) 阵列基板及显示装置
WO2023159553A1 (zh) 发光基板及显示装置
WO2023184505A1 (zh) 阵列基板及其制备方法、显示装置
JP2019079032A (ja) パッケージ基板用フィルム、半導体パッケージ、ディスプレイ装置及びそれらの製造方法
TWI791404B (zh) 顯示面板
US20240113131A1 (en) Array substrate and display device
WO2024040567A1 (zh) 驱动基板、发光基板以及显示装置
KR102174163B1 (ko) 표시패널과 구동회로기판을 연결하는 칩온필름 패키지용 연성 인쇄회로기판 및 이에 구동칩을 본딩하는 방법
KR102175747B1 (ko) 표시패널과 구동회로기판을 연결하는 칩온필름 패키지용 연성 인쇄회로기판 및 이에 구동칩을 본딩하는 방법
CN117652026A (zh) 发光基板、显示装置和拼接显示装置
JP2000091645A (ja) 半導体発光装置及びその製造方法
CN117812801A (zh) 线路板、基板及背光模组
US6307270B1 (en) Electro-optic device and method for manufacturing the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination