CN114068679A - 碳化硅二极管及其制备方法 - Google Patents

碳化硅二极管及其制备方法 Download PDF

Info

Publication number
CN114068679A
CN114068679A CN202111458178.7A CN202111458178A CN114068679A CN 114068679 A CN114068679 A CN 114068679A CN 202111458178 A CN202111458178 A CN 202111458178A CN 114068679 A CN114068679 A CN 114068679A
Authority
CN
China
Prior art keywords
silicon carbide
layer
epitaxial layer
carbide substrate
metal electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111458178.7A
Other languages
English (en)
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Lyuneng Xinchuang Electronic Technology Co ltd
Original Assignee
Beijing Lyuneng Xinchuang Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Lyuneng Xinchuang Electronic Technology Co ltd filed Critical Beijing Lyuneng Xinchuang Electronic Technology Co ltd
Priority to CN202111458178.7A priority Critical patent/CN114068679A/zh
Publication of CN114068679A publication Critical patent/CN114068679A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/0455Making n or p doped regions or layers, e.g. using diffusion
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/6606Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本发明提供了一种碳化硅二极管及其制备方法,包括碳化硅衬底、多层外延层、多个P型分压环、多个P型扩散区、肖特基势垒层、欧姆接触层、背面金属电极、正面金属电极、二氧化硅薄膜以及聚酰亚胺层;背面金属电极和碳化硅衬底均设置在欧姆接触层上;多层外延层设置在碳化硅衬底上;多层外延层的两端均设置有二氧化硅薄膜;聚酰亚胺层设置在二氧化硅薄膜上;正面金属电极的两端均设置在二氧化硅薄膜上;肖特基势垒层设置在多层外延层上。本发明通过激光设备生成特定能量的激光束,朝向注入参杂区域,实现选择性区域激活,独立的激活深度控制,满足注入区域中晶格修复及离子激活条件。

Description

碳化硅二极管及其制备方法
技术领域
本发明涉及半导体器件技术领域,具体地,涉及一种碳化硅二极管及其使用方法,尤其是一种激光激活及激光欧姆接触制备的碳化硅二极管及其制备方法。
背景技术
SiC(碳化硅)由于其禁带宽度是Si的3倍,高击穿场强(0.8E16~3E16V/cm)是Si的10倍,以及高热导率(4.9W/cm K)约是Si的3.2倍,因此,也称为宽禁带半导体材料,在产业界则称为第三代半导体材料,可在高温、高功率、高频的操作环境下正常发挥器件性能。因此第三代半导体-SIC(碳化硅)因其高禁带宽度、高阻断电压和高热导率等特性,成为制作高温、高频、抗辐射和大功率电力电子器件的理想半导体材料。
对于SiC器件,由于材料的特性,离子注入和激活退火是公认的SiC器件制程中的关键性技术。SiC材料的离子注入和激活退火的研究发现,由于SiC比Si具有更大的密度,在同能量注入下,离子在SiC中能形成的注入深度会更小。如果注入离子在SiC材料中达到较深的注入区域,其注入能量可能需要达到MeV级别,因此注入时会采用高温和多次注入形成箱体分布。然而,高能量的离子注入会在注入区域的材料表面和内部都造成损伤,为了解决注入离子的激活问题并减小因注入造成的损伤,离子注入后的退火是对SiC材料中的注入离子进行激活的重要工艺步骤。
传统的碳化硅器件退火激活,采用高温炉管的方式,在1400~1800度惰性气氛中进行退火激活,可以得到大于80%的激活率,但同时由于退火激活温度较高,在SiC表面会产生新的位错,以及会造成内部已存在的位错产生滑移,因此由于衬底整体高温而导致衬底的其它损伤。
SiC是宽禁带半导体材料与传统的SI衬底材料有明显的区别,在其正、背面基底上直接沉积金属,金属与SiC界面会直接建立起肖特基势垒,形成肖特基接触,这样会阻止电荷从金属流向SiC。因而需要对金属与SiC界面进行退火,使金属和SiC在一定温度下发生反应,生成硅化物,使金属和SiC形成欧姆接触,比接触电阻尽可能降低,比接触电阻越低,器件在工作过程中的发热和功损越低。
公开号为CN109979829A的专利文献公开了一种碳化硅激活退火方法,包括以下步骤:在碳化硅晶片经过离子注入的一侧表面形成第一保护层;在碳化硅晶片形成第一保护层的一侧表面形成第二保护层;将形成第二保护层后的碳化硅晶片进行退火处理;退火处理时第二保护层的热稳定性优于第一保护层的热稳定性。但是该专利文献针对碳化硅材料缺陷特性以及常规高温引入的不稳定因素等未能进行有效解决,存在待改进之处。
公开号为CN109509706A的专利文献公开了一种碳化硅二极管的制备方法及由该制备方法制成的碳化硅二极管,该碳化硅二极管包括一碳化硅衬底、一碳化硅外延层、一图形化的场板介质层、一图形化的肖特基接触电极和一欧姆接触电极层;碳化硅外延层设置于碳化硅衬底的正面;在碳化硅外延层内且沿着碳化硅外延层的上表面设置有图形化的离子注入区;碳化硅外延层的上表面设置有图形化的场板介质层,且碳化硅外延层的上表面未图形化的场板介质层覆盖的区域设置有图形化的肖特基接触电极;图形化的场板介质层的上表面的部分区域被图形化的肖特基接触电极覆盖,其余区域裸露;欧姆接触电极层设置于碳化硅衬底的背面。但是该专利文献仍然存在常规高温引入的不稳定因素的缺陷。
发明内容
针对现有技术中的缺陷,本发明的目的是提供一种碳化硅二极管及其制备方法。
根据本发明提供的一种碳化硅二极管,包括碳化硅衬底、多层外延层、多个P型分压环、多个P型扩散区、肖特基势垒层、欧姆接触层、背面金属电极、正面金属电极、二氧化硅薄膜以及聚酰亚胺层;
所述背面金属电极和所述碳化硅衬底均设置在所述欧姆接触层上,所述欧姆接触层位于所述背面金属电极和所述碳化硅衬底之间;
所述多层外延层设置在所述碳化硅衬底上,所述碳化硅衬底位于所述多层外延层和所述欧姆接触层之间;
所述多层外延层的两端均设置有二氧化硅薄膜,所述多层外延层位于所述二氧化硅薄膜和所述碳化硅衬底之间;
所述聚酰亚胺层设置在所述二氧化硅薄膜上,所述二氧化硅薄膜位于所述聚酰亚胺层和所述多层外延层之间;
所述正面金属电极的两端均设置在所述二氧化硅薄膜上,所述正面金属电极的两端均位于所述聚酰亚胺层和所述二氧化硅薄膜之间;
所述肖特基势垒层设置在所述多层外延层上,所述肖特基势垒层位于所述多层外延层两端的所述二氧化硅薄膜之间,所述肖特基势垒层位于所述多层外延层和所述正面金属电极之间。
优选的,多层所述外延层包括第一外延层、第二外延层以及碳化硅隔离缓冲层;
所述第二外延层设置在所述第一外延层上,所述第一外延层设置在所述碳化硅隔离缓冲层;
所述第一外延层位于所述第二外延层和所述碳化硅隔离缓冲层之间;
所述碳化硅隔离缓冲层设置在所述碳化硅衬底上,所述碳化硅隔离缓冲层位于所述碳化硅衬底和所述第一外延层之间;
所述二氧化硅薄膜和所述肖特基势垒层均设置在所述第二外延层上。
优选的,所述碳化硅衬底为N型导电材料,厚度200um~400um;所述碳化硅隔离缓冲层为N型碳化硅导电材料,厚度0.5um~1.5um。
优选的,所述第一外延层为N型碳化硅导电材料,厚度0.5um~5um,电阻率1016~1017;所述第二外延层为N型碳化硅导电材料,厚度2-50um,电阻率1015~1016
优选的,所述正面金属电极的厚度为1um~10um;所述聚酰亚胺薄膜的厚度为1um~5um;所述背面金属电极的厚度为1um~10um。
本发明还提供一种上述的碳化硅二极管的制备方法,包括如下步骤:
步骤1:在所述碳化硅衬底的上表面生长所述碳化硅隔离缓冲层;
步骤2:在所述碳化硅隔离缓冲层上分多次生长淀积形成多层所述外延层;
步骤3:在所述外延层生长淀积所述二氧化硅薄膜;
步骤4:通过光刻胶的涂布曝光显影工艺对所述外延层进行刻蚀处理,在所述外延层上形成P区分压环窗口和有源区中P型扩散区窗口,通过多次P型离子注入,分次最终形成所述P型分压环和所述P型扩散区;
步骤5:在所述外延层上淀积所述肖特基势垒层;
步骤6:在所述肖特基势垒层上淀积金属或复合金属,并通过光刻胶的涂布曝光显影工艺进行刻蚀形成所述正面金属电极;
步骤7:在所述正面金属电极的上面淀积所述聚酰亚胺层,通过光刻胶的涂布曝光显影工艺进行刻蚀形成金属上钝化层,并与所述二氧化硅薄膜形成终端钝化层;
步骤8:将所述碳化硅衬底研磨减薄,在所述碳化硅衬底背面淀积或溅射金属作为所述欧姆接触层;
步骤9:在所述欧姆接触层上进行金属淀积,形成所述背面金属电极。
优选的,所述步骤1中,去除所述碳化硅衬底上的氧化层,具体过程为:采用清洗液清洗所述碳化硅衬底,然后采用去离子水对所述碳化硅衬底进行反复清洗,并对所述碳化硅衬底进行氮气吹干和烘干。
优选的,所述步骤1中,对所述碳化硅衬底进行碳膜淀积,并在淀积碳膜后进行激光退火激活,在激光退火后通过刻蚀或去胶方式去除碳膜;
所述碳膜厚度10nm~500nm,所述碳膜通过溅射或涂布PR胶实现;所述激光器选用红外、绿光双光源***,生成527nm~980nm的范围中的波长,脉冲宽度100ns~500ns,脉冲频率1KHz~10KHz。
优选的,所述步骤4中,所述P型离子注入为AL离子或硼离子,注入温度为300-700度,注入能量30-800kev。
优选的,所述步骤8中,所述欧姆接触采用激光退火;
所述激光器选用紫外光源及绿光双光源***,生成355nm~527nm的波长,光斑尺寸100um~500um可调节配置,脉冲宽度100ns~300ns,脉冲频率1KHz~10KHz。
与现有技术相比,本发明具有如下的有益效果:
1、本发明通过激光设备生成特定能量的激光束,朝向所述注入参杂区域,从而将所述注入参杂区域及一定注入参杂深度范围内加热到1200℃与2000℃的温度,实现选择性区域激活,独立的激活深度控制,满足所述注入区域中晶格修复及离子激活条件;
2、本发明通过对激光波长、光斑尺寸、脉冲宽度、能量、频率的条件设定,摸索出比较合适的激活条件,并配合X\Y运动台扫描方案,较大尺寸光斑可以做到高平顶均匀性,保证了工艺处理的微观形貌均匀、拼接完整,激光激活离子激活率显著提高,均匀性提高;
3、本发明针对不同金属选择比较合适的退火条件,通过调节激光参数控制温度场,激活深度控制,使得金属膜与SiC交界面温度满足欧姆接触条件,实现了很小的比接触电阻,进而提升了碳化硅器件性能,器件可靠性增强;
4、本发明使用激光退火形成欧姆接触的方法,选用双光源***,通过对激光波长,光斑尺寸,脉冲宽度,能量,频率的条件设定,摸索出针对不同金属比较合适的激活条件,通过调节激光参数控制温度场,激活深度控制,使得金属膜与SiC交界面温度满足欧姆接触条件,又使晶圆正或背面其它深度区域不发生高温影响。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
图1为本发明的碳化硅二极管的结构示意图。
图中示出:
碳化硅衬底1 欧姆接触层8
碳化硅隔离缓冲层2 背面金属电极9
第一外延层3 正面金属电极10
第二外延层4 二氧化硅薄膜11
P型分压环5 聚酰亚胺层12
P型扩散区6 多层外延层13
肖特基势垒层7
具体实施方式
下面结合具体实施例对本发明进行详细说明。以下实施例将有助于本领域的技术人员进一步理解本发明,但不以任何形式限制本发明。应当指出的是,对本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变化和改进。这些都属于本发明的保护范围。
实施例1:
如图1所示,本实施例提供一种碳化硅二极管,包括碳化硅衬底1、多层外延层、多个P型分压环5、多个P型扩散区6、肖特基势垒层7、欧姆接触层8、背面金属电极9、正面金属电极10、二氧化硅薄膜11以及聚酰亚胺层12。背面金属电极9和碳化硅衬底1均设置在欧姆接触层8上,欧姆接触层8位于背面金属电极9和碳化硅衬底1之间,多层外延层13设置在碳化硅衬底1上,碳化硅衬底1位于多层外延层13和欧姆接触层8之间,多层外延层13的两端均设置有二氧化硅薄膜11,多层外延层13位于二氧化硅薄膜11和碳化硅衬底1之间,聚酰亚胺层12设置在二氧化硅薄膜11上,二氧化硅薄膜11位于聚酰亚胺层12和多层外延层13之间,正面金属电极10的两端均设置在二氧化硅薄膜11上,正面金属电极10的两端均位于聚酰亚胺层12和二氧化硅薄膜11之间,肖特基势垒层7设置在多层外延层13上,肖特基势垒层7位于多层外延层13两端的二氧化硅薄膜11之间,肖特基势垒层7位于多层外延层13和正面金属电极10之间。
碳化硅衬底1为N型导电材料,厚度200um~400um,碳化硅隔离缓冲层2为N型碳化硅导电材料,厚度0.5um~1.5um。正面金属电极10的厚度为1um~10um;聚酰亚胺薄膜的厚度为1um~5um;背面金属电极9的厚度为1um~10um。
多层外延层包括第一外延层3、第二外延层4以及碳化硅隔离缓冲层2。第二外延层4设置在第一外延层3上,第一外延层3设置在碳化硅隔离缓冲层2,第一外延层4位于第二外延层3和碳化硅隔离缓冲层2之间,碳化硅隔离缓冲层2设置在碳化硅衬底1上,碳化硅隔离缓冲层2位于碳化硅衬底1和第一外延层3之间,二氧化硅薄膜11和肖特基势垒层7均设置在第二外延层3上。
第一外延层3为N型碳化硅导电材料,厚度0.5um~5um,电阻率1016~1017,第二外延层4为N型碳化硅导电材料,厚度2-50um,电阻率1015~1016
本实施例还提供一种上述的碳化硅二极管的制备方法,包括如下步骤:
步骤1:在碳化硅衬底1的上表面生长碳化硅隔离缓冲层2;去除碳化硅衬底1上的氧化层,具体过程为:采用清洗液清洗碳化硅衬底1,然后采用去离子水对碳化硅衬底1进行反复清洗,并对碳化硅衬底1进行氮气吹干和烘干;对碳化硅衬底1进行碳膜淀积,并在淀积碳膜后进行激光退火激活,在激光退火后通过刻蚀或去胶方式去除碳膜,碳膜厚度10nm~500nm,碳膜通过溅射或涂布PR胶实现;激光器选用红外、绿光双光源***,生成527nm~980nm的范围中的波长,脉冲宽度100ns~500ns,脉冲频率1KHz~10KHz。
步骤2:在碳化硅隔离缓冲层2上分多次生长淀积形成多层外延层。
步骤3:在外延层生长淀积二氧化硅薄膜11。
步骤4:通过光刻胶的涂布曝光显影工艺对外延层进行刻蚀处理,在外延层上形成P区分压环窗口和有源区中P型扩散区窗口,通过多次P型离子注入,分次最终形成P型分压环5和P型扩散区6;P型离子注入为AL离子或硼离子,注入温度为300-700度,注入能量30-800kev。
步骤5:在外延层上淀积肖特基势垒层7。
步骤6:在肖特基势垒层7上淀积金属或复合金属,并通过光刻胶的涂布曝光显影工艺进行刻蚀形成正面金属电极10。
步骤7:在正面金属电极10的上面淀积聚酰亚胺层12,通过光刻胶的涂布曝光显影工艺进行刻蚀形成金属上钝化层,并与二氧化硅薄膜11形成终端钝化层。
步骤8:将碳化硅衬底1研磨减薄,在碳化硅衬底1背面淀积或溅射金属作为欧姆接触层8;欧姆接触采用激光退火,激光器选用紫外光源及绿光双光源***,生成355nm~527nm的波长,光斑尺寸100um~500um可调节配置,脉冲宽度100ns~300ns,脉冲频率1KHz~10KHz。
实施例2:
本领域技术人员可以将本实施例理解为实施例1的更为具体的说明。
如图1所示,本实施例提供一种激光激活及激光欧姆接触制备的碳化硅二极管及其制备方法,一种碳化硅二极管,碳化硅衬底1、碳化硅隔离缓冲层2、多层外延层、多个P型分压环5、多个P型扩散区6、肖特基势垒层7、欧姆接触层8、背面金属电极9、正面金属电极10、二氧化硅薄膜11以及聚酰亚胺层12。
碳化硅隔离缓冲层2生长在碳化硅衬底1上,并在碳化硅隔离缓冲层2上生长第一外延层3、第二外延层4(碳化硅隔离缓冲层2、第一外延层3、第二外延层4形成多层外延层),第二外延层上生成多个P型分压环5、P型扩散区6、肖特基势垒层7,碳化硅衬底1上生成欧姆接触层8、背面金属电极9,在碳化硅衬底1上生长或淀积二氧化硅薄膜11、正面金属电极10,正面电极金属10上淀积聚酰亚胺层12形成钝化层。
具体工步如下:
首先在碳化硅衬底1的上表面生长碳化硅隔离缓冲层2,并在此基础上生长第一外延层3、第二外延层4(但不仅限于第一外延层、第二外延层,也可增加第三外延层、第四外延层等)分两次或多次淀积形成多层外延层。
碳化硅衬底1为N型导电材料,厚度200~400um;碳化硅隔离缓冲层2为N型碳化硅导电材料,厚度0.5~1.5um;第一外延层3为N型碳化硅导电材料,厚度0.5~5um,电阻率1016~1017;第二外延层4为N型碳化硅导电材料,厚度2~50um,电阻率1015~1016
在第二外延层4上生长保护层二氧化硅薄膜11,二氧化硅薄膜11通过淀积实现,通过光刻胶的涂布曝光显影工艺进行刻蚀处理,形成P区分压环窗口及有源区中P型扩散区窗口,通过多次P型离子注入,分次最终形成P型分压环5和P型扩散区6。P型离子注入为AL离子或硼离子,注入温度为300~700度,注入能量30~800kev。
给碳化硅衬底1去除氧化层,可采用清洗液清洗,并采用去离子水进行反复清洗、氮气吹干、烘干等过程。为了避免碳化硅衬底1高温退火后导致碳化硅衬底1表面碳化,对碳化硅衬底1进行碳膜淀积,并在淀积碳膜后进行激光退火激活,碳膜厚度10~500nm,碳膜可以通过溅射或涂布PR胶实现。激光器选用红外、绿光双光源***,生成527nm~980nm的范围中的波长,脉冲宽度100ns~500ns,脉冲频率1~10KHz,光斑尺寸100~1000um可调节配置,并激活深度在8微米范围内独立控制,激活温度达到1200~2000度范围内配置,其中能量密度最大可达到18J/cm2,X\Y运动台扫描方案,平行于X轴和/或Y轴的一次或多次扫描。在激光退火后去除碳膜,可以通过刻蚀或去胶方式实现。
在第二外延层4上进行牺牲氧化,使用热氧生长二氧化硅100~200埃并去除,再进行氧化生长二氧化硅薄膜11,二氧化硅薄膜11通过淀积实现,厚度为8000~20000埃。在二氧化硅薄膜11上通过光刻胶的涂布曝光显影工艺进行刻蚀,形成电极窗口。
在第二外延层4上淀积金属不限于TI、NI、MO等金属,淀积金属与N型硅原子层在合金后形成肖特基势垒层7。肖特基势垒层7的淀积金属与N型硅原子层合金温度为400~600度。
在肖特基势垒层7上淀积金属不限于TI、NI、AG,AL,CU,或复合金属等并通过光刻胶的涂布曝光显影工艺进行刻蚀形成正面金属电极10,正面金属电极厚度为1~10um。
正面金属电极10的上面淀积聚酰亚胺层12,通过光刻胶的涂布曝光显影工艺进行刻蚀形成金属上钝化层,并与金属下的二氧化硅薄膜11形成终端钝化层。聚酰亚胺薄膜的厚度为1um~5um。
一种激光激活及激光欧姆接触制备的碳化硅二极管的制备方法,还包括以下步骤对碳化硅衬底1的硅片进行研磨减薄,将硅片厚度减薄到100~300um,在硅片背面淀积或溅射(TI、NI、MO等但不限于)作为欧姆接触层8,厚度为10nm~200nm。背面欧姆接触选用激光退火,激光器选用紫外光源及绿光双光源***,生成355nm~527nm的波长,光斑尺寸100~500um可调节配置,脉冲宽度100ns~300ns,脉冲频率1~10KHz,并实现退火深度在2微米范围内独立控制,退火温度达到800~1200度范围内配置,其中能量密度最大可达到3J/cm2,表面处能量优选为2.4J/cm2,X\Y运动台扫描方案,平行于X轴和/或Y轴的一次或多次扫描。
背面金属电极9进行金属淀积但不限于TI、Ni金属层与Ag金属层或连续多层金属,背面金属电极的厚度为1~10um。
本实施例通过调节激光器激光的双光源***、脉冲宽度,可以针对不同金属类型、不同膜厚的工况,进行欧姆接触激光退火。
本发明通过激光设备生成特定能量的激光束,朝向所述注入参杂区域,实现选择性区域激活,独立的激活深度控制,满足所述注入区域中晶格修复及离子激活条件。
在本申请的描述中,需要理解的是,术语“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
以上对本发明的具体实施例进行了描述。需要理解的是,本发明并不局限于上述特定实施方式,本领域技术人员可以在权利要求的范围内做出各种变化或修改,这并不影响本发明的实质内容。在不冲突的情况下,本申请的实施例和实施例中的特征可以任意相互组合。

Claims (10)

1.一种碳化硅二极管,其特征在于,包括碳化硅衬底(1)、多层外延层、多个P型分压环(5)、多个P型扩散区(6)、肖特基势垒层(7)、欧姆接触层(8)、背面金属电极(9)、正面金属电极(10)、二氧化硅薄膜(11)以及聚酰亚胺层(12);
所述背面金属电极(9)和所述碳化硅衬底(1)均设置在所述欧姆接触层(8)上,所述欧姆接触层(8)位于所述背面金属电极(9)和所述碳化硅衬底(1)之间;
所述多层外延层(13)设置在所述碳化硅衬底(1)上,所述碳化硅衬底(1)位于所述多层外延层(13)和所述欧姆接触层(8)之间;
所述多层外延层(13)的两端均设置有二氧化硅薄膜(11),所述多层外延层(13)位于所述二氧化硅薄膜(11)和所述碳化硅衬底(1)之间;
所述聚酰亚胺层(12)设置在所述二氧化硅薄膜(11)上,所述二氧化硅薄膜(11)位于所述聚酰亚胺层(12)和所述多层外延层(13)之间;
所述正面金属电极(10)的两端均设置在所述二氧化硅薄膜(11)上,所述正面金属电极(10)的两端均位于所述聚酰亚胺层(12)和所述二氧化硅薄膜(11)之间;
所述肖特基势垒层(7)设置在所述多层外延层(13)上,所述肖特基势垒层(7)位于所述多层外延层(13)两端的所述二氧化硅薄膜(11)之间,所述肖特基势垒层(7)位于所述多层外延层(13)和所述正面金属电极(10)之间。
2.根据权利要求1所述的碳化硅二极管,其特征在于,多层所述外延层包括第一外延层(3)、第二外延层(4)以及碳化硅隔离缓冲层(2);
所述第二外延层(4)设置在所述第一外延层(3)上,所述第一外延层(3)设置在所述碳化硅隔离缓冲层(2);
所述第一外延层(4)位于所述第二外延层(3)和所述碳化硅隔离缓冲层(2)之间;
所述碳化硅隔离缓冲层(2)设置在所述碳化硅衬底(1)上,所述碳化硅隔离缓冲层(2)位于所述碳化硅衬底(1)和所述第一外延层(3)之间;
所述二氧化硅薄膜(11)和所述肖特基势垒层(7)均设置在所述第二外延层(3)上。
3.根据权利要求2所述的碳化硅二极管,其特征在于,所述碳化硅衬底(1)为N型导电材料,厚度200um~400um;所述碳化硅隔离缓冲层(2)为N型碳化硅导电材料,厚度0.5um~1.5um。
4.根据权利要求2所述的碳化硅二极管,其特征在于,所述第一外延层(3)为N型碳化硅导电材料,厚度0.5um~5um,电阻率1016~1017;所述第二外延层(4)为N型碳化硅导电材料,厚度2-50um,电阻率1015~1016
5.根据权利要求1所述的碳化硅二极管,其特征在于,所述正面金属电极(10)的厚度为1um~10um;所述聚酰亚胺薄膜的厚度为1um~5um;所述背面金属电极(9)的厚度为1um~10um。
6.一种权利要求1至5任一项所述的碳化硅二极管的制备方法,其特征在于,包括如下步骤:
步骤1:在所述碳化硅衬底(1)的上表面生长所述碳化硅隔离缓冲层(2);
步骤2:在所述碳化硅隔离缓冲层(2)上分多次生长淀积形成多层所述外延层;
步骤3:在所述外延层生长淀积所述二氧化硅薄膜(11);
步骤4:通过光刻胶的涂布曝光显影工艺对所述外延层进行刻蚀处理,在所述外延层上形成P区分压环窗口和有源区中P型扩散区窗口,通过多次P型离子注入,分次最终形成所述P型分压环(5)和所述P型扩散区(6);
步骤5:在所述外延层上淀积所述肖特基势垒层(7);
步骤6:在所述肖特基势垒层(7)上淀积金属或复合金属,并通过光刻胶的涂布曝光显影工艺进行刻蚀形成所述正面金属电极(10);
步骤7:在所述正面金属电极(10)的上面淀积所述聚酰亚胺层(12),通过光刻胶的涂布曝光显影工艺进行刻蚀形成金属上钝化层,并与所述二氧化硅薄膜(11)形成终端钝化层;
步骤8:将所述碳化硅衬底(1)研磨减薄,在所述碳化硅衬底(1)背面淀积或溅射金属作为所述欧姆接触层(8);
步骤9:在所述欧姆接触层(8)上进行金属淀积,形成所述背面金属电极(9)。
7.根据权利要求6所述的制备方法,其特征在于,所述步骤1中,去除所述碳化硅衬底(1)上的氧化层,具体过程为:采用清洗液清洗所述碳化硅衬底(1),然后采用去离子水对所述碳化硅衬底(1)进行反复清洗,并对所述碳化硅衬底(1)进行氮气吹干和烘干。
8.根据权利要求6所述的制备方法,其特征在于,所述步骤1中,对所述碳化硅衬底(1)进行碳膜淀积,并在淀积碳膜后进行激光退火激活,在激光退火后通过刻蚀或去胶方式去除碳膜;
所述碳膜厚度10nm~500nm,所述碳膜通过溅射或涂布PR胶实现;所述激光器选用红外、绿光双光源***,生成527nm~980nm的范围中的波长,脉冲宽度100ns~500ns,脉冲频率1KHz~10KHz。
9.根据权利要求6所述的制备方法,其特征在于,所述步骤4中,所述P型离子注入为AL离子或硼离子,注入温度为300-700度,注入能量30-800kev。
10.根据权利要求6所述的制备方法,其特征在于,所述步骤8中,所述欧姆接触采用激光退火;
所述激光器选用紫外光源及绿光双光源***,生成355nm~527nm的波长,光斑尺寸100um~500um可调节配置,脉冲宽度100ns~300ns,脉冲频率1KHz~10KHz。
CN202111458178.7A 2021-12-01 2021-12-01 碳化硅二极管及其制备方法 Pending CN114068679A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111458178.7A CN114068679A (zh) 2021-12-01 2021-12-01 碳化硅二极管及其制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111458178.7A CN114068679A (zh) 2021-12-01 2021-12-01 碳化硅二极管及其制备方法

Publications (1)

Publication Number Publication Date
CN114068679A true CN114068679A (zh) 2022-02-18

Family

ID=80228273

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111458178.7A Pending CN114068679A (zh) 2021-12-01 2021-12-01 碳化硅二极管及其制备方法

Country Status (1)

Country Link
CN (1) CN114068679A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114823963A (zh) * 2022-04-22 2022-07-29 西安电子科技大学 一种势垒增强型与U型感光窗口的4H-SiC肖特基超高温紫外光电二极管及其制备方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108682695A (zh) * 2018-08-07 2018-10-19 济南晶恒电子有限责任公司 一种大电流低正向压降碳化硅肖特基二极管芯片及其制备方法
CN111192825A (zh) * 2018-12-12 2020-05-22 深圳方正微电子有限公司 碳化硅肖特基二极管及其制造方法
CN113540258A (zh) * 2021-06-28 2021-10-22 淄博绿能芯创电子科技有限公司 碳化硅二极管结构及制作方法
CN113658922A (zh) * 2021-09-08 2021-11-16 北京绿能芯创电子科技有限公司 用于增强可靠性的jbs碳化硅二级管器件结构及制造方法
CN216597592U (zh) * 2021-12-01 2022-05-24 北京绿能芯创电子科技有限公司 碳化硅二极管

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108682695A (zh) * 2018-08-07 2018-10-19 济南晶恒电子有限责任公司 一种大电流低正向压降碳化硅肖特基二极管芯片及其制备方法
CN111192825A (zh) * 2018-12-12 2020-05-22 深圳方正微电子有限公司 碳化硅肖特基二极管及其制造方法
CN113540258A (zh) * 2021-06-28 2021-10-22 淄博绿能芯创电子科技有限公司 碳化硅二极管结构及制作方法
CN113658922A (zh) * 2021-09-08 2021-11-16 北京绿能芯创电子科技有限公司 用于增强可靠性的jbs碳化硅二级管器件结构及制造方法
CN216597592U (zh) * 2021-12-01 2022-05-24 北京绿能芯创电子科技有限公司 碳化硅二极管

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114823963A (zh) * 2022-04-22 2022-07-29 西安电子科技大学 一种势垒增强型与U型感光窗口的4H-SiC肖特基超高温紫外光电二极管及其制备方法
CN114823963B (zh) * 2022-04-22 2024-01-23 西安电子科技大学 一种势垒增强型与u型感光窗口的肖特基紫外光电二极管

Similar Documents

Publication Publication Date Title
CN109671612B (zh) 一种氧化镓半导体结构及其制备方法
KR100797855B1 (ko) 쇼트키 접합형 반도체 장치의 제조방법
EP2388804B1 (en) Method for manufacturing semiconductor element
CN108028170B (zh) 贴合式soi晶圆的制造方法
JP6904774B2 (ja) 炭化珪素エピタキシャルウェハ、炭化珪素絶縁ゲート型バイポーラトランジスタ及びこれらの製造方法
JP5011493B2 (ja) 炭化珪素半導体素子の製造方法
JP2002329670A (ja) 半導体装置及びその製造方法
KR100887384B1 (ko) 고주파 다이오드 및 그 제조방법
WO2011118104A1 (ja) 半導体装置およびその製造方法
CN216597592U (zh) 碳化硅二极管
CN114068679A (zh) 碳化硅二极管及其制备方法
JP3963154B2 (ja) 炭化珪素ショットキーバリアダイオードの製造方法
RU2703931C1 (ru) Способ изготовления кремниевых диодов шоттки
JP4506100B2 (ja) 炭化珪素ショットキーバリアダイオードの製造方法
US9450132B2 (en) Photoelectric conversion device and manufacturing method thereof
KR102037589B1 (ko) 표면 조도가 개선된 반도체 구조체 및 이의 제조 방법
JP4000927B2 (ja) 半導体装置およびその製造方法
TW202307295A (zh) 氮化物半導體晶圓的製造方法
CN113838817A (zh) 一种金刚石基氮化镓异质结二极管器件的制备方法
JP6859964B2 (ja) 高周波用soiウェーハの製造方法
CN116774469B (zh) 一种器件的制备方法及结构
JP2017220653A (ja) 炭化珪素半導体装置の製造方法
JP2007027630A (ja) バイポーラ型半導体装置およびその製造方法
CN116774469A (zh) 一种器件的制备方法及结构
JP7400128B2 (ja) Mpsダイオードデバイス及びその作製方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination