CN114038390A - 像素电路和显示装置 - Google Patents

像素电路和显示装置 Download PDF

Info

Publication number
CN114038390A
CN114038390A CN202110580262.XA CN202110580262A CN114038390A CN 114038390 A CN114038390 A CN 114038390A CN 202110580262 A CN202110580262 A CN 202110580262A CN 114038390 A CN114038390 A CN 114038390A
Authority
CN
China
Prior art keywords
circuit
sub
light
transistor
energy storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110580262.XA
Other languages
English (en)
Inventor
孙佳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chongqing Kangjia Photoelectric Technology Research Institute Co Ltd
Original Assignee
Chongqing Kangjia Photoelectric Technology Research Institute Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chongqing Kangjia Photoelectric Technology Research Institute Co Ltd filed Critical Chongqing Kangjia Photoelectric Technology Research Institute Co Ltd
Priority to CN202110580262.XA priority Critical patent/CN114038390A/zh
Publication of CN114038390A publication Critical patent/CN114038390A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本申请涉及一种像素电路,其包括:第一发光控制子电路、第一复位子电路、储能元件、驱动晶体管、控制数据写入子电路、第二发光控制子电路、第二复位子电路、数据写入子电路和发光二极管。第一发光控制子电路将参考电压写入所述储能元件;第一复位子电路将参考电压写入所述储能元件;储能元件用于改变驱动晶体管的栅极的电压;驱动晶体管用于驱动发光二极管进行发光;控制数据写入子电路将第一电源电压写入储能元件;第二发光控制子电路传输驱动电流给发光二极管;第二复位子电路通过初始化电压信号为储能元件进行放电;数据写入子电路将数据电压写入储能元件。本申请还涉及了一种具有上述像素电路的显示装置。

Description

像素电路和显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种像素电路和一种具有该像素电路的显示装置。
背景技术
微型发光二极管(Micro Light Emitting Diode,Micro LED)具有体积小、省电、色域广、寿命长等优点,并且随着制程的成熟和价格的下降,近年来Micro LED相关产品(例如Micro LED显示器)越来越多。目前,Micro LED显示器随着使用时间的增加,往往会造成Micro LED像素驱动电路发生阈值电压和电源漂移等问题,从而导致Micro LED显示器的显示屏显示不稳定和亮度显示不均匀等现象。
因此,如何解决由于Micro LED像素驱动电路发生阈值电压和电源漂移而导致显示屏显示亮度不均以及显示不稳定是亟需解决的问题。
发明内容
鉴于上述现有技术的不足,本申请的目的在于提供一种像素电路和具有该像素电路的显示装置,其旨在解决现有技术中存在的由于Micro LED像素驱动电路发生阈值电压和电源漂移而导致显示不稳定和亮度显示不均匀的问题。
一种像素电路,其包括:第一发光控制子电路、第一复位子电路、储能元件、驱动晶体管、控制数据写入子电路、第二发光控制子电路、第二复位子电路、数据写入子电路和发光二极管,其中:所述第一发光控制子电路与参考电压端、所述第一复位子电路、所述储能元件以及所述数据写入子电路电性连接,用于响应发光控制信号,将所述参考电压端写入的参考电压写入所述储能元件;所述第一复位子电路与所述参考电压端、所述储能元件以及所述数据写入子电路电性连接,用于响应复位信号,并将所述参考电压写入所述储能元件,作为所述储能元件的参考电压;所述储能元件与所述驱动晶体管的栅极、所述控制数据写入子电路、所述第二复位子电路以及所述数据写入子电路电性连接,用于改变所述驱动晶体管的栅极电压;所述驱动晶体管的栅极与所述控制数据写入子电路以及所述第二复位子电路电性连接,所述驱动晶体管的漏极与第一电源电压端电性连接,所述驱动晶体管的源极与所述控制数据写入子电路和所述第二发光控制子电路电性连接,用于驱动所述发光二极管进行发光;所述控制数据写入子电路与所述第二发光控制子电路电性连接,用于响应控制数据写入信号,将第一电源电压写入所述储能元件;所述第二发光控制子电路与所述发光二极管电性连接,用于响应所述发光控制信号,传输驱动电流给所述发光二极管,以驱动所述发光二极管发光;所述第二复位子电路与所述储能元件和所述控制数据写入子电路电性连接,用于响应所述复位信号,并通过初始化电压信号为所述储能元件进行放电;所述数据写入子电路与所述储能元件电性连接,用于响应所述控制数据写入信号,并将数据电压写入所述储能元件,作为所述储能元件的参考电压;所述发光二极管的正极与所述第二发光控制子电路电性连接,所述发光二极管的负极与第二电源电压端电性连接。
上述像素电路中,通过所述驱动晶体管驱动所述发光二极管进行发光时,向所述发光二极管写入所述驱动电流,该驱动电流的大小与写入所述储能元件的数据电压和参考电压有关,而与所述驱动晶体管的阈值电压无关,从而消除了阈值电压对驱动电流的影响,有效的提升显示装置的整体亮度均匀性。
可选地,所述第一发光控制子电路包括第一发光控制晶体管,所述第一发光控制晶体管的栅极接收所述发光控制信号,所述第一发光控制晶体管的漏极与所述参考电压端电性连接,并接收所述参考电压端写入的参考电压,所述第一发光控制晶体管的源极与所述第一复位子电路、所述储能元件以及所述数据写入子电路电性连接。
可选地,所述第一复位子电路包括第一复位晶体管,所述第一复位晶体管的栅极接收所述复位信号,所述第一复位晶体管的漏极与所述参考电压端电性连接,并接收所述参考电压端写入的参考电压,所述第一复位晶体管的源极与所述第一发光控制晶体管的源极、所述储能元件以及所述数据写入子电路电性连接。
可选地,所述储能元件包括存储电容,所述存储电容的第一端与所述第一发光控制晶体管的源极、所述第一复位晶体管的源极以及所述数据写入子电路电性连接,其第二端与所述驱动晶体管的栅极、所述控制数据写入子电路和所述第二复位子电路电性连接,用于改变所述驱动晶体管的栅极电压。
可选地,所述控制数据写入子电路包括数据控制晶体管,所述数据控制晶体管的栅极接收所述控制数据写入信号,所述数据控制晶体管的漏极与所述储能元件的第二端、所述驱动晶体管的栅极和所述第二复位子电路电性连接,所述数据控制晶体管的源极与所述驱动晶体管的源极以及第二发光控制子电路电性连接。
可选地,所述第二发光控制子电路包括第二发光控制晶体管,所述第二发光控制晶体管的栅极接收所述发光控制信号,所述第二发光控制晶体管的漏极与所述驱动晶体管的源极以及所述数据控制晶体管的源极电性连接,所述第二发光控制晶体管的源极与所述发光二极管电性连接。
可选地,所述第二复位子电路包括第二复位晶体管,所述第二复位晶体管的栅极接收所述复位信号,所述第二复位晶体管的漏极与所述数据控制晶体管的漏极、所述储能元件的第二端以及所述驱动晶体管的栅极电性连接,所述第二复位晶体管的源极与初始化电压信号端电性连接,并将所述初始化电压写入所述储能元件中。
可选地,所述数据写入子电路包括开关晶体管,所述开关晶体管的栅极接收所述控制数据写入信号,所述开关晶体管的源极接收所述数据电压,所述开关晶体管的漏极与所述第一发光控制晶体管的源极、所述第一复位晶体管的源极以及所述储能元件的第一端电性连接。
可选地,所述驱动晶体管为P型晶体管。
上述像素电路中,由于所述驱动晶体管的阈值电压对发光二极管的发光电流没有影响,则所述像素电路可以补偿由于所述驱动晶体管的阈值电压不均进而造成发光电流不稳定从而对显示器的显示均一性造成的影响。
基于同样的发明构思,本申请还提供一种显示装置,其包括所述的像素电路。
上述显示装置中,通过所述驱动晶体管驱动所述发光二极管进行发光时,向所述发光二极管写入所述驱动电流,该驱动电流的大小与写入所述储能元件的数据电压和参考电压有关,而与所述驱动晶体管的阈值电压无关,从而消除了阈值电压对驱动电流的影响,有效的提升显示装置的整体亮度均匀性。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例公开的一种显示面板的结构示意图;
图2为图1所示像素电路的电路示意图;
图3为图2所示像素电路的电路结构示意图;
图4为对应图3所示的像素电路的时序图。
附图标记说明:
10-显示面板;
100-非显示区;
200-显示区;
110-像素电路;
111-第一发光控制子电路;
112-第一复位子电路;
113-储能元件;
114-驱动晶体管;
115-控制数据写入子电路;
116-第二发光控制子电路;
117-第二复位子电路;
118-数据写入子电路;
119-发光二极管;
T1-第一发光控制晶体管;
T2-第一复位晶体管;
T3-数据控制晶体管;
Cst-存储电容;
T4-第二发光控制晶体管;
T5-第二复位晶体管;
T6-开关晶体管;
119-发光二极管;
VDD-第一电源电压端;
Vref-参考电压端;
Vss-第二电源电压端。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。
目前,Micro LED显示器随着使用时间的增加,往往会造成Micro LED像素驱动电路发生阈值电压和电源漂移等问题,从而导致Micro LED显示器的显示屏显示不稳定和亮度显示不均匀等现象。基于此,本申请希望提供一种能够解决由于Micro LED像素驱动电路发生阈值电压和电源漂移而导致显示屏显示亮度不均以及显示不稳定问题的方案,其详细内容将在后续实施例中得以阐述。
本申请方案的详细阐述像素电路和具有该像素电路的显示装置的具体电路结构。
请参阅图1,其为本申请实施例公开的一种显示面板的结构示意图。如图1所示,本申请提供一种显示面板10,其包括显示区100以及非显示区200。其中,所述显示区100用作图像显示,所述非显示区200环绕设置于所述显示区100周围,并不用作图像显示。所述显示面板10还包括像素电路110,所述像素电路110设置于所述显示区100,用于显示图像。可以理解,在一些实施方式中,所述显示面板10可以以液晶材料作为显示介质,但本申请并不以此为限。
可以理解地,所述显示面板100可用于包含诸如个人数字助理(Personal DigitalAssistant,PDA)和/或音乐播放器功能的电子设备,诸如手机、平板电脑、具备无线通讯功能的可穿戴电子设备(如智能手表、智能手环)等。上述电子设备也可以是其它电子装置,诸如具有触敏表面(例如触控面板)的膝上型计算机(Laptop)等。在一些实施例中,所述电子设备可以具有通信功能,即可以通过2G(第二代手机通信技术规格)、3G(第三代手机通信技术规格)、4G(***手机通信技术规格)、5G(第五代手机通信技术规格)或W-LAN(无线局域网)或今后可能出现的通信方式与网络建立通信。为简明起见,对此本申请实施例不做进一步限定。
请参阅图2,其为图1所示像素电路的电路示意图。如图2所示,本申请提供的像素电路110至少可以包括第一发光控制子电路111、第一复位子电路112、储能元件113、驱动晶体管114、控制数据写入子电路115、第二发光控制子电路116、第二复位子电路117、数据写入子电路118和发光二极管119。
其中,所述第一发光控制子电路111与参考电压端Vref、所述第一复位子电路112、所述储能元件113以及所述数据写入子电路118电性连接,用于响应发光控制信号Emit,将所述参考电压端Vref写入的参考电压写入所述储能元件113。
所述第一复位子电路112与所述参考电压端Vref、所述第一发光控制子电路111、所述储能元件113以及所述数据写入子电路118电性连接,用于响应复位信号Reset,并将所述参考电压写入所述储能元件113,作为所述储能元件113的参考电压。
所述储能元件113与所述第一发光控制子电路111、所述第一复位子电路112、所述驱动晶体管114的栅极、所述控制数据写入子电路115、所述第二复位子电路117以及所述数据写入子电路118电性连接,用于改变所述驱动晶体管114的栅极电压。
所述驱动晶体管114的栅极与所述储能元件113、所述控制数据写入子电路115以及所述第二复位子电路117电性连接,所述驱动晶体管114的漏极与第一电源电压端VDD电性连接,所述驱动晶体管114的源极与所述控制数据写入子电路115和所述第二发光控制子电路116电性连接,用于驱动所述发光二极管119进行发光。其中,所述第一电源电压端VDD接收第一电源电压。
所述控制数据写入子电路115与所述储能元件113、所述驱动晶体管114的源极和栅极以及所述第二发光控制子电路116电性连接,用于响应控制数据写入信号Gate,将所述第一电源电压写入所述储能元件113。
所述第二发光控制子电路116与所述驱动晶体管114的源极、所述控制数据写入子电路115以及所述发光二极管119电性连接,用于响应所述发光控制信号Emit,传输驱动电流给所述发光二极管119,以驱动所述发光二极管119发光。
所述第二复位子电路117与所述储能元件113、所述驱动晶体管114的栅极和所述控制数据写入子电路115电性连接,用于响应所述复位信号Reset,并通过初始化电压信号Vint为所述储能元件113进行放电。
所述数据写入子电路118与所述第一发光控制子电路111、第一复位子电路112以及所述储能元件113电性连接,用于响应所述控制数据写入信号Gate,并将数据电压Vdata写入所述储能元件113,作为所述储能元件113的参考电压。也即为,所述储能元件113的参考电压可包括所述参考电压端Vref写入的参考电压和数据电压Vdata。可以理解的,为了便于描述,可将所述第一复位子电路112响应所述复位信号Reset写入所述储能元件113的参考电压定义为第一参考电压,而将所述数据写入子电路118响应所述控制数据写入信号Gate写入所述储能元件113的参考电压定义为第二参考电压。需要理解的是,上述定义只为了更好地理解和描述本申请实施例,因此不能理解为对本申请的限制。
所述发光二极管119的正极与所述第二发光控制子电路116电性连接,所述发光二极管119的负极与第二电源电压端Vss电性连接。
因此,在本申请的像素电路110中,通过所述驱动晶体管114驱动所述发光二极管119进行发光时,向所述发光二极管119写入所述驱动电流,该驱动电流的大小与写入所述储能元件113的参考电压(即所述参考电压端Vref写入的参考电压和数据电压Vdata)有关,而与所述驱动晶体管114的阈值电压无关,从而消除了阈值电压对驱动电流的影响,解决了由于像素驱动电路发生阈值电压和电源漂移导致显示亮度不均以及显示不稳定的问题,有效的提升显示装置的整体亮度均匀性和稳定性。
请参阅图3,其为图2所示像素电路的电路结构示意图。如图3所示,本申请提供的像素电路110中的所述第一发光控制子电路111包括第一发光控制晶体管T1,所述第一发光控制晶体管T1的栅极接收所述发光控制信号Emit,所述第一发光控制晶体管T1的漏极与所述参考电压端Vref电性连接,并接收所述参考电压端Vref写入的参考电压,所述第一发光控制晶体管T1的源极与第一复位子电路112、所述储能元件113以及所述数据写入子电路118电性连接。当所述发光控制信号Emit为低电平信号时,所述第一发光控制晶体管T1响应所述发光控制信号Emit而导通,将所述参考电压写入所述储能元件113。
所述第一复位子电路112包括第一复位晶体管T2,所述第一复位晶体管T2的栅极接收所述复位信号Reset,所述第一复位晶体管T2的漏极与所述参考电压端Vref电性连接,并接收所述参考电压端Vref写入的参考电压,所述第一复位晶体管T2的源极与所述第一发光控制晶体管T1的源极、所述储能元件113以及所述数据写入子电路118电性连接。当所述复位信号Reset为低电平信号时,所述第一复位晶体管T2响应所述复位信号Reset而导通,通过所述第一复位晶体管T2将所述参考电压写入所述储能元件113中,作为所述储能元件113的参考电压。
所述储能元件113包括存储电容Cst,所述存储电容Cst的第一端与所述第一发光控制晶体管T1的源极、所述第一复位晶体管T2的源极以及所述数据写入子电路118电性连接,其第二端与所述驱动晶体管114的栅极、所述控制数据写入子电路115和所述第二复位子电路117电性连接,用于改变所述驱动晶体管114的栅极电压。
所述驱动晶体管114的栅极与所述储能元件113的第二端、所述控制数据写入子电路115以及所述第二复位子电路117电性连接,所述驱动晶体管114的漏极与所述第一电源电压端VDD电性连接,所述驱动晶体管114的源极与所述控制数据写入子电路115和所述第二发光控制子电路116电性连接,用于驱动所述发光二极管119进行发光。其中,所述第一电源电压端VDD接收第一电源电压。
所述控制数据写入子电路115包括数据控制晶体管T3,所述数据控制晶体管T3的栅极接收所述控制数据写入信号Gate,所述数据控制晶体管T3的漏极与所述储能元件113的第二端、所述驱动晶体管114的栅极和所述第二复位子电路117电性连接,所述数据控制晶体管T3的源极与所述驱动晶体管114的源极以及第二发光控制子电路116电性连接。当所述控制数据写入信号Gate为低电平信号时,所述数据控制晶体管T3响应所述控制数据写入信号Gate而导通,通过所述第一数据控制晶体管T3将所述第一电源电压写入所述储能元件113中。
所述第二发光控制子电路116包括第二发光控制晶体管T4,所述第二发光控制晶体管T4的栅极接收所述发光控制信号Emit,所述第二发光控制晶体管T4的漏极与所述驱动晶体管114的源极以及所述数据控制晶体管T3的源极电性连接,所述第二发光控制晶体管T4的源极与所述发光二极管119电性连接。当所述发光控制信号Emit为低电平信号时,所述第二发光控制晶体管T4响应所述发光控制信号Emit而导通,所述第二发光控制晶体管T4传输所述驱动电流给所述发光二极管119,以驱动所述发光二极管119发光。
第二复位子电路117包括第二复位晶体管T5,所述第二复位晶体管T5的栅极接收所述复位信号Reset,所述第二复位晶体管T5的漏极与所述数据控制晶体管T3的漏极、所述储能元件113的第二端以及所述驱动晶体管114的栅极电性连接,所述第二复位晶体管T5的源极与初始化电压信号端Vint电性连接,并将所述初始化电压写入所述储能元件113中。当所述复位信号Reset为低电平信号时,所述第二复位晶体管T5响应所述复位信号Reset而导通,并通过初始化电压信号Vint为所述储能元件113进行放电。
所述数据写入子电路118包括开关晶体管T6,所述开关晶体管T6的栅极接收所述控制数据写入信号Gate,所述开关晶体管T6的源极接收所述数据电压Vdata,所述开关晶体管T6的漏极与所述第一发光控制晶体管T1的源极、所述第一复位晶体管T2的源极以及所述储能元件113的第一端电性连接。当所述控制数据写入信号Gate为低电平信号时,所述开关晶体管T6响应所述控制数据写入信号Gate而导通,通过所述开关晶体管T6将所述数据电压Vdata写入所述储能元件113中,作为所述储能元件113的参考电压。也即为,所述储能元件113的参考电压可包括所述参考电压端Vref写入的参考电压和数据电压Vdata
如图3实施例中所示的晶体管均为P型晶体管,可以想到的是采用N型晶体管实现是本领域技术人员可以在没有付出创造性劳动前提下轻易想到的,因此也是在本申请实施例的保护范围内的。在此需要说明的是,本申请实施例中的所采用的晶体管可以为薄膜晶体管或场效应管或其他特性的相同器件,由于采用的晶体管的源极和漏极是对称的,所以其源极、漏极是没有区别的。
对应图3所示的像素电路110的时序图如图4所示,具体地,选取如图4所示的时序图中的t1、t2和t3的三个阶段。图4所示的像素电路110的时序图的详细内容将在后续实施例中得以说明。
具体地,以1表示高电位,0表示低电位。需要说明的是,1和0是逻辑电位,仅为了更好地解释本申请实施例的具体工作过程,而不是在具体实施过程施加在各晶体管的栅极上的电位。在本实施例中,由于所有晶体管均为P型晶体管,则有效信号为低电平信号。
在t1阶段(即重置阶段),所述复位信号Reset=0,所述控制数据写入信号Gate=1,所述发光控制信号Emit=1。
具体为,当所述复位信号Reset为低电平信号,所述控制数据写入信号Gate为高电平信号,所述复位信号Reset为低电平信号时,则所述第一复位晶体管T2和所述第二复位晶体管T5均导通,所述第一发光控制晶体管T1、所述数据控制晶体管T3、所述第二发光控制晶体管T4以及所述开关晶体管T6均截止。因此,所述第一复位晶体管T2导通,通过所述第一复位晶体管T2将所述参考电压端Vref写入的参考电压传输至所述存储电容Cst的第一端;所述第二复位晶体管T5导通,将所述初始化电压信号Vint传输至所述存储电容Cst的第二端;所述参考电压信号和所述初始化电压信号Vint分别传输至所述存储电容Cst的第一端和第二端,清除上一帧的显示状态,提供初始导通状态。
在t2阶段(即数据写入和阈值补偿阶段),所述复位信号Reset=1,所述控制数据写入信号Gate=0,所述发光控制信号Emit=1。
具体为,当所述控制数据写入信号Gate为低电平信号,所述复位信号Reset以及所述发光控制信号Emit为高电平信号时,则数据控制晶体管T3以及开关晶体管T6均导通,第一发光控制晶体管T1、第一复位晶体管T2、第二发光控制晶体管T4以及第二复位晶体管T5均截止。因此,所述数据控制晶体管T3和开关晶体管T6导通,所述数据电压Vdata通过所述开关晶体管T6写入所述存储电容Cst的第一端,所述存储电容Cst的第一端电压最高为Vdata;所述数据控制晶体管T3导通,将所述第一电源电压通过所述数据控制晶体管T3和所述驱动晶体管114传输至所述存储电容Cst的第二端,所述存储电容Cst的第二端电压最高为Vdata+Vth;其中,Vth为驱动晶体管114的阈值电压,完成将阈值电压补偿至所述驱动晶体管114的栅极,所述驱动晶体管114的栅极完成自然放电后为关闭状态,则所述驱动晶体管114的栅极与源极的电压差为驱动晶体管114的阈值电压,完成阈值补偿状态。
在t3阶段(即发光阶段),所述复位信号Reset=1,所述控制数据写入信号Gate=1,所述发光控制信号Emit=0。
具体为,当所述发光控制信号Emit为低电平信号,所述复位信号Reset为高电平信号,所述控制数据写入信号Gate为高电平信号时,所述第一发光控制晶体管T1和所述第二发光控制晶体管T4均导通,则所述第一复位晶体管T2、所述数据控制晶体管T3、所述第二复位晶体管T5以及所述开关晶体管T6均截止。所述存储电容Cst的第一端电压重新分配,所述存储电容Cst的第一端电压为参考电压Vref,所述存储电容Cst的第二端电压为VDD+Vth-(Vdata-Vref),所述驱动晶体管114的栅极与源极的电压差为存储电容Cst的第二端电压减去VDD,根据公式
Figure BDA0003085794680000131
可知,驱动电流
Figure BDA0003085794680000132
其中
Figure BDA0003085794680000133
因此,驱动电流与所述驱动晶体管114的阈值电压Vth无关,Vth对发光二极管119的驱动电流没有影响,电流处于稳定的发光状态,直到下一次数据电压Vdata写入改变其发光状态。
综上所述,所述像素电路110中,由于所述驱动晶体管114的阈值电压Vth对发光二极管119的驱动电流没有影响,可以消除阈值电压对驱动电流的影响,则所述像素电路110可以补偿由于所述驱动晶体管114的阈值电压Vth不均进而造成驱动电流不稳定,从而对显示器的显示均一性造成的影响,解决了由于像素驱动电路发生阈值电压和电源漂移导致显示亮度不均以及显示不稳定的问题,进而有效的提升显示装置的整体亮度均匀性和稳定性。
本申请实施例还提供一种显示装置,其包括上述图1所示的显示面板10和上述图2-图3所示的设置在所述显示面板10中的显示区100的像素电路。其中,所述显示装置可以为液晶显示装置或者电致发光显示装置,例如OLED面板、Micro LED面板、Mini LED面板、手机、平板电脑、导航仪、显示器等任何具有显示功能的电子设备或者部件,本申请对此不作具体限制。
应当理解的是,本申请的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本申请所附权利要求的保护范围。

Claims (10)

1.一种像素电路,其特征在于,包括:第一发光控制子电路、第一复位子电路、储能元件、驱动晶体管、控制数据写入子电路、第二发光控制子电路、第二复位子电路、数据写入子电路和发光二极管,其中:
所述第一发光控制子电路与参考电压端、所述第一复位子电路、所述储能元件以及所述数据写入子电路电性连接,用于响应发光控制信号,将所述参考电压端写入的参考电压写入所述储能元件;
所述第一复位子电路与所述参考电压端、所述储能元件以及所述数据写入子电路电性连接,用于响应复位信号,并将所述参考电压写入所述储能元件,作为所述储能元件的参考电压;
所述储能元件与所述驱动晶体管的栅极、所述控制数据写入子电路、所述第二复位子电路以及所述数据写入子电路电性连接,用于改变所述驱动晶体管的栅极电压;
所述驱动晶体管的栅极与所述控制数据写入子电路以及所述第二复位子电路电性连接,所述驱动晶体管的漏极与第一电源电压端电性连接,所述驱动晶体管的源极与所述控制数据写入子电路和所述第二发光控制子电路电性连接,用于驱动所述发光二极管进行发光;
所述控制数据写入子电路与所述第二发光控制子电路电性连接,用于响应控制数据写入信号,将第一电源电压写入所述储能元件;
所述第二发光控制子电路与所述发光二极管电性连接,用于响应所述发光控制信号,传输驱动电流给所述发光二极管,以驱动所述发光二极管发光;
所述第二复位子电路与所述储能元件和所述控制数据写入子电路电性连接,用于响应所述复位信号,并通过初始化电压信号为所述储能元件进行放电;
所述数据写入子电路与所述储能元件电性连接,用于响应所述控制数据写入信号,并将数据电压写入所述储能元件,作为所述储能元件的参考电压;
所述发光二极管的正极与所述第二发光控制子电路电性连接,所述发光二极管的负极与第二电源电压端电性连接。
2.根据权利要求1所述的像素电路,其特征在于,所述第一发光控制子电路包括第一发光控制晶体管,其中:所述第一发光控制晶体管的栅极接收所述发光控制信号,所述第一发光控制晶体管的漏极与所述参考电压端电性连接,并接收所述参考电压端写入的参考电压,所述第一发光控制晶体管的源极与所述第一复位子电路、所述储能元件以及所述数据写入子电路电性连接。
3.根据权利要求2所述的像素电路,其特征在于,所述第一复位子电路包括第一复位晶体管,其中:所述第一复位晶体管的栅极接收所述复位信号,所述第一复位晶体管的漏极与所述参考电压端电性连接,并接收所述参考电压端写入的参考电压,所述第一复位晶体管的源极与所述第一发光控制晶体管的源极、所述储能元件以及所述数据写入子电路电性连接。
4.根据权利要求3所述的像素电路,其特征在于,所述储能元件包括存储电容,其中:所述存储电容的第一端与所述第一发光控制晶体管的源极、所述第一复位晶体管的源极以及所述数据写入子电路电性连接,其第二端与所述驱动晶体管的栅极、所述控制数据写入子电路和所述第二复位子电路电性连接,用于改变所述驱动晶体管的栅极电压。
5.根据权利要求4所述的像素电路,其特征在于,所述控制数据写入子电路包括数据控制晶体管,其中:所述数据控制晶体管的栅极接收所述控制数据写入信号,所述数据控制晶体管的漏极与所述储能元件的第二端、所述驱动晶体管的栅极和所述第二复位子电路电性连接,所述数据控制晶体管的源极与所述驱动晶体管的源极以及第二发光控制子电路电性连接。
6.根据权利要求5所述的像素电路,其特征在于,所述第二发光控制子电路包括第二发光控制晶体管,其中:所述第二发光控制晶体管的栅极接收所述发光控制信号,所述第二发光控制晶体管的漏极与所述驱动晶体管的源极以及所述数据控制晶体管的源极电性连接,所述第二发光控制晶体管的源极与所述发光二极管电性连接。
7.根据权利要求5所述的像素电路,其特征在于,所述第二复位子电路包括第二复位晶体管,其中:所述第二复位晶体管的栅极接收所述复位信号,所述第二复位晶体管的漏极与所述数据控制晶体管的漏极、所述储能元件的第二端以及所述驱动晶体管的栅极电性连接,所述第二复位晶体管的源极与初始化电压信号端电性连接,并将所述初始化电压写入所述储能元件中。
8.根据权利要求4所述的像素电路,其特征在于,所述数据写入子电路包括开关晶体管,所述开关晶体管的栅极接收所述控制数据写入信号,所述开关晶体管的源极接收所述数据电压,所述开关晶体管的漏极与所述第一发光控制晶体管的源极、所述第一复位晶体管的源极以及所述储能元件的第一端电性连接。
9.根据权利要求1-8任意一项所述的像素电路,其特征在于,所述驱动晶体管为P型晶体管。
10.一种显示装置,其特征在于,包括显示面板和设置在所述显示面板内如权利要求1-9任意一项所述的像素电路。
CN202110580262.XA 2021-05-26 2021-05-26 像素电路和显示装置 Pending CN114038390A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110580262.XA CN114038390A (zh) 2021-05-26 2021-05-26 像素电路和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110580262.XA CN114038390A (zh) 2021-05-26 2021-05-26 像素电路和显示装置

Publications (1)

Publication Number Publication Date
CN114038390A true CN114038390A (zh) 2022-02-11

Family

ID=80134182

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110580262.XA Pending CN114038390A (zh) 2021-05-26 2021-05-26 像素电路和显示装置

Country Status (1)

Country Link
CN (1) CN114038390A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115440167A (zh) * 2022-08-30 2022-12-06 惠科股份有限公司 像素电路、显示面板和显示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105206221A (zh) * 2014-06-13 2015-12-30 京东方科技集团股份有限公司 像素驱动电路、驱动方法、阵列基板及显示装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105206221A (zh) * 2014-06-13 2015-12-30 京东方科技集团股份有限公司 像素驱动电路、驱动方法、阵列基板及显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115440167A (zh) * 2022-08-30 2022-12-06 惠科股份有限公司 像素电路、显示面板和显示装置
CN115440167B (zh) * 2022-08-30 2023-11-07 惠科股份有限公司 像素电路、显示面板和显示装置

Similar Documents

Publication Publication Date Title
US10902781B2 (en) Pixel circuit, driving method, organic light emitting display panel, and display device
CN107945737B (zh) 像素补偿电路、其驱动方法、显示面板及显示装置
CN109712565B (zh) 一种像素电路、其驱动方法及电致发光显示面板
US11854460B2 (en) Shift register unit, driving circuit, display device and driving method
CN107464526B (zh) 一种像素补偿电路、其驱动方法及显示装置
CN113192460A (zh) 一种显示面板和显示装置
CN107818759B (zh) 像素驱动电路及像素驱动方法、阵列基板以及显示装置
US10515590B2 (en) Pixel compensation circuit, driving method, display panel and display device
US10714002B2 (en) Pixel circuit and driving method thereof, display panel and display device
US9972245B2 (en) Pixel circuit, driving method for the pixel circuit, display panel, and display device
CN114586091B (zh) 像素驱动电路及显示面板
CN111354308A (zh) 一种像素驱动电路、有机发光显示面板及显示装置
CN112634833A (zh) 像素电路及其驱动方法、显示面板
CN114078430A (zh) 像素电路及显示面板
CN213519212U (zh) 像素电路和显示装置
CN115101022A (zh) 一种像素驱动电路、显示面板及显示装置
CN111402809A (zh) 一种显示面板和显示装置
CN108877684B (zh) 像素电路及其驱动方法、阵列基板、显示面板、显示装置
CN113241036B (zh) 像素驱动电路、像素驱动方法及显示装置
CN112908253B (zh) 显示面板及其驱动控制方法、显示装置
CN113724640B (zh) 一种像素驱动电路、其驱动方法、显示面板及显示装置
WO2024045406A1 (zh) 像素电路、显示面板和显示装置
CN114038390A (zh) 像素电路和显示装置
CN109147673B (zh) 像素电路及其驱动方法、显示装置
CN111179803A (zh) 移位寄存器及其控制方法、栅极驱动电路和显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20220211