CN112820236B - 像素驱动电路及其驱动方法、显示面板、显示装置 - Google Patents

像素驱动电路及其驱动方法、显示面板、显示装置 Download PDF

Info

Publication number
CN112820236B
CN112820236B CN201911047859.7A CN201911047859A CN112820236B CN 112820236 B CN112820236 B CN 112820236B CN 201911047859 A CN201911047859 A CN 201911047859A CN 112820236 B CN112820236 B CN 112820236B
Authority
CN
China
Prior art keywords
transistor
circuit
sub
signal
driving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911047859.7A
Other languages
English (en)
Other versions
CN112820236A (zh
Inventor
岳晗
张粲
玄明花
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201911047859.7A priority Critical patent/CN112820236B/zh
Priority to PCT/CN2020/124069 priority patent/WO2021083155A1/zh
Priority to US17/609,238 priority patent/US11620939B2/en
Publication of CN112820236A publication Critical patent/CN112820236A/zh
Application granted granted Critical
Publication of CN112820236B publication Critical patent/CN112820236B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0871Several active elements per pixel in active matrix panels with level shifting
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0204Compensation of DC component across the pixels in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明实施例提供一种像素驱动电路及其驱动方法、显示面板、显示装置,涉及显示技术领域,可至少提高显示面板的显示效果。一种像素驱动电路,包括:驱动子电路在第一扫描信号端和使能信号端的控制下,使驱动子电路中的驱动晶体管根据第一数据信号端提供的第一数据信号和第一电源电压信号端提供的第一电源电压信号,向待驱动元件提供驱动信号;时间控制子电路在第二扫描信号端和使能信号端的控制下,将第二电源电压信号端提供的第二电源电压信号传输至待驱动元件的第二极,以使待驱动元件在驱动信号和第二电源电压信号的控制下工作;待驱动元件的工作时长与第一电压信号端提供的第一电压信号和第二数据信号有关。

Description

像素驱动电路及其驱动方法、显示面板、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素驱动电路及其驱动方法、显示面板、显示装置。
背景技术
自发光器件,因其亮度高,色域广的特点,受到广泛关注。然而,由于制作工艺均一性的问题,会导致自发光器件的开启电压不一致,并且自发光器件的光电转换特性(包括光电转换效率、均一性和色坐标等),会随着流过该自发光器件的电流的变化而发生改变,应用在显示面板上时,会对显示面板的显示效果造成一定的影响。
发明内容
本发明的实施例提供一种像素驱动电路及其驱动方法、显示面板、显示装置,可至少提高显示面板的显示效果。本发明的实施例采用如下技术方案:
第一方面,提供一种像素驱动电路,包括:驱动子电路和时间控制子电路;所述驱动子电路至少与第一扫描信号端、第一数据信号端、第一电源电压信号端、使能信号端、以及待驱动元件的第一极电连接;所述驱动子电路包括驱动晶体管;所述驱动子电路被配置为在来自所述第一扫描信号端的第一扫描信号和来自所述使能信号端的使能信号的控制下,使所述驱动晶体管根据所述第一数据信号端提供的第一数据信号和所述第一电源电压信号端提供的第一电源电压信号,向所述待驱动元件提供驱动信号;所述时间控制子电路至少与第二扫描信号端、第二数据信号端、第二电源电压信号端、使能信号端、第一电压信号端、以及所述待驱动元件的第二极电连接;所述时间控制子电路被配置为在来自所述第二扫描信号端的第二扫描信号和所述使能信号端的使能信号的控制下,将来自所述第二电源电压信号端的第二电源电压信号传输至所述待驱动元件的第二极,以使所述待驱动元件在所述驱动信号和所述第二电源电压信号的控制下工作;其中,所述待驱动元件的工作时长与所述第一电压信号端提供的第一电压信号、以及所述第二数据信号端提供的第二数据信号有关。
可选的,所述第一电源电压信号端提供的所述第一电源电压信号为高电平信号,所述第二电源电压信号端提供的所述第二电源电压信号为低电平信号;所述待驱动元件的第一极为正极,所述待驱动元件的第二极为负极。
或者,所述第一电源电压信号端提供的所述第一电源电压信号为低电平信号,所述第二电源电压信号端提供的所述第二电源电压信号为高电平信号;所述待驱动元件的第一极为负极,所述待驱动元件的第二极为正极。
在此基础上,可选的,所述驱动子电路包括第一驱动子电路、第一数据写入子电路、以及第一控制子电路;所述第一驱动子电路包括所述驱动晶体管和第一电容;所述第一电容的第一极与所述第一电源电压信号端电连接,所述第一电容的第二极与第一节点电连接;所述驱动晶体管的栅极与所述第一节点电连接;所述第一数据写入子电路与所述第一扫描信号端、所述第一数据信号端、以及所述第一驱动子电路电连接;所述第一数据写入子电路被配置为在来自所述第一扫描信号端的第一扫描信号的控制下,将来自所述第一数据信号端的第一数据信号和所述驱动晶体管的阈值电压写入所述第一节点,对所述驱动晶体管进行阈值电压补偿;所述第一控制子电路与所述使能信号端、所述第一电源电压信号端、所述第一驱动子电路、以及所述待驱动元件的第一极电连接;所述第一控制子电路被配置为在来自所述使能信号端的使能信号的控制下,使所述驱动晶体管与所述第一电源电压信号端和所述待驱动元件的第一极电连接,以使所述驱动晶体管根据所述第一数据信号端提供的第一数据信号和所述第一电源电压信号端提供的第一电源电压信号,向所述待驱动元件提供驱动信号。
可选的,所述驱动子电路还包括第一复位子电路;所述第一复位子电路与第一初始信号端、第一复位信号端以及所述第一节点电连接;所述第一复位子电路被配置为在来自所述第一复位信号端的第一复位信号的控制下,将来自所述第一初始信号端的第一初始信号传输至所述第一节点,对所述第一节点进行复位。
在此基础上,可选的,所述时间控制子电路包括第二驱动子电路、第二数据写入子电路、以及第二控制子电路;所述第二驱动子电路包括第一晶体管和第二电容;所述第二电容的第一极与第二节点电连接,所述第二电容的第二极与所述第一电压信号端电连接;所述第一晶体管的栅极与所述第二节点电连接;所述第二数据写入子电路与所述第二扫描信号端、所述第二数据信号端、以及所述第二驱动子电路电连接;所述第二数据写入子电路被配置为在来自所述第二扫描信号端的第二扫描信号的控制下,将来自所述第二数据信号端的第二数据信号和所述第一晶体管的阈值电压写入所述第二节点,对所述第一晶体管进行阈值补偿;所述第二控制子电路与所述使能信号端、所述第二电源电压信号端、所述第二驱动子电路、以及所述待驱动元件的第二极电连接;所述第二控制子电路被配置为在来自所述使能信号端的使能信号的控制下,使所述第一晶体管与所述第二电源电压信号端和所述待驱动元件的第二极电连接,以使所述第一晶体管在所述第一电压信号端提供的第一电压信号和所述第二数据信号端提供的第二数据信号的控制下开启,将所述第二电源电压信号端提供的第二电源电压信号传输至所述待驱动元件的第二极。
可选的,所述时间控制子电路还包括第二复位子电路;所述第二复位子电路与第二初始信号端、第二复位信号端以及所述第二节点电连接;所述第二复位子电路被配置为在来自所述第二复位信号端的第二复位信号的控制下,将来自所述第二初始信号端的第二初始信号传输至所述第二节点,对所述第二节点进行复位。
可选的,所述第一数据写入子电路包括第二晶体管和第三晶体管;所述第二晶体管的栅极与所述第一扫描信号端电连接,所述第二晶体管的第一极与所述驱动晶体管的第二极电连接,所述第二晶体管的第一极与所述第一节点电连接;所述第三晶体管的栅极与所述第一扫描信号端电连接,所述第三晶体管的第一极与所述驱动晶体管的第一极电连接,所述第三晶体管的第二极与所述第一数据信号端电连接。
可选的,所述第一控制子电路包括第四晶体管和第五晶体管;所述第四晶体管的栅极与所述使能信号端电连接,所述第四晶体管的第一极与所述第一电源电压信号端电连接,所述第四晶体管的第二极与所述驱动晶体管的第一极电连接;所述第五晶体管的栅极与所述使能信号端电连接,所述第五晶体管的第一极与所述驱动晶体管的第二极电连接,所述第五晶体管的第二极与所述待驱动元件的第一极电连接。
可选的,所述第一复位子电路包括第六晶体管;所述第六晶体管的栅极与所述第一复位信号端电连接,所述第六晶体管的第一极与所述第一节点电连接,所述第六晶体管的第二极与所述第一初始信号端电连接。
可选的,所述第二数据写入子电路包括第七晶体管和第八晶体管;所述第七晶体管的栅极与所述第二扫描信号端电连接,所述第七晶体管的第一极与所述第一晶体管的第一极电连接,所述第七晶体管的第二极与所述第二数据信号端电连接;所述第八晶体管的栅极与所述第二扫描信号端电连接,所述第八晶体管的第一极与所述第二节点电连接,所述第八晶体管的第二极与所述第一晶体管的第二极电连接。
可选的,所述第二控制子电路包括第九晶体管和第十晶体管;所述第九晶体管的栅极与所述使能信号端电连接,所述第九晶体管的第一极与所述第二电源电压信号端电连接,所述第九晶体管的第二极与所述第一晶体管的第一极电连接;所述第十晶体管的栅极与所述使能信号端电连接,所述第十晶体管的第一极与所述待驱动元件的第二极电连接,所述第十晶体管的第二极与所述第一晶体管的第二极电连接。
可选的,所述第二复位子电路包括第十一晶体管;所述第十一晶体管的栅极与所述第二复位信号端电连接,所述第十一晶体管的第一极与所述第二初始信号端电连接,所述第十一晶体管的第二极与所述第二节点电连接。
可选的,在所述第一电源电压信号端提供的所述第一电源电压信号为高电平信号,所述第二电源电压信号端提供的所述第二电源电压信号为低电平信号的情况下,所述第一晶体管为N型晶体管,所述驱动晶体管为P型晶体管。
可选的,在所述第一电源电压信号端提供的所述第一电源电压信号为低电平信号,所述第二电源电压信号端提供的所述第二电源电压信号为高电平信号的情况下,所述第一晶体管为P型晶体管,所述驱动晶体管为N型晶体管。
第二方面,提供一种显示面板,包括上述的像素驱动电路、以及待驱动元件。
在此基础上,可选的,所述显示面板包括多个亚像素,每个所述亚像素对应设置一个所述像素驱动电路;所述显示面板还包括:多条第一扫描信号线、多条第一数据信号线、多条第二扫描信号线、及多条第二数据信号线;同一行所述亚像素对应的各所述像素驱动电路与同一条所述第一扫描信号线及同一条所述第二扫描信号线电连接;同一列所述亚像素对应的各所述像素驱动电路与同一条所述第一数据信号线及同一条所述第二数据信号线电连接。
可选的,所述待驱动元件为电流型驱动器件。
第三方面,提供一种显示装置,包括上述的显示面板。
第四方面,提供一种如上述的像素驱动电路的驱动方法,所述像素驱动电路的驱动方法包括:一个帧周期包括扫描阶段和工作阶段,所述扫描阶段包括多个行扫描时段;在所述多个行扫描时段中的每个行扫描时段:驱动子电路在第一扫描信号端的控制下,至少写入来自第一数据信号端的第一数据信号;时间控制子电路在第二扫描信号端的控制下,至少写入来自第二数据信号端的第二数据信号;在所述工作阶段:所述驱动子电路在来自使能信号端的使能信号的控制下,使所述驱动子电路中的驱动晶体管根据所述第一数据信号端提供的第一数据信号和第一电源电压信号端提供的第一电源电压信号,向待驱动元件提供驱动信号;所述时间控制子电路在来自所述使能信号端的使能信号的控制下,将来自第二电源电压信号端提供的第二电源电压信号传输至所述待驱动元件的第二极,以使所述待驱动元件在所述驱动信号和所述第二电源电压信号的控制下工作;所述待驱动元件的工作时长与第一电压信号端提供的电位在设定电压范围内变化的第一电压信号、以及所述第二数据信号端提供的第二数据信号有关。
可选的,在所述驱动子电路包括第一驱动子电路、第一数据写入子电路、以及第一控制子电路的情况下,在所述多个行扫描时段中的每个行扫描时段,驱动子电路在第一扫描信号端的控制下,至少写入来自第一数据信号端的第一数据信号,在所述工作阶段,所述驱动子电路在来自使能信号端的使能信号的控制下,使所述驱动子电路中的驱动晶体管根据所述第一数据信号端提供的第一数据信号和第一电源电压信号端提供的第一电源电压信号,向待驱动元件提供驱动信号,包括:在所述多个行扫描时段中的每个行扫描时段:所述第一数据写入子电路在来自所述第一扫描信号端的第一扫描信号的控制下,将来自所述第一数据信号端的第一数据信号和所述驱动晶体管的阈值电压写入第一节点,对所述驱动晶体管进行阈值电压补偿;在所述工作阶段:所述第一控制子电路在来自所述使能信号端的使能信号的控制下,使所述驱动晶体管与所述第一电源电压信号端和所述待驱动元件的第一极电连接,以使所述驱动晶体管根据所述第一数据信号端提供的第一数据信号和所述第一电源电压信号端提供的第一电源电压信号,向所述待驱动元件提供驱动信号。
在此基础上,可选的,在所述时间控制子电路包括第二驱动子电路、第二数据写入子电路、以及第二控制子电路的情况下,在所述多个行扫描时段中的每个行扫描时段,时间控制子电路在第二扫描信号端的控制下,至少写入来自第二数据信号端的第二数据信号,在所述工作阶段,所述时间控制子电路在来自所述使能信号端的使能信号的控制下,将来自第二电源电压信号端提供的第二电源电压信号传输至所述待驱动元件的第二极,以使所述待驱动元件在所述驱动信号和所述第二电源电压信号的控制下工作,包括:在所述多个行扫描时段中的每个行扫描时段:所述第二数据写入子电路在来自所述第二扫描信号端的第二扫描信号的控制下,将来自所述第二数据信号端的第二数据信号和所述第二驱动子电路中的第一晶体管的阈值电压写入第二节点,对所述第一晶体管进行阈值补偿;在所述工作阶段:所述第二控制子电路在来自所述使能信号端的使能信号的控制下,使所述第一晶体管与所述第二电源电压信号端和所述待驱动元件的第二极电连接,以使所述第一晶体管在所述第一电压信号端提供的第一电压信号和所述第二数据信号端提供的第二数据信号的控制下开启,将所述第二电源电压信号端提供的第二电源电压信号传输至所述待驱动元件的第二极。
综上所述,本发明实施例提供一种像素驱动电路及其驱动方法、显示面板、显示装置,该像素驱动电路包括驱动子电路和时间控制子电路,驱动子电路至少与第一扫描信号端、第一数据信号端、第一电源电压信号端、使能信号端、以及待驱动元件的第一极电连接。驱动子电路包括驱动晶体管。时间控制子电路至少与第二扫描信号端、第二数据信号端、第二电源电压信号端、使能信号端、第一电压信号端、以及待驱动元件的第二极电连接。驱动子电路用于在来自第一扫描信号端的第一扫描信号和来自使能信号端的使能信号的控制下,使驱动晶体管根据第一数据信号端提供的第一数据信号和第一电源电压信号端提供的第一电源电压信号,向待驱动元件提供驱动信号。时间控制子电路用于在来自第二扫描信号端的第二扫描信号和使能信号端的使能信号的控制下,将来自第二电源电压信号端提供的第二电源电压信号传输至待驱动元件的第二极,以使待驱动元件在驱动信号和第二电源电压信号的控制下工作。其中,待驱动元件的工作时长与第一电压信号端提供的第一电压信号、以及第二数据信号端提供的第二数据信号有关。在此基础上,可以通过驱动子电路控制驱动信号的大小,并通过时间控制子电路控制来自第二电源电压信号端提供的第二电源电压信号传输至待驱动元件的时间,实现对待驱动元件的驱动信号的幅值以及工作时长的控制,进而实现对待驱动元件的控制。这样,在待驱动元件为自发光器件且在进行不同灰阶的显示时,通过控制待驱动元件的驱动信号幅值以及发光时长,实现改变待驱动元件的发光强度,进而实现对应的灰阶显示,实现较大的对比度,从而提高显示面板的显示效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种显示面板的结构示意图;
图2为本发明实施例提供的一种像素驱动电路的结构示意图;
图3为本发明实施例提供的另一种像素驱动电路的结构示意图;
图4为本发明实施例提供的又一种像素驱动电路的结构示意图;
图5为图4中的像素驱动电路的具体结构示意图;
图6为一种用于驱动如图5所示的像素驱动电路的信号时序图;
图7为另一种用于驱动如图5所示的像素驱动电路的信号时序图;
图8为本发明实施例提供的另一种像素驱动电路的具体结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供一种显示装置,包括显示面板。如图1所示,显示面板上包括多个亚像素P。
需要说明的是,图1中以上述多个亚像素P呈n行m列的阵列形式排列为例进行示意,但本发明实施例不限于此,上述多个亚像素P还可以以其他方式进行排布。
其中,该显示面板还包括像素驱动电路。每个亚像素P内可以设置一个像素驱动电路。
在此基础上,如图1所示,显示面板还包括:多条第一扫描信号线G1(1)~G1(n)、多条第一数据信号线D1(1)~D1(m)、多条第二扫描信号线G2(1)~G2(n)、多条第二数据信号线D2(1)~D2(m)、多条使能信号线E1(1)~E1(n)、多条第一电源电压信号线LS1、多条第二电源电压信号线LS2、以及多条第一电压信号线LV1
可以理解的是,同一行亚像素P对应的各像素驱动电路与同一条第一扫描信号线、同一条第二扫描信号线、以及同一条使能信号线电连接。同一列亚像素P对应的各像素驱动电路与同一条第一数据信号线、同一条第二数据信号线、同一条第一电源电压信号线、同一条第二电源电压信号线、以及同一条第一电压信号线电连接。示例的,如图1所示,第一行亚像素对应的像素驱动电路与第一扫描信号线G1(1)、第二扫描信号线G2(1),以及使能信号线E(1)电连接,第一列亚像素对应的像素驱动电路与第一数据信号线D1(1)、第二数据信号线D2(1)、第一电源电压信号线LS1、第二电源电压信号线LS2、以及第一电压信号线LV1电连接。
在此情况下,多条第一扫描信号线为第一扫描信号端Gate1提供第一扫描信号,多条第二扫描信号线为第二扫描信号端Gate2提供第二扫描信号,多条使能信号线为使能信号端EM提供使能信号,多条第一数据信号线为第一数据信号端Data1提供第一数据信号,多条第二数据信号线为第二数据信号端Data2提供第二数据信号,多条第一电源电压信号线为第一电源电压信号端S1提供第一电源电压信号,多条第二电源电压信号线为第二电源电压信号端S2提供第二电源电压信号,多条第一电压信号线为第一电压信号端V1提供第一电压信号,从而为像素驱动电路提供第一扫描信号、第二扫描信号、使能信号、第一数据信号、第二数据信号、第一电源电压信号、第二电源电压信号、以及第一电压信号。
需要说明的是,以上所述的显示面板所包括的多条信号线的排布,以及图1示出的显示面板的布线图仅是一种示例,并不构成对显示面板的结构的限制。
在上述的基础上,本发明实施例提供一种像素驱动电路,如图2所示,包括:驱动子电路10和时间控制子电路20。
可选的,显示面板还包括待驱动元件L。
其中,该待驱动元件L为电流型驱动器件,进一步地,可以为电流型发光二极管,例如,微型发光二极管(Micro Light Emitting Diode,Micro LED)、迷你发光二极管(MiniLight Emitting Diode,Mini LED)、或者有机电致发光二极管(Organic Light EmittingDiode,OLED)。在这种情况下,文中所述的工作时长可以被理解为发光器件的发光时长;待驱动元件L的第一极和第二极分别为发光二极管的阳极和阴极。
驱动子电路10至少与第一扫描信号端Gate1、第一数据信号端Data1、第一电源电压信号端S1、使能信号端EM、以及待驱动元件L的第一极电连接。
其中,驱动子电路10包括驱动晶体管Td。
时间控制子电路20至少与第二扫描信号端Gate2、第二数据信号端Data2、第二电源电压信号端S2、使能信号端EM、第一电压信号端V1、以及待驱动元件L的第二极电连接。
在此基础上,驱动子电路10用于在来自第一扫描信号端Gate1的第一扫描信号和来自使能信号端EM的使能信号的控制下,使驱动晶体管Td根据第一数据信号端Data1提供的第一数据信号和第一电源电压信号端S1提供的第一电源电压信号,向待驱动元件L提供驱动信号。
需要说明的是,第一数据信号端Data1提供的第一数据信号可以为使待驱动元件L能够具有较高的发光效率的固定高电平信号,在此情况下,像素驱动电路主要通过时间控制子电路20来控制灰阶。或者,第一数据信号的电位可以在一定的电压区间范围内变化,在该电压区间范围内的第一数据信号能够保证待驱动元件L具有较高的发光效率,在此情况下,像素驱动电路通过驱动子电路10和时间控制子电路20的共同控制灰阶。
时间控制子电路20用于在来自第二扫描信号端Gate2的第二扫描信号和使能信号端EM的使能信号的控制下,将来自第二电源电压信号端S2的第二电源电压信号传输至待驱动元件L的第二极,以使待驱动元件L在驱动信号和第二电源电压信号的控制下发光。
其中,待驱动元件L的发光时长与第一电压信号端V1提供的第一电压信号、以及第二数据信号端Data2提供的第二数据信号有关。
可以理解的是,驱动子电路10向待驱动元件L提供驱动信号的幅值,与第一数据信号端Data1提供的第一数据信号和第一电源电压信号端S1提供的第一电源电压信号有关。并且,时间控制子电路20将第二电源电压信号传输至待驱动元件L的第二极的时长,与第一电压信号端V1提供的第一电压信号和第二数据信号端Data2提供的第二数据信号有关。
在此基础上,在待驱动元件L的发光受到驱动子电路10和时间控制子电路20的共同作用下,当驱动子电路10通过使驱动晶体管Td根据第一数据信号端Data1提供的第一数据信号和第一电源电压信号端S1提供的第一电源电压信号,向待驱动元件L提供驱动信号,时间控制子电路20将来自第二电源电压信号端S2提供的第二电源电压信号传输至待驱动元件L的第二极时,待驱动元件L才会在驱动信号和第二电源电压信号的控制下发光。这样,在待驱动元件L进行不同灰阶的显示时,通过控制待驱动元件L的驱动信号幅值以及第二电源电压信号传输至待驱动元件L的第二极的时长,实现改变待驱动元件L的发光强度,进而实现对应的灰阶显示。
综上,本发明实施例提供一种像素驱动电路,该像素驱动电路包括驱动子电路10、时间控制子电路20、以及待驱动元件L,驱动子电路10至少与第一扫描信号端Gate1、第一数据信号端Data1、第一电源电压信号端S1、使能信号端EM、以及待驱动元件L的第一极电连接。驱动子电路10包括驱动晶体管Td。时间控制子电路20至少与第二扫描信号端Gate2、第二数据信号端Data2、第二电源电压信号端S2、使能信号端EM、第一电压信号端V1、以及待驱动元件L的第二极电连接。驱动子电路10用于在来自第一扫描信号端Gate1的第一扫描信号和来自使能信号端EM的使能信号的控制下,使驱动晶体管Td根据第一数据信号端Data1提供的第一数据信号和第一电源电压信号端S1提供的第一电源电压信号,向待驱动元件L提供驱动信号。时间控制子电路20用于在来自第二扫描信号端Gate2的第二扫描信号和使能信号端EM的使能信号的控制下,将来自第二电源电压信号端S2提供的第二电源电压信号传输至待驱动元件L的第二极,以使待驱动元件L在驱动信号和第二电源电压信号的控制下发光。其中,待驱动元件L的发光时长与第一电压信号端V1提供的第一电压信号、以及第二数据信号端Data2提供的第二数据信号有关。在此基础上,可以通过驱动子电路10控制驱动信号的幅值,并通过时间控制子电路20控制来自第二电源电压信号端S2提供的第二电源电压信号传输至待驱动元件L的时间,实现对待驱动元件L的驱动电流的幅值以及工作时长的控制,进而实现对待驱动元件L的控制。
当待驱动元件L为微型无机发光二极管时,在待驱动元件L进行不同灰阶的显示时,通过控制待驱动元件L的驱动电流幅值以及发光时长,实现改变待驱动元件L的发光强度,进而实现对应的灰阶显示,实现较大的对比度。并且,通过缩短待驱动元件的发光时长实现低灰阶显示,可以使驱动电流的幅值维持在较高值范围内,提高待驱动元件的发光效率,避免使用小电流幅值实现低灰阶显示的情况下待驱动元件发光效率较低、功耗较高的问题,从而提高显示面板的显示效果。
在此基础上,在本发明的一些实施例中,第一电源电压信号端S1提供的第一电源电压信号为高电平信号,第二电源电压信号端S2提供的第二电源电压信号为低电平信号。在此情况下,如图2所示,待驱动元件L的第一极为正极,待驱动元件L的第二极为负极。
需要说明的是,待驱动元件L的第一极为接收来自驱动子电路10的信号的一极,待驱动元件L的第二极为接收来自时间控制子电路20的信号的一极。
可以理解的是,在待驱动元件L的正极接收第一电源电压信号端S1提供的高电平的第一电源电压信号,待驱动元件L的负极接收第二电源电压信号端S2提供的低电平的第二电源电压信号的情况下,驱动子电路10向待驱动元件L提供的驱动信号的幅值与该高电平信号有关。
或者,在本发明的另一些实施例中,第一电源电压信号端S1提供的第一电源电压信号为低电平信号,第二电源电压信号端S2提供的第二电源电压信号为高电平信号。在此情况下,如图3所示,待驱动元件L的第一极为负极,待驱动元件L的第二极为正极。
可以理解的是,在待驱动元件L的正极接收第二电源电压信号端S2提供的高电平的第二电源电压信号,待驱动元件L的负极接收第一电源电压信号端S1提供的低电平的第一电源电压信号的情况下,驱动子电路10向待驱动元件L提供的驱动信号的幅值与该低电平信号有关。
在本发明的一些实施例中,如图4所示,驱动子电路10包括第一驱动子电路101、第一数据写入子电路102、以及第一控制子电路103。
其中,第一驱动子电路101包括驱动晶体管Td和第一电容C1。第一电容C1的第一极与第一电源电压信号端S1电连接,第一电容C1的第二极与第一节点A电连接。驱动晶体管Td的栅极与第一节点A电连接。
第一数据写入子电路102与第一扫描信号端Gate1、第一数据信号端Data1、以及第一驱动子电路101电连接。
第一控制子电路103与使能信号端EM、第一电源电压信号端S1、第一驱动子电路101、以及待驱动元件L的第一极电连接。
在此基础上,第一数据写入子电路102用于在来自第一扫描信号端Gate1的第一扫描信号的控制下,将来自第一数据信号端Data1的第一数据信号和驱动晶体管Td的阈值电压写入第一节点A,对驱动晶体管Td进行阈值电压补偿。
第一控制子电路103用于在来自使能信号端EM的使能信号的控制下,使驱动晶体管Td与第一电源电压信号端S1和待驱动元件L的第一极电连接,以使驱动晶体管Td根据第一数据信号端Data1提供的第一数据信号和第一电源电压信号端S1提供的第一电压信号,向待驱动元件L提供驱动信号。
因此,通过第一数据写入子电路102来自第一数据信号端Data1的第一数据信号和驱动晶体管Td的阈值电压写入第一节点A,对驱动晶体管Td进行阈值电压补偿,并通过驱动晶体管Td使得第一电源电压信号端S1和待驱动元件L电连接,使得驱动晶体管Td可以根据第一数据信号和第一电压信号,向待驱动元件L提供驱动信号。在此情况下,传输至待驱动元件L的第一极的驱动信号与第一电源电压信号端S1提供的第一电源电压信号和第一数据信号端Data1的第一数据信号有关,与驱动晶体管Td的阈值电压无关,从而实现了对第一驱动子电路101中的驱动晶体管Td的阈值电压补偿,消除了驱动晶体管Td的阈值电压对待驱动元件L的影响。在待驱动元件L发光时,显示面板亮度的均匀性得到提升。
在此基础上,在本发明的一些实施例中,如图4所示,驱动子电路10还包括第一复位子电路104。
第一复位子电路104与第一初始信号端Init1、第一复位信号端Reset1以及第一节点A电连接。
第一复位子电路104用于在来自第一复位信号端Reset1的第一复位信号的控制下,将来自第一初始信号端Init1的第一初始信号传输至第一节点A,对第一节点A进行复位。
在此情况下,如图1所示,显示面板还包括多条第一复位信号线R1(1)~R1(n)、以及多条第一初始信号线(图1中未示出)。其中,同一行亚像素P对应的各像素驱动电路与同一条第一复位信号线电连接,同一列亚像素P对应的各像素驱动电路与同一条第一初始信号线电连接。多条第一复位信号线为第一复位信号端Reset1提供第一复位信号,多条第一初始信号线为第一初始信号端Init1提供第一初始信号。
可以理解的是,由于第一电容C1的第二极和驱动晶体管Td的栅极均与第一节点A电连接,因此,在第一复位子电路104对第一节点A进行复位的同时,第一电容C1的第二极和驱动晶体管Td的栅极也均被复位,从而实现了对第一驱动子电路101的降噪。
在本发明的一些实施例中,如图4所示,时间控制子电路20包括第二驱动子电路201、第二数据写入子电路202、以及第二控制子电路203。
第二驱动子电路201包括第一晶体管T1和第二电容C2。第二电容C2的第一极与第二节点B电连接,第二电容C2的第二极与第一电压信号端V1电连接,第一晶体管T1的栅极与第二节点B电连接。
第二数据写入子电路202与第二扫描信号端Gate2、第二数据信号端Data2、以及第二驱动子电路201电连接。
第二控制子电路203与使能信号端EM、第二电源电压信号端S2、第二驱动子电路201、以及待驱动元件L的第二极电连接。
其中,第二数据写入子电路201用于在来自第二扫描信号端Gate2的第二扫描信号的控制下,将来自第二数据信号端Data2的第二数据信号和第一晶体管T1的阈值电压Vth1写入第二节点B,对第一晶体管T1进行阈值补偿。
第二控制子电路203用于在来自使能信号端EM的使能信号的控制下,使第一晶体管T1与第二电源电压信号端S2和待驱动元件L的第二极电连接,以使第一晶体管T1在第一电压信号端V1提供的第一电压信号和第二数据信号端Data2提供的第二数据信号的控制下开启时,将第二电源电压信号端S2提供的第二电源电压信号传输至待驱动元件L的第二极。
其中,第一电压信号的电位在设定电压范围内变化,并且该设定电压范围与相应的待驱动元件L的发光时长相关。每个像素驱动电路被写入的第一电压信号端V1所具有的在设定电压范围内变化的第一电压信号的电位与该像素驱动电路所驱动的待驱动元件L需要发光的发光时长相关。通过改变在设定电压范围内变化的第一电压信号的电位,也可以实现对待驱动元件L的发光时长的控制,从而实现对亚像素的灰阶的控制。
可以理解的是,第二数据写入子电路202将来自第二数据信号端Data2的第二数据信号与第一晶体管T1的阈值电压写入第二节点B,使得第二节点B的电位、第二电容C2的第一极的电位和第一晶体管T1的栅极的电位均为第二数据信号的电位与第一晶体管T1的阈值电压的电位之和。并且,第二电容C2的第二极的电位为第一电压信号端V1提供的第一电压信号的电位。由于第一电压信号的电位在设定电压范围内变化,且第二电容C2的两极的电位差不会突变,因此,第二节点B的电位会随着第一电压信号的电位变化。
在此基础上,当第二节点B的电位变化到某一特定值时,可以使得第一晶体管T1开启,此时,第二电源电压信号端S2提供的第二电源电压信号会通过第一晶体管T1传输至待驱动元件L的第二极,使得待驱动元件L可以在来自驱动子电路10的驱动信号和该第二电源电压信号的共同作用下开启,实现待驱动元件L的发光,从而可以控制第一晶体管T1的开启时间,以控制待驱动元件L的发光时长。
在此基础上,在本发明的一些实施例中,如图4所示,时间控制子电路20还包括第二复位子电路204。
第二复位子电路204与第二初始信号端Init2、第二复位信号端Reset2以及第二节点B电连接。
第二复位子电路204用于在来自第二复位信号端Reset2的第二复位信号的控制下,将来自第二初始信号端Init2的第二初始信号传输至第二节点B,对第二节点B进行复位。
在此情况下,如图1所示,显示面板还包括多条第二复位信号线R2(1)~R2(n)、以及多条第二初始信号线(图1未示出)。其中,同一行亚像素P对应的各像素驱动电路与同一条第二复位信号线电连接,同一列亚像素P对应的各像素驱动电路与同一条第二初始信号线电连接。多条第二复位信号线为第二复位信号端Reset2提供第一复位信号,多条第二初始信号线为第二初始信号端Init2提供第二初始信号。
可以理解的是,由于第二电容C2的第一极和第一晶体管T1的栅极均与第二节点B电连接,因此,在第二复位子电路204对第二节点B进行复位的同时,第二电容C2的第一极和第一晶体管T1的栅极也均被复位,从而实现了对第二驱动子电路201的降噪。
具体地,在本发明的一些实施例中,如图5所示,第一数据写入子电路102包括第二晶体管T2和第三晶体管T3。
第二晶体管T2的栅极与第一扫描信号端Gate1电连接,第二晶体管T2的第一极与驱动晶体管Td的第二极电连接,第二晶体管T2的第一极与第一节点A电连接。
第三晶体管T3的栅极与第一扫描信号端Gate1电连接,第三晶体管T3的第二极与第一数据信号端Data1电连接,第三晶体管T3的第一极与驱动晶体管Td的第一极电连接。
在本发明的一些实施例中,如图5所示,第一控制子电路103包括第四晶体管T4和第五晶体管T5。
第四晶体管T4的栅极与使能信号端EM电连接,第四晶体管T4的第一极与第一电源电压信号端S1电连接,第四晶体管T4的第二极与驱动晶体管Td的第一极电连接。
第五晶体管T5的栅极与使能信号端EM电连接,第五晶体管T5的第一极与驱动晶体管Td的第二极电连接,第五晶体管Td的第二极与待驱动元件L的第一极电连接。
在本发明的一些实施例中,如图5所示,第一复位子电路104包括第六晶体管T6。
第六晶体管T6的栅极与第一复位信号端Reset1电连接,第六晶体管T6的第二极与第一初始信号端Init1电连接,第六晶体管T6的第一极与第一节点A电连接。
在本发明的一些实施例中,如图5所示,第二数据写入子电路202包括第七晶体管T7和第八晶体管T8。
第七晶体管T7的栅极与第二扫描信号端Gate2电连接,第七晶体管T7的第二极与第二数据信号端Data2电连接,第七晶体管T7的第一极与第一晶体管T1的第一极电连接。
第八晶体管T8的栅极与第二扫描信号端Gate2电连接,第八晶体管T8的第二极与第一晶体管T1的第二极电连接,第八晶体管T8的第一极与第二节点B电连接。
在本发明的一些实施例中,如图5所示,第二控制子电路203包括第九晶体管T9和第十晶体管T10。
第九晶体管T9的栅极与使能信号端EM电连接,第九晶体管T9的第一极与第二电源电压信号端S2电连接,第九晶体管T9的第二极与第一晶体管T1的第一极电连接。
第十晶体管T10的栅极与使能信号端EM电连接,第十晶体管T10的第二极与第一晶体管T1的第二极电连接,第十晶体管T10的第一极与待驱动元件L的第二极电连接。
在本发明的一些实施例中,如图5所示,第二复位子电路204包括第十一晶体管T11。
第十一晶体管T11的栅极与第二复位信号端Reset2电连接,第十一晶体管T11的第一极与第二初始信号端Init2电连接,第十一晶体管T11的第二极与第二节点B电连接。
在此基础上,在本发明的另一些实施例中,在第一电源电压信号端S1提供的第一电源电压信号为高电平信号,第二电源电压信号端S2提供的第二电源电压信号为低电平信号的情况下,第一晶体管T1为N型晶体管,驱动晶体管Td为P型晶体管。
可以理解的是,当第一晶体管T1为N型晶体管,驱动晶体管Td为P型晶体管时,高电平的第一电源电压信号可以传输至驱动晶体管Td的源极,低电平的第二电源电压信号可以传输至第一晶体管T1的源极,使得驱动晶体管Td的源极和第一晶体管T1的源极的信号均可以控制在固定信号下,从而可以对待驱动元件L的发光进行更精细的控制,避免受到电路元器件(例如待驱动元件L自身的开启电压)的影响。
或者,在本发明的一些实施例中,在第一电源电压信号端S1提供的第一电源电压信号为低电平信号,第二电源电压信号端S2提供的第二电源电压信号为高电平信号的情况下,第一晶体管T1为P型晶体管,驱动晶体管Td为N型晶体管。
可以理解的是,当第一晶体管T1为P型晶体管,驱动晶体管Td为N型晶体管时,低电平的第一电源电压信号可以传输至驱动晶体管Td的源极,高电平的第二电源电压信号可以传输至第一晶体管T1的源极,使得驱动晶体管Td的源极和第一晶体管T1的源极的信号均可以控制在固定信号下,从而可以对待驱动元件L的发光进行更精细的控制,避免受到电路元器件(例如待驱动元件L自身的开启电压)的影响。
需要说明的是,除了驱动晶体管Td和第一晶体管T1之外,本发明对其余的晶体管的类型不作限制,这些晶体管可以是P型晶体管或者N型晶体管,并且这些晶体管的第一极可以是漏极、第二极可以是源极;或者,第一极可以是源极、第二极可以是漏极。
此外,根据晶体管导电方式的不同,可以将上述像素驱动电路中的晶体管分为增强型晶体管和耗尽型晶体管。本发明对此不作限制。
在此基础上,结合图6所示的信号时序图,对图5所示的像素驱动电路在不同的阶段的工作情况进行详细的举例说明。其中,图5所示的像素驱动电路中,除了时间控制子电路20中的第一晶体管T1、第七晶体管T7、第八晶体管T8和第十一晶体管T11均为N型晶体管之外,其余的各个晶体管均为P型晶体管。
在此情况下,第一电源电压信号端S1提供的第一电源电压信号为高电平信号,第二电源电压信号端S2提供的第二电源电压信号为低电平信号。
由于驱动子电路和时间控制子电路分别连接待驱动元件的第一极和第二级,为了保证两个子电路中各元器件电压匹配,尤其是T1和Td的源极电位稳定各,在驱动晶体管Td为P型晶体管,第一晶体管T1为N型晶体管的情况下,驱动子电路10的各晶体管可以均为P型晶体管,时间控制子电路20中除了受使能信号端EM控制的晶体管之外,各晶体管可以均为N型晶体管。
需要说明的是,如图6所示,一个帧周期包括扫描阶段(P1~P6)和工作阶段(P6~P7)。其中,扫描阶段(P1~P6)包括多个行扫描时段,该多个行扫描时段为n行扫描时段,即,n个行扫描时段分别为ts1~tsn,例如,第一行扫描时段为ts1,第n行扫描时段为tsn,且n不小于2。
需要说明的是,在显示面板包括n行m列亚像素,每个亚像素对应一个像素驱动电路的情况下,在扫描阶段(P1~P6),对第一行至第n行的亚像素进行逐行扫描,依次将第一数据信号和不同的第二数据信号写入每一行亚像素对应的像素驱动电路。并且,在对第一行至第n行的亚像素逐行扫描完毕后,进入工作阶段(P6~P7)。
或者,在本发明的另一些实施例中,各像素驱动电路也可以在每一行的亚像素扫描时段结束后直接进入该行的工作阶段,如在第一行扫描完毕后进入第一行工作阶段,在第n行扫描完毕后进入第n行工作阶段。
在每个行扫描时段,同一行的m个亚像素所对应的m个像素驱动电路同时被写入不同的第一数据信号,也就是说第一数据信号为一组信号;同一行的m个亚像素所对应的m个像素驱动电路同时被写入不同的第二数据信号,也就是说第二数据信号为一组信号。同一行的m个亚像素所对应的m个像素驱动电路所写入的第一数据信号和第二数据信号与对应亚像素需要显示的灰阶有关。
以下以第一列亚像素所对应的像素驱动电路为例,进行说明。
如图6所示,在扫描阶段(P1~P6)中的第一行扫描时段ts1,第一行的第一个亚像素对应的像素驱动电路包括如下驱动过程:
在驱动子电路10的复位阶段(P1~P2),由于第一复位信号端Reset1输入低电平信号,因此第六晶体管T6开启,使得来自第一初始信号端Init1的第一初始信号传输至第一节点A,实现对第一节点A的复位。此时,第一节点A的电位为第一初始信号的电位Vinit1。在此情况下,与第一节点A电连接的第一电容C1的第二极、以及驱动晶体管Td的栅极也均被复位,即,对第一驱动子电路101的电压进行复位。
可以理解的是,第一初始信号端Init1提供的第一初始信号能够消除上一帧的信号对第一节点A的影响,该第一初始信号可以为低电平信号,也可以为高电平信号。在一些实施例中,当Td管为P型管时,第一初始信号为高电平,在第一复位子电路104工作时,对第一节点A进行复位,且能够保证Td为关闭的状态。
此外,由于第二复位信号端Reset2和第二扫描信号端Gate2均输入低电平信号,因此,第七晶体管T7、第八晶体管T8和第十一晶体管T11均处于截止状态。并且,由于第一扫描信号端Gate1和使能信号端EM均输入高电平信号,因此,第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第十晶体管T10均处于截止状态。
综上,在驱动子电路10的复位阶段(P1~P2),待驱动元件L关闭不发光。
在驱动子电路10的数据写入阶段(P2~P3),第三晶体管T3在第一扫描信号端Gate1的低电平信号的控制下开启,将来自第一数据信号端Data1的第一数据信号写入驱动晶体管Td的第一极。
同时,第二晶体管T2在第一扫描信号端Gate1的低电平信号的控制下开启,将驱动晶体管Td的栅极和第二极相连,使驱动晶体管Td处于自饱和状态,则驱动晶体管Td的栅极的电位为其第一极的电位与其阈值电压Vthd之和。由于在第三晶体管T3开启时,驱动晶体管Td的第一极与第一数据信号端Data1电连接,因此驱动晶体管Td的第一极的电位为来自第一数据信号端Data1的第一数据信号的电位Vdata1。在此情况下,驱动晶体管Td的栅极的电位为第一数据信号的电位Vdata1与驱动晶体管Td的阈值电压Vthd之和,即为Vdata1+Vthd。此时,与驱动晶体管Td的栅极电连接的第一电容C1的第二极的电位也为Vdata1+Vthd。
在此基础上,由于第一电容C1的第一极与第一电源电压信号端S1电连接,因此,第一电容C1的第一极的电位为第一电源电压信号的电位VS1。此时,相当于对第一电容C1的两个极板充电,第一电容C1的两极存在电位差VS1-Vdata1-Vthd。
此时,由于使能信号端EM输入高电平信号,使得第五晶体管T5截止,因此待驱动元件L与驱动晶体管Td未连接,待驱动元件L关闭不发光。
此外,由于第一复位信号端Reset1和使能信号端EM均输入高电平信号,因此第四晶体管T4、第六晶体管T6、第九晶体管T9和第十晶体管T10均截止。并且,第二复位信号端Reset2和第二扫描信号端Gate2均输入低电平信号,使得第七晶体管T7、第八晶体管T8和第十一晶体管T11均截止。
综上,在驱动子电路10的数据写入阶段(P2~P3),待驱动元件L不发光。
在时间控制子电路20的复位阶段(P3~P4),由于第二复位信号端Reset2输入高电平信号,因此第十一晶体管T11开启,使得来自第二初始信号端Init2的第二初始信号传输至第二节点B,实现对第二节点B的复位。此时,第二节点B的电位为第二初始信号的电位Vinit2。在此情况下,与第二节点B电连接的第二电容C2的第一极、以及第一晶体管T1的栅极也均被复位,即,对第二驱动子电路201的电压进行复位。
可以理解的是,第二初始信号端Init2提供的第二初始信号能够消除上一帧的信号对第二节点B的影响,该第二始信号可以为低电平信号,也可以为高电平信号。在一些实施例中,当T1管为N型管时,第二初始信号为低电平,在第二复位子电路204工作时,对第二节点B进行复位,且能够保证T1为关闭的状态。
此外,由于第二扫描信号端Gate2输入低电平信号,因此,第七晶体管T7和第八晶体管T8均处于截止状态。并且,由于第一扫描信号端Gate1、第一复位信号端Reset1和使能信号端EM均输入高电平信号,因此,第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6均处于截止状态。
综上,在时间控制子电路20的复位阶段(P3~P4),待驱动元件L关闭不发光。
在时间控制子电路20的数据写入阶段(P4~P5),第七晶体管T7在第二扫描信号端Gate2的高电平信号的控制下开启,将来自第二数据信号端Data2的第二数据信号传输至第一晶体管T1的第二极。此时,第一晶体管T1的第二极的电位为第二数据信号的电位Vdata2。
同时,第八晶体管T8在第二扫描信号端Gate2的低电平信号的控制下开启,将第一晶体管T1的栅极和第一极相连,使第一晶体管T1处于自饱和状态,则第一晶体管T1的栅极的电位为其第二极的电位与其阈值电压Vth1之和,即,第一晶体管T1的栅极的电位为第二数据信号的电位Vdata2与其阈值电压Vth1之和Vdata2+Vth1。此时,与第一晶体管T1的栅极电连接的第二节点B的电位也为Vdata2+Vth1。
在此情况下,由于第二电容C2的第一极与第二节点B电连接,因此,第二电容C2的第一极的电位为Vdata2+Vth1。并且,由于第二电容C2的第二极与第一电压信号端V1电连接,因此,第二电容C2的第二极的电位为第一电压信号端V1提供的第一电压信号的电位V1。此时,相当于对第二电容C2的两个极板充电,第二电容C2的两极存在电位差Vdata2+Vth1-V1
此外,由于第一扫描信号端Gate1、第一复位信号端Reset1和使能信号端EM均输入高电平信号,因此第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第九晶体管T9和第十晶体管T10均截止。第二复位信号端Reset2输入低电平信号,使得第十一晶体管T11截止。
综上,在时间控制子电路20的数据写入阶段(P4~P5),待驱动元件L关闭不发光。
需要说明的是,在不考虑各信号之间可能会存在信号干扰的情况下,本发明也可以在驱动子电路10进行复位的同时,对时间控制子电路20进行复位,在驱动子电路10数据写入的同时,对时间控制子电路20进行数据写入。
在此基础上,由于待驱动元件L在关闭时会表现为电容特性,因此,在驱动子电路10的数据写入阶段和时间控制子电路20的数据写入阶段,第四晶体管T4、第五晶体管T5和第十晶体管T10均截止,可以避免在对第一电容C1和第二电容C2的充电的过程中,对待驱动元件L的电容充电,从而影响像素驱动电路数据写入和阈值补偿的问题。
需要说明的是,第二行至第n行的亚像素对应的像素驱动电路的驱动过程与第一行的亚像素对应的像素驱动电路的驱动过程一致,对于在扫描阶段(P1~P6)的第二行扫描时段至第n行扫描时段的说明均参见对第一行扫描时段的说明。
需要说明的是,在整个扫描阶段(P1~P6),n个行扫描时段中的每个行扫描时段均包括上述的驱动子电路10的扫描时间段和时间控制子电路20的扫描时间段,这样就实现了对n行亚像素进行扫描,对n行亚像素,实现了将来自第一数据信号端Data1的第一数据信号和来自第二数据信号端Data2的第二数据信号均写入像素驱动电路,并进行了存储,为工作阶段(P6~P7)向待驱动元件L提供驱动信号做准备。
示例的,可以在对第一行亚像素进行扫描的时段结束之后,依次对第二行亚像素至第n行亚像素进行扫描。例如,如图6所示,从第一行亚像素的扫描时段的结束时刻(P5)开始,在P5~P6时间段内,对第二行亚像素至第n行亚像素逐行扫描,直至第n行亚像素的扫描时段的结束时刻(P6)。
可以理解的是,在对第一行至第n行的亚像素逐行扫描完毕后,显示面板的各行亚像素进入工作阶段(P6~P7)。
在此基础上,第一行的第一个亚像素的工作阶段包括如下过程:
对于驱动子电路10,第四晶体管T4在使能信号端EM的低电平信号的控制下开启,将来自第一电源电压信号端S1的第一电源电压信号传输至驱动晶体管Td的第一极,此时,驱动晶体管Td的第一极的电位为第一电源电压信号的电位VS1,即,驱动晶体管Td的源极的电位为VS1
根据电容的电荷保持定律,第一电容C1的第一极和第二极的电位差保持不变。因此,在第一电容C1的第一极的电位保持为第一电源电压信号的电位VS1的情况下,第一电容C1的第二极的电位仍为Vdata1+Vthd,此时驱动晶体管Td的栅极的电位均为Vdata1+Vthd。
在此情况下,在驱动晶体管Td的栅源电压差大于或等于其阈值电压Vthd时,驱动晶体管Td开启,并产生驱动信号,该驱动信号从驱动晶体管Td的第二极输出。由于第五晶体管T5在使能信号端EM的控制下开启,将驱动晶体管Td的第二极与待驱动元件L相连,因此驱动信号经过第五晶体管T5传输至待驱动元件L。
在此情况下,由于驱动晶体管Td的栅极的电位为Vdata1+Vthd,驱动晶体管Td的源极的电位为VS1,此时,驱动晶体管Td的栅源电压Vgs=Vdata1+Vthd-VS1。因此,流过驱动晶体管Td的驱动电流I=1/2×K×(Vgs-Vthd)2=1/2×K×(Vdata1+Vthd-VS1-Vthd)2=1/2×K×(Vdata1-VS1)2,即为驱动晶体管Td向待驱动元件L提供的驱动信号。
其中,K=W/L×C×u,W/L为驱动晶体管Td的宽长比,C为沟道绝缘层电容,u为沟道载流子迁移率。
由此可知,上述参数只与驱动晶体管Td结构有关,因此,流过驱动晶体管Td的电流只与第一数据信号端Data1的第一数据信号的电位Vdata1和第一电源电压信号端S1的第一电源电压信号的电位VS1有关,与驱动晶体管Td的阈值电压Vthd无关,从而对驱动晶体管Td进行了阈值补偿,改善了驱动晶体管Td的阈值电压Vthd对待驱动元件L发光亮度的影响,提高了待驱动元件L亮度的均一性。
在此基础上,当亚像素显示不同灰阶时,由于第一电源电压信号端S1的第一电源电压信号的电位VS1相同,因此,可以通过控制第一数据信号端Data1提供的第一数据信号的电位Vdata1,来控制驱动晶体管Td向待驱动元件L提供的驱动信号的大小。
同时,对于时间控制子电路20,在使能信号端EM的低电平信号的控制下,第九晶体管T9开启,将来自第二电源电压信号端S2的第二电源电压信号传输至第一晶体管T1的第二极,使得第一晶体管T1的第二极的电位为第二电源电压信号的电位VS2
并且,由于在工作阶段第一电压信号端V1提供的第一电压信号的电位V1在设定电压范围内变化,因此,与第一电压信号端V1电连接的第二电容C2的第二极的电位也会随着第一电压信号的电位变化,即,第二节点B的电位也会随着第一电压信号的电位变化,且第二节点B的电位与第一电压信号的电位的变化速度相同。
可以理解的是,在工作阶段的初始时刻,第一电压信号的电位记为V1(0),第二节点B的电位为VB(0),在工作阶段的t时刻,第一电压信号的电位为V1(t),第二节点B的电位为VB(t)的情况下,由于电容的电荷保持定律,第二电容C2的两极的电位差保持不变,因此,在初始时刻和在t时刻,第二节点B与第一电压信号的端V1的电位差ΔV相等,即,ΔV=VB(0)-V1(0)=VB(t)-V1(t)。
在此基础上,由于在工作阶段的初始时刻,第二节点B的电位VB(0)=Vdata2+Vth1,因此,第二节点B与第一电压信号的端V1的电位差ΔV=Vdata2+Vth1-V1(0)=VB(t)-V1(t)。那么,在t时刻第二节点B的电位VB(t)=Vdata2+Vth1+V1(t)-V1(0)=Vdata2+Vth1+ΔV1,ΔV1为第一电压信号的电位V1在初始时刻和t时刻电位的差值。
因此,在t时刻,与第二节点B电连接的第一晶体管T1的栅极的电位为Vdata2+Vth1+ΔV1。并且,第二节点B的电位的变化速度由第一电压信号决定。
在此情况下,由于第一晶体管T1的栅极的电位为Vdata2+Vth1+ΔV1,第一晶体管T1的源极的电位为VS2,因此,当第一晶体管T1的栅源电压差大于或等于其阈值电压Vth1时,第一晶体管T1开启。当第一晶体管T1的栅源电压差Vgs1与其阈值电压Vth1相等时,第一晶体管T1刚好开启,即,Vgs1=Vdata2+Vth1+ΔV1-VS2=Vth1,即,ΔV1=VS2-Vdata2。
因此,当第一电压信号端V1提供的在设定电压范围内变化的第一电压信号V1的电位在初始时刻和t时刻电位的差值ΔV1=VS2-Vdata2时,第一晶体管T1开启,由此可知,第一晶体管T1的开启与其阈值电压Vth1无关。
可以理解的是,在设定电压范围内的第一电压信号至少应包括能够保证第一晶体管T1的正常开启的电压值。
在此基础上,由于第一晶体管T1和第九晶体管T9开启,同时第十晶体管T10也在使能信号端EM输入的低电平信号的控制下开启,因此,第二电源电压信号端S2可以通过第九晶体管T9、第一晶体管T1和第十晶体管T10与待驱动元件L的第二极电连接,使得第二电源电压信号端S2提供的第二电源电压信号可以传输至待驱动元件L的第二极。从而可以根据第一晶体管T1的开启时间,控制第二电源电压信号端S2提供的第二电源电压信号可以传输至待驱动元件L的第二极的时间。
因此,在第一电源电压信号端S1提供的第一电源电压信号传输至待驱动元件L的第一极,且第二电源电压信号端S2提供的第二电源电压信号传输至待驱动元件L的第二极的情况下,待驱动元件L才会开启并发光,从而对待驱动元件L的发光时长进行控制。
并且,对待驱动元件L的发光时长的控制,与待驱动元件L自身的开启电压无关,从而可以避免因显示面板各待驱动元件L的开启电压不同导致显示亮度不均一而出现Mura现象。
另外,在工作阶段的结束时刻,使能信号端EM输入的使能信号由低电平变为高电平时,第四晶体管T4、第五晶体管T5、第九晶体管T9和第十晶体管T10同时截止,从而使得待驱动元件L关闭不发光。因此,对于连接同一根使能信号线,受到相同的使能信号控制的亚像素,各待驱动元件L开启的时刻不同,但关闭的时刻是相同的。
在此基础上,当亚像素显示不同灰阶,且控制子电路10向待驱动元件L提供的驱动信号保持不变时,由于第二数据信号端Data2提供的第二数据信号的电位Vdata2不同,因此,在t时刻第二节点B的电位VB(t)=Vdata2+Vth1+ΔV1不同,使得当第一电压信号的电位V1在初始时刻和t时刻电位的差值ΔV1=VS2-Vdata2时,第一晶体管T1开启的时刻不同。在此情况下,第二电源电压信号端S2提供的第二电源电压信号传输至待驱动元件L的第二极的时刻不同,使得待驱动元件L的开启时间不同。因此,可以使驱动信号的大小维持在较高值范围内,通过控制待驱动元件L的开启时间,使得亚像素可以显示对应的灰阶,从而提高待驱动元件L的发光效率,降低功耗。
示例的,如图6和图7所示,对于同一个亚像素在显示不同灰阶的过程中,图6中的B(1)表示一图像帧的第二节点B的信号时序,第二节点B的电位为VB1随着第一电压信号的电位V1按变化量ΔVB1变化,第二节点B的电位为VB1=V1-ΔVB1,图7中的B(2)表示另一图像帧的第二节点B的信号时序,第二节点B的电位为VB2随着第一电压信号的电位V1按变化量ΔVB2变化,第二节点B的电位为VB2=V1-ΔVB2时,第二节点B与第一电压信号的电位V1的电位差为ΔVB2=V1-VB2。由于第二数据信号端Data2提供的第二数据信号的电位Vdata2不同,使得ΔVB2的值与ΔVB1的值也不同。在此情况下,当ΔVB2的值大于ΔVB1的值时,使得第二节点B的电位VB2变化至以使第一晶体管T1开启的时间小于第二节点B的电位VB1变化至以使第一晶体管T1开启的时间,因此,图7所示的一帧图像下的待驱动元件L(2)相对于图6中的待驱动元件L(1)较早开启,使得待驱动元件L(2)的发光时长相对于待驱动元件L(1)较长。
需要说明的是,对于不同的亚像素在同一图像帧下,或者不同的亚像素在不同图像帧下,第四节点N的信号时序和待驱动元件L的发光情况也可以参考图7和图8,在此不再赘述。
因此,可以在驱动子电路10和时间控制子电路20的共同作用下,通过驱动子电路10控制传输至待驱动元件L的驱动信号的强度大小,通过时间控制子电路20控制待驱动元件L的开启时长,实现亚像素对应的灰阶显示。
需要说明的是,对于第二行至第n行的亚像素对应的像素驱动电路在工作阶段(P6~P7)的驱动过程,可参见上面对第一行的亚像素对应的像素驱动电路在工作阶段(P6~P7)的驱动过程的驱动过程的描述。
在此基础上,由于流过待驱动元件L的驱动电流I=1/2×K×(Vdata1-VS1)2,只与来自第一数据信号端Data1的第一数据信号的电位Vdata1有关,因此,可以通过控制在第一行扫描时段至第n行扫描时段对每行亚像素多对应的像素驱动电路所写入的第一数据信号的电位,控制每一行的像素驱动电路所产生的驱动信号的幅值,从而实现控制待驱动元件L的发光强度。
综上所述,在一个帧周期内,在扫描阶段(P1~P6)实现了各行亚像素的第一数据信号和第二数据信号的写入,在工作阶段(P6~P7)产生驱动信号,并控制第二电源电压信号传输至待驱动元件L的时间,这样,通过控制驱动信号的幅值、以及待驱动元件L的时间,实现对待驱动元件L的发光亮度的控制。在此基础上,通过控制待驱动元件L的驱动信号的幅值以及发光时长,改变了待驱动元件L的发光强度,实现了灰阶显示。在显示较高灰阶时,可以通过增大待驱动元件L的驱动信号的强度,提高待驱动元件L的发光强度,在显示较低灰阶时,通过控制待驱动元件L的开启时间,即,通过缩短较大的驱动信号传输至待驱动元件L的时长,实现低灰阶显示,从而可以使驱动信号的幅值维持在较高值范围内,通过控制待驱动元件L的开启时间,使得亚像素可以显示对应的灰阶,提高待驱动元件L的发光效率,降低了显示面板的功耗。
或者,在本发明的另一些实施例中,如图8所示,除了驱动晶体管Td、第七晶体管T7、第八晶体管T8和第十一晶体管T11均为N型晶体管之外,其余的各个晶体管均为P型晶体管。
在此情况下,第一电源电压信号端S1提供的第一电源电压信号为低电平信号,第二电源电压信号端S2提供的第二电源电压信号为高电平信号,使得驱动子电路10向待驱动元件L提供的驱动信号与该低电平信号有关,待驱动元件L的发光时长与该高电平信号有关。
需要说明的是,图8所示的像素驱动电路在不同的阶段的工作情况与上述如图5所示的像素驱动电路在不同的阶段的工作情况基本相同,且具有相同的技术效果,因此不再赘述。
基于此,本发明实施例还提供一种像素驱动电路的驱动方法,包括:如图6所示,一个帧周期包括扫描阶段(P1~P6)和工作阶段(P6~P7),扫描阶段(P1~P6)包括多个行扫描时段(ts1~tsn)。在多个行扫描时段(ts1~tsn)中的每个行扫描时段:
驱动子电路10在第一扫描信号端Gate1的控制下,至少写入来自第一数据信号端Data1的第一数据信号。
时间控制子电路20在第二扫描信号端Gate2的控制下,至少写入来自第二数据信号端Data2的第二数据信号。
在工作阶段(P6~P7):
驱动子电路10在来自使能信号端EM的使能信号的控制下,使驱动子电路10中的驱动晶体管Td根据第一数据信号端Data1提供的第一数据信号和第一电源电压信号端S1提供的第一电源电压信号,向待驱动元件L提供驱动信号。
时间控制子电路20在来自使能信号端EM的使能信号的控制下,将来自第二电源电压信号端S2提供的第二电源电压信号传输至待驱动元件L的第二极,以使待驱动元件L在驱动信号和第二电源电压信号的控制下发光。待驱动元件L的发光时长与第一电压信号端V1提供的电位在设定电压范围内变化的第一电压信号、以及第二数据信号端Data2提供的第二数据信号有关。
在此基础上,在本发明的一些实施例中,参考图4,在驱动子电路10包括第一驱动子电路101、第一数据写入子电路102、以及第一控制子电路103的情况下,在多个行扫描时段中的每个行扫描时段,驱动子电路10在第一扫描信号端Gate1的控制下,至少写入来自第一数据信号端Data1的第一数据信号,在工作阶段,驱动子电路10在来自使能信号端EM的使能信号的控制下,使驱动子电路10中的驱动晶体管Td根据第一数据信号端Data1提供的第一数据信号和第一电源电压信号端S1提供的第一电源电压信号,向待驱动元件L提供驱动信号,包括:
在多个行扫描时段中的每个行扫描时段:
第一数据写入子电路102在来自第一扫描信号端Gate1的第一扫描信号的控制下,将来自第一数据信号端Data1的第一数据信号和驱动晶体管Td的阈值电压写入第一节点A,对驱动晶体管Td进行阈值电压补偿。
在工作阶段:
第一控制子电路103在来自使能信号端EM的使能信号的控制下,使驱动晶体管Td与第一电源电压信号端S1和待驱动元件L的第一极电连接,以使驱动晶体管Td根据第一数据信号端Data1提供的第一数据信号和第一电源电压信号端S1提供的第一电压信号,向待驱动元件L提供驱动信号。
在此基础上,在本发明的一些实施例中,参考图4,在时间控制子电路20包括第二驱动子电路201、第二数据写入子电路202、以及第二控制子电路203的情况下,在多个行扫描时段中的每个行扫描时段,时间控制子电路20在第二扫描信号端Gate2的控制下,至少写入来自第二数据信号端Data2的第二数据信号,在工作阶段,时间控制子电路20在来自使能信号端EM的使能信号的控制下,将来自第二电源电压信号端S2提供的第二电源电压信号传输至待驱动元件L的第二极,以使待驱动元件L在驱动信号和第二电源电压信号的控制下发光,包括:
在多个行扫描时段中的每个行扫描时段:
第二数据写入子电路202在来自第二扫描信号端Gate2的第二扫描信号的控制下,将来自第二数据信号端Data2的第二数据信号和第二驱动子电路201中的第一晶体管T1的阈值电压写入第二节点B,对第一晶体管T1进行阈值补偿。
在工作阶段:
第二控制子电路203在来自使能信号端EM的使能信号的控制下,使第一晶体管T1与第二电源电压信号端S2和待驱动元件L的第二极电连接,以使第一晶体管T1在第一电压信号端V1提供的第一电压信号和第二数据信号端Data2提供的第二数据信号的控制下开启,将第二电源电压信号端S2提供的第二电源电压信号传输至待驱动元件L的第二极。
上述的像素驱动电路的驱动方法具有与上述的像素驱动电路相同的有益效果,因此不再赘述。
此外,在本发明的一些实施例中,参考图4,在驱动子电路10还包括第一复位子电路104的情况下,在多个行扫描时段中的每个行扫描时段:
在如图6所示的驱动子电路10的复位阶段(P1~P2),第一复位子电路104在第一复位信号端Reset1的控制下,将来自第一初始信号端Init1的第一初始信号传输至第一节点A,对第一节点A进行复位。
如图5所示,在第一复位信号端Reset1的控制下,第一复位子电路104中的第六晶体管T6开启,将来自第一初始信号端Init1的第一初始信号传输至第一节点A,对第一节点A进行复位。此时,第一节点A的电位为第一初始信号的电位Vinit1。在此情况下,与第一节点A电连接的第一电容C1的第二极、以及驱动晶体管Td的栅极也均被复位,即,对第一驱动子电路101的电压进行复位。
在此基础上,在本发明的一些实施例中,参考图4,在时间控制子电路20还包括第二复位子电路204的情况下,在多个行扫描时段中的每个行扫描时段:
在如图6所示的时间控制子电路20的复位阶段(P3~P4)第二复位子电路204在第二复位信号端Reset2的控制下,将来自第二初始信号端Init2的第二初始信号传输至第二节点B,对第二节点B进行复位。
如图5所示,在第二复位信号端Reset2的控制下,第二复位子电路204中的第十一晶体管T11开启,将来自第二初始信号端Init2的第二初始信号传输至第二节点B,对第二节点B进行复位。此时,第二节点B的电位为第二初始信号的电位Vinit2。在此情况下,与第四节点N电连接的第二电容C2的第一极、以及第一晶体管T1的栅极也均被复位,即,对第二驱动子电路201的电压进行复位。
在此基础上,在每个行扫描时段,通过第一复位子电路104对第一驱动子电路101的电压进行复位,通过第二复位子电路204对第二驱动子电路201的电压进行复位,实现了对第一驱动子电路101和第二驱动子电路201的降噪,从而避免对后续写入的第一数据信号和第二数据信号造成影响。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (12)

1.一种像素驱动电路,其特征在于,包括:驱动子电路和时间控制子电路;
所述驱动子电路至少与第一扫描信号端、第一数据信号端、第一电源电压信号端、使能信号端、以及待驱动元件第一极电连接;所述驱动子电路包括驱动晶体管;所述驱动子电路被配置为在来自所述第一扫描信号端的第一扫描信号和来自所述使能信号端的使能信号的控制下,使所述驱动晶体管根据所述第一数据信号端提供的第一数据信号和所述第一电源电压信号端提供的第一电源电压信号,向所述待驱动元件提供驱动信号;
所述时间控制子电路至少与第二扫描信号端、第二数据信号端、第二电源电压信号端、使能信号端、第一电压信号端、以及所述待驱动元件的第二极电连接;所述时间控制子电路被配置为在来自所述第二扫描信号端的第二扫描信号和所述使能信号端的使能信号的控制下,将来自所述第二电源电压信号端的第二电源电压信号传输至所述待驱动元件的第二极,以使所述待驱动元件在所述驱动信号和所述第二电源电压信号的控制下工作;其中,所述待驱动元件的工作时长与所述第一电压信号端提供的第一电压信号、以及所述第二数据信号端提供的第二数据信号有关;
所述驱动子电路包括第一驱动子电路、第一数据写入子电路、以及第一控制子电路;
所述第一驱动子电路包括所述驱动晶体管和第一电容;所述第一电容的第一极与所述第一电源电压信号端电连接,所述第一电容的第二极与第一节点电连接;所述驱动晶体管的栅极与所述第一节点电连接;
所述第一数据写入子电路与所述第一扫描信号端、所述第一数据信号端、以及所述第一驱动子电路电连接;所述第一数据写入子电路被配置为在来自所述第一扫描信号端的第一扫描信号的控制下,将来自所述第一数据信号端的第一数据信号和所述驱动晶体管的阈值电压写入所述第一节点,对所述驱动晶体管进行阈值电压补偿;
所述第一控制子电路与所述使能信号端、所述第一电源电压信号端、所述第一驱动子电路、以及所述待驱动元件的第一极电连接;所述第一控制子电路被配置为在来自所述使能信号端的使能信号的控制下,使所述驱动晶体管与所述第一电源电压信号端和所述待驱动元件的第一极电连接,以使所述驱动晶体管根据所述第一数据信号端提供的第一数据信号和所述第一电源电压信号端提供的第一电源电压信号,向所述待驱动元件提供驱动信号;
所述驱动子电路还包括第一复位子电路;
所述第一复位子电路与第一初始信号端、第一复位信号端以及所述第一节点电连接;所述第一复位子电路被配置为在来自所述第一复位信号端的第一复位信号的控制下,将来自所述第一初始信号端的第一初始信号传输至所述第一节点,对所述第一节点进行复位;
所述时间控制子电路包括第二驱动子电路、第二数据写入子电路、以及第二控制子电路;
所述第二驱动子电路包括第一晶体管和第二电容;所述第二电容的第一极与第二节点电连接,所述第二电容的第二极与所述第一电压信号端电连接;所述第一晶体管的栅极与所述第二节点电连接;
所述第二数据写入子电路与所述第二扫描信号端、所述第二数据信号端、以及所述第二驱动子电路电连接;所述第二数据写入子电路被配置为在来自所述第二扫描信号端的第二扫描信号的控制下,将来自所述第二数据信号端的第二数据信号和所述第一晶体管的阈值电压写入所述第二节点,对所述第一晶体管进行阈值补偿;
所述第二控制子电路与所述使能信号端、所述第二电源电压信号端、所述第二驱动子电路、以及所述待驱动元件的第二极电连接;所述第二控制子电路被配置为在来自所述使能信号端的使能信号的控制下,使所述第一晶体管与所述第二电源电压信号端和所述待驱动元件的第二极电连接,以使所述第一晶体管在所述第一电压信号端提供的第一电压信号和所述第二数据信号端提供的第二数据信号的控制下开启,将所述第二电源电压信号端提供的第二电源电压信号传输至所述待驱动元件的第二极;
所述时间控制子电路还包括第二复位子电路;
所述第二复位子电路与第二初始信号端、第二复位信号端以及所述第二节点电连接;所述第二复位子电路被配置为在来自所述第二复位信号端的第二复位信号的控制下,将来自所述第二初始信号端的第二初始信号传输至所述第二节点,对所述第二节点进行复位。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一电源电压信号端提供的所述第一电源电压信号为高电平信号,所述第二电源电压信号端提供的所述第二电源电压信号为低电平信号;所述待驱动元件的第一极为正极,所述待驱动元件的第二极为负极;
或者,
所述第一电源电压信号端提供的所述第一电源电压信号为低电平信号,所述第二电源电压信号端提供的所述第二电源电压信号为高电平信号;所述待驱动元件的第一极为负极,所述待驱动元件的第二极为正极。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述第一数据写入子电路包括第二晶体管和第三晶体管;
所述第二晶体管的栅极与所述第一扫描信号端电连接,所述第二晶体管的第一极与所述驱动晶体管的第二极电连接,所述第二晶体管的第一极与所述第一节点电连接;
所述第三晶体管的栅极与所述第一扫描信号端电连接,所述第三晶体管的第一极与所述驱动晶体管的第一极电连接,所述第三晶体管的第二极与所述第一数据信号端电连接;
和/或,
所述第一控制子电路包括第四晶体管和第五晶体管;
所述第四晶体管的栅极与所述使能信号端电连接,所述第四晶体管的第一极与所述第一电源电压信号端电连接,所述第四晶体管的第二极与所述驱动晶体管的第一极电连接;
所述第五晶体管的栅极与所述使能信号端电连接,所述第五晶体管的第一极与所述驱动晶体管的第二极电连接,所述第五晶体管的第二极与所述待驱动元件的第一极电连接。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述第一复位子电路包括第六晶体管;
所述第六晶体管的栅极与所述第一复位信号端电连接,所述第六晶体管的第一极与所述第一节点电连接,所述第六晶体管的第二极与所述第一初始信号端电连接。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述第二数据写入子电路包括第七晶体管和第八晶体管;
所述第七晶体管的栅极与所述第二扫描信号端电连接,所述第七晶体管的第一极与所述第一晶体管的第一极电连接,所述第七晶体管的第二极与所述第二数据信号端电连接;
所述第八晶体管的栅极与所述第二扫描信号端电连接,所述第八晶体管的第一极与所述第二节点电连接,所述第八晶体管的第二极与所述第一晶体管的第二极电连接;
和/或,
所述第二控制子电路包括第九晶体管和第十晶体管;
所述第九晶体管的栅极与所述使能信号端电连接,所述第九晶体管的第一极与所述第二电源电压信号端电连接,所述第九晶体管的第二极与所述第一晶体管的第一极电连接;
所述第十晶体管的栅极与所述使能信号端电连接,所述第十晶体管的第一极与所述待驱动元件的第二极电连接,所述第十晶体管的第二极与所述第一晶体管的第二极电连接。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述第二复位子电路包括第十一晶体管;
所述第十一晶体管的栅极与所述第二复位信号端电连接,所述第十一晶体管的第一极与所述第二初始信号端电连接,所述第十一晶体管的第二极与所述第二节点电连接。
7.根据权利要求1所述的像素驱动电路,其特征在于,在所述第一电源电压信号端提供的所述第一电源电压信号为高电平信号,所述第二电源电压信号端提供的所述第二电源电压信号为低电平信号的情况下,所述第一晶体管为N型晶体管,所述驱动晶体管为P型晶体管;
或者,
在所述第一电源电压信号端提供的所述第一电源电压信号为低电平信号,所述第二电源电压信号端提供的所述第二电源电压信号为高电平信号的情况下,所述第一晶体管为P型晶体管,所述驱动晶体管为N型晶体管。
8.一种显示面板,其特征在于,包括如权利要求1-7任一项所述的像素驱动电路、以及待驱动元件。
9.根据权利要求8所述的显示面板,其特征在于,所述显示面板包括多个亚像素,每个所述亚像素对应设置一个所述像素驱动电路;
所述显示面板还包括:多条第一扫描信号线、多条第一数据信号线、多条第二扫描信号线、及多条第二数据信号线;
同一行所述亚像素对应的各所述像素驱动电路与同一条所述第一扫描信号线及同一条所述第二扫描信号线电连接;
同一列所述亚像素对应的各所述像素驱动电路与同一条所述第一数据信号线及同一条所述第二数据信号线电连接。
10.根据权利要求8所述的显示面板,其特征在于,所述待驱动元件为电流型驱动器件。
11.一种显示装置,其特征在于,包括如权利要求8-10任一项所述的显示面板。
12.一种如权利要求1-7任一项所述的像素驱动电路的驱动方法,其特征在于,所述像素驱动电路的驱动方法包括:一个帧周期包括扫描阶段和工作阶段,所述扫描阶段包括多个行扫描时段;
在所述多个行扫描时段中的每个行扫描时段:
驱动子电路在第一扫描信号端的控制下,至少写入来自第一数据信号端的第一数据信号;
时间控制子电路在第二扫描信号端的控制下,至少写入来自第二数据信号端的第二数据信号;
在所述工作阶段:
所述驱动子电路在来自使能信号端的使能信号的控制下,使所述驱动子电路中的驱动晶体管根据所述第一数据信号端提供的第一数据信号和第一电源电压信号端提供的第一电源电压信号,向待驱动元件提供驱动信号;
所述时间控制子电路在来自所述使能信号端的使能信号的控制下,将来自第二电源电压信号端提供的第二电源电压信号传输至所述待驱动元件的第二极,以使所述待驱动元件在所述驱动信号和所述第二电源电压信号的控制下工作;所述待驱动元件的工作时长与第一电压信号端提供的电位在设定电压范围内变化的第一电压信号、以及所述第二数据信号端提供的第二数据信号有关;
在所述驱动子电路包括第一驱动子电路、第一数据写入子电路、以及第一控制子电路的情况下,
在所述多个行扫描时段中的每个行扫描时段,驱动子电路在第一扫描信号端的控制下,至少写入来自第一数据信号端的第一数据信号,在所述工作阶段,所述驱动子电路在来自使能信号端的使能信号的控制下,使所述驱动子电路中的驱动晶体管根据所述第一数据信号端提供的第一数据信号和第一电源电压信号端提供的第一电源电压信号,向待驱动元件提供驱动信号,包括:
在所述多个行扫描时段中的每个行扫描时段:
所述第一数据写入子电路在来自所述第一扫描信号端的第一扫描信号的控制下,将来自所述第一数据信号端的第一数据信号和所述驱动晶体管的阈值电压写入第一节点,对所述驱动晶体管进行阈值电压补偿;
在所述工作阶段:
所述第一控制子电路在来自所述使能信号端的使能信号的控制下,使所述驱动晶体管与所述第一电源电压信号端和所述待驱动元件的第一极电连接,以使所述驱动晶体管根据所述第一数据信号端提供的第一数据信号和所述第一电源电压信号端提供的第一电压信号,向所述待驱动元件提供驱动信号;
在所述时间控制子电路包括第二驱动子电路、第二数据写入子电路、以及第二控制子电路的情况下,
在所述多个行扫描时段中的每个行扫描时段,时间控制子电路在第二扫描信号端的控制下,至少写入来自第二数据信号端的第二数据信号,在所述工作阶段,所述时间控制子电路在来自所述使能信号端的使能信号的控制下,将来自第二电源电压信号端提供的第二电源电压信号传输至所述待驱动元件的第二极,以使所述待驱动元件在所述驱动信号和所述第二电源电压信号的控制下工作,包括:
在所述多个行扫描时段中的每个行扫描时段:
所述第二数据写入子电路在来自所述第二扫描信号端的第二扫描信号的控制下,将来自所述第二数据信号端的第二数据信号和所述第二驱动子电路中的第一晶体管的阈值电压写入第二节点,对所述第一晶体管进行阈值补偿;
在所述工作阶段:
所述第二控制子电路在来自所述使能信号端的使能信号的控制下,使所述第一晶体管与所述第二电源电压信号端和所述待驱动元件的第二极电连接,以使所述第一晶体管在所述第一电压信号端提供的第一电压信号和所述第二数据信号端提供的第二数据信号的控制下开启,将所述第二电源电压信号端提供的第二电源电压信号传输至所述待驱动元件的第二极。
CN201911047859.7A 2019-10-30 2019-10-30 像素驱动电路及其驱动方法、显示面板、显示装置 Active CN112820236B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201911047859.7A CN112820236B (zh) 2019-10-30 2019-10-30 像素驱动电路及其驱动方法、显示面板、显示装置
PCT/CN2020/124069 WO2021083155A1 (zh) 2019-10-30 2020-10-27 像素驱动电路及其驱动方法、显示面板、显示装置
US17/609,238 US11620939B2 (en) 2019-10-30 2020-10-27 Pixel driving circuit and driving method therefor, display panel, and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911047859.7A CN112820236B (zh) 2019-10-30 2019-10-30 像素驱动电路及其驱动方法、显示面板、显示装置

Publications (2)

Publication Number Publication Date
CN112820236A CN112820236A (zh) 2021-05-18
CN112820236B true CN112820236B (zh) 2022-04-12

Family

ID=75715760

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911047859.7A Active CN112820236B (zh) 2019-10-30 2019-10-30 像素驱动电路及其驱动方法、显示面板、显示装置

Country Status (3)

Country Link
US (1) US11620939B2 (zh)
CN (1) CN112820236B (zh)
WO (1) WO2021083155A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112837649B (zh) * 2019-11-01 2022-10-11 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板、显示装置
WO2023245432A1 (zh) * 2022-06-21 2023-12-28 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板、显示装置
CN115331619B (zh) * 2022-10-12 2023-01-31 惠科股份有限公司 像素驱动电路、显示面板及显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101911165A (zh) * 2007-12-28 2010-12-08 京瓷株式会社 图像显示装置
CN104392698A (zh) * 2014-12-17 2015-03-04 广州新视界光电科技有限公司 Led显示装置及led屏亮度均匀性调节方法
CN106652908A (zh) * 2017-01-05 2017-05-10 上海天马有机发光显示技术有限公司 有机发光显示面板及其驱动方法、有机发光显示装置
CN106782310A (zh) * 2017-03-01 2017-05-31 上海天马有机发光显示技术有限公司 一种像素电路、驱动方法、显示面板以及显示装置
CN107301839A (zh) * 2016-04-15 2017-10-27 三星显示有限公司 像素电路及其驱动方法
CN109920371A (zh) * 2019-04-26 2019-06-21 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN110010057A (zh) * 2019-04-25 2019-07-12 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法和显示装置
CN110021263A (zh) * 2018-07-05 2019-07-16 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5469384B2 (ja) * 2009-06-18 2014-04-16 ラピスセミコンダクタ株式会社 表示駆動装置及びその駆動方法
JP2015025978A (ja) * 2013-07-26 2015-02-05 株式会社ジャパンディスプレイ 駆動回路、表示装置、及び駆動方法
CN105989792B (zh) * 2015-01-27 2018-11-16 上海和辉光电有限公司 一种电流控制的显示面板的驱动方法及显示面板
KR102417983B1 (ko) * 2015-08-27 2022-07-07 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
CN105679251B (zh) * 2016-04-11 2018-11-30 京东方科技集团股份有限公司 触控显示模组及其驱动方法、触控显示面板和装置
US20180075798A1 (en) * 2016-09-14 2018-03-15 Apple Inc. External Compensation for Display on Mobile Device
EP3389039A1 (en) * 2017-04-13 2018-10-17 Samsung Electronics Co., Ltd. Display panel and driving method of display panel
KR102458156B1 (ko) * 2017-08-31 2022-10-21 엘지디스플레이 주식회사 표시 장치
US11049448B2 (en) * 2018-05-08 2021-06-29 Apple Inc. Memory-in-pixel architecture
CN110021264B (zh) * 2018-09-07 2022-08-19 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101911165A (zh) * 2007-12-28 2010-12-08 京瓷株式会社 图像显示装置
CN104392698A (zh) * 2014-12-17 2015-03-04 广州新视界光电科技有限公司 Led显示装置及led屏亮度均匀性调节方法
CN107301839A (zh) * 2016-04-15 2017-10-27 三星显示有限公司 像素电路及其驱动方法
CN106652908A (zh) * 2017-01-05 2017-05-10 上海天马有机发光显示技术有限公司 有机发光显示面板及其驱动方法、有机发光显示装置
CN106782310A (zh) * 2017-03-01 2017-05-31 上海天马有机发光显示技术有限公司 一种像素电路、驱动方法、显示面板以及显示装置
CN110021263A (zh) * 2018-07-05 2019-07-16 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN110010057A (zh) * 2019-04-25 2019-07-12 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法和显示装置
CN109920371A (zh) * 2019-04-26 2019-06-21 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置

Also Published As

Publication number Publication date
WO2021083155A1 (zh) 2021-05-06
US11620939B2 (en) 2023-04-04
US20220215795A1 (en) 2022-07-07
CN112820236A (zh) 2021-05-18

Similar Documents

Publication Publication Date Title
CN113838421B (zh) 像素电路及其驱动方法、显示面板
WO2020001635A1 (zh) 驱动电路及其驱动方法、显示装置
CN110021264B (zh) 像素电路及其驱动方法、显示面板
CN110782831B (zh) 像素驱动电路、显示设备和像素驱动电路驱动方法
CN112750392B (zh) 像素驱动电路及其驱动方法、显示面板、显示装置
CN109872692B (zh) 像素电路及其驱动方法、显示装置
CN113077751B (zh) 像素驱动电路及其驱动方法、显示面板
CN112837649B (zh) 像素驱动电路及其驱动方法、显示面板、显示装置
US11551606B2 (en) LED driving circuit, display panel, and pixel driving device
CN108777131B (zh) Amoled像素驱动电路及驱动方法
CN110556076B (zh) 像素电路、驱动方法及显示装置
CN112820236B (zh) 像素驱动电路及其驱动方法、显示面板、显示装置
CN108389551B (zh) 一种像素电路及其驱动方法、显示装置
CN111048044B (zh) 电压编程型amoled像素驱动电路及其驱动方法
CN115691422A (zh) 像素电路及其驱动方法、显示面板
CN110164378B (zh) Amoled像素电路及其驱动方法
CN105489168A (zh) 像素驱动电路、像素驱动方法和显示装置
CN110675829B (zh) 像素驱动电路及其驱动方法、显示面板、显示装置
WO2012032561A1 (ja) 表示装置およびその駆動方法
CN113096593A (zh) 像素单元、阵列基板与显示终端
CN110827757A (zh) Oled电路补偿方法
EP4027327B1 (en) Pixel driving circuit, pixel driving method, display panel, and display device
KR101699045B1 (ko) 유기 전계발광 표시장치 및 그의 구동방법
CN112419983A (zh) 一种新型amoled像素驱动电路及驱动方法
US20230196982A1 (en) Display panel and display apparatus including the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant