CN111129093A - 阵列基板和显示面板 - Google Patents

阵列基板和显示面板 Download PDF

Info

Publication number
CN111129093A
CN111129093A CN201911340586.5A CN201911340586A CN111129093A CN 111129093 A CN111129093 A CN 111129093A CN 201911340586 A CN201911340586 A CN 201911340586A CN 111129093 A CN111129093 A CN 111129093A
Authority
CN
China
Prior art keywords
voltage line
supply voltage
sub
substrate
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911340586.5A
Other languages
English (en)
Inventor
郭文均
张乐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201911340586.5A priority Critical patent/CN111129093A/zh
Publication of CN111129093A publication Critical patent/CN111129093A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明提供一种阵列基板和显示面板,该阵列基板通过在阵列基板的第二金属层上形成第一电源电压线,并在层间绝缘层上形成第一过孔,使得第二金属层上的第一电源电压线和源漏极层的第二电源电压线通过第一过孔连接,且第一电源电压线与第二电源电压线至少存在两处连接,保证了第一电源电压线与第二电源电压线并联,从而减小电源电压线的阻抗,缓解了电源电压线上出现压降的问题,且无需增加膜层,不影响显示面板的厚度,缓解了现有显示面板存在电源电压信号线上存在压降,导致显示面板亮度不均的技术问题。

Description

阵列基板和显示面板
技术领域
本发明涉及显示技术领域,尤其是涉及一种阵列基板和显示面板。
背景技术
现有OLED(Organic Light-Emitting Diode,有机发光二极管)显示面板由于具有可弯折、轻薄、高色彩饱和度等优点被广泛利用,在OLED显示面板种会使用低温多晶硅阵列基板,但在低温多晶硅阵列基板的制作过程种,会出现薄膜晶体管由于制作的问题导致的阈值电压漂移,所以需要对低温多晶硅阵列基板的驱动电路进行补偿。
现有的像素补偿电路中包括第一金属层、第二金属层和源漏极层,其中源漏极层制备VDD信号线,即电源电压信号线,而VDD信号线在驱动电路一条VDD信号线会驱动一列像素,而在VDD信号线上会出现压降,使得靠近VDD信号线输入端的像素的亮度较高,远离VDD信号线的输入端的像素亮度较低,从而造成显示面板的整体亮度不均。
所以,现有显示面板存在电源电压信号线上存在压降,导致显示面板亮度不均的技术问题。
发明内容
本发明提供一种阵列基板和显示面板,用于解决现有显示面板存在电源电压信号线上存在压降,导致显示面板亮度不均的技术问题。
为解决上述问题,本发明提供的技术方案如下:
本发明提供一种阵列基板,该阵列基板包括:
衬底;
第一金属层,设置于所述衬底一侧,图案化形成有栅极和电容第一极板;
第二金属层,设置于所述第一金属层远离所述衬底的方向上,图案化形成第一电源电压线和电容第二极板;
层间绝缘层,设置于所述第二金属层上,刻蚀形成有第一过孔,所述第一过孔包括至少两个子过孔;
源漏极层,设置于层间绝缘层上,图案化形成有数据线和第二电源电压线;
其中,所述第一电源电压线与所述第二电源电压线通过第一过孔连接,所述第一电源电压线与所述第二电源电压线至少存在两处连接。
在本发明提供的阵列基板中,所述第一电源电压线在衬底上的投影面积大于或者等于第二电源电压线在衬底上的投影面积。
在本发明提供的阵列基板中,所述第二电源电压线在衬底上的投影位于所述第一电源电压线在衬底上的投影内。
在本发明提供的阵列基板中,所述第二电源电压线在衬底上的投影位于所述第一电源电压线在衬底上的投影一侧。
在本发明提供的阵列基板中,所述第一电源电压线包括第一本体部分和第一连接部分,所述第一连接部分通过第一过孔与所述第二电源电压线连接。
在本发明提供的阵列基板中,所述第二电源电压线包括第二本体部分和第二连接部分,所述第二连接部分通过第一过孔与所述第一电源电压线连接。
在本发明提供的阵列基板中,所述阵列基板还包括有源层,所述有源层设置于所述衬底与所述第一金属层中间,所述源漏极层图案化形成有复原信号线,所述复原信号线与所述第二电源电压线走向相同,且所述复原信号线与所述数据线和第二电源电压线绝缘,所述复原信号线与所述有源层连接。
在本发明提供的阵列基板中,所述第一过孔包括第一子过孔和第二子过孔,所述第一电源电压线与所述第二电源电压线通过第一子过孔和第二子过孔连接,所述第一子过孔与所述第二子过孔的距离大于一个子像素的距离。
在本发明提供的阵列基板中,所述第一电源电压线贯穿一列子像素,所述第一子过孔和第二子过孔分别对应设置于一列子像素相距最远的两个子像素的区域。
同时,本发明提供一种显示面板,该显示面板包括上述任一所述的阵列基板。
有益效果:本发明提供一种阵列基板和显示面板,该阵列基板包括衬底、第一金属层、第二金属层、层间绝缘层和源漏极层,所述第一金属层设置于所述衬底一侧,图案化形成有栅极和电容第一极板,所述第二金属层设置于所述第一金属层远离所述衬底的方向上,图案化形成第一电源电压线和电容第二极板,所述层间绝缘层设置于所述第二金属层上,刻蚀形成有第一过孔,所述第一过孔包括至少两个子过孔,所述源漏极层设置于层间绝缘层上,图案化形成有数据线和第二电源电压线,其中,所述第一电源电压线与所述第二电源电压线通过第一过孔连接,所述第一电源电压线与所述第二电源电压线至少存在两处连接;通过在阵列基板的第二金属层上形成第一电源电压线,并在层间绝缘层上形成第一过孔,使得第二金属层上的第一电源电压线和源漏极层的第二电源电压线通过第一过孔连接,且第一电源电压线与第二电源电压线至少存在两处连接,保证了第一电源电压线与第二电源电压线并联,从而减小电源电压线的阻抗,缓解了电源电压线上出现压降的问题,且无需增加膜层,不影响显示面板的厚度,缓解了现有显示面板存在电源电压信号线上存在压降,导致显示面板亮度不均的技术问题。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为现有显示面板的示意图。
图2为本发明实施例提供的阵列基板的第一示意图。
图3为本发明实施例提供的阵列基板的第二示意图。
图4为本发明实施例提供的阵列基板的第三示意图。
图5为本发明实施例提供的第一电源电压线和第二电源电压线的连接示意图。
图6为本发明实施例提供的显示面板的示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
在本申请中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
本发明针对现有显示面板存在电源电压信号线上存在压降,导致显示面板亮度不均的技术问题,本发明实施例用以解决该问题。
如图1所示,现有显示面板包括有源层101、第一金属层、第二金属层和源漏极层,第一金属层图案化形成有第一扫描线102、第二扫描线103和发光信号线104和电容极板(图中未示出),第二金属层图案化形成有电容极板105和复原信号线106,源漏极层图案化形成有数据线107和电源电压信号线108,各膜层通过连接孔109连接,各信号线和电容组成了像素补偿电路,电源电压信号线驱动一列像素,而由于电源电压信号线上存在阻抗,使得在信号传递过程中,电源电压信号线上会出现压境,使得靠近电源电压信号线输入端的像素的亮度较高,远离电源电压信号线的输入端的像素亮度较低,从而造成显示面板的整体亮度不均,所以,现有显示面板存在电源电压信号线上存在压降,导致显示面板亮度不均的技术问题。
如图2、图4所示,本发明实施例提供一种阵列基板,该阵列基板包括:
衬底111;
第一金属层115,设置于所述衬底111一侧,图案化形成有栅极和电容第一极板1155;
第二金属层117,设置于所述第一金属层115远离所述衬底111的方向上,图案化形成第一电源电压线1171和电容第二极板1172;
层间绝缘层118,设置于所述第二金属层117上,刻蚀形成有第一过孔1181,所述第一过孔1181包括至少两个子过孔;
源漏极层119,设置于层间绝缘层118上,图案化形成有数据线1192和第二电源电压线1191;
其中,所述第一电源电压线1171与所述第二电源电压线1191通过第一过孔1181连接,所述第一电源电压线1171与所述第二电源电压线1191至少存在两处连接。
本发明实施例提供一种阵列基板,该阵列基板包括衬底、第一金属层、第二金属层、层间绝缘层和源漏极层,所述第一金属层设置于所述衬底一侧,图案化形成有栅极和电容第一极板,所述第二金属层设置于所述第一金属层远离所述衬底的方向上,图案化形成第一电源电压线和电容第二极板,所述层间绝缘层设置于所述第二金属层上,刻蚀形成有第一过孔,所述第一过孔包括至少两个子过孔,所述源漏极层设置于层间绝缘层上,图案化形成有数据线和第二电源电压线,其中,所述第一电源电压线与所述第二电源电压线通过第一过孔连接,所述第一电源电压线与所述第二电源电压线至少存在两处连接;通过在阵列基板的第二金属层上形成第一电源电压线,并在层间绝缘层上形成第一过孔,使得第二金属层上的第一电源电压线和源漏极层的第二电源电压线通过第一过孔连接,且第一电源电压线与第二电源电压线至少存在两处连接,保证了第一电源电压线与第二电源电压线并联,从而减小电源电压线的阻抗,缓解了电源电压线上出现压降的问题,且无需增加膜层,不影响显示面板的厚度,缓解了现有显示面板存在电源电压信号线上存在压降,导致显示面板亮度不均的技术问题。
如图2、图3、图4所示,本发明提供一种阵列基板,该阵列基板包括依次设置的衬底111、阻挡层112、有源层113、第一栅极绝缘层114、第一金属层115、第二栅极绝缘层116、第二金属层117、层间绝缘层118、源漏极层119,所述第一金属层图案化形成有第一扫描线1151、第二扫描线1152、第三扫描线1154和发光信号线1153,在一种实施例中,如图3所示,所述源漏极层119刻蚀形成有复原信号线1193,针对现有显示面板中会在第二金属层制备复原信号线,复原信号线与电容极板的设置方向均为横向,本发明实施例通过将复原信号线设置在源漏极层,使得第二金属层存在设置其他走线的空间,从而可以在第二金属层制备电源电压线,使得第二金属层与源漏极层均形成有电源电压线,且两者可并联,从而降低电源电压线的阻抗,使得电源电压线在传递电压信号时,电源电压线上的压降较小,不影响显示亮度,从而现有显示面板存在电源电压信号线上存在压降,导致显示面板亮度不均的技术问题。
需要说明的是,在图3、图4中,不同膜层通过连接孔21连接,所述连接孔21包括第一连接孔211和第二连接孔212,其中第一连接孔211表示源漏极层的金属走线通过第一连接孔211与第一金属层115形成的电容的第一极板连接,第二连接孔212表示第二电源电压线1191通过第二连接孔212与第二金属层117形成的电容的第二极板连接,其余连接孔均为相应连接重叠区域的膜层的连接孔。
在一种实施例中,如图4所示,所述第一电源电压线1171在衬底上的投影面积大于或者等于第二电源电压线1191在衬底上的投影面积,在第二金属层设置第一电源电压线时,考虑到第二金属层的空间较大,金属走线不会过于紧密,可将第一电源电压线设置的较宽,使得第一电源电压线在衬底上的投影面积大于或者等于第二电源电压线在衬底上的投影面积,可降低第一电源电压线的阻抗,在将第一电源电压线和第二电源电压线并联后,能够降低电源电压线的阻抗,使得电源电压线在传递信号时压降较小,甚至出现的压降不影响显示效果。
在一种实施例中,如图4所示,所述第二电源电压线1191在衬底上的投影位于所述第一电源电压线1171在衬底上的投影内,在设置第二电源电压线时,第二电源电压线设置在第一电源电压线下,使得在设置第一电源电压线时,第一电源电压线可根据第二电源电压线的位置进行定位,且在第一电源电压线和第二电源电压线进行连接时,第一电源电压线和第二电源电压线较易连接。
在一种实施例中,如图5所示,所述第一电源电压线1171包括第一本体部分1711和第一连接部分1712,所述第一连接部分1712通过第一过孔1181与所述第二电源电压线1191连接,在第一电源电压线和第二电源电压线的设置过程中,考虑到不能将第一电源电压线和第二电源电压线对应重叠设置时,可使第一电源电压线向外延伸,使得第一电源电压线的第一连接部分通过过孔与第二电源电压线连接,从而实现第一电源电压线和第二电源电压线的并联。
在一种实施例中,所述第二电源电压线包括第二本体部分和第二连接部分,所述第二连接部分通过第一过孔与所述第一电源电压线连接,在第一电源电压线和第二电源电压线的设置过程中,考虑到不能将第一电源电压线和第二电源电压线对应重叠设置时,也可使第二电源电压线向外延伸,使得第二电源电压线的第二连接部分通过过孔与第一电源电压线连接,从而实现第一电源电压线和第二电源电压线的并联。
在一种实施例中,如图2、图4所示,所述阵列基板还包括有源层113,所述有源层113设置于所述衬底111与所述第一金属层115中间,所述源漏极层119图案化形成有复原信号线1193,所述复原信号线1193与所述第二电源电压线1191走向相同,且所述复原信号线1193与所述数据线1192和第二电源电压线1191绝缘,所述复原信号线1193与所述有源层113连接,在将复原信号线设置在源漏极层时,需要将复原信号线与有源层连接,使得复原信号线能够正常工作,且复原信号线能够与电源电压线形成交联网络,使得复原信号线在使用源漏极层制作后,对复原信号线不产生影响。
在一种实施例中,如图4所示,所述第一过孔1181包括第一子过孔1811和第二子过孔1812,所述第一电源电压线1171与所述第二电源电压线1191通过第一子过孔1811和第二子过孔1812连接,所述第一子过孔1811与所述第二子过孔1812的距离大于一个子像素的距离;针对第一电源电压线和第二电源电压线并联,使第一电源电压线和第二电源电压线并联的部分的长度大于一个子像素的距离,即使得信号在经过该子像素时压降较低甚至没有压降,使得电压信号在传递时能够不发生压降,从而使得显示时一列子像素显示亮度一致。
在一种实施例中,如图4所示,所述第一电源电压线1171贯穿一列子像素,所述第一子过孔1811和第二子过孔1812分别对应设置于一列子像素相距最远的两个子像素的区域,在设置第一电源电压线时,使得第一电源电压线的长度大于一列子像素的长度,且使得第一子过孔与第二子过孔之间的距离大于一列子像素,使得第一电源电压线与第二电源电压线的并联的距离大于一列子像素的距离,从而使得在电压信号传递的过程中,电压信号在该列子像素上压降较小,使得该列子像素的亮度保持一致。
如图6所示,本发明实施例提供一种显示面板,该显示面板包括:
阵列基板;
平坦化层21,设置于所述阵列基板上;
像素电极层311,设置于所述平坦化层21上;
像素定义层313,设置于所述像素电极层311上;
发光材料层312,设置于所述像素定义层313定义出的发光区域;
公共电极层314,设置于所述发光材料层312上;
其中,所述阵列基板包括衬底111、第一金属层115、第二金属层117、层间绝缘层118和源漏极层119,所述第一金属层115设置于所述衬底111一侧,图案化形成有栅极和电容第一极板1155,所述第二金属层117设置于所述第一金属层115远离所述衬底111的方向上,图案化形成第一电源电压线1171和电容第二极板1172,所述层间绝缘层118设置于所述第二金属层117上,刻蚀形成有第一过孔1181,所述第一过孔1181包括至少两个子过孔,所述源漏极层119设置于层间绝缘层118上,图案化形成有数据线1192和第二电源电压线1191,其中,所述第一电源电压线1171与所述第二电源电压线1191通过第一过孔1181连接,所述第一电源电压线1171与所述第二电源电压线1191至少存在两处连接。
本发明实施例提供一种显示面板,该显示面板包括阵列基板、平坦化层、像素电极层、像素定义层、发光材料层和公共电极层,所述阵列基板包括衬底、第一金属层、第二金属层、层间绝缘层和源漏极层,所述第一金属层设置于所述衬底一侧,图案化形成有栅极和电容第一极板,所述第二金属层设置于所述第一金属层远离所述衬底的方向上,图案化形成第一电源电压线和电容第二极板,所述层间绝缘层设置于所述第二金属层上,刻蚀形成有第一过孔,所述第一过孔包括至少两个子过孔,所述源漏极层设置于层间绝缘层上,图案化形成有数据线和第二电源电压线,其中,所述第一电源电压线与所述第二电源电压线通过第一过孔连接,所述第一电源电压线与所述第二电源电压线至少存在两处连接;通过在阵列基板的第二金属层上形成第一电源电压线,并在层间绝缘层上形成第一过孔,使得第二金属层上的第一电源电压线和源漏极层的第二电源电压线通过第一过孔连接,且第一电源电压线与第二电源电压线至少存在两处连接,保证了第一电源电压线与第二电源电压线并联,从而减小电源电压线的阻抗,缓解了电源电压线上出现压降的问题,且无需增加膜层,不影响显示面板的厚度,缓解了现有显示面板存在电源电压信号线上存在压降,导致显示面板亮度不均的技术问题。
根据以上实施例可知:
本发明实施例提供一种阵列基板和显示面板,该阵列基板包括衬底、第一金属层、第二金属层、层间绝缘层和源漏极层,所述第一金属层设置于所述衬底一侧,图案化形成有栅极和电容第一极板,所述第二金属层设置于所述第一金属层远离所述衬底的方向上,图案化形成第一电源电压线和电容第二极板,所述层间绝缘层设置于所述第二金属层上,刻蚀形成有第一过孔,所述第一过孔包括至少两个子过孔,所述源漏极层设置于层间绝缘层上,图案化形成有数据线和第二电源电压线,其中,所述第一电源电压线与所述第二电源电压线通过第一过孔连接,所述第一电源电压线与所述第二电源电压线至少存在两处连接;通过在阵列基板的第二金属层上形成第一电源电压线,并在层间绝缘层上形成第一过孔,使得第二金属层上的第一电源电压线和源漏极层的第二电源电压线通过第一过孔连接,且第一电源电压线与第二电源电压线至少存在两处连接,保证了第一电源电压线与第二电源电压线并联,从而减小电源电压线的阻抗,缓解了电源电压线上出现压降的问题,且无需增加膜层,不影响显示面板的厚度,缓解了现有显示面板存在电源电压信号线上存在压降,导致显示面板亮度不均的技术问题。
以上对本申请实施例所提供的一种阵列基板和显示面板进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (10)

1.一种阵列基板,其特征在于,包括:
衬底;
第一金属层,设置于所述衬底一侧,图案化形成有栅极和电容第一极板;
第二金属层,设置于所述第一金属层远离所述衬底的方向上,图案化形成第一电源电压线和电容第二极板;
层间绝缘层,设置于所述第二金属层上,刻蚀形成有第一过孔,所述第一过孔包括至少两个子过孔;
源漏极层,设置于层间绝缘层上,图案化形成有数据线和第二电源电压线;
其中,所述第一电源电压线与所述第二电源电压线通过第一过孔连接,所述第一电源电压线与所述第二电源电压线至少存在两处连接。
2.如权利要求1所述的阵列基板,其特征在于,所述第一电源电压线在衬底上的投影面积大于或者等于第二电源电压线在衬底上的投影面积。
3.如权利要求2所述的阵列基板,其特征在于,所述第二电源电压线在衬底上的投影位于所述第一电源电压线在衬底上的投影内。
4.如权利要求2所述的阵列基板,其特征在于,所述第二电源电压线在衬底上的投影位于所述第一电源电压线在衬底上的投影一侧。
5.如权利要求4所述的阵列基板,其特征在于,所述第一电源电压线包括第一本体部分和第一连接部分,所述第一连接部分通过第一过孔与所述第二电源电压线连接。
6.如权利要求4所述的阵列基板,其特征在于,所述第二电源电压线包括第二本体部分和第二连接部分,所述第二连接部分通过第一过孔与所述第一电源电压线连接。
7.如权利要求1所述的阵列基板,其特征在于,还包括有源层,所述有源层设置于所述衬底与所述第一金属层中间,所述源漏极层图案化形成有复原信号线,所述复原信号线与所述第二电源电压线走向相同,且所述复原信号线与所述数据线和第二电源电压线绝缘,所述复原信号线与所述有源层连接。
8.如权利要求1所述的阵列基板,其特征在于,所述第一过孔包括第一子过孔和第二子过孔,所述第一电源电压线与所述第二电源电压线通过第一子过孔和第二子过孔连接,所述第一子过孔与所述第二子过孔的距离大于一个子像素的距离。
9.如权利要求8所述的阵列基板,其特征在于,所述第一电源电压线贯穿一列子像素,所述第一子过孔和第二子过孔分别对应设置于一列子像素相距最远的两个子像素的区域。
10.一种显示面板,其特征在于,包括如权利要求1至9任一所述的阵列基板。
CN201911340586.5A 2019-12-23 2019-12-23 阵列基板和显示面板 Pending CN111129093A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911340586.5A CN111129093A (zh) 2019-12-23 2019-12-23 阵列基板和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911340586.5A CN111129093A (zh) 2019-12-23 2019-12-23 阵列基板和显示面板

Publications (1)

Publication Number Publication Date
CN111129093A true CN111129093A (zh) 2020-05-08

Family

ID=70501406

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911340586.5A Pending CN111129093A (zh) 2019-12-23 2019-12-23 阵列基板和显示面板

Country Status (1)

Country Link
CN (1) CN111129093A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111474790A (zh) * 2020-05-14 2020-07-31 深圳市华星光电半导体显示技术有限公司 阵列基板和液晶显示面板
CN111524956A (zh) * 2020-05-09 2020-08-11 京东方科技集团股份有限公司 一种显示面板及显示装置
CN112582458A (zh) * 2020-12-11 2021-03-30 合肥维信诺科技有限公司 显示面板及其制备方法、显示设备
CN113920943A (zh) * 2020-07-07 2022-01-11 京东方科技集团股份有限公司 显示装置及其制作方法
WO2022078093A1 (zh) * 2020-10-16 2022-04-21 京东方科技集团股份有限公司 显示面板、显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090303164A1 (en) * 2008-06-06 2009-12-10 Hitachi Displays. Ltd. Display Device
CN107452773A (zh) * 2016-05-31 2017-12-08 乐金显示有限公司 有机发光显示装置
CN109166886A (zh) * 2018-08-20 2019-01-08 武汉华星光电半导体显示技术有限公司 Oled显示面板及oled显示设备
CN208753327U (zh) * 2018-11-08 2019-04-16 京东方科技集团股份有限公司 显示基板和显示装置
CN110429116A (zh) * 2019-07-24 2019-11-08 武汉华星光电半导体显示技术有限公司 一种阵列基板、显示面板及阵列基板的制造方法
CN110571242A (zh) * 2019-08-12 2019-12-13 武汉华星光电半导体显示技术有限公司 阵列基板及显示面板
CN110600509A (zh) * 2019-08-22 2019-12-20 武汉华星光电半导体显示技术有限公司 折叠oled显示面板

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090303164A1 (en) * 2008-06-06 2009-12-10 Hitachi Displays. Ltd. Display Device
CN107452773A (zh) * 2016-05-31 2017-12-08 乐金显示有限公司 有机发光显示装置
CN109166886A (zh) * 2018-08-20 2019-01-08 武汉华星光电半导体显示技术有限公司 Oled显示面板及oled显示设备
CN208753327U (zh) * 2018-11-08 2019-04-16 京东方科技集团股份有限公司 显示基板和显示装置
CN110429116A (zh) * 2019-07-24 2019-11-08 武汉华星光电半导体显示技术有限公司 一种阵列基板、显示面板及阵列基板的制造方法
CN110571242A (zh) * 2019-08-12 2019-12-13 武汉华星光电半导体显示技术有限公司 阵列基板及显示面板
CN110600509A (zh) * 2019-08-22 2019-12-20 武汉华星光电半导体显示技术有限公司 折叠oled显示面板

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111524956A (zh) * 2020-05-09 2020-08-11 京东方科技集团股份有限公司 一种显示面板及显示装置
CN111524956B (zh) * 2020-05-09 2023-07-25 京东方科技集团股份有限公司 一种显示面板及显示装置
CN111474790A (zh) * 2020-05-14 2020-07-31 深圳市华星光电半导体显示技术有限公司 阵列基板和液晶显示面板
CN113920943A (zh) * 2020-07-07 2022-01-11 京东方科技集团股份有限公司 显示装置及其制作方法
WO2022078093A1 (zh) * 2020-10-16 2022-04-21 京东方科技集团股份有限公司 显示面板、显示装置
CN112582458A (zh) * 2020-12-11 2021-03-30 合肥维信诺科技有限公司 显示面板及其制备方法、显示设备
CN112582458B (zh) * 2020-12-11 2023-06-30 合肥维信诺科技有限公司 显示面板及其制备方法、显示设备

Similar Documents

Publication Publication Date Title
US10700147B2 (en) Array substrate, organic light emitting display panel and organic light emitting display device
CN111129093A (zh) 阵列基板和显示面板
KR102528294B1 (ko) 유기 발광 표시 장치 및 그 제조 방법
EP3242325B1 (en) Display substrate, manufacturing method thereof and display panel
JP4206388B2 (ja) 平板ディスプレイ装置
US9728140B2 (en) Organic light-emitting diode display
JP3990374B2 (ja) 有機電界発光表示装置
US11201204B2 (en) Display device
KR101254748B1 (ko) 유기전계발광표시장치 및 이의 제조방법
US7948167B2 (en) Organic light emitting device and manufacturing method thereof
CN110568678B (zh) 显示面板
US11355568B2 (en) Organic light emitting diode display device
KR101968666B1 (ko) 유기 발광 표시 장치 및 그 제조 방법
JP2012134118A (ja) 有機発光表示装置
US20190229176A1 (en) Display device
CN204257650U (zh) 显示基板、显示面板和掩膜板
US12010876B2 (en) Display substrate and manufacturing method thereof, and display device
WO2020233698A1 (zh) 显示基板和显示装置
US9231041B2 (en) Organic light emitting diode display device and method of manufacturing the same
KR102668651B1 (ko) 표시 장치 및 이의 제조 방법
US8922465B2 (en) Organic electro luminescence display
US20210335941A1 (en) Oled display panel and oled display device
US11495620B2 (en) Display panel, fabrication method thereof, and display device
JP2008218330A (ja) 有機el表示装置
JP3804646B2 (ja) 表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20200508