CN110491323B - 栅极驱动电路、方法及其显示装置 - Google Patents

栅极驱动电路、方法及其显示装置 Download PDF

Info

Publication number
CN110491323B
CN110491323B CN201910719820.9A CN201910719820A CN110491323B CN 110491323 B CN110491323 B CN 110491323B CN 201910719820 A CN201910719820 A CN 201910719820A CN 110491323 B CN110491323 B CN 110491323B
Authority
CN
China
Prior art keywords
gate
driving
voltage
node
driving signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910719820.9A
Other languages
English (en)
Other versions
CN110491323A (zh
Inventor
黄清英
房耸
王鲁杰
井晓静
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
InfoVision Optoelectronics Kunshan Co Ltd
Original Assignee
InfoVision Optoelectronics Kunshan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by InfoVision Optoelectronics Kunshan Co Ltd filed Critical InfoVision Optoelectronics Kunshan Co Ltd
Priority to CN201910719820.9A priority Critical patent/CN110491323B/zh
Publication of CN110491323A publication Critical patent/CN110491323A/zh
Application granted granted Critical
Publication of CN110491323B publication Critical patent/CN110491323B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

公开了栅极驱动电路、方法及其显示装置,栅极驱动电路包括多级栅极驱动单元,栅极驱动单元包括第一驱动单元,控制第一节点电压和第二节点电压,根据第一节点电压和第二节点电压提供第一驱动信号至双栅晶体管第一栅极;第二驱动单元,由第一节点电压和第二节点电压的控制,根据基准电压或第一驱动信号提供第二驱动信号至双栅晶体管第二栅极,双栅晶体管的第二栅极比第一栅极远离双栅晶体管的衬底,在双栅晶体管导通区间,第一驱动信号与第二驱动信号相同,双栅晶体管至少部分关断区间,第一驱动信号与第二驱动信号电平状态一致,第一驱动信号的电压高于第二驱动信号的电压,降低双栅晶体管在关断区间的漏电流,提升显示装置的显示质量。

Description

栅极驱动电路、方法及其显示装置
技术领域
本发明涉及驱动技术领域,更具体地,涉及栅极驱动电路、方法及其显示装置。
背景技术
随着硅薄膜工艺不断提高,在显示技术领域,技术人员为了提升显示质量,在显示装置的阵列基板中会采用双栅极晶体管。
显示装置中包括显示面板,显示面板上包括呈阵列排布的像素单元,像素单元中包括晶体管和像素。如图1所示的一种显示装置1000,包括显示面板1100、栅极驱动电路以及源极驱动电路。栅极驱动电路包括多个级联的栅极驱动单元1200。显示面板1100包括阵列排布的多个晶体管1110,晶体管1110的源极分别通过列排布的数据线与源极驱动电路连接,晶体管1110的漏极连接像素电容,晶体管1110的第一栅极以及第二栅极分别通过栅极线1120与栅极驱动电路中对应的栅极驱动单元1200的输出端连接。具体地,如图2所示的显示装置1000中晶体管1110的截面示意图。晶体管1110包括第一栅极(底栅)1111、栅极绝缘层1113、有源层1114、第一掺杂层1115、源极1116、第二掺杂层1117、漏极1118、钝化层1119以及第二栅极(顶栅)1112。
现有技术中,通过栅极驱动电路向晶体管的第一栅极以及第二栅极提供相同电压或者分别通过栅极驱动电路向第一栅极提供交流电压并单独向第二栅极提供直流电压,可以提升晶体管器件的开态电流,但同时双栅晶体管在关断区间内漏电流较大,使得晶体管的器件开关性能变差,进而影响显示装置的显示质量。
上述技术问题可以通过调整晶体管的制造工艺解决,然而该方案投入成本以及技术难度较大。
因此,有必要提供改进的技术方案以克服现有技术中存在的以上技术问题。
发明内容
有鉴于此,本发明的目的在于提供一种栅极驱动电路、方法及其显示装置,以提升显示装置中晶体管的开关性能进而提升显示装置的显示质量。
根据本发明的一方面提供的一种栅极驱动电路,包括多级栅极驱动单元,所述栅极驱动单元包括:第一驱动单元,基于时序信号和输入信号控制第一节点电压和第二节点电压,并根据所述第一节点电压和所述第二节点电压提供第一驱动信号至双栅晶体管的第一栅极;以及第二驱动单元,在所述第一节点电压和所述第二节点电压的控制下,根据基准电压或所述第一驱动信号提供第二驱动信号至所述双栅晶体管的第二栅极,所述双栅晶体管的第二栅极相比于第一栅极远离所述双栅晶体管的衬底,其中,在所述双栅晶体管的导通区间内,所述第一驱动信号与所述第二驱动信号相同,在所述双栅晶体管的至少部分关断区间内,所述第一驱动信号与所述第二驱动信号的电平状态一致,并且所述第一驱动信号的电压高于所述第二驱动信号的电压。
优选地,当所述第二节点电压通过所述第一节点处电压控制表征为第二电平状态时,所述第二驱动单元的输出端连接一基准电压以输出所述第二驱动信号;当所述第二节点电压通过所述第一节点控制表征为第一电平状态时,所述第二驱动单元的输出端连接所述第一驱动单元的输出端以输出所述第二驱动信号。
优选地,所述基准电压为一可调的负电压。
优选地,所述第二驱动单元包括:第一开关管,所述第一开关管的控制端连接所述第一节点,所述第一开关管的第一通路端连接所述第一驱动单元的输出端,所述第一开关管的第二通路端作为所述第二驱动单元的输出端;以及第二开关管,所述第二开关管的控制端连接所述第二节点,所述第二开关管的第一通路端连接并接收基准电压,所述第二开关管的第二通路端连接所述第二驱动单元的输出端。
优选地,所述第一开关管与所述第二开关管的导电类型相同。
优选地,所述第一驱动单元包括:输入模块,基于所述输入信号对所述第一节点充电;输出模块,连接所述第一节点,基于第一时序信号和所述第一节点电压产生所述第一驱动信号并经由所述第一驱动单元的输出端输出;下拉模块,连接所述第一节点,基于第二时序信号下拉所述第一节点电压,并基于所述第一节点电压控制所述第二节点电压;以及稳定模块,基于所述第二节点电压控制使得所述第一节点电压以及所述第一驱动信号维持稳定。
优选地,所述第一节点电压表征为第一电平状态时,所述稳定模块控制所述第二节点电压为第二电平状态以使得所述第一节点电压以及所述第一驱动信号维持稳定。
根据本发明的另一方面,提供一种显示装置,包括上述所述的栅极驱动电路。
优选地,所述显示装置还包括:显示面板,所述显示面板包括多个阵列排布的双栅晶体管,每个栅极驱动单元的的第一驱动单元的输出端连接对应行所述双栅晶体管的第一栅极;每个栅极驱动单元的的第二驱动单元的输出端连接对应行所述双栅晶体管的第二栅极。
根据本发明的另一方面,提供的一种栅极驱动方法,包括:通过每个栅极驱动单元中的第一驱动单元向对应行像素单元中双栅晶体管的第一栅极提供第一驱动信号;通过每个栅极驱动单元中的第二驱动单元向对应行像素单元中双栅晶体管的第二栅极提供第二驱动信号,所述双栅晶体管的第二栅极相比于第一栅极远离所述双栅晶体管的衬底,其中,在所述双栅晶体管的导通区间内,所述第一驱动信号与所述第二驱动信号相同,在所述双栅晶体管的至少部分关断区间内,所述第一驱动信号的电压高于所述第二驱动信号的电压。
本申请提供的栅极驱动电路、方法及其显示装置,栅极驱动电路中的每级栅极驱动单元通过第一驱动单元输出第一驱动信号以提供至双栅晶体管的第一栅极,通过第二驱动单元输出第二驱动信号以提供至双栅晶体管的第二栅极,双栅晶体管的第二栅极相比于第一栅极远离双栅晶体管的衬底。其中在双栅晶体管的导通区间内,第一驱动信号与第二驱动信号相同,在双栅晶体管的至少部分关断区间内,第一驱动信号的电压高于第二驱动信号的电压。其中,第二驱动信号的电压由基准电压提供时,第一驱动信号的电压高于第二驱动信号的电压,该基准电压为一可调的负电压,使得在关断区间内在双栅晶体管的顶栅与底栅之间存在负压。本申请的栅极驱动电路提供的第一驱动信号以及第二驱动信号驱动显示面板中的双栅晶体管,其中第一驱动信号连接晶体管的第一栅极(底栅),第二驱动信号连接晶体管的第二栅极(顶栅),以降低双栅晶体管在关断区间的漏电流,提升了双栅晶体管的开关性能,进而提升显示装置的显示质量。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其他目的、特征和优点将更为清楚。
图1示出现有技术中一种显示装置的结构示意图。
图2示出图1中显示装置的双栅晶体管的截面示意图。
图3示出根据本发明实施例的显示装置的结构示意图。
图4示出根据本发明实施例的栅极驱动电路中第i级栅极驱动单元的结构示意图。
图5示出根据本发明实施例的第i级栅极驱动单元的时序示意图。
图6示出根据本发明实施例的显示装置中双栅晶体管伏安特性曲线示意图。
具体实施方式
以下将参照附图更详细地描述本发明。在各个附图中,相同的元件采用类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。此外,在图中可能未示出某些公知的部分。
在下文中描述了本发明的许多特定的细节,例如部件的结构、材料、尺寸、处理工艺和技术,以便更清楚地理解本发明。但正如本领域的技术人员能够理解的那样,可以不按照这些特定的细节来实现本发明。
图3示出根据本发明实施例的显示装置的结构示意图。
显示装置主要包括显示面板和驱动电路以及控制电路,显示面板包括多个阵列排布的像素单元,每个像素单元中包括双栅晶体管和像素结构,通过驱动电路控制双栅晶体管的状态进而控制像素结构实现画面显示,其中,驱动电路的使能信号由控制电路提供。
如图3所示,显示装置2000包括显示面板1100、源极驱动电路、栅极驱动电路。栅极驱动电路包括多个例如级联的栅极驱动单元2200,每个栅极驱动单元用于驱动对应行的像素单元。显示面板1100中包括多个阵列排布的像素单元,每个像素单元中设置有双栅晶体管1110,双栅晶体管1110的第一栅极经由栅极线1120连接对应的栅极驱动单元2200的第一驱动单元输出端,双栅晶体管1110的第二栅极经由栅极线1120连接对应的栅极驱动单元2200的第二驱动单元输出端,双栅晶体管1110的源极经由数据线与源极驱动电路连接,双栅晶体管1110的漏极与该像素单元中的像素结构连接。其中,双栅晶体管的第二栅极比第一栅极远离双栅晶体管的衬底,栅极驱动电路中各级栅极驱动单元控制打开各行像素单元中的双栅晶体管1110,再通过源极驱动电路经由双栅晶体管1110将灰阶数据写入像素结构中以实现显示。
栅极驱动电路中各级栅极驱动单元2200分别输出第一驱动信号至双栅晶体管1110的第一栅极,以及输出第二驱动信号至双栅晶体管1110的第二栅极,该栅极驱动单元驱动双栅晶体管使其在导通区间的漏电流提升、在关断区间的漏电流下降。
图4示出根据本发明实施例的栅极驱动电路中第i级栅极驱动单元的结构示意图。
如图4所示,栅极驱动电路中第i级栅极驱动单元2200包括第一驱动单元2210和第二驱动单元2220。
第一驱动单元2210包括第一节点Q1以及第二节点Q2,并基于时序信号和输入信号控制第一节点Q1以及第二节点Q2电压,以产生第一驱动信号提供至双栅晶体管的第一栅极。第一驱动单元2210包括输入模块2211、输出模块2212、下拉模块2213以及稳定模块2214。输入模块2211接收输入信号VIN控制充电以向第一节点Q1提供电压。输出模块2212接收第一时序信号CLK1以基于第一节点Q1处的电压产生第一驱动信号Gn1,并通过第一驱动单元2210的输出端输出。下拉模块2213连接第一节点Q1,以根据接收的第二时序信号CLK2下拉第一节点Q1处的电压,并基于第一节点Q1处的电压控制第二节点Q2处的电压。稳定模块2214连接第二节点Q2以基于第二节点Q2处的电压控制并根据接收的低电平信号VGL使得第一节点Q1处的电压以及第一驱动信号Gn1维持稳定,当第一节点Q1处的电压表征为第一电平状态时,稳定模块2214控制第二节点Q2处的电压为第二电平状态以使得第一节点Q1处的电压以及第一驱动信号Gn1维持稳定。
第二驱动单元2220分别连接第一节点Q1和第二节点Q2,在第一节点Q1电压和第二节点Q2电压的控制下,根据基准电压VL或第一驱动信号Gn1提供第二驱动信号Gn2至双栅晶体管的第二栅极,双栅晶体管的第二栅极相比于第一栅极远离双栅晶体管的衬底。第二驱动单元2220包括第一开关管M1、第二开关管M2。第一开关管M1的控制端连接第一节点Q1,第一开关管M1的第一通路端连接第一驱动单元2210的输出端,第一开关管M1的第二通路端作为第二驱动单元2220的输出端。第二开关管M2的控制端连接第二节点Q2,第二开关管M2的第一通路端连接并接收基准电压VL,第二开关管M2的第二通路端连接第二驱动单元2220的输出端。其中,基准电压VL为一可调的负电压。第一开关管M1与第二开关管M2的导电类型例如相同。
每级栅极驱动单元2200中,当第二节点Q2处的电压通过第一节点Q1处电压控制表征为第二电平状态时,第二驱动单元2220的输出端与基准电压VL接收端导通以产生并输出第二驱动信号Gn2;当第二节点Q2处的电压通过第一节点Q1控制表征为第一电平状态时,第二驱动单元2220的输出端与第一驱动单元2210的输出端导通以产生并输出第二驱动信号Gn2。即在双栅晶体管的导通区间内,第一驱动信号Gn1与第二驱动信号Gn2相同,在双栅晶体管的至少部分关断区间内,第一驱动信号Gn1的电压低于第二驱动信号Gn2的电压。
需要说明的是,在本实施例中提及的第一至第二开关管M1-M2例如可以是N型薄膜双栅晶体管,且各个双栅晶体管的第一通路端与第二通路端可以互换(即漏极和源极可以互换),并且本实施例中第一电平状态例如是低电平状态,第二电平状态例如是高电平状态,但是本发明的实现不限于此。
图5示出根据本发明实施例的第i级栅极驱动单元的时序示意图。
如图5所示,每一级栅极驱动单元2220在一个工作周期过程中包括四个阶段。具体如下:
第一阶段t1即为预充电阶段:输入信号VIN处于有效电平状态时,输入模块2211对第一节点Q1进行预充电,使得第一节点Q1处的电压上拉,进而第二节点Q2处的电压通过第一节点Q1处的电压控制下拉处于第一电平状态。此时输出模块2212未导通,因此第一驱动信号Gn1处于第一电平状态,第二驱动单元2220的第一开关管M1导通,第二开关管M2不导通,因此第二驱动信号Gn2与第一驱动信号Gn1的电平相同。
第二阶段t2即为上拉阶段:第一时序信号CLK1跳变为有效电平状态,输出模块2212内部的电容发生自举,进一步上拉第一节点Q1处的电压,使得输出模块2212基于第一节点Q1处的电压输出的第一驱动信号Gn1处于第二电平状态,进而第二节点Q2处的电压通过第一节点Q1处的电压控制下拉处于第一电平状态。此时第二驱动单元2220基于第一节点Q1以及第二节点Q2处的电压,第一开关管M1仍然导通,第二开关管M2不导通,第二驱动单元2220的输出端经由第一开关管M1与第一驱动单元2210的输出端连接,使得第二驱动信号Gn2与第一驱动信号Gn1的电压相同。
第三阶段t3为第一节点下拉阶段:第二时序信号CLK2跳变为有效电平状态,第一时序信号CLK1跳变为无效电平状态,节点Q2处的电压基于第一节点Q1处电压的控制保持不变。第一驱动单元2210的输出端基于第一节点Q1处的电压控制输出的第一驱动信号Gn1处于第一电平状态。第二驱动单元2220的第一开关管M1基于第一节点Q1处的电压导通,第二开关管M2基于第二节点Q2处的电压不导通,第二驱动单元2220的输出端经由第一开关管M1与第一驱动单元2210的输出端连接,使得第二驱动信号Gn2与第一驱动信号Gn1的电压相同。
第四阶段t4为稳定阶段:第二时序信号CLK2跳变为无效电平状态,第一时序信号CLK1仍处于无效电平状态,第一节点Q1处的电压为第一电平状态,第二节点Q2处的电压为第二电平状态。第一驱动单元2210处于导通状态以使得第一驱动信号Gn1基于第一节点Q1处的电压保持第一电平状态。第二驱动单元2220的第一开关管M1基于第一节点Q1处的电压控制不导通,第二开关管M2基于第二节点Q2处的电压控制导通,第二驱动单元2220的输出端经由第二开关管M2连接并接收基准电压VL,以使得第二驱动信号Gn2基于基准电压VL与第一驱动信号Gn1的电压不一致,并且基于基准电压,第一驱动信号Gn1的电压高于第二驱动信号Gn2的电压,第一驱动信号Gn1与第二驱动信号Gn2的电平状态一致,本实施例中,在该阶段,第一驱动信号Gn1与第二驱动信号Gn2均为低电平。
本申请提供的栅极驱动电路中的每级栅极驱动单元通过第一驱动单元输出第一驱动信号以提供至双栅晶体管的第一栅极,通过第二驱动单元输出第二驱动信号以提供至双栅晶体管的第二栅极,双栅晶体管的第二栅极相比于第一栅极远离双栅晶体管的衬底。其中在双栅晶体管的导通区间内,第一驱动信号与第二驱动信号相同,在双栅晶体管的至少部分关断区间内,第一驱动信号的电压高于第二驱动信号的电压。其中,第二驱动信号的电压由基准电压提供时,第一驱动信号的电压高于第二驱动信号的电压,该基准电压为一可调的负电压,使得在关断区间内在双栅晶体管的顶栅与底栅之间存在负压。
图6示出根据本发明实施例的显示装置中晶体管伏安特性曲线示意图。
如图6所示,为不同栅极驱动电路驱动显示面板中的双栅晶体管得到的双栅晶体管的伏安特性曲线。
曲线L1为双栅晶体管通过本申请提供的栅极驱动电路的栅极驱动单元驱动得到的伏安特性曲线。曲线L2为双栅晶体管通过第二栅极驱动电路驱动得到的伏安特性曲线,其中,第二栅极驱动电路的栅极驱动单元由本申请中提供的第一驱动单元2210产生并输出驱动双栅晶体管第一栅极的第一驱动信号,第二栅极驱动电路的栅极驱动单元产生并输出的驱动双栅晶体管第二栅极的第二驱动信号为一正电压的直流信号。曲线L3为双栅晶体管通过第三栅极驱动电路驱动得到的伏安特性曲线,其中,第三栅极驱动电路的栅极驱动单元由本申请中提供的第一驱动单元2210产生并输出两路相同的驱动信号,以分别驱动双栅晶体管的第一栅极以及第二栅极。曲线L4为双栅晶体管通过第四栅极驱动电路驱动得到的伏安特性曲线,其中,第四栅极驱动电路的栅极驱动单元由本申请中提供的第一驱动单元2210产生并输出驱动双栅晶体管第一栅极的第一驱动信号,第二栅极驱动电路的栅极驱动单元产生并输出的驱动双栅晶体管第二栅极的第二驱动信号为第一负电压VL1的直流信号。曲线L5为双栅晶体管通过第五栅极驱动电路驱动得到的伏安特性曲线,其中,第五栅极驱动电路的栅极驱动单元由本申请中提供的第一驱动单元2210产生并输出驱动双栅晶体管第一栅极的第一驱动信号,第二栅极驱动电路的栅极驱动单元产生并输出的驱动双栅晶体管第二栅极的第二驱动信号为第二负电压VL2的直流信号。
其中,第一负电压VL1的电压值高于第二负电压VL2的电压值。如图6可知,当双栅晶体管第一栅极与第二栅极接收相同的驱动信号时,双栅晶体管的开态电流会提升,但同时关态电流也会提升。当向第二栅极单独提供一表征正电压的直流信号时,双栅晶体管的开态电流得到提升但关态电流也提升很多。当向第二栅极单独提供一表征负电压的直流信号时,双栅晶体管的开态电流得到提升的同时关态电流也会下降。综上,通过本申请提供的栅极驱动电路驱动显示面板中阵列排布的双栅极双栅晶体管,在提升双栅晶体管开态电流的同时使得关态电流下降,在不调整双栅晶体管制造工艺的基础上提升了双栅晶体管的开关性能,进而提升了显示装置的显示质量。
本申请还提供一种栅极驱动方法,在上述显示装置中执行。该栅极驱动方法包括:通过每个栅极驱动单元中的第一驱动单元向对应行像素单元中双栅晶体管的第一栅极提供第一驱动信号;通过每个栅极驱动单元中的第二驱动单元向对应行像素单元中双栅晶体管的第二栅极提供第二驱动信号,双栅晶体管的第二栅极相比于第一栅极远离双栅晶体管的衬底,其中,在双栅晶体管的导通区间内,第一驱动信号与第二驱动信号相同,在双栅晶体管的至少部分关断区间内,第一驱动信号与第二驱动信号的电平状态一致,并且第一驱动信号的电压高于第二驱动信号的电压。
应当说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
依照本发明的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明仅受权利要求书及其全部范围和等效物的限制。

Claims (10)

1.一种栅极驱动电路,包括多级栅极驱动单元,其特征在于,所述栅极驱动单元包括:
第一驱动单元,基于时序信号和输入信号控制第一节点电压和第二节点电压,并根据所述第一节点电压和所述第二节点电压提供第一驱动信号至双栅晶体管的第一栅极;以及
第二驱动单元,在所述第一节点电压和所述第二节点电压的控制下,根据基准电压或所述第一驱动信号提供第二驱动信号至所述双栅晶体管的第二栅极,所述双栅晶体管的第二栅极相比于第一栅极远离所述双栅晶体管的衬底,
其中,在所述双栅晶体管的导通区间内,所述第一驱动信号与所述第二驱动信号相同,在所述双栅晶体管的至少部分关断区间内,所述第一驱动信号与所述第二驱动信号的电平状态一致,并且所述第一驱动信号的电压高于所述第二驱动信号的电压。
2.根据权利要求1所述的栅极驱动电路,其特征在于,当所述第二节点电压通过所述第一节点处电压控制表征为第二电平状态时,所述第二驱动单元的输出端连接一基准电压以输出所述第二驱动信号;当所述第二节点电压通过所述第一节点控制表征为第一电平状态时,所述第二驱动单元的输出端连接所述第一驱动单元的输出端以输出所述第二驱动信号。
3.根据权利要求2所述的栅极驱动电路,其特征在于,所述基准电压为一可调的负电压。
4.根据权利要求2所述的栅极驱动电路,其特征在于,所述第二驱动单元包括:
第一开关管,所述第一开关管的控制端连接所述第一节点,所述第一开关管的第一通路端连接所述第一驱动单元的输出端,所述第一开关管的第二通路端作为所述第二驱动单元的输出端;以及
第二开关管,所述第二开关管的控制端连接所述第二节点,所述第二开关管的第一通路端连接并接收基准电压,所述第二开关管的第二通路端连接所述第二驱动单元的输出端。
5.根据权利要求4所述的栅极驱动电路,其特征在于,所述第一开关管与所述第二开关管的导电类型相同。
6.根据权利要求1所述的栅极驱动电路,其特征在于,所述第一驱动单元包括:
输入模块,基于所述输入信号对所述第一节点充电;
输出模块,连接所述第一节点,基于第一时序信号和所述第一节点电压产生所述第一驱动信号并经由所述第一驱动单元的输出端输出;
下拉模块,连接所述第一节点,基于第二时序信号下拉所述第一节点电压,并基于所述第一节点电压控制所述第二节点电压;以及
稳定模块,基于所述第二节点电压控制使得所述第一节点电压以及所述第一驱动信号维持稳定。
7.根据权利要求6所述的栅极驱动电路,其特征在于,所述第一节点电压表征为第一电平状态时,所述稳定模块控制所述第二节点电压为第二电平状态以使得所述第一节点电压以及所述第一驱动信号维持稳定。
8.一种显示装置,其特征在于,包括权利要求1-7任一项所述的栅极驱动电路。
9.根据权利要求8所述的显示装置,其特征在于,还包括:
显示面板,所述显示面板包括多个阵列排布的双栅晶体管,每个栅极驱动单元的第一驱动单元的输出端连接对应行所述双栅晶体管的第一栅极;每个栅极驱动单元的第二驱动单元的输出端连接对应行所述双栅晶体管的第二栅极。
10.一种栅极驱动方法,其特征在于,包括:
通过每个栅极驱动单元中的第一驱动单元向对应行像素单元中双栅晶体管的第一栅极提供第一驱动信号;
通过每个栅极驱动单元中的第二驱动单元向对应行像素单元中双栅晶体管的第二栅极提供第二驱动信号,所述双栅晶体管的第二栅极相比于第一栅极远离所述双栅晶体管的衬底,
其中,在所述双栅晶体管的导通区间内,所述第一驱动信号与所述第二驱动信号相同,在所述双栅晶体管的至少部分关断区间内,所述第一驱动信号的电压高于所述第二驱动信号的电压。
CN201910719820.9A 2019-08-06 2019-08-06 栅极驱动电路、方法及其显示装置 Active CN110491323B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910719820.9A CN110491323B (zh) 2019-08-06 2019-08-06 栅极驱动电路、方法及其显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910719820.9A CN110491323B (zh) 2019-08-06 2019-08-06 栅极驱动电路、方法及其显示装置

Publications (2)

Publication Number Publication Date
CN110491323A CN110491323A (zh) 2019-11-22
CN110491323B true CN110491323B (zh) 2022-03-25

Family

ID=68549536

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910719820.9A Active CN110491323B (zh) 2019-08-06 2019-08-06 栅极驱动电路、方法及其显示装置

Country Status (1)

Country Link
CN (1) CN110491323B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011112722A (ja) * 2009-11-24 2011-06-09 Sony Corp 表示装置およびその駆動方法ならびに電子機器
CN103927965A (zh) * 2014-03-21 2014-07-16 京东方科技集团股份有限公司 驱动电路及驱动方法、goa单元、goa电路及显示装置
CN105741779A (zh) * 2016-03-24 2016-07-06 北京大学深圳研究生院 一种基于双栅晶体管的像素电路及其驱动方法
KR20180078109A (ko) * 2016-12-29 2018-07-09 엘지디스플레이 주식회사 전계 발광 표시장치
CN108648684A (zh) * 2018-07-03 2018-10-12 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN109962114A (zh) * 2019-04-17 2019-07-02 京东方科技集团股份有限公司 双栅tft、像素电路及其控制方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011112722A (ja) * 2009-11-24 2011-06-09 Sony Corp 表示装置およびその駆動方法ならびに電子機器
CN103927965A (zh) * 2014-03-21 2014-07-16 京东方科技集团股份有限公司 驱动电路及驱动方法、goa单元、goa电路及显示装置
CN105741779A (zh) * 2016-03-24 2016-07-06 北京大学深圳研究生院 一种基于双栅晶体管的像素电路及其驱动方法
KR20180078109A (ko) * 2016-12-29 2018-07-09 엘지디스플레이 주식회사 전계 발광 표시장치
CN108648684A (zh) * 2018-07-03 2018-10-12 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN109962114A (zh) * 2019-04-17 2019-07-02 京东方科技集团股份有限公司 双栅tft、像素电路及其控制方法

Also Published As

Publication number Publication date
CN110491323A (zh) 2019-11-22

Similar Documents

Publication Publication Date Title
US10902931B2 (en) Shift register unit and method for driving the same, gate driving circuit, and display apparatus
KR101613000B1 (ko) 시프트 레지스터 유닛 및 그 구동 방법, 시프트 레지스터 및 디스플레이 장치
CN110136652B (zh) 一种goa电路及阵列基板
US9887013B2 (en) Shift register unit, shift register, and display apparatus
KR101957067B1 (ko) 자기보상 기능을 구비하는 게이트 전극 구동회로
US10803809B2 (en) Gate driving circuit, driving method thereof, and display device
US9396813B2 (en) Shift register cell, shift register, gate driver and display panel
US10396796B2 (en) Circuit, system and method for thin-film transistor logic gates
US10460652B2 (en) Scan driver circuit and liquid crystal display device having the circuit
CN109493783B (zh) Goa电路及显示面板
CN112397008B (zh) Goa电路及显示面板
CN109658888B (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN109427409B (zh) 移位寄存器、栅极驱动电路、显示面板及驱动方法
US20190213969A1 (en) Gate driving circuit, driving method, and display device
WO2020156386A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
KR20170038925A (ko) 저온 폴리 실리콘 반도체 박막 트랜지스터 기반 goa회로
CN104821146A (zh) 栅极驱动电路及其单元和一种显示装置
CN112017613A (zh) 电荷共享电路、方法、显示驱动模组和显示装置
CN112102768A (zh) Goa电路及显示面板
CN107112051B (zh) 单位移位寄存器电路、移位寄存器电路、单位移位寄存器电路的控制方法及显示装置
CN115083329A (zh) 扫描驱动电路和显示面板
JPH09222591A (ja) オフ電圧発生回路
CN112908276B (zh) 一种栅极驱动电路及显示装置
US10475407B2 (en) GOA circuit and display device
CN107564450B (zh) 栅极驱动电路和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
CB02 Change of applicant information

Address after: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou

Applicant after: InfoVision Optoelectronics(Kunshan)Co.,Ltd.

Address before: 215301, 1, Longteng Road, Kunshan, Jiangsu, Suzhou

Applicant before: INFOVISION OPTOELECTRONICS (KUNSHAN) Co.,Ltd.

CB02 Change of applicant information
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant