CN110445491B - 一种基于预设频率及动态环路带宽的锁相环 - Google Patents

一种基于预设频率及动态环路带宽的锁相环 Download PDF

Info

Publication number
CN110445491B
CN110445491B CN201910821183.6A CN201910821183A CN110445491B CN 110445491 B CN110445491 B CN 110445491B CN 201910821183 A CN201910821183 A CN 201910821183A CN 110445491 B CN110445491 B CN 110445491B
Authority
CN
China
Prior art keywords
frequency
phase
locked loop
bandwidth
controlled oscillator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910821183.6A
Other languages
English (en)
Other versions
CN110445491A (zh
Inventor
周波
李尧
金烨然
刘宇杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Institute of Technology BIT
Original Assignee
Beijing Institute of Technology BIT
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Institute of Technology BIT filed Critical Beijing Institute of Technology BIT
Priority to CN201910821183.6A priority Critical patent/CN110445491B/zh
Publication of CN110445491A publication Critical patent/CN110445491A/zh
Application granted granted Critical
Publication of CN110445491B publication Critical patent/CN110445491B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/087Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明涉及一种基于预设频率及动态环路带宽的锁相环,属于射频电路下锁相环技术领域。包括鉴频鉴相器、电荷泵、LPF、差转单运算放大器、多模分频器、锁频环、三阶噪声整形以及数字控制模块;鉴频鉴相器及电荷泵为全差分结构;LPF采用三阶滤波电容;多模分频器采用多个2/3分频器级联;鉴频鉴相器与电荷泵相连,电荷泵与压控振荡器相连,LPF接在电荷泵以及环形压控振荡器中间,环形压控振荡器与多模分频器相连,多模分频器同时与三阶噪声整形电路及鉴频鉴相器相连。所述锁相环能在极短时间内实现输出频率锁定,适用于频繁上下电要求快速锁定的场合,确保了较高的分辨率;三阶噪声整形电路将噪声搬移至高频段,通过LPF实现噪声抑制。

Description

一种基于预设频率及动态环路带宽的锁相环
技术领域
本发明涉及一种基于预设频率及动态环路带宽的锁相环,属于射频电路下锁相环技术领域。
背景技术
现代通信***中,绝大部分电路的工作频率均在100MHz以上,而传统晶体振荡器受制于自身材质与技术问题,只能产生几十兆赫兹的信号,无法满足工作电路的需要。为了解决这一难题,工程师采用闭环控制的方法,通过锁相环PLL技术产生稳定的倍频信号以供电路使用。锁相环技术的出现,使得无线电技术大步发展,成为现代通信电路中不可或缺的基石。
生物医疗收发机芯片需要在较低的供电电压下实现长期使用,因此能耗控制成为生物医疗收发机芯片设计亟需解决的问题。锁相环在生物医疗收发机芯片中占据较大的芯片面积,需要消耗大量的能量。因此,传统的锁相环必须进行优化处理后方可应用于生物医疗收发机芯片中。
在收发机芯片中,锁相环建立稳态过程时间的长短直接决定了整个环路的工作时间,从而影响芯片的整体功耗。另外,锁相环中压控振荡器则又占据了锁相环总体功耗的一大部分。因此,大部分锁相环功耗研究集中于降低压控振荡器的功耗以及加快锁相环锁定过程。
发明内容
本发明提出了一种基于预设频率及动态环路带宽的锁相环,目的在于提升现有锁相环输出频率锁定速度以及降低锁相环功耗。采用预设频率与动态环路带宽技术双重控制,实现对锁相环锁定过程的加速;同时在确保快速锁定的过程中,利用小数分频技术实现相位噪声的量化,确保良好的整体电路相位噪声抑制效果。
本发明是通过如下技术方案实现的:
所述一种基于预设频率及动态环路带宽的锁相环,简称锁相环PLL,包括鉴频鉴相器PFD、电荷泵CP、低通滤波器LPF、差转单运算放大器、多模分频器MMD、锁频环FLL、三阶噪声整形DSM以及数字控制模块;
其中,鉴频鉴相器PFD为全差分结构,称为全差分鉴频鉴相器,通过静态CMOS实现,用以降低***的整体功耗;
其中,电荷泵CP采用全差分静态CMOS结构实现,称为全差分电荷泵;
其中,低通滤波器LPF采用三阶滤波电容、电阻以及带宽控制开关SBW实现;
其中,差转单运算放大器用于实现对环形压控振荡器控制电压的测量;
其中,多模分频器MMD电路采用多个2/3分频器级联,用于实现平均小数分频;
其中,锁频环电路FLL,又称为自动频率控制环路,包括环形压控振荡器Ring VCO、鉴频器FD以及逐次逼近逻辑电路SAR;
其中,环形压控振荡器Ring VCO为三阶环形压控振荡器;
其中,鉴频器FD通过静态CMOS实现;
其中,逐次逼近逻辑电路SAR由数字代码实现;
其中,三阶噪声整形电路DSM,由数字代码实现;
所述基于预设频率及动态环路带宽的锁相环中各模块的连接关系如下:
鉴频鉴相器PFD与电荷泵CP相连,电荷泵CP与压控振荡器Ring VCO相连,低通滤波器LPF接在电荷泵CP以及环形压控振荡器Ring VCO中间,环形压控振荡器Ring VCO与多模分频器MMD相连,多模分频器MMD同时与三阶噪声整形电路DSM及鉴频鉴相器PFD相连;
锁频环FLL中的环形压控振荡器Ring VCO与鉴频器FD相连,鉴频器FD与逐次逼近逻辑电路SAR相连,逐次逼近逻辑电路SAR与环形压控振荡器Ring VCO相连,数字控制模块与逐次逼近逻辑电路SAR相连。
所述基于预设频率及动态环路带宽的锁相环依托的设计过程,包括锁频环FLL频率跟踪、锁相环PLL宽带锁相以及锁相环PLL窄带维持相位噪声;
具体包括如下步骤:
步骤一、锁频环FLL频率跟踪,具体又包括如下子步骤:
步骤1.1数字控制模块设置初始计数值K以及数字控制字S<6:0>至逐次逼近逻辑电路SAR,将小数分频比Nfrac配置到三阶噪声整形电路DSM;
步骤1.2逐次逼近逻辑电路SAR输出带宽控制信号BW以及通路控制信号CTR,带宽控制开关SBW断开,通路控制开关SCTR接通环形压控振荡器初始控制电压VCM
其中,带宽控制信号BW以及通路控制信号CTR均为低;
此时,外部添加环形压控振荡器初始控制电压VCM,锁频环FLL进入工作状态;
步骤1.3在逐次逻辑逼近电路SAR数字控制字S<6:0>作用下,三阶环形压控振荡器输出频率接近期望输出频率,输出通路控制信号CTR为高,带宽控制信号BW为低;
步骤二、锁相环PLL宽带锁相,具体包括如下子步骤:
步骤2.1逐次逼近逻辑电路SAR输出通路控制信号CTR为高,电荷泵CP与环形压控振荡器Ring VCO接入锁相环路中进行工作;
步骤2.2锁频环FLL暂停工作,但数字控制字S<6:0>锁存不变,鉴频器FD输出与初始计数值K在逐次逼近逻辑中进行比较;
步骤2.3当鉴频器FD输出不等于初始计数值K,逐次逼近逻辑电路SAR输出的带宽输出控制信号BW保持为低,带宽控制开关SBW依旧处于断开状态,低通滤波器LPF采用较高的环路带宽进行工作;
其中,较高的环路带宽范围是1MHz到10MHz;
步骤三、锁相环PLL窄带维持相位噪声,具体包括如下子步骤:
步骤3.1鉴频器FD输出达到初始计数值K,带宽控制信号BW为高,带宽控制开关SBW闭合,低通滤波器LPF采用并联电阻、电容实现,带宽切换为较小值带宽;
其中,较小值带宽的范围为100kHz到500kHz;
步骤3.2锁相环PLL继续工作,环形压控振荡器Ring VCO输出频率稳定至期望所设频率,在低通滤波器LPF以及三阶噪声整形电路DSM的作用下保持良好的相位噪声。
有益效果
一种基于预设频率及动态环路带宽的锁相环,与现有锁相环设计方法相比,具有以下有益效果:
1.采用预设频率与动态环路带宽技术的锁相环,能够在极短的时间内实现输出频率锁定,适用于频繁上下电并要求实现快速锁定的场合;
2.全差分鉴频鉴相器中引入了数字逻辑延时结构,用以消除电荷泵动态电流失配引入的噪声,确保了较高与分辨率;
3.低通滤波器的动态环路带宽能够根据不同的需要进行自动切换;
相位锁定时,低通滤波器LPF设置为宽带,降低***的锁定时间,实现***的快速锁定;
锁定完成后,低通滤波器LPF切换至窄带,滤除高频段噪声,实现良好的噪声抑制效果;
4.多模分频器MMD与三阶噪声整形电路实现小数分频,可以消除环路带宽与信道间隔之间的矛盾;
三阶噪声整形电路将噪声搬移至高频段,通过低通滤波器LPF实现噪声抑制。
附图说明
图1是本发明一种基于预设频率及动态环路带宽的锁相环的***框图;
图2是本发明一种基于预设频率及动态环路带宽的锁相环中全差分鉴频鉴相器PFD电路结构图;
图3是本发明一种基于预设频率及动态环路带宽的锁相环中全差分电荷泵CP电路结构图;
图4是本发明一种基于预设频率及动态环路带宽的锁相环中环形压控振荡器RingVCO电路结构图;
图5是本发明一种基于预设频率及动态环路带宽的锁相环中多模分频器MMD电路结构图;
图6是本发明一种基于预设频率及动态环路带宽的锁相环中单环锁相环宽带锁定时间图;
图7是本发明一种基于预设频率及动态环路带宽的锁相环中单环锁相环窄带锁定时间图;
图8是本发明一种基于预设频率及动态环路带宽的锁相环采用频率预设技术与动态环路带宽锁定时间图。
具体实施方式
下面结合实施例及附图中对本发明一种基于预设频率及动态环路带宽的锁相环依托***的各电路模块及工作过程做进一步说明和详细描述。
实施例1
一种基于预设频率及动态环路带宽的锁相环可以应用于快速输出频率锁定电路中,降低电路的整体的整体功耗。
本发明框图如图1所示,所述基于预设频率及动态环路带宽技术实现锁相环的快速锁定,主要包括全差分鉴频鉴相器PFD、全差分电荷泵CP、环形压控振荡器Ring VCO、多模分频器MMD以及低通滤波器LPF。
鉴频鉴相器PFD为全差分结构,称为全差分鉴频鉴相器,通过静态CMOS实现,用以降低***的整体功耗;
其中,电荷泵CP采用全差分静态CMOS结构实现,称为全差分电荷泵;
其中,低通滤波器LPF采用三阶滤波电容、电阻以及带宽控制开关SBW实现;
其中,差转单运算放大器用于实现对环形压控振荡器控制电压的测量;
其中,多模分频器MMD电路采用5个2/3分频器级联,用于实现平均小数分频;
其中,锁频环电路FLL,又称为自动频率控制环路,包括环形压控振荡器Ring VCO、鉴频器FD以及逐次逼近逻辑电路SAR;
其中,环形压控振荡器Ring VCO为三阶环形压控振荡器;
其中,鉴频器FD通过静态CMOS实现;
其中,逐次逼近逻辑电路SAR由数字代码实现;
其中,三阶噪声整形电路DSM,由数字代码实现;
所述基于预设频率及动态环路带宽的锁相环中各模块的连接关系如下:
鉴频鉴相器PFD与电荷泵CP相连,电荷泵CP与压控振荡器Ring VCO相连,低通滤波器LPF接在电荷泵CP以及环形压控振荡器Ring VCO中间,环形压控振荡器Ring VCO与多模分频器MMD相连,多模分频器MMD同时与三阶噪声整形电路DSM及鉴频鉴相器PFD相连;
锁频环FLL中的环形压控振荡器Ring VCO与鉴频器FD相连,鉴频器FD与逐次逼近逻辑电路SAR相连,逐次逼近逻辑电路SAR与环形压控振荡器Ring VCO相连,数字控制模块与逐次逼近逻辑电路SAR相连。
所述基于预设频率及动态环路带宽的锁相环依托的设计过程,包括锁频环FLL频率跟踪、锁相环PLL宽带锁相以及锁相环PLL窄带维持相位噪声;
具体包括如下步骤:
步骤A、锁频环FLL频率跟踪,具体又包括如下子步骤:
步骤A.1数字控制模块设置初始计数值K以及数字控制字S<6:0>至逐次逼近逻辑电路SAR,将小数分频比Nfrac配置到三阶噪声整形电路DSM;
步骤A.2逐次逼近逻辑电路SAR输出带宽控制信号BW以及通路控制信号CTR,带宽控制开关SBW断开,通路控制开关SCTR接通环形压控振荡器初始控制电压VCM
其中,带宽控制信号BW以及通路控制信号CTR均为低;
此时,外部添加环形压控振荡器初始控制电压VCM,锁频环FLL进入工作状态;
步骤A.3在逐次逻辑逼近电路SAR数字控制字S<6:0>作用下,三阶环形压控振荡器输出频率接近期望输出频率,输出通路控制信号CTR为高,带宽控制信号BW为低;
步骤B、锁相环PLL宽带锁相,具体包括如下子步骤:
步骤B.1逐次逼近逻辑电路SAR输出通路控制信号CTR为高,电荷泵CP与环形压控振荡器Ring VCO接入锁相环路中进行工作;
步骤B.2锁频环FLL暂停工作,但数字控制字S<6:0>锁存不变,鉴频器FD输出与初始计数值K在逐次逼近逻辑中进行比较;
步骤B.3当鉴频器FD输出不等于初始计数值K,逐次逼近逻辑电路SAR输出的带宽控制信号BW输出保持为低,带宽控制开关SBW依旧处于断开状态,低通滤波器LPF采用较高的环路带宽进行工作;
具体到本实施例,低通滤波器LPF采用1MHz环路带宽工作;
步骤C、锁相环PLL窄带维持相位噪声,具体包括如下子步骤:
步骤C.1鉴频器FD输出达到初始计数值K,带宽控制信号BW为高,带宽控制开关SBW闭合,低通滤波器LPF采用并联电阻、电容实现,带宽切换为较小值带宽;
具体到本实施例,带宽切换为100kHz的较小值带宽;
步骤C.2锁相环PLL继续工作,环形压控振荡器Ring VCO输出频率稳定至期望所设频率,在低通滤波器LPF以及三阶噪声整形电路DSM的作用下保持良好的相位噪声。
实施例2
本申请所述的锁相环建立过程由频率跟踪与相位锁定组成,先实现锁频后实现锁相,其总的建立时间如式(1)
Figure GDA0002668346800000071
其中BW是PLL的环路带宽。
鉴频鉴相器PFD结构如图2所示。与非门与D触发器构成的组合逻辑电路将瞬时比较参考频率FREF和反馈频率FB的相位,实现充电与放电的功能。同时,为了消除电荷泵的死区特性以及电荷泵动态电流失配引起的噪声,引入延时环节进行消除,确保在电荷泵完全开启的情况下,延时环节取值最小,获得较高的工作频率与良好的分辨率。
全差分电荷泵CP的电路实现如图3所示。当参考频率相位超前于反馈频率相位时,鉴频鉴相器输出频率控制UPN、UPP进入工作状态,而DNP、DNN则依旧保持原态。电荷泵在VCP的控制下实现充电开启,持续的脉冲将向电荷泵不断注入电流,输出电压不断增强。反之,则进行放电,使得电压减弱。全差分电荷泵对电流失配不敏感,拥有较大的输出摆幅,能够实现良好带内杂散的抑制效果。
低通滤波器LPF如图1中所示。通过逐次逼近逻辑电路SAR输出的带宽控制信号BW控制带宽控制开关SBW的通断,从而实现低通滤波器LPF宽带与窄带的切换。当前期进行相位锁定时,低通滤波器LPF使用宽带进行滤波操作,加快建立时间;稳定后切换至窄带,消除高频噪声,获得良好的相位噪声表现。低通滤波器采用电阻串并联的方式实现带宽的切换,避免了由于电容变化引起电荷再分配现象而导致延长锁定时间。
环形压控振荡器如图4所示,来自逐次逼近逻辑电路配置的数字控制字S<6:0>对电流阵列进行控制,从而影响三阶环形压控振荡器的输出频率。三阶环形压控振荡器的核心电路采用差分结构,不仅可以抑制电路中由于衬底泄露、电流失配引起的闪烁噪声与热噪声等,而且能够增强输出线性度与调谐范围。
多模分频器如图5所示,通过2/3分频器的级联,实现了32~64的分频范围。同时,通过图1中所示的三阶噪声整形电路,实现更加精细的小数分频比,将带内的相位噪声搬移至高频段加以消除,降低了噪声带来的不良影响。
锁频环电路由鉴频器、逐次逼近逻辑电路以及环形压控振荡器共同组成,其中逐次逼近逻辑电路采用硬件可编程语言实现,故在图1仅以框图显示。在整个电路起始阶段,通过控制电压VCM供电,锁频环电路进行工作,在数字逻辑控制字的控制下,加快实现频率逼近,输出频率振荡至载频附近,而后切换至锁相环工作状态。
图6、图7、图8分别显示了在宽带PLL建立时间、窄带PLL建立时间、混合技术建立时间的仿真结果。在电路验证中,参考频率FREF=18MHz,电荷泵充放电电流为80μA,压控振荡器增益为500MHz/V,窄带带宽为100kHz,宽带带宽为1MHz,小数分频比Nfrac由0.125跳变至0.625时,输出频率由900MHz锁定至912.5MHz。仿真结果表明,采用基于预设频率及动态环路带宽的锁相环电路锁定时间约为2.5μs。
以上所述为本发明的较佳实施例而已,本发明不应该局限于该实施例和附图所公开的内容。凡是不脱离本发明所公开的精神下完成的等效或修改,都落入本发明保护的范围。

Claims (10)

1.一种基于预设频率及动态环路带宽的锁相环,其特征在于:包括鉴频鉴相器PFD、电荷泵CP、低通滤波器LPF、差转单运算放大器、多模分频器MMD、锁频环FLL、三阶噪声整形DSM以及数字控制模块;
所述基于预设频率及动态环路带宽的锁相环中各模块的连接关系如下:
鉴频鉴相器PFD与电荷泵CP相连,电荷泵CP与压控振荡器Ring VCO相连,低通滤波器LPF接在电荷泵CP以及环形压控振荡器Ring VCO中间,环形压控振荡器Ring VCO与多模分频器MMD相连,多模分频器MMD同时与三阶噪声整形电路DSM及鉴频鉴相器PFD相连;
锁频环FLL中的环形压控振荡器Ring VCO与鉴频器FD相连,鉴频器FD与逐次逼近逻辑电路SAR相连,逐次逼近逻辑电路SAR与环形压控振荡器Ring VCO相连,数字控制模块与逐次逼近逻辑电路SAR相连;
所述基于预设频率及动态环路带宽的锁相环依托的设计过程,包括锁频环FLL频率跟踪、锁相环PLL宽带锁相以及锁相环PLL窄带维持相位噪声;
具体包括如下步骤:
步骤一、锁频环FLL频率跟踪,具体又包括如下子步骤:
步骤1.1数字控制模块设置初始计数值K以及数字控制字S<6:0>至逐次逼近逻辑电路SAR,将小数分频比Nfrac配置到三阶噪声整形电路DSM;
步骤1.2逐次逼近逻辑电路SAR输出带宽控制信号BW以及通路控制信号CTR,带宽控制开关SBW断开,通路控制开关SCTR接通环形压控振荡器初始控制电压VCM
其中,带宽控制信号BW以及通路控制信号CTR均为低;
此时,外部添加环形压控振荡器初始控制电压VCM,锁频环FLL进入工作状态;
步骤1.3在逐次逻辑逼近电路SAR数字控制字S<6:0>作用下,三阶环形压控振荡器输出频率接近期望输出频率,输出通路控制信号CTR为高,带宽控制信号BW为低;
步骤二、锁相环PLL宽带锁相,具体包括如下子步骤:
步骤2.1逐次逼近逻辑电路SAR输出通路控制信号CTR为高,电荷泵CP与环形压控振荡器Ring VCO接入锁相环路中进行工作;
步骤2.2锁频环FLL暂停工作,但数字控制字S<6:0>锁存不变,鉴频器FD输出与初始计数值K在逐次逼近逻辑中进行比较;
步骤2.3当鉴频器FD输出不等于初始计数值K,逐次逼近逻辑电路SAR输出的带宽控制信号BW保持为低,带宽控制开关SBW依旧处于断开状态,低通滤波器LPF采用较高的环路带宽进行工作;
步骤三、锁相环PLL窄带维持相位噪声,具体包括如下子步骤:
步骤3.1鉴频器FD输出达到初始计数值K,带宽控制信号BW为高,带宽控制开关SBW闭合,低通滤波器LPF采用并联电阻、电容实现,带宽切换为较小值带宽;
步骤3.2锁相环PLL继续工作,环形压控振荡器Ring VCO输出频率稳定至期望所设频率,在低通滤波器LPF以及三阶噪声整形电路DSM的作用下保持良好的相位噪声。
2.根据权利要求1所述的一种基于预设频率及动态环路带宽的锁相环,其特征在于:鉴频鉴相器PFD为全差分结构,称为全差分鉴频鉴相器,通过静态CMOS实现,用以降低***的整体功耗。
3.根据权利要求1所述的一种基于预设频率及动态环路带宽的锁相环,其特征在于:电荷泵CP采用全差分静态CMOS结构实现,称为全差分电荷泵。
4.根据权利要求1所述的一种基于预设频率及动态环路带宽的锁相环,其特征在于:低通滤波器LPF采用三阶滤波电容、电阻以及带宽控制开关SBW实现。
5.根据权利要求1所述的一种基于预设频率及动态环路带宽的锁相环,其特征在于:差转单运算放大器用于实现对环形压控振荡器控制电压的测量。
6.根据权利要求1所述的一种基于预设频率及动态环路带宽的锁相环,其特征在于:多模分频器MMD电路采用多个2/3分频器级联,用于实现平均小数分频。
7.根据权利要求1所述的一种基于预设频率及动态环路带宽的锁相环,其特征在于:锁频环电路FLL,又称为自动频率控制环路,包括环形压控振荡器Ring VCO、鉴频器FD以及逐次逼近逻辑电路SAR。
8.根据权利要求1所述的一种基于预设频率及动态环路带宽的锁相环,其特征在于:环形压控振荡器Ring VCO为三阶环形压控振荡器;鉴频器FD通过静态CMOS实现;逐次逼近逻辑电路SAR由数字代码实现;三阶噪声整形电路DSM,由数字代码实现。
9.根据权利要求1所述的一种基于预设频率及动态环路带宽的锁相环,其特征在于:步骤2.3中,较高的环路带宽范围是1MHz到10MHz。
10.根据权利要求1所述的一种基于预设频率及动态环路带宽的锁相环,其特征在于:步骤3.1中,较小值带宽的范围为100kHz到500kHz。
CN201910821183.6A 2019-09-02 2019-09-02 一种基于预设频率及动态环路带宽的锁相环 Active CN110445491B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910821183.6A CN110445491B (zh) 2019-09-02 2019-09-02 一种基于预设频率及动态环路带宽的锁相环

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910821183.6A CN110445491B (zh) 2019-09-02 2019-09-02 一种基于预设频率及动态环路带宽的锁相环

Publications (2)

Publication Number Publication Date
CN110445491A CN110445491A (zh) 2019-11-12
CN110445491B true CN110445491B (zh) 2020-12-08

Family

ID=68438748

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910821183.6A Active CN110445491B (zh) 2019-09-02 2019-09-02 一种基于预设频率及动态环路带宽的锁相环

Country Status (1)

Country Link
CN (1) CN110445491B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112953528B (zh) * 2021-03-23 2022-12-23 北京理工大学 高频宽带高精度锁相环性能增强技术
CN112953520A (zh) * 2021-03-23 2021-06-11 北京理工大学 一种基于逐次逼近逻辑的锁相环全数字频带切换技术
CN114244354B (zh) * 2021-12-21 2024-06-07 北京理工大学 一种基于二次注入及数字锁频环的快速启动晶体振荡器
CN114726365B (zh) * 2022-06-06 2022-08-19 深圳市德兴达科技有限公司 一种低噪声锁相环控制电路、装置及方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101218745A (zh) * 2005-07-14 2008-07-09 慧国(上海)软件科技有限公司 频率合成器的自适应性频率校正器
WO2009043930A1 (fr) * 2007-10-05 2009-04-09 The Swatch Group Research And Development Ltd Procédé d'auto-calibrage d'un synthétiseur de fréquence à modulation fsk à deux points
CN101510777A (zh) * 2008-02-14 2009-08-19 株式会社东芝 相位同步电路和接收器
CN101807914A (zh) * 2009-07-21 2010-08-18 清华大学 采用键合线作为振荡器电感的频率自校正锁相环
CN102195645A (zh) * 2011-03-31 2011-09-21 复旦大学 一种适用于软件无线电***的频率综合器
US8891687B1 (en) * 2013-06-26 2014-11-18 Topcon Positioning Systems, Inc. Digital system and method of estimating non-energy parameters of signal carrier
CN105577178A (zh) * 2015-12-11 2016-05-11 中国航空工业集团公司西安航空计算技术研究所 一种宽带低相位噪声Sigma-Delta锁相环
CN109120262A (zh) * 2018-07-27 2019-01-01 河北工程大学 一种快速锁定锁相环频率综合装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7352249B2 (en) * 2003-10-03 2008-04-01 Analog Devices, Inc. Phase-locked loop bandwidth calibration circuit and method thereof
CN1731680B (zh) * 2005-08-12 2010-04-28 曹伟勋 一种直接调制压控振荡器的频率调制器和调制方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101218745A (zh) * 2005-07-14 2008-07-09 慧国(上海)软件科技有限公司 频率合成器的自适应性频率校正器
WO2009043930A1 (fr) * 2007-10-05 2009-04-09 The Swatch Group Research And Development Ltd Procédé d'auto-calibrage d'un synthétiseur de fréquence à modulation fsk à deux points
CN101510777A (zh) * 2008-02-14 2009-08-19 株式会社东芝 相位同步电路和接收器
CN101807914A (zh) * 2009-07-21 2010-08-18 清华大学 采用键合线作为振荡器电感的频率自校正锁相环
CN102195645A (zh) * 2011-03-31 2011-09-21 复旦大学 一种适用于软件无线电***的频率综合器
US8891687B1 (en) * 2013-06-26 2014-11-18 Topcon Positioning Systems, Inc. Digital system and method of estimating non-energy parameters of signal carrier
CN105577178A (zh) * 2015-12-11 2016-05-11 中国航空工业集团公司西安航空计算技术研究所 一种宽带低相位噪声Sigma-Delta锁相环
CN109120262A (zh) * 2018-07-27 2019-01-01 河北工程大学 一种快速锁定锁相环频率综合装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
"适用于无线传感网的射频收发机的关键技术";赵博;《中国博士学位论文全文数据库 信息科技辑》;20141115(第11期);第51-65页 *

Also Published As

Publication number Publication date
CN110445491A (zh) 2019-11-12

Similar Documents

Publication Publication Date Title
CN110445491B (zh) 一种基于预设频率及动态环路带宽的锁相环
Vaucher An adaptive PLL tuning system architecture combining high spectral purity and fast settling time
US20020149429A1 (en) PLL bandwidth switching
US20050258906A1 (en) Self-calibrating, fast-locking frequency synthesizer
AU2016279027A1 (en) Ultra low phase noise frequency synthesizer
Kuang et al. A fast-settling PLL frequency synthesizer with direct frequency presetting
CN109088634B (zh) 一种低相噪宽频带微波频率源电路
CN104202048A (zh) 一种宽带全集成锁相环频率综合器
CN210899136U (zh) 一种锁相环电路、芯片、电路板以及电子设备
CN101436859A (zh) 一种快速锁定的频率发生器
CN109660253B (zh) 一种数字振幅控制的压控振荡器
CN108712169A (zh) 低功耗锁相环频率综合器
CN104242930B (zh) 一种应用于无线收发***的频率综合器
CN114785340A (zh) 一种基于可编程电容阵列的频带锁相环
US7019595B1 (en) Frequency synthesizer with automatic tuning control to increase tuning range
Mercandelli et al. 32.3 A 12.9-to-15.1 GHz digital PLL based on a bang-bang phase detector with adaptively optimized noise shaping achieving 107.6 fs integrated jitter
CN101483435A (zh) 双环路频率综合器及双环路频率综合器的调谐方法
Tsai et al. A hybrid-PLL (ADPLL/charge-pump PLL) using phase realignment with 0.6-us settling, 0.619-ps integrated jitter, and− 240.5-dB FoM in 7-nm FinFET
CN112290936A (zh) 一种能够快速锁定的锁相环电路
Chen et al. A 21.8-41.6 GHz fast-locking sub-sampling PLL with dead zone automatic controller achieving 62.7-fs jitter and− 250.3 dB FoM
Ueda et al. A digital PLL with two-step closed-locking for multi-mode/multi-band SAW-less transmitter
CN114584137A (zh) 一种相噪抵消高带宽单点调制小数锁相环架构
Li et al. A 10 GHz Phase-Locked Loop With a Compact Low-Pass Filter in 0.18$\mu $ m CMOS
US20040023625A1 (en) Frequency synthesizer and a method for synthesizing a frequency
CN208128224U (zh) 低功耗锁相环频率综合器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant