CN1095872A - 自动测试时钟选择设备 - Google Patents

自动测试时钟选择设备 Download PDF

Info

Publication number
CN1095872A
CN1095872A CN93119600A CN93119600A CN1095872A CN 1095872 A CN1095872 A CN 1095872A CN 93119600 A CN93119600 A CN 93119600A CN 93119600 A CN93119600 A CN 93119600A CN 1095872 A CN1095872 A CN 1095872A
Authority
CN
China
Prior art keywords
signal
input
clock
test
during
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN93119600A
Other languages
English (en)
Inventor
D·L·阿尔比恩
J·W·盖尤列克
C·D·邓肯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Technicolor USA Inc
Original Assignee
Thomson Consumer Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Consumer Electronics Inc filed Critical Thomson Consumer Electronics Inc
Publication of CN1095872A publication Critical patent/CN1095872A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/26Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being duration, interval, position, frequency, or sequence
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31701Arrangements for setting the Unit Under Test [UUT] in a test mode
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3183Generation of test inputs, e.g. test vectors, patterns or sequences
    • G01R31/318328Generation of test inputs, e.g. test vectors, patterns or sequences for delay tests
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/30Marginal testing, e.g. by varying supply voltage
    • G01R31/3016Delay or race condition test, e.g. race hazard test
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31922Timing generation or clock distribution

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

一种集成电路(IC100),有一个在正常工作状态 和测试工作状态下都用以产生时钟信号(CLOCK)的 线路。在正常工作状态期间,输入的时钟信号经一个 时延校正器(135)而延迟。在测试工作状态下,输入 的测试时钟信号(TEST CLOCK)经时钟信号源选择 器(150)而将时延校正器旁路。状态选择器(140)根据 输入的时钟信号自动控制时钟信号源选择器以确定 IC的工作状态。

Description

本发明涉及集成电路工作情况的测试的自动测试时钟选择设备。集成电路(IC)在制造或使用过程中的各种不同阶段可能须要进行测试。举例说,IC制造出来之后可能须要进行测试,看其在功能特性和参数特性方面是否合乎IC技术规范的要求。IC测试通常要使用可编程的自动测试设备(ATE),这种设备有许多信号发生通道供产生加到IC输入/输出(IO)插脚上的测试信号。ATE的作用是鉴定IC对测试信号的反应。
在数字IC上进行的一般测试项目包括定时测试,例如确定数据信号对时钟信号的建立时间和保持时间,定时测试可以通过将ATE编程得使其改变数据信号与时钟信号之间的时延。促使IC正常工作的时延值确定之后将其与IC的技术规范相比较。
IC的内部特性可能对象上述的定时测试之类的测试有不利的影响。举例说,IC可能有一个调整某一信号(例如时钟信号)相对于另一信号(例如数据信号)的时延的内部时延校正器(或可调移相器)。1991年11月19日专利权授予J.H.Doty,Ⅱ等人题为“相移时钟信号发生器”的美国专利5,066,868就介绍了这种可调移相器的一个实例。象Doty,Ⅱ等人公开的那种内部时延校正器包括逻辑线路。逻辑线路的定时特性可能随IC加工的工艺参数的变化而大幅度变化,从而使各IC中的时延校正器的定时不同。因此,在真正进行定时测试之前,可能须要使ATE测试程序的定时适应各IC。要使测试程序适应各芯片的特性可能会延长测试各IC所需要的时间。我们不希望延长测试的时间,特别是在生产过程中必须测试大量集成电路时,更是如此。
因此,为便于测试,可能最好是在测试的过程中将诸如时延校正器之类的内部元件旁路。举例说,可以在IC中装上一个2∶1多路转换器(2∶1    MUX)将时延校正器旁路。MUX的一个输入端接时延校正器的输入端(未较正的信号),MUX的另一个输入端接时延校正器的输出端(已校正的信号)。在正常工作情况(正常工作方式)下,MUX选择时延校正器的输出端,提供时延校正信号。在测试过程(测试工作状态)中,MUX选择未经校正的信号,以消除时延正器的影响,从而将时延校正器旁路。
要使MUX在测试过程中起所希望有的旁路作用,必须将MUX控制信号设定到适当的值。举例说,ATE的测试程序中可以加入这样的一个部分:在IC的控制寄存器中设定一个能限定MUX控制信号的位元,从而使旁路起作用。然而,增设程序步骤来控制旁路的MUX可能会和我们的愿望相反地增加测试所需要的时间,使旁路的MUX体现不出其全部好处。
本发明,部分是出于对上述问题的认识,部分是出于提供解决上述问题的方法而提出的。按照本发明的一个特点,本发明具第一和第二工作状态的集成电路包括一个输入端子和第一及第二中间信号发生装置。第一中间信号是在第一工作状态过程中根据表示第一工作状态的第一输入信号产生的。第二中间信号是在第二工作状态过程中根据表示第二工作状态的第二输入信号产生的。第一或第二中间信号通过对第一和第二输入信号响应的装置加到一个输出端,使得第一中间信号在第一工作状态下加到该输出端,并使得第二中间信号在第二工作状态下加到该输出端。
参看附图可能可以更好地理解本发明的内容。附图中:
图1和3以部分原理图,部分方框图的形式示出了具本发明的特点的一部分集成电路的两个实施例;
图2示出了有助于理解图1中所示实施例的工作情况的信号波形。图1和图3中,相同或类似的元件用同样的编号表示。
图1中,数字集成电路(IC)100包括时钟信号CLOCK发生线路,该线路有许多元件125-150。信号CLOCK可以加到IC100内的各种功能元件(图1中未示出)上,以提供例如用作定时参考信号控制IC100内各操作过程的定时的“主”时钟信号。在IC100正常工作(正常工作模式)的过程中,信号CLOCK由一个晶控振荡器产生,该振荡器由处在IC100外面的晶体120和处在IC100里面的倒相放大器125组成。晶体120接IC100的端子115和117。倒相放大器125的输入接于端子115,输出端接于端子117。晶体120与倒相器125结合在一起在正常工作状态下在端子115处产生较稳定的时钟信号或定时参考波形。倒相器125在端子117上产生端子115波形的倒相波形。
时延校正器135,其输入端接倒相放大器125的输出端,是为在时钟信号通路中产生可调节的时延而设的。这种可调节的时延使信号CLOCK的定时在正常工作状态期间可相对于IC100中的其它信号加以调整。若时延校正器135采用上述美国专利号5,066,158(Doty,Ⅱ等人)的那一种,则对时延校正器135中输入一个参考信号(例如数据信号或其它时钟信号)作为调整信号CLOCK的定时的参考信号。不然也可以根据输入时延校正器135的控制信号选择特定的时延。图1中没有示出时延校正器135所产生的可调时延的控制情况。
2∶1多路转换器(2∶1    MUX)使旁路时延校正器135在测试状态期间提供那种未经时延校正器135移过相的信号CLOCK。MUX150的一个输入端(图1中用“A”表示的输入端)接于时延校正器135的输出端。MUX150的另一个输入端(图1中用B表示)接于倒相器125的输入端。控制信号SELECT加到MUX150的输入端SEL,确定加到MUX150的输入端A和B上的哪一个中间时钟信号应加到MUX150的输出端(图1中的“Q”)以提供信号CLOCK。举例说,图1中所示的配置方式表明,MUX150的输入端SEL处的逻辑0(例如0伏)促使时延校正器135的输出端应加上信号CLOCK。MUX150的输入端SEL处的逻辑1(例如5伏)使端子115上的信号加到信号CLOCK上。这样,信号CLOCK在正常工作状态下受到时延校正器135的影响,而在测试状态期间时延校正器135处于旁路状态。
控制信号SELECT由逻辑复原功能元件130、“同”(XNOR)门140和电容器145根据在IC100的端子115和117处的信号产生。逻辑复原功能元件130的输入端接于端子115,输出端接于XNOR门140。逻辑复原功能元件130的作用是确保来自端子115的信号提供XNOR门140所需要的逻辑电平。举例说,在正常状态下,端子115处来自晶体120的信号,其幅值可能不足以提供所需要的逻辑电平。逻辑复原元件130可以采用不倒相缓冲放大器。
信号SELECT是这样产生的:在正常状态期间,端子115处的信号是周期脉冲波形,倒相放大器125使端子117处的信号在相位上与端子115处的信号相反;在例相放大器125和逻辑复原功能元件130没有时延的理想情况下,NXOR门140的各输入端处的各信号始终不相等,如图2A中所示。因此,来自端子115和117的信号在XNOR门140上经过比较在正常状态期间始终在信号SELECT产生逻辑0。根据这种情况,MUX150按要求选择时延校正器135作为信号CLOCK的信号源。
在测试状态下,来自信号源110的测试时钟信号TEST    CLOCK加到两个端子115和117上。信号源110可以是上述那种可以产生各种测试波形的自动测试设备(ATE)。倒相放大器125在端子117处的输出阻抗较高,为的是防止在正常状态期间来自晶体120的信号加到端子117上。因此,有可能通过往两端子115和117上加信号TEST    CLOCK来使倒相放大器125的输入端和输出端处的信号基本上相等。假设情况是如上述那样理想(逻辑复原功能元件130不产生时延),则XNOR门140的各输入信号也基本相等。结果,XNOR门140的输出端处的信号SELECT在测试状态期间始终处于逻辑1的状态,这促使MUX150按要求将信号TEST    CLOCK加到信号CLOCK上。
倒相放大器125和逻辑复原功能元件130并非理想,它们确实产生时延。此外,在测试状态期间,端子115和117可以接到自动测试设备(ATE)各分立的通道,而不象图1那样连接在一起。虽然ATE各分立的通道一般可编程得使其产生基本相同的波形,但可能还是会有差异存在的。不理想的时延,再加上ATE任何异常,可能会促使输入到XNOR门140的信号在时间上彼此有偏差,如图2B中所示。在正常状态期间,时间上的差异产生这样一个很短的时间间隔,在该时间间隔中,输入到XNOR门140上的各信号相等,从而使信号SELECT上产生趋向逻辑1的窄脉冲,如图2B中所示。同样在测试状态期间,输入到XNOR门140上的信号在很短的时间内不相等,从而产生趋近于逻辑0的窄脉冲。MUX150在正常或测试状态期间对这些“瞬时脉冲干扰”的反应是瞬时切换信号CLOCK的信号源。信号CLOCK中可能产生不希望有的后果(例如瞬时脉冲干扰)。
电容器145连接在信号SELECT与地之间,用作消除信号SELECT上的这些“瞬时脉冲干扰”的滤波器。确定电容器145的电容值时有若干应考虑的因素。首先,瞬时脉冲干扰的持续时间可能会随倒相放大器125和逻辑复原功能元件130根据温度和IC处理参数的变化而变化。因此,电容器145必须选择得使其能在一系列的脉冲持续时间内有效进行滤波。其次,电容器145的电容值应该较小,以便最大限度地缩小将电容器145集成入IC100中的面积。电容器145满足这个准则的电容值一般为5微微法。
图1中所示的电路检测IC100的工作状态,给信号CLOCK选择适当的信号源,并消除信号SELECT中不希望有的瞬时脉冲干扰。这些功能都是自动形成的,无须给ATE测试控制程序增加任何步骤。这样,无须违反我们的愿望增加IC100的测试时间就可以体现出时延校正器旁路作用的优点。此外,所述电路无须增加IC100的插脚(输入/输出端子)。
图3示出了上述自动选择信号CLOCK的另一种方案。图3中的电路起码有两方面与图1的不同。第一,图3中的D型触发器(DFE)160取代了图1中的XNOR门140和电容器145。DEF160的时钟(CLK)、数据(D)和置入(SET)等输入端分别接端子115(通过逻辑复原功能元件130)、逻辑0(0伏)和复位信号RESET。在DEF160的输入端(Q)处产生信号SELECT,即MUX150的控制信号。第二,在图3的测试状态期间,信号TEST    CLOCK接于端子117,同时端子115接于逻辑0(图3的测试状态期间,信号TEST    CLOCK接于端子117,同时端子115接于逻辑0(图3中的地),而不是象图1中那样端子115和117连接在一起。由于信号TEST    CLOCK是加到端子117上,因而MUX150的“旁路”输入端(输入端“B”)接于端子117而不是象图1那样接于端子115。
信号RESET由图3中未示出的控制电路产生。该控制电路可以在IC100外也可以在IC100内。信号RESET是根据象IC100的“电源接通”之类的条件产生的,且促使IC100进入这样的工作状态中,在该工作状态期间,举例说,控制寄存器都初始化。在图3中,这个初始状态或复位以处于逻辑1的信号RESET表示。处于逻辑1的信号RESET处于逻辑1。因此,在初始状态期间,选取MUX150的B输入端,将时延校正器135旁路,并将信号CLOCK加到端子117上。
信号SELECT起码在复位状态结束之前仍然处于逻辑1的状态。在DEF160的输入端处的时钟脉冲在复位状态结束之后促使在DEF160的D输入端处的逻辑0定时加到DEF160的电输出端上。若在晶体120接端子115和117时IC100正常工作期间出现复位状态,则在端子115处因而也在DEF160的CLK输入端处连续产生有脉冲波形。因此在正常工作状态下,信号SELECT会在复位状态结束之后即刻转动逻辑0,促使信号CLOCK按要求加到时延校正器135的输出端上。在测试状态下,端子115接逻辑0,防止DEF160的CLK输入端处产生时钟脉冲。这样,信号SELECT在复位状态结束时仍然处于逻辑1的状态,确保相移校正器135按要求的测试状态持续时间处于旁路状态。
图3的电路可以自动选择信号CLOCK的信号源而不致在信号SELECT上产生瞬时脉冲干扰,因而不需要象图1中电容器145那样的滤波器。
熟悉本技术领域的行家们知道图1和3中所示的实施例是可以进行种种修改的。举例说,图3中的信号极性可以采用所述以外的极性。更具体地说,信号RESET上的逻辑0可以如下面所述的那样不表示逻辑1而表示复位状态。在此情况下,逻辑0加到SET输入端(实际上是SETNOT或SETBAR输入端)时,DEF160的SET输入端可能会使信号SELECT置入逻辑1。此外,若DEF160有一个倒相输入端(QNOT)和复位输入端,则DEF160可能会连接得使D输入端接逻辑1,复位输入端接信号RESET,且倒相输入端提供信号SELECT。这些和其它进行的修改都属于以下权利要求书的范围。

Claims (4)

1、具正常工作状态和测试工作状态的集成电路中的一种设备,其特征在于:
第一和第二输入端子(115,117),为接收在所述正常状态期间具有相应的第一和第二随时间而变化的幅值特性的相应第一和第二输入信号而连接,所述第一信号在所述正常工作状态期间与所述第二信号具有预定的关系,且所述第一输入信号的所述幅值特性在所述测试工作状态下变化着,促使所述预定关系发生变化;
检测装置(140),用以检测所述预定关系的所述变化,并在不存在所述预定关系时用以产生表明所述集成电路处在测试状态的控制信号(SELECT);和
信号施加装置(150),用以根据所述控制信号在所述正常状态期间通过第一信号通路(115经150的输入端A加到CLOCK)施加信号,并在所述测试状态期间通过第二信号通路(115经150的输入端B加到CLOCK)施加信号。
2、如权利要求1所述的设备,其特征还在于,所述第一和第二输入信号在所述正常工作状态期间是一些数字时钟信号。
3、如权利要求2所述的设备,其特征还在于,所述第一和第二输入信号在所述测试工作状态期间是一些随时间而变化的数字时钟信号;
所述预定关系是所述第一和第二输入信号在所述正常状态期间的相位关系;
所述第一输入信号的所述幅值特性在所述测试状态下的所述变化促使所述相位关系发生变化;且
所述检测装置包括用以检测所述相位关系中的所述变化的装置。
4、如权利要求2所述的设备,其特征还在于,所述第二输入信号在所述测试状态下的电平基本上是恒定的参考电平;且
只有当所述第一输入信号具有所述随时间而变化的幅值特性时,所述检测装置产生所述控制信号,以表示所述正常状态。
CN93119600A 1992-11-03 1993-11-02 自动测试时钟选择设备 Pending CN1095872A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US97118392A 1992-11-03 1992-11-03
US971,183 1992-11-03

Publications (1)

Publication Number Publication Date
CN1095872A true CN1095872A (zh) 1994-11-30

Family

ID=25518032

Family Applications (1)

Application Number Title Priority Date Filing Date
CN93119600A Pending CN1095872A (zh) 1992-11-03 1993-11-02 自动测试时钟选择设备

Country Status (9)

Country Link
US (1) US5517109A (zh)
EP (1) EP0596435A1 (zh)
JP (1) JPH06201788A (zh)
KR (1) KR940012799A (zh)
CN (1) CN1095872A (zh)
MX (1) MX9306826A (zh)
MY (1) MY109842A (zh)
SG (1) SG92594A1 (zh)
TW (1) TW255052B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100575977C (zh) * 2002-02-26 2009-12-30 泰拉丁公司 用于自动测试***中的时钟编程技术
CN108120917A (zh) * 2016-11-29 2018-06-05 深圳市中兴微电子技术有限公司 测试时钟电路确定方法及装置

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2281421B (en) * 1993-08-23 1998-04-01 Advanced Risc Mach Ltd Integrated circuit
US5982188A (en) * 1994-07-29 1999-11-09 Stmicroelectronics, Inc. Test mode control circuit of an integrated circuit device
US5614838A (en) * 1995-11-03 1997-03-25 International Business Machines Corporation Reduced power apparatus and method for testing high speed components
DE19615745A1 (de) * 1996-04-20 1997-10-23 Philips Patentverwaltung Meßschaltung
JPH09318704A (ja) * 1996-05-30 1997-12-12 Ando Electric Co Ltd Ic試験装置
US6259674B1 (en) * 1998-07-30 2001-07-10 Siemens Information And Communication Networks, Inc. Device and method for automatic initialization of a multi-mode interface controller
US6760857B1 (en) * 2000-02-18 2004-07-06 Rambus Inc. System having both externally and internally generated clock signals being asserted on the same clock pin in normal and test modes of operation respectively
MXPA02008946A (es) * 2000-03-24 2003-02-10 Thomson Licensing Sa Aparato oscilador que se puede probar y controlar para un circuito integrado.
US6794919B1 (en) * 2000-09-29 2004-09-21 Intel Corporation Devices and methods for automatically producing a clock signal that follows the master clock signal
SG108251A1 (en) * 2001-05-03 2005-01-28 Ibm Innovative bypass circuit for circuit testing and modification
US7284143B2 (en) * 2003-12-29 2007-10-16 Texas Instruments Incorporated System and method for reducing clock skew
US7038506B2 (en) * 2004-03-23 2006-05-02 Stmicroelectronics Pvt. Ltd. Automatic selection of an on-chip ancillary internal clock generator upon resetting a digital system
JP2006039693A (ja) * 2004-07-23 2006-02-09 Matsushita Electric Ind Co Ltd 半導体装置
US20070200597A1 (en) * 2006-02-28 2007-08-30 Oakland Steven F Clock generator having improved deskewer
WO2010056343A2 (en) * 2008-11-14 2010-05-20 Teradyne, Inc. Fast open circuit detection for open power and ground pins
US8461934B1 (en) * 2010-10-26 2013-06-11 Marvell International Ltd. External oscillator detector
JP6226127B2 (ja) 2013-10-30 2017-11-08 セイコーエプソン株式会社 発振回路、発振器、発振器の製造方法、電子機器及び移動体
JP2015088930A (ja) 2013-10-30 2015-05-07 セイコーエプソン株式会社 発振回路、発振器、発振器の製造方法、電子機器及び移動体
JP6206664B2 (ja) 2013-10-30 2017-10-04 セイコーエプソン株式会社 発振回路、発振器、発振器の製造方法、電子機器及び移動体
JP2015088931A (ja) * 2013-10-30 2015-05-07 セイコーエプソン株式会社 発振回路、発振器、発振器の製造方法、電子機器及び移動体
JP2015088876A (ja) 2013-10-30 2015-05-07 セイコーエプソン株式会社 振動素子、振動子、電子デバイス、電子機器及び移動体
JP6344544B2 (ja) * 2013-11-11 2018-06-20 セイコーエプソン株式会社 発振器の製造方法、半導体回路装置の製造方法及び半導体回路装置
JP2015159369A (ja) * 2014-02-21 2015-09-03 アルプス電気株式会社 発振回路及びこれを有する半導体集積回路装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3675127A (en) * 1970-12-28 1972-07-04 Bell Telephone Labor Inc Gated-clock time measurement apparatus including granularity error elimination
US4293870A (en) * 1980-01-31 1981-10-06 Rca Corporation Circuit arrangement for multiplexing an input function and an output function at a single terminal
US4272777A (en) * 1980-02-08 1981-06-09 Rca Corporation Service switch apparatus
US4365203A (en) * 1981-02-05 1982-12-21 General Electric Company Multi-frequency clock generator with error-free frequency switching
GB8432458D0 (en) * 1984-12-21 1985-02-06 Plessey Co Plc Integrated circuits
US4800564A (en) * 1986-09-29 1989-01-24 International Business Machines Corporation High performance clock system error detection and fault isolation
US5079623A (en) * 1990-04-30 1992-01-07 Thomson Consumer Electronics, Inc. Signal clamp for a dual function input terminal of a "one-chip" television signal processing IC
US5065042A (en) * 1990-08-01 1991-11-12 Vlsi Technology, Inc. Self-configuring clock interface circuit
US5066868A (en) * 1990-08-13 1991-11-19 Thomson Consumer Electronics, Inc. Apparatus for generating phase shifted clock signals
JPH04282913A (ja) * 1991-03-12 1992-10-08 Nec Corp バイパス回路内蔵形半導体集積回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100575977C (zh) * 2002-02-26 2009-12-30 泰拉丁公司 用于自动测试***中的时钟编程技术
CN108120917A (zh) * 2016-11-29 2018-06-05 深圳市中兴微电子技术有限公司 测试时钟电路确定方法及装置

Also Published As

Publication number Publication date
MX9306826A (es) 1995-01-31
EP0596435A1 (en) 1994-05-11
SG92594A1 (en) 2002-11-19
JPH06201788A (ja) 1994-07-22
KR940012799A (ko) 1994-06-24
MY109842A (en) 1997-08-30
TW255052B (zh) 1995-08-21
US5517109A (en) 1996-05-14

Similar Documents

Publication Publication Date Title
CN1095872A (zh) 自动测试时钟选择设备
US4497056A (en) IC Tester
DE60107743T2 (de) Einstellung der Takt-Rate eines periodischen Signal mit steigenden und fallenden Flanken-DLL
US7512872B2 (en) Test apparatus and test method
EP0136204A2 (en) Control of signal timing apparatus in automatic test systems using minimal memory
US7596173B2 (en) Test apparatus, clock generator and electronic device
DE19652890C2 (de) Verfahren zum Messen einer Verzögerungszeit
DE112005001349T5 (de) Taktgenerator und Halbleitertestvorrichtung
US5406132A (en) Waveform shaper for semiconductor testing devices
US5177440A (en) Testing of integrated circuits using clock bursts
US5049814A (en) Testing of integrated circuits using clock bursts
US4789835A (en) Control of signal timing apparatus in automatic test systems using minimal memory
US5638017A (en) Pulse width modulation circuit
US20040135606A1 (en) Circuit and method for inducing jitter to a signal
US20040199842A1 (en) Test system with high accuracy time measurement system
US20020003433A1 (en) Method and apparatus for testing semiconductor devices
US4837521A (en) Delay line control system for automatic test equipment
US4736351A (en) Precision semiconductor device timer
KR100514335B1 (ko) 다중 주기 발생기를 구비하는 집적 회로 테스터
US4737792A (en) Counter-based simulated target generator
US7805628B2 (en) High resolution clock signal generator
US6650162B2 (en) Digital clock generator circuit with built-in frequency and duty cycle control
DE60122960T2 (de) Digitale eingebaute Selbsttestschaltungsanordnung für Phasenregelschleife
US6476615B1 (en) Device for testing dynamic characteristics of components using serial transmissions
US6008663A (en) Eliminating phase shift in an integrated circuit tester

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C01 Deemed withdrawal of patent application (patent law 1993)
WD01 Invention patent application deemed withdrawn after publication