CN108886379A - 高频模块 - Google Patents
高频模块 Download PDFInfo
- Publication number
- CN108886379A CN108886379A CN201780020278.7A CN201780020278A CN108886379A CN 108886379 A CN108886379 A CN 108886379A CN 201780020278 A CN201780020278 A CN 201780020278A CN 108886379 A CN108886379 A CN 108886379A
- Authority
- CN
- China
- Prior art keywords
- terminal
- signal
- installation
- frequency model
- shielded conductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/38—Impedance-matching networks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B1/0475—Circuits with means for limiting noise, interference or distortion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/50—Circuits using different frequencies for the two directions of communication
- H04B1/52—Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa
- H04B1/525—Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa with means for reducing leakage of transmitter signal into the receiver
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/023—Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
- H05K1/0231—Capacitors or dielectric substances
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0216—Reduction of cross-talk, noise or electromagnetic interference
- H05K1/023—Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
- H05K1/0233—Filters, inductors or a magnetic substance
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/181—Printed circuits structurally associated with non-printed electric components associated with surface mounted components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K9/00—Screening of apparatus or components against electric or magnetic fields
- H05K9/0007—Casings
- H05K9/002—Casings with localised screening
- H05K9/0022—Casings with localised screening of components mounted on printed circuit boards [PCB]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2223/00—Details relating to semiconductor or other solid state devices covered by the group H01L23/00
- H01L2223/58—Structural electrical arrangements for semiconductor devices not otherwise provided for
- H01L2223/64—Impedance arrangements
- H01L2223/66—High-frequency adaptations
- H01L2223/6644—Packaging aspects of high-frequency amplifiers
- H01L2223/6655—Matching arrangements, e.g. arrangement of inductive and capacitive components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15313—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a land array, e.g. LGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19041—Component type being a capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3025—Electromagnetic shielding
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/07—Electric details
- H05K2201/0707—Shielding
- H05K2201/0715—Shielding provided by an outer layer of PCB
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/07—Electric details
- H05K2201/0707—Shielding
- H05K2201/0723—Shielding provided by an inner layer of PCB
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09145—Edge details
- H05K2201/0919—Exposing inner circuit layers or metal planes at the side edge of the PCB or at the walls of large holes
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10007—Types of components
- H05K2201/1006—Non-printed filter
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Toxicology (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Health & Medical Sciences (AREA)
- Power Engineering (AREA)
- Transceivers (AREA)
- Surface Acoustic Wave Elements And Circuit Networks Thereof (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
本发明提高包含安装型元件的电路的多个端子间的隔离度。高频模块(10)具备分波电路元件(20)、层叠基板(101)以及屏蔽导体(103)。分波电路元件(20)具备发送端子(211)和接收端子(212),并安装在层叠基板(101)的表面。屏蔽导体(103)配置在层叠基板(101)的表面侧,是覆盖分波电路元件(20)的形状。发送端子(211)和接收端子(212)相对于屏蔽导体(103)配置在如下位置,即,在接收端子(212)中,来自发送端子(211)的第一信号的至少一部分频带的信号被第二信号消除的位置。
Description
技术领域
本发明涉及具备形成了导体图案的层叠基板和安装在该层叠基板的表面的安装型元件的高频模块。
背景技术
在专利文献1记载了具备发送滤波器和接收滤波器的分波电路。发送滤波器连接在发送端子与天线端子之间。接收滤波器连接在接收端子与天线端子之间。发送信号从发送端子输入,由发送滤波器进行滤波处理,并从天线端子输出。接收信号从天线端子输入,由接收滤波器进行滤波处理,并从接收端子输出。在天线端子与接收端子之间,相对于接收滤波器并联地连接有修正用的电容器。
从发送滤波器输出的发送信号的一部分经由修正用电容器作为修正用信号传输到接收端子。通过将修正用电容器设为所希望的电容,从而在接收端子处,修正用信号的相位相对于从发送端子泄漏到接收端子的泄漏信号的相位成为相反相位。通过该结构,泄漏信号被修正用信号抑制,发送端子与接收端子之间的隔离度提高。
在先技术文献
专利文献
专利文献1:日本专利第5183459号说明书
发明内容
发明要解决的课题
然而,在由层叠基板和安装在该层叠基板的安装型的滤波器元件形成专利文献1记载的分波电路的情况下,有时不能充分抑制泄漏信号,不能在发送端子与接收端子之间确保所希望的隔离度。
此外,不限于分波电路,在由层叠基板和安装型元件形成高频模块的情况下,有时在包含安装型元件的电路的多个端子间也不能确保所希望的隔离度。
因此,本发明的目的在于,提供一种提高了包含安装型元件的电路的多个端子间的隔离度的高频模块。
用于解决课题的技术方案
本发明的高频模块具备安装型元件、层叠基板以及屏蔽导体。安装型元件具备第一安装用端子以及第二安装用端子。在层叠基板安装有安装型元件。屏蔽导体配置在层叠基板的表面侧,是覆盖安装型元件的形状,相对于安装型元件分离地配置。在该高频模块中,将通过从第二安装用端子到第一安装用端子之间的高频信号设为第一信号,将从第二安装用端子经由屏蔽导体传输到第一安装用端子的高频信号设为第二信号。第一安装用端子以及第二安装用端子相对于屏蔽导体配置在如下位置,即,在第一安装用端子处,第一信号的至少一部分频带的信号被第二信号消除的位置。
在该结构中,第一信号的至少一部分频带的信号被第二信号抑制。
此外,在本发明的高频模块中,优选相对于屏蔽导体将第一安装用端子以及第二安装用端子配置为,在将第一信号的至少一部分频带的信号的相位设为θStxL并将第二信号的相位设为θStxC1的情况下,相位差大于90°且为180°以下。
在该结构中,第一信号的至少一部分频带的信号被第二信号更有效地抑制。
此外,在本发明的高频模块中,第一安装用端子以及第二安装用端子优选分别相对于屏蔽导体进行电容耦合。
在该结构中,经由基于第二安装用端子和屏蔽导体的电容器、屏蔽导体、以及基于第一安装用端子和屏蔽导体的电容器,传输第二信号,并调整第二信号的相位。
此外,在本发明的高频模块中,优选为以下结构。层叠基板具备与屏蔽导体连接的第一内部导体图案。第一安装用端子与屏蔽导体进行电容耦合。第二安装用端子与第一内部导体图案进行电容耦合。
在该结构中,经由基于第二安装用端子和第一内部导体图案的电容器、第一内部导体图案、屏蔽导体、基于第一安装用端子和屏蔽导体的电容器,传输第二信号,并调整第二信号的相位。
此外,在本发明的高频模块中,第一内部导体图案优选为接地用的导体图案。
在该结构中,接地用的导体图案被利用于第二信号的传输路径。
此外,在本发明的高频模块中,在以下结构的情况下更有效。安装型元件是具备发送端子、接收端子以及公共端子的分波电路元件。第二安装用端子是发送端子。第一安装用端子是接收端子。
在该结构中,从发送端子泄漏到接收端子的泄漏信号(第一信号)在接收端子处被基于发送信号的第二信号抑制。
此外,在本发明的高频模块中,也可以是以下结构。安装型元件具备作为公共端子的第三安装用端子。安装型元件经由第三安装用端子安装在层叠基板的表面。层叠基板具备与第三安装用端子连接的匹配电路元件。第一安装用端子以及匹配电路元件分别与屏蔽导体进行电容耦合。
在该结构中,经由匹配电路元件、基于匹配电路元件和屏蔽导体的电容器、屏蔽导体、以及基于第一安装用端子和屏蔽导体的电容器,传输第二信号,并调整第二信号的相位。
此外,本发明的高频模块也可以是以下结构。高频模块具备安装型元件、层叠基板以及屏蔽导体。安装型元件具备发送端子、接收端子以及公共端子。在层叠基板安装有安装型元件。屏蔽导体配置在层叠基板的表面侧,是覆盖安装型元件的形状,相对于安装型元件分离地配置。层叠基板具备与公共端子连接的匹配电路元件。将从发送端子泄漏到接收端子的高频信号设为第一信号,将从公共端子经由匹配电路元件以及屏蔽导体传输到接收端子的高频信号设为第二信号。接收端子以及匹配电路元件相对于屏蔽导体配置在如下位置,即,在接收端子处,第一信号的至少一部分频带的信号被第二信号消除的位置。
在该结构中,第一信号的至少一部分频带的信号被第二信号抑制。
此外,在本发明的高频模块中,优选相对于屏蔽导体将第一安装用端子以及第二安装用端子配置为,在将第一信号的至少一部分频带的信号的相位设为θStxL并将第二信号的相位设为θStxC1的情况下,相位差大于90°且为180°以下。
在该结构中,第一信号的至少一部分频带的信号被第二信号更有效地抑制。
此外,在本发明的高频模块中,接收端子以及匹配电路元件优选分别与屏蔽导体进行电容耦合。
在该结构中,经由基于匹配电路元件和屏蔽导体的电容器、屏蔽导体、以及基于接收端子和屏蔽导体的电容器,传输第二信号。
此外,在本发明的高频模块中,匹配电路元件也可以形成在层叠基板的内部。
在该结构中,匹配电路元件在层叠基板内与屏蔽导体进行电容耦合。
此外,在本发明的高频模块中,匹配电路元件也可以安装在层叠基板的表面。
在该结构中,匹配电路元件在层叠基板的表面侧的区域与屏蔽导体进行电容耦合。
此外,在本发明的高频模块中,也可以是以下结构。将安装型元件中的最靠近屏蔽导体的侧面设为第一侧面。从第一侧面观察,具备第一侧面与屏蔽导体重叠的重复部、以及第一侧面与屏蔽导体不重叠的非重复部。
在该结构中,在屏蔽导体中的第二信号的传输路径***电容器。
此外,在本发明的高频模块中,优选为以下结构。在正面观察下,重复部具有被非重复部分离的第一重复部和第二重复部。第一重复部和第二重复部之间的长度比第一侧面的长度短。
在该结构中,容易得到安装型元件的安装用端子与屏蔽导体的电容耦合。
发明效果
根据本发明,能够提高包含安装型元件的电路的多个端子间的隔离度。
附图说明
图1的(A)是示出本发明的第一实施方式涉及的高频模块的主要结构的俯视图,图1的(B)是示出第一实施方式涉及的高频模块的主要结构的侧视剖视图。
图2是对高频模块中的分波电路元件的安装部分进行了放大的图。
图3是本发明的第一实施方式涉及的高频模块的电路图。
图4的(A)是去除了屏蔽导体的顶面部和模塑树脂的状态的俯视图,图4的(B)是示出第二实施方式涉及的高频模块的主要结构的侧视剖视图。
图5是本发明的第二实施方式涉及的高频模块的电路图。
图6是本发明的第三实施方式涉及的高频模块的电路图。
图7是示出本发明的第三实施方式涉及的高频模块的主要结构的侧视剖视图。
图8的(A)是示出本发明的第四实施方式涉及的高频模块的主要结构的平面剖视图,图8的(B)是其部分放大图。
图9是本发明的第五实施方式涉及的高频模块的电路图。
图10是对高频模块中的滤波器电路元件的安装部分进行了放大的图。
图11是本发明的第六实施方式涉及的高频模块的电路图。
图12是对高频模块中的分波电路元件的安装部分进行了放大的图。
图13的(A)、图13的(B)、图13的(C)是分别示出使用了具有导体非形成部的屏蔽导体的高频模块的一部分的侧视图。
具体实施方式
参照图对本发明的第一实施方式涉及的高频模块进行说明。图1的(A)是示出第一实施方式涉及的高频模块的主要结构的俯视图。在图1的(A)中,是去除了屏蔽导体的顶面部和模塑树脂的状态的俯视图。图1的(B)是示出第一实施方式涉及的高频模块的主要结构的侧视剖视图。图1的(B)是图1的(A)中的A-A剖面的图。图2是对高频模块中的分波电路元件的安装部分进行了放大的图。
如图1的(A)、图1的(B)所示,高频模块10具备分波电路元件20、层叠基板101、模塑树脂102、以及屏蔽导体103。层叠基板101将多个电介质层进行层叠而成。在多个电介质层形成有导体图案,通过该结构,在层叠基板101内形成有多个内部导体图案。
在层叠基板101的表面形成有连接盘导体111、112、113。连接盘导体111、112、113在层叠基板101的对置的第一侧面和第二侧面中配置在与第二侧面相比靠近第一侧面的位置。连接盘导体111、112靠近第一侧面,且沿着该第一侧面相互空开间隔进行配置。连接盘导体113配置在比连接盘导体111、112更靠第二侧面侧。在层叠基板101的背面形成有多个外部连接用导体120。
在分波电路元件20的内部形成有实现分波电路的导体图案。在分波电路元件20的背面形成有发送端子211、接收端子212、以及公共端子213。发送端子211对应于本发明的“第二安装用端子”,接收端子212对应于本发明的“第一安装用端子”。
发送端子211以及接收端子212靠近分波电路元件20的第一侧面,且沿着该第一侧面相互空开间隔进行配置。公共端子213靠近分波电路元件20的第二侧面(与第一侧面对置的面)进行配置。换言之,公共端子213比发送端子211以及接收端子212远离第一侧面。发送端子211安装(接合)于连接盘导体111。接收端子212安装(接合)于连接盘导体112。公共端子213安装(接合)于连接盘导体113。
通过该构造,俯视高频模块10,分波电路元件20的第一侧面靠近层叠基板101的第一侧面。换言之,发送端子211以及接收端子212靠近层叠基板101的第一侧面。
模塑树脂102形成为覆盖层叠基板101的表面的整体,且覆盖分波电路元件20。模塑树脂102的各侧面与层叠基板101的各侧面平齐。模塑树脂102具有绝缘性。
屏蔽导体103具备顶面部和四个侧面部。在顶面部的各边连接各个侧面部。屏蔽导体103的顶面部覆盖模塑树脂102的顶面。四个侧面部分别覆盖模塑树脂102的四个侧面。屏蔽导体103由薄膜或者导体板形成。屏蔽导体103的四个侧面部还覆盖层叠基板101的四个侧面的一部分。
通过该构造,如图1的(A)、图2所示,分波电路元件20的发送端子211以及接收端子212靠近屏蔽导体103的一个侧面部(称为第一侧面部。)。因此,如图2所示,发送端子211以及接收端子212相对于屏蔽导体103分别形成电容耦合。具体地,由发送端子211和屏蔽导体103形成电容器CC21。由接收端子212和屏蔽导体103形成电容器CC22。
高频模块10通过具有上述的构造,从而实现图3所示的电路。图3是本发明的第一实施方式涉及的高频模块的电路图。
如图3所示,高频模块10具备分波电路元件20、发送电路31、以及接收电路32。分波电路元件20具备发送端子211、接收端子212、以及公共端子213。分波电路元件20具备TX滤波器21以及RX滤波器22。TX滤波器21和RX滤波器22由分波电路元件20的内部的导体图案实现。
TX滤波器21连接在发送端子211与公共端子213之间。TX滤波器21是如下的滤波器,即,发送信号的频带处于通带内,除了发送信号的频带以外的频带处于衰减带内。
RX滤波器22连接在接收端子212与公共端子213之间。RX滤波器22是如下的滤波器,即,接收信号的频带处于通带内,除了接收信号的频带以外的频带处于衰减带内。
发送端子211与发送电路31连接。发送电路31对发送信号进行放大。在发送电路31具备功率放大器PA。虽然在图1的(A)、图1的(B)、图2中未图示,但是功率放大器PA是安装型元件,与分波电路元件20一起安装在层叠基板101的表面。
接收端子212与接收电路32连接。接收电路32对接收信号进行放大。在接收电路32具备低噪声放大器LNA。虽然在图1的(A)、图1的(B)、图2中未图示,但是低噪声放大器LNA是安装型元件,与分波电路元件20一起安装在层叠基板101的表面。
在高频模块10中,发送电路31以及接收电路32中的由安装型元件实现的部分以及分波电路元件20以外的部分,由层叠基板101的内部导体图案、以及形成在表面和背面中的至少一方的导体图案实现。
公共端子213与天线ANT连接。天线ANT形成或安装于安装高频模块1的基板。
而且,在高频模块10中,如上所述,发送端子211以及接收端子212相对于屏蔽导体103进行电容耦合。由此,发送端子211和接收端子212通过旁路电路40进行连接,旁路电路40是电容器CC21、屏蔽导体103、以及电容器CC22的串联电路。
电容器CC21的电容以及电容器CC22的电容由作为从发送端子211泄漏到接收端子212的发送信号(高频信号)的第一信号StxL的相位θStxL和第二信号StxC1的相位θStxC1决定。第一信号是从发送端子211泄漏到接收端子212的发送信号(高频信号)。第二信号是在旁路电路40传输的发送信号的一部分的高频信号。具体地,决定电容器CC21的电容以及电容器CC22的电容,使得在接收端子212中,第一信号StxL的相位θStxL(212)与第二信号StxC1的相位θStxC1(212)成为相反相位(θStxC1(212)=(180°+θStxL(212)))。电容器CC21的电容能够由发送端子211与屏蔽导体103的距离、发送端子211与屏蔽导体103的对置宽度、以及模塑树脂102的介电常数决定。同样地,电容器CC22的电容能够由接收端子212与屏蔽导体103的距离、接收端子212与屏蔽导体103的对置宽度、以及模塑树脂102的介电常数决定。
通过该结构,第一信号StxL被第二信号StxC1抵消,发送端子211与接收端子212的隔离度提高。
另外,第一信号StxL的相位θStxL和第二信号StxC1的相位θStxC1优选成为相反相位。然而,例如只要相位差大于90°且为180°以下,就能够通过第二信号StxC1将第一信号StxL抑制给定量,提高发送端子211与接收端子212的隔离度。
进而,在接收端子212处,第一信号StxL的振幅的绝对值ABS(AStxL(212))和第二信号StxC1的振幅的绝对值ABS(AStxC1(212))优选相同。由此,能够通过第二信号StxC1更有效地抑制第一信号StxL。
像这样,高频模块10使分波电路元件20的发送端子211和接收端子212积极地与屏蔽导体103进行电容耦合。而且,通过它们的电容耦合,形成经由屏蔽导体103的第二信号的传输路径。高频模块10通过该第二信号抑制从发送端子211到接收端子212的第一信号。由此,能够提高发送端子211与接收端子212之间的隔离度,能够将发送端子211与接收端子212之间的隔离度确保得高。
接着,参照图对第二实施方式涉及的高频模块进行说明。图4的(A)是示出本发明的第二实施方式涉及的高频模块的主要结构的俯视图。图4的(A)是去除了屏蔽导体的顶面部和模塑树脂的状态的俯视图。图4的(B)是示出第二实施方式涉及的高频模块的主要结构的侧视剖视图。图4的(B)是图4的(A)中的B-B剖面的图。图5是本发明的第二实施方式涉及的高频模块的电路图。
本实施方式涉及的高频模块10A与第一实施方式涉及的高频模块10的不同点在于,作为内部导体图案而具有内部接地导体130。此外,高频模块10A与第一实施方式涉及的高频模块10的不同点在于,使用内部接地导体130形成旁路电路40A。高频模块10A的其它结构与第一实施方式涉及的高频模块10相同,省略相同的部位的说明。内部接地导体130对应于本发明的“接地用的导体图案”。
如图4所示,内部接地导体130形成在层叠基板101的内部。俯视高频模块10A,内部接地导体130与发送端子211重叠。内部接地导体130与屏蔽导体103连接。
在这样的结构中,发送端子211和内部接地导体130进行电容耦合,形成电容器CC23。由此,如图5所示,发送端子211和接收端子212通过旁路电路40A进行连接,旁路电路40A是电容器CC23、内部接地导体130、屏蔽导体103、以及电容器CC22的串联电路。
即使是这样的结构,通过适当地决定电容器CC22、CC23的电容,从而也能够在接收端子212处,使第一信号StxL的相位θStxL(212)和第二信号StxC2的相位θStxC2(212)为相反相位(θStxC2(212)=(180°+θStxL(212)))。由此,发送端子211与接收端子212之间的隔离度提高。在该情况下,只要相位差大于90°且为180°以下,则也能够通过第二信号StxC2将第一信号StxL抑制给定量,提高发送端子211与接收端子212的隔离度。
接着,参照图对本发明的第三实施方式涉及的高频模块进行说明。图6是本发明的第三实施方式涉及的高频模块的电路图。图7是示出本发明的第三实施方式涉及的高频模块的主要结构的侧视剖视图。
本实施方式涉及的高频模块10B与第二实施方式涉及的高频模块10A的不同点在于,具备匹配电路140,以及使用该匹配电路140形成旁路电路40B。高频模块10B的其它结构与第二实施方式涉及的高频模块10A相同,省略相同的部位的说明。
如图6所示,高频模块10B具备匹配电路140。匹配电路140连接在公共端子213与天线ANT之间。该公共端子213对应于本发明的“第三安装用端子”。
如图7所示,匹配电路140具备由内部导体图案构成的电感器141和由内部导体图案构成的电容器142。电感器141和电容器142对应于本发明的“匹配电路元件”。电感器141是将包含层间连接导体的线状导体配置为卷绕形而成的。电容器142通过将内部接地导体130和平面导体151对置地进行配置而实现。电感器141和电容器142经由布线导体图案161与连接盘导体113连接。
构成电容器142的平面导体151靠近屏蔽导体103。由此,平面导体151与屏蔽导体103进行电容耦合,形成电容器CC24。
通过该结构,如图6所示,匹配电路140和接收端子212通过旁路电路40B进行连接,旁路电路40B是电容器CC24、屏蔽导体103、以及电容器CC22的串联电路。在旁路电路40B传输第二信号StxC3。
即使是这样的结构,通过适当地决定电容器CC22、CC24的电容,从而也能够在接收端子212处,使第一信号StxL的相位θStxL(212)和第二信号StxC3的相位θStxC3(212)为相反相位(θStxC3(212)=(180°+θStxL(212)))。由此,发送端子211与接收端子212之间的隔离度提高。在该情况下,只要相位差大于90°且为180°以下,则也能够通过第二信号StxC3将第一信号StxL抑制给定量,提高发送端子211与接收端子212的隔离度。
接着,参照图对本发明的第四实施方式涉及的高频模块进行说明。图8的(A)是示出本发明的第四实施方式涉及的高频模块的主要结构的平面剖视图,图8的(B)是其部分放大图。
本实施方式涉及的高频模块10C与第三实施方式涉及的高频模块10B的不同点在于,使构成匹配电路140的匹配电路元件为安装型元件。高频模块10C的其它结构与第三实施方式涉及的高频模块10B相同,省略相同的部位的说明。
如图8的CA)所示,匹配电路140具备分别作为安装型元件的匹配电路元件143、144。可以是,双方的匹配电路元件143、144为电感器或电容器,也可以是,一方的匹配电路元件为电感器且另一方的匹配电路元件为电容器。匹配电路元件143、144安装在层叠基板101的表面。匹配电路元件143、144通过形成在层叠基板101的布线导体162与公共端子213连接。
如图8的(B)所示,匹配电路元件144的一个外部连接端子靠近屏蔽导体103。由此,匹配电路元件144的一个外部连接端子与屏蔽导体103进行电容耦合,形成电容器CC25。
通过该结构,匹配电路140和接收端子212通过旁路电路进行连接,旁路电路是电容器CC25、屏蔽导体103、以及电容器CC22的串联电路。在该旁路电路传输第二信号StxC4。
即使是这样的结构,通过适当地决定电容器CC22、CC25的电容,从而也能够在接收端子212处,使第一信号StxL的相位θStxL(212)和第二信号StxC4的相位θStxC4(212)为相反相位(θStxC4(212)=(180°+θStxL(212)))。由此,发送端子211与接收端子212之间的隔离度提高。在该情况下,只要相位差大于90°且为180°以下,则也能够通过第二信号StxC4将第一信号StxL抑制给定量,提高发送端子211与接收端子212的隔离度。
接着,参照图对本发明的第五实施方式涉及的高频模块进行说明。图9是本发明的第五实施方式涉及的高频模块的电路图。图10是对高频模块中的滤波器电路元件的安装部分进行了放大的图。
本实施方式涉及的高频模块11D与第一实施方式涉及的高频模块10的不同点在于,具备TX滤波器元件21D和发送电路31,且不具备RX滤波器和接收电路。发送电路31与第一实施方式涉及的高频模块10的发送电路31相同。TX滤波器元件21D是将第一实施方式涉及的高频模块10的分波电路元件20的TX滤波器21的部分设为单体的安装型元件而成的。
TX滤波器元件21D具备发送侧端子211D和天线侧端子213D。发送侧端子211D与发送电路31连接。天线侧端子213D与天线ANT连接。天线侧端子213D对应于本发明的“第一安装用端子”,发送侧端子211D对应于本发明的“第二安装用端子”。
如图10所示,TX滤波器元件21D安装在层叠基板101的表面,使得发送侧端子211D和天线侧端子213D排列的方向与屏蔽导体103的第一侧面部并行。发送侧端子211D和天线侧端子213D分别靠近屏蔽导体103。通过该结构,发送侧端子211D与屏蔽导体103进行电容耦合,形成电容器CC31,天线侧端子213D和屏蔽导体103进行电容耦合,形成电容器CC32。
因此,发送侧端子211D和天线侧端子213D通过旁路电路40D进行连接,旁路电路40D是电容器CC31、屏蔽导体103、以及电容器CC32的串联电路。在旁路电路40D传输第二信号StxC5。
即使是这样的结构,通过适当地决定电容器CC31、CC32的电容,从而也能够在天线侧端子213D处,使第一信号中的无用的频带的信号StxH的相位θStxH(213D)和第二信号StxC5的相位θStxC5(213D)为相反相位(θStxC5(213D)=(180°+θStxH(213D)))。第一信号中的无用的频带的信号StxH例如是发送信号的高次谐波信号,是经由TX滤波器元件21D从发送侧端子211D向天线侧端子213D传输的信号。第二信号StxC5是发送信号的高次谐波信号中的在旁路电路40D传输的信号。
由此,对于发送信号的高次谐波信号,发送侧端子211D与天线侧端子213D之间的隔离度提高。在该情况下,只要相位差大于90°且为180°以下,则也能够通过第二信号StxC5将第一信号中的无用的频带的信号StxH抑制给定量,提高发送侧端子211D与天线侧端子213D的隔离度。
像这样,本发明的结构不仅能够应用于分波电路的发送端子与接收端子之间的隔离度的提高,还能够应用于滤波器电路等具有多个安装用端子的电路元件的多个安装用端子间的隔离度的提高。
接着,参照图对本发明的第六实施方式涉及的高频模块进行说明。图11是本发明的第六实施方式涉及的高频模块的电路图。图12是对高频模块中的分波电路元件的安装部分进行了放大的图。
本实施方式涉及的高频模块10E是对第一实施方式涉及的高频模块10应用了第五实施方式的高频模块10D的概念的高频模块。
在高频模块10E中,发送端子211和公共端子213用TX滤波器21进行连接,并且通过旁路电路40E进行连接。
如图12所示,旁路电路40E通过对层叠基板101安装分波电路元件20而实现。分波电路元件20配置为发送端子211和公共端子213靠近屏蔽导体103。由此,发送端子211和屏蔽导体103进行电容耦合,形成电容器CC21。此外,公共端子213和屏蔽导体103进行电容耦合,形成电容器CC33。旁路电路40E由电容器CC21、屏蔽导体103、以及电容器CC33的串联电路实现。
即使是这样的结构,通过适当地决定电容器CC21、CC33的电容,从而也能够在公共端子213处,使第一信号中的无用的频带的信号StxH的相位θStxH(213)和在旁路电路40E传输的第二信号StxC6的相位θStxC6(213)为相反相位(θStxC6(213)=(180°+θStxH(213)))。
由此,对于发送信号的高次谐波信号,发送端子211与公共端子213之间的隔离度提高。在该情况下,只要相位差大于90°且为180°以下,则也能够通过第二信号StxC6将第一信号中的无用的频带的信号StxH抑制给定量,提高发送端子211与公共端子213的隔离度。
另外,上述各实施方式的结构能够分别进行组合,被输入发送信号的安装用端子与除其以外的安装用端子之间的隔离度提高。
此外,在上述的各实施方式的结构中,也可以在屏蔽导体103设置导体非形成部。
图13是示出使用了具有导体非形成部的屏蔽导体的高频模块的一部分的侧视图。在图13的(A)、图13的(B)、图13的(C)中,导体非形成部的形状分别不同。
在图13的(A)所示的高频模块10F1中,屏蔽导体103具有导体非形成部301。导体非形成部301形成在屏蔽导体103的四个侧面部中的最靠近分波电路元件20的发送端子211以及接收端子212的第一侧面部331。导体非形成部301是从第一侧面部331中的屏蔽导体103的顶面部侧的端部一直到其相反侧的端部(前端侧的端部)的形状。导体非形成部301的第一侧面部331的长度比分波电路元件20中的发送端子211与接收端子212的距离短。即,导体非形成部301的第一侧面部331的长度比分波电路元件20的与第一侧面部331平行的方向上的长度短。在此,所谓导体非形成部301的第一侧面部331的长度,是与屏蔽导体103的顶面部平行的长度。导体非形成部301配置在如下的位置,即,俯视高频模块10F1(从第一侧面部331侧观察),发送端子211和接收端子212与屏蔽导体103重叠的位置。
换言之,俯视高频模块10F1,分波电路元件20的侧面中的、发送端子211以及接收端子212所靠近的侧面具有相对于屏蔽导体103的第一侧面部331重复的重复部和与第一侧面部331中的具有导体的部分不重复(相对于屏蔽导体103的导体非形成部301重复)的非重复部。重复部由发送端子211侧的第一重复部和接收端子212侧的第二重复部构成,第一重复部和第二重复部被非重复部分离。
在该结构中,在第一重复部与第二重复部之间形成有电容器。由此,能够在旁路电路中的屏蔽导体103的部分进一步串联地连接电容器。由此,能够进一步调整第二信号的相位,更可靠地提高隔离度。
特别是,在图13的(A)的结构中,发送端子211和接收端子212都靠近屏蔽导体103(屏蔽导体103中的具有导体的部分)。因此,发送端子211和接收端子212双方相对于屏蔽导体103能够形成给定的大小以上的电容耦合,是有效的。
图13的(B)所示的高频模块10F2相对于图13的(A)所示的高频模块10F1在导体非形成部302的形状上不同。对高频模块10F2进行侧视,导体非形成部302与接收端子212重复。换言之,在高频模块10F2中,屏蔽导体103与接收端子212不重复。
即使是这样的结构,也能够在旁路电路中的屏蔽导体103的部分进一步串联地连接电容器。
图13的(C)所示的高频模块10F3相对于图13的(A)所示的高频模块10F1在导体非形成部303的形状上不同。导体非形成部303未达到屏蔽导体103的第一侧面部331的顶面侧的端部以及前端侧的端部。
即使是这样的结构,也能够在旁路电路中的屏蔽导体103的部分进一步串联地连接电容器。
另外,在本发明的高频模块中,屏蔽导体103的导体非形成部并不限于图13的(A)、图13的(B)、图13的(C)所示的形状。具体地,只要具有导体非形成部,使得俯视高频模块时,与屏蔽导体103进行电容耦合的安装型元件(分波电路元件20等)中的进行电容耦合的多个端子中的至少一个端子和屏蔽导体103的具有导体的部分重叠即可。
此外,虽然在上述的各实施方式中具备模塑树脂102,但是模塑树脂102也能够省略。但是,通过具备模塑树脂102,从而能够增大安装用端子与屏蔽导体的电容耦合,是有效的。
附图标记说明
10、10A、10B、10C、10E、10F1、10F2、10F3、11D:高频模块;
20:分波电路元件;
21:TX滤波器;
21D:TX滤波器元件;
22:RX滤波器;
31:发送电路;
32:接收电路;
40、40A、40B、40D、40E:旁路电路;
101:层叠基板;
102:模塑树脂;
103:屏蔽导体;
111、112、113:连接盘导体;
120:外部连接用导体;
123:公共端子;
130:内部接地导体;
133:连接盘导体;
140:匹配电路;
141:电感器;
142:电容器;
143、144:匹配电路元件;
151:平面导体;
161:布线导体图案;
162:布线导体;
211:发送端子;
211D:发送侧端子;
212:接收端子;
213:公共端子;
213D:天线侧端子;
301、302、303:导体非形成部;
331:第一侧面部;
ANT:天线;
CC21:电容器;
CC21、CC22、CC23、CC24、CC25、CC31、CC32、CC33:电容器;
LNA:低噪声放大器;
PA:功率放大器;
StxC1、StxC2、StxC3、StxC4、StxC5、StxC6:第二信号;
StxH、StxL:第一信号。
Claims (14)
1.一种高频模块,具备:
安装型元件,具备第一安装用端子以及第二安装用端子;
层叠基板,安装所述安装型元件;以及
屏蔽导体,配置在所述层叠基板的表面侧,是覆盖所述安装型元件的形状,相对于所述安装型元件分离地配置,
将通过从所述第二安装用端子到所述第一安装用端子之间的高频信号设为第一信号,将从所述第二安装用端子经由所述屏蔽导体传输到所述第一安装用端子的高频信号设为第二信号,在该情况下,
所述第一安装用端子以及所述第二安装用端子相对于所述屏蔽导体配置在如下位置,即,在所述第一安装用端子处,所述第一信号的至少一部分频带的信号被所述第二信号消除的位置。
2.根据权利要求1所述的高频模块,其中,
相对于所述屏蔽导体将所述第一安装用端子以及所述第二安装用端子配置为,在将所述第一信号的至少一部分频带的信号的相位设为θStxL并将所述第二信号的相位设为θStxC1的情况下,相位差大于90°且为180°以下。
3.根据权利要求1或权利要求2所述的高频模块,其中,
所述第一安装用端子以及所述第二安装用端子分别相对于所述屏蔽导体进行电容耦合。
4.根据权利要求1至权利要求3中的任一项所述的高频模块,其中,
所述层叠基板具备与所述屏蔽导体连接的第一内部导体图案,
所述第一安装用端子与所述屏蔽导体进行电容耦合,
所述第二安装用端子与所述第一内部导体图案进行电容耦合。
5.根据权利要求4所述的高频模块,其中,
所述第一内部导体图案是接地用的导体图案。
6.根据权利要求1至权利要求5中的任一项所述的高频模块,其中,
所述安装型元件是具备发送端子、接收端子、以及公共端子的分波电路元件,
所述第二安装用端子是所述发送端子,
所述第一安装用端子是所述接收端子。
7.根据权利要求6所述的高频模块,其中,
所述安装型元件具备作为所述公共端子的第三安装用端子,
所述安装型元件经由所述第三安装用端子安装在所述层叠基板的表面,
所述层叠基板具备与所述第三安装用端子连接的匹配电路元件,
所述第一安装用端子以及所述匹配电路元件分别与所述屏蔽导体进行电容耦合。
8.一种高频模块,具备:
安装型元件,具备发送端子、接收端子以及公共端子;
层叠基板,安装所述安装型元件;以及
屏蔽导体,配置在所述层叠基板的表面侧,是覆盖所述安装型元件的形状,相对于所述安装型元件分离地配置,
所述层叠基板具备与所述第公共端子连接的匹配电路元件,
将从所述发送端子泄漏到所述接收端子的高频信号设为第一信号,将从所述公共端子经由所述匹配电路元件以及所述屏蔽导体传输到所述接收端子的高频信号设为第二信号,
所述接收端子以及所述匹配电路元件相对于所述屏蔽导体配置在如下位置,即,在所述接收端子处,所述第一信号的至少一部分频带的信号被所述第二信号消除的位置。
9.根据权利要求8所述的高频模块,其中,
相对于所述屏蔽导体将所述第一安装用端子以及所述第二安装用端子配置为,在将所述第一信号的至少一部分频带的信号的相位设为θStxL并将所述第二信号的相位设为θStxC1的情况下,相位差大于90°且为180°以下。
10.根据权利要求8或权利要求9所述的高频模块,其中,
所述接收端子以及所述匹配电路元件分别与所述屏蔽导体进行电容耦合。
11.根据权利要求6至权利要求8中的任一项所述的高频模块,其中,
所述匹配电路元件形成在所述层叠基板的内部。
12.根据权利要求7至权利要求10中的任一项所述的高频模块,其中,
所述匹配电路元件安装在所述层叠体的表面。
13.根据权利要求1至权利要求12中的任一项所述的高频模块,其中,
将所述安装型元件中的最靠近所述屏蔽导体的侧面作为第一侧面,
从所述第一侧面观察,具备所述第一侧面和所述屏蔽导体重叠的重复部、以及所述第一侧面和所述屏蔽导体不重叠的非重复部。
14.根据权利要求13所述的高频模块,其中,
在正面观察下,
所述重复部具有被所述非重复部分离的第一重复部和第二重复部,
所述第一重复部和所述第二重复部之间的长度比所述第一侧面的长度短。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016070550 | 2016-03-31 | ||
JP2016-070550 | 2016-03-31 | ||
PCT/JP2017/008872 WO2017169547A1 (ja) | 2016-03-31 | 2017-03-07 | 高周波モジュール |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108886379A true CN108886379A (zh) | 2018-11-23 |
CN108886379B CN108886379B (zh) | 2020-08-18 |
Family
ID=59963009
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201780020278.7A Active CN108886379B (zh) | 2016-03-31 | 2017-03-07 | 高频模块 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10383210B2 (zh) |
JP (1) | JP6604432B2 (zh) |
CN (1) | CN108886379B (zh) |
WO (1) | WO2017169547A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114158256A (zh) * | 2020-06-17 | 2022-03-08 | 株式会社藤仓 | 无线模块 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022070862A1 (ja) * | 2020-09-30 | 2022-04-07 | 株式会社村田製作所 | 高周波モジュールおよび通信装置 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5382929A (en) * | 1992-07-31 | 1995-01-17 | Ndk, Nihon Dempa Kogyo Company, Ltd. | Monolithic crystal filter |
JPH10107471A (ja) * | 1996-09-30 | 1998-04-24 | Toshiba Corp | シールドユニットおよび無線機 |
US20060028298A1 (en) * | 2004-08-04 | 2006-02-09 | Hiroyuki Nakamura | Antenna duplexer, and RF module and communication apparatus using the same |
JP2008078321A (ja) * | 2006-09-20 | 2008-04-03 | Sony Ericsson Mobilecommunications Japan Inc | 通信端末及び送信機のシールド構造 |
CN101467349A (zh) * | 2006-06-12 | 2009-06-24 | 株式会社村田制作所 | 弹性波分波器 |
CN101647205A (zh) * | 2007-03-27 | 2010-02-10 | 高通股份有限公司 | 无线通信设备中对发送信号泄露的抑制 |
CN104798312A (zh) * | 2012-11-15 | 2015-07-22 | 瑞典爱立信有限公司 | 收发机前端 |
CN104798310A (zh) * | 2012-08-14 | 2015-07-22 | 美国博通公司 | 具有自干扰消除的全双工*** |
CN105191157A (zh) * | 2013-03-14 | 2015-12-23 | 高通股份有限公司 | 发射漏泄消去 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5183459B2 (ja) | 2008-12-26 | 2013-04-17 | 太陽誘電株式会社 | 分波器、分波器用基板および電子装置 |
-
2017
- 2017-03-07 WO PCT/JP2017/008872 patent/WO2017169547A1/ja active Application Filing
- 2017-03-07 CN CN201780020278.7A patent/CN108886379B/zh active Active
- 2017-03-07 JP JP2018508872A patent/JP6604432B2/ja active Active
-
2018
- 2018-09-10 US US16/125,886 patent/US10383210B2/en active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5382929A (en) * | 1992-07-31 | 1995-01-17 | Ndk, Nihon Dempa Kogyo Company, Ltd. | Monolithic crystal filter |
JPH10107471A (ja) * | 1996-09-30 | 1998-04-24 | Toshiba Corp | シールドユニットおよび無線機 |
US20060028298A1 (en) * | 2004-08-04 | 2006-02-09 | Hiroyuki Nakamura | Antenna duplexer, and RF module and communication apparatus using the same |
CN101467349A (zh) * | 2006-06-12 | 2009-06-24 | 株式会社村田制作所 | 弹性波分波器 |
JP2008078321A (ja) * | 2006-09-20 | 2008-04-03 | Sony Ericsson Mobilecommunications Japan Inc | 通信端末及び送信機のシールド構造 |
CN101647205A (zh) * | 2007-03-27 | 2010-02-10 | 高通股份有限公司 | 无线通信设备中对发送信号泄露的抑制 |
CN104798310A (zh) * | 2012-08-14 | 2015-07-22 | 美国博通公司 | 具有自干扰消除的全双工*** |
CN104798312A (zh) * | 2012-11-15 | 2015-07-22 | 瑞典爱立信有限公司 | 收发机前端 |
CN105191157A (zh) * | 2013-03-14 | 2015-12-23 | 高通股份有限公司 | 发射漏泄消去 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114158256A (zh) * | 2020-06-17 | 2022-03-08 | 株式会社藤仓 | 无线模块 |
US11901317B2 (en) | 2020-06-17 | 2024-02-13 | Fujikura Ltd. | Wireless module |
Also Published As
Publication number | Publication date |
---|---|
CN108886379B (zh) | 2020-08-18 |
WO2017169547A1 (ja) | 2017-10-05 |
JP6604432B2 (ja) | 2019-11-13 |
US20190008032A1 (en) | 2019-01-03 |
JPWO2017169547A1 (ja) | 2018-12-27 |
US10383210B2 (en) | 2019-08-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6250934B2 (ja) | モジュール基板及びモジュール | |
JP6376291B2 (ja) | 高周波フロントエンド回路 | |
US9413413B2 (en) | High-frequency module | |
US10679114B2 (en) | Radio-frequency front end circuit, high-frequency signal processing circuit, and communication device | |
CN103416001B (zh) | 高频模块 | |
CN107210759B (zh) | 高频开关模块 | |
KR20130126987A (ko) | 인쇄 회로 기판 및 다이플렉서 회로 | |
US10477690B2 (en) | Flexible circuit board | |
CN104969412A (zh) | 用于多频带操作的天线装置 | |
CN107534452B (zh) | 射频电路以及射频模块 | |
CN206180068U (zh) | 高频前端用柔性电缆、高频前端构件以及电子设备 | |
CN108886379A (zh) | 高频模块 | |
US20160134005A1 (en) | Duplexer | |
WO2017199543A1 (ja) | フィルタ装置 | |
CN106134075B (zh) | 高频模块 | |
CN105576331B (zh) | 多频合路器 | |
KR102183270B1 (ko) | 고주파선로 일체형 서브보드 | |
CN109314504B (zh) | 弹性波滤波器装置 | |
JP6432608B2 (ja) | 高周波モジュール | |
US9935672B2 (en) | Millimetre wave circuit | |
CN102870324B (zh) | 复合部件 | |
WO2016000873A1 (en) | Rf filter circuit, rf filter with improved attenuation and duplexer with improved isolation | |
US20140306782A1 (en) | Resonance device | |
US20170373364A1 (en) | Circulator, front-end circuit, antenna circuit, and communication apparatus | |
JP6123892B2 (ja) | 無線通信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |