CN108847849B - 一种基本编解码单元以及编解码器 - Google Patents

一种基本编解码单元以及编解码器 Download PDF

Info

Publication number
CN108847849B
CN108847849B CN201810826940.4A CN201810826940A CN108847849B CN 108847849 B CN108847849 B CN 108847849B CN 201810826940 A CN201810826940 A CN 201810826940A CN 108847849 B CN108847849 B CN 108847849B
Authority
CN
China
Prior art keywords
gate
exclusive
input
output
xor gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810826940.4A
Other languages
English (en)
Other versions
CN108847849A (zh
Inventor
苑贵全
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Linyi Xingchuangda Intellectual Property Operation Co ltd
Original Assignee
Beijing Longpu Intelligent Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Longpu Intelligent Technology Co ltd filed Critical Beijing Longpu Intelligent Technology Co ltd
Priority to CN201810826940.4A priority Critical patent/CN108847849B/zh
Publication of CN108847849A publication Critical patent/CN108847849A/zh
Application granted granted Critical
Publication of CN108847849B publication Critical patent/CN108847849B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits

Landscapes

  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Logic Circuits (AREA)

Abstract

本申请公开了一种基本编解码单元以及编解码器,基本编解码单元包括两个相同的逻辑电路,两个逻辑电路分别用于编码和解码;逻辑电路包括相同数量的输入引脚和输出引脚以及若干异或门。本申请提供的编码电路中的基本编解码单元能够使得编码和解码都能使用同一个电路,降低了电路设计的复杂性和制造成本。在数字通信时,若发生位翻转时能够不改变数据的奇偶性,从而接收方可直接对编码后的数据进行奇偶校验,并在校验失败时直接丢弃数据,从而可避免对已发生位翻转的无效数据进行解码而浪费计算资源。

Description

一种基本编解码单元以及编解码器
技术领域
本申请涉及编解码技术领域,尤其涉及一种基本编解码单元以及编解码器。
背景技术
目前数字电路已经被广泛使用。出于信息隐藏、错误校验等目的经常需要对原始信息进行编码。编码算法可以由软件程序实现,也可以由硬件电路实现。软件实现编码算法的灵活性更高,但所需的计算时间和功耗通常均远高于硬件编码电路。在物联网等功耗敏感的应用场合经常需使用硬件电路进行编码。现有技术中的信息隐藏编码硬件实现中,通常编码功能和解码功能需使用不同的电路,增加了电路设计的复杂性和制造成本。另一方面,编码后的数据通常不能保持原有数据的奇偶性(即当原始数据中有奇数个1时,编码后的数据中可能会有奇数个1或偶数个1),进行传输时必需全部接收并解码后才能通过奇偶校验判断是否发生了位翻转,若发现发生了位翻转则浪费了计算资源。
发明内容
本申请的目的在于提供一种本编解码单元以及编解码器,其编码和解码使用同一个电路实现,并且,编码后的数据可保持奇偶性,当本编码电路用于数字通信时,接收方可直接对编码后的数据进行奇偶校验,并在校验失败时直接丢弃数据,从而可避免对已发生位翻转的无效数据进行解码而浪费计算资源。
一种基本编解码单元,包括两个相同的逻辑电路,两个逻辑电路分别用于编码和解码;逻辑电路包括相同数量的输入引脚和输出引脚以及若干异或门。
如上的,其中,逻辑电路包括八个输入引脚和八个输出引脚,每个输入引脚通过异或门与五个输出引脚关联。
如上的,其中,每个输入引脚与第一异或门的输入端连接,第一异或门的输出端作为第一输出引脚,使输入引脚与第一输出引脚关联;并且每个输入引脚与第二异或门的输入端连接,第二异或门的输出端与第三异或门的输入端连接,第三异或门的输出端与第四异或门、第五异或门、第六异或门以及第七异或门的输入端连接,第四异或门、第五异或门、第六异或门以及第七异或门的输出端分别作为第二输出引脚、第三输出引脚、第四输出引脚以及第五输出引脚,使得输入引脚分别与第二输出引脚、第三输出引脚、第四输出引脚以及第五输出引脚关联。
如上的,其中,逻辑电路包括十四个异或门,定义十四个异或门分别为异或门1、异或门2、异或门3、异或门4、异或门5、异或门6、异或门A、异或门B、异或门C、异或门D、异或门E、异或门F、异或门G以及异或门H,定义8个输入引脚为i1、i2、i3、i4、i5、i6、i7、i8,定义8个输出引脚为o1、o2、o3、o4、o5、o6、o7、o8,其中,输入引脚i1与异或门F的输入端连接,异或门F的输出端为输出引脚o6;输入引脚i1与异或门1的输入端连接,异或门1的输出端与异或门6的输入端连接,异或门6的输出端与异或门C、D、E、G的输入端连接,异或门C、D、E、G的输出端分别为输出引脚o3、o4、o5以及o7。
如上的,其中,输入引脚i2与异或门H的输入端连接,异或门H的输出端为输出引脚o1;输入引脚i2与异或门1的输入端连接,异或门1的输出端与异或门6的输入端连接,异或门6的输出端与异或门C、D、E、G的输入端连接,异或门C、D、E、G的输出端分别为输出引脚o3、o4、o5以及o7;输入引脚i3与异或门D的输入端连接,异或门D的输出端为输出引脚o5;输入引脚i3与异或门2的输入端连接,异或门2的输出端与异或门5的输入端连接,异或门5的输出端与异或门A、异或门B、异或门F和异或门H的输入端连接,异或门A、异或门B、异或门F和异或门H的输出端分别为输出引脚o1、o2、o6以及o8。
如上的,其中,输入引脚i4异或门C的输入端连接,异或门C的输出端为输出引脚o3;输入引脚i4与异或门2的输入端连接,异或门2的输出端与异或门5的输入端连接,异或门5的输出端与异或门A、异或门B、异或门F和异或门H的输入端连接,异或门A、异或门B、异或门F和异或门H的输出端分别为输出引脚o1、o2、o6以及o8;输入引脚i5与异或门G的输入端连接,异或门G的输出端为输出引脚o3;输入引脚i5与异或门3的输入端连接,异或门3的输出端与异或门5的输入端连接,异或门5的输出端与异或门A、异或门B异或门F和异或门H的输入端连接,异或门A、异或门B、异或门F和异或门H的输出端分别为输出引脚o1、o2、o6以及o8。
如上的,其中,输入引脚i6与异或门A的输入端连接,异或门A的输出端为输出引脚o1;输入引脚i6与异或门4的输入端连接,异或门4的输出端与异或门6的输入端连接,异或门6的输出端与异或门C、异或门D、异或门E以及异或门G的输入端连接,异或门C、异或门D、异或门E以及异或门G的输出端分别为输出引脚o3、o4、o5以及o7。
如上的,其中,输入引脚i7与异或门E的输入端连接,异或门E的输出端为输出引脚o5;输入引脚i7与异或门3的输入端连接,异或门3的输出端与异或门5的输入端连接,异或门5的输出端与异或门A、异或门B、异或门F以及异或门H的输入端连接,异或门A、异或门B、异或门F以及异或门H的输出端分别为输出引脚o1、o2、o6以及o8。
如上的,其中,输入引脚i8与异或门B的输入端连接,异或门B的输出端为输出引脚o2;输入引脚i8与异或门4的输入端连接,异或门4的输出端与异或门6的输入端连接,异或门6的输出端与异或门C、异或门D、异或门E以及异或门G的输入端连接,异或门C、异或门D、异或门E以及异或门G的输出端分别为输出引脚o3、o4、o5以及o7。
一种编解码器,包括若干个根据权利要求1-9的基本编解码单元和若干个触发器,触发器的数量与基本编解码单元的输出引脚数量相同;每个输出引脚与相应的触发器的D端连接。
本申请的有益效果如下:
(1)本申请提供的基本编解码单元以及编解码器中的基本编解码单元能够使得编码和解码都能使用同一个电路,降低了电路设计的复杂性和制造成本。
(2)本申请提供的基本编解码单元以及编解码器能够在数字通信时,若发生位翻转时能够不改变数据的奇偶性,从而接收方可直接对编码后的数据进行奇偶校验,并在校验失败时直接丢弃数据,从而可避免对已发生位翻转的无效数据进行解码而浪费计算资源。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请中记载的一些实施例,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的基本编解码单元的内部结构电路图;
图2为本申请实施例提供的一个字节编解码器的电路连接结构图;
图3为本申请实施例的两个字节编解码器的连接结构图。
具体实施方式
下面结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本申请实施例提供的一种基本编解码单元,该基本编解码单元包括两个独立并且相同的逻辑电路,两个逻辑电路分别用于编码和解码。
具体地,同一个设备中可以包括两个逻辑电路,两个逻辑电路分别构成一个编码器和解码器,所述编码器用于将编码后的数据发送给其他设备的解码器,所述解码器用于接收其他设备发送来的编码数据进行解码。其中编码器和解码器的内部结构连接图见下文所述。
如图1所示,逻辑电路包括若干个异或门,8个输入引脚以及8个输出引脚。
示例性地,将8个输入引脚标记为i1、i2、i3、i4、i5、i6、i7、i8,将8个输出引脚标记为o1、o2、o3、o4、o5、o6、o7、o8。
具体地,每个异或门具有两个输入引脚和一个输出引脚,每一个输入引脚通过不同的异或门连接到5个输出引脚上,具体连接关系见下文所述。
定义每个异或门的输入引脚由上到下分别为第一和第二引脚,定义图中左边的四个异或门为异或门1、异或门2、异或门3和异或门4,定义中间的两个异或门为异或门5和异或门6,定义右边的8个异或门为异或门A、异或门B、异或门C、异或门D、异或门E、异或门F、异或门G以及异或门H。
如图1所示,输入引脚i1分别与异或门F的第一输入引脚以及异或门1的第一输入引脚连接,异或门1的输出引脚与异或门6的第一输入引脚连接,异或门6的输出引脚分别与异或门C、D、G的第二输入引脚连接,与异或门E的第一输入引脚连接,也就是输入引脚i1与输出引脚o6、o3、o4、o5以及o7关联。
输入引脚i2分别与异或门H的第二输出引脚以及异或门1的第二输入引脚连接,异或门1的输出引脚与异或门6的第一输入引脚连接,异或门6的输出引脚分别与异或门C、D、G的第二输入引脚连接,与异或门E的第一输入引脚连接,也就是输入引脚i1与输出引脚o8、o3、o4、o5以及o7关联。
输入引脚i3分别与异或门D的第一输入引脚以及异或门2的第一输入引脚连接,异或门2的输出引脚与异或门5的第一输入引脚连接,异或门5的输出引脚分别与异或门A、异或门B以及异或门H的第一输出引脚连接、与异或门F的第二输出引脚连接,也就是,输入引脚i3与输出引脚o4、o1、o2、o6以及o8关联。
输入引脚i4分别与异或门C的第一输入引脚以及异或门2的第二输入引脚连接,异或门2的输出引脚与异或门5的第一输入引脚连接,异或门5的输出引脚分别与异或门A、异或门B以及异或门H的第一输出引脚连接、与异或门F的第二输出引脚连接,也就是,输入引脚i4与输出引脚o3、o1、o2、o6以及o8关联。
输入引脚i5分别与异或门G的第一输入引脚以及异或门3的第一输入引脚连接,异或门3的输出引脚与异或门5的第二输入引脚连接,异或门5的输出引脚分别与异或门A、异或门B以及异或门H的第一输出引脚连接、与异或门F的第二输出引脚连接,也就是,输入引脚i5与输出引脚o7、o1、o2、o6以及o8关联。
输入引脚i6分别与异或门A的第二输入引脚以及异或门4的第一输入引脚连接,异或门4的输出引脚与异或门6的第二输入引脚连接,异或门6的输出引脚分别与异或门C、D、G的第二输入引脚连接,与异或门E的第一输入引脚连接,也就是输入引脚i6与输出引脚o1、o3、o4、o5以及o7关联。
输入引脚i7分别与异或门E的第二输入引脚以及异或门3的第二输入引脚连接,异或门3的输出引脚与异或门5的第二输入引脚连接,异或门5的输出引脚分别与异或门A、异或门B以及异或门H的第一输出引脚连接、与异或门F的第二输出引脚连接,也就是,输入引脚i7与输出引脚o5、o1、o2、o6以及o8关联。
输入引脚i8分别与异或门B的第二输入引脚以及异或门4的第二输入引脚连接,异或门4的输出引脚与异或门6的第二输入引脚连接,异或门6的输出引脚分别与异或门C、D、G的第二输入引脚连接,与异或门E的第一输入引脚连接,也就是输入引脚i8与输出引脚o2、o3、o4、o5以及o7关联。
综上所述,以上为本实施例提供的基本编解码单元的内部结构电路图,8个输入引脚i1-i8能够分别与异或门A-H中的5个异或门关联,实现每一个输入引脚通过异或门关联到5个输出引脚上,当任意一个输入位发生翻转时,会导致5个输出位发生翻转,一方面,相当于对解码后错误的数据进行了放大,使得应用时更容易检测出错误,另一方面,未改变数据的奇偶性。同理,每一个输出引脚都与五个输入引脚关联。具体地,o1与i6、i3、i4、i5以及i7关联,o2与i8、i3、i4、i5以及i7关联,o3与i4、i1、i2、i6以及i8关联,o4与i3、i1、i2、i6以及i8关联,o5与i7、i1、i2、i6以及i8关联,o6与i1、i3、i4、i5以及i7关联,o7与i1、i2、i5、i6以及i8关联,o8与i3、i2、i4、i5以及i7关联。
编码时,原始数据从输入引脚输入逻辑电路,编码后的数据从输出引脚输出,每一个输出引脚都对应一个逻辑表达式。具体地,由上述描述可以得出,o1=i6^i3^i4^i5^i7;o2=i7^i3^i4^i5^i8;o3=i2^i1^i4^i6^i8;o4=i1^i2^i3^i6^i8;o5=i1^i2^i8^i6^i7;o6=i3^i4^i5^i7^i1;o7=i1^i2^i5^i6^i8;o8=i3^i2^i4^i5^i7。
作为一个例子,若原始编码数据i1-i7是11110000,则根据上述逻辑表达式算出编码后的数据为00110101。
解码时,原始数据从输入引脚输入逻辑电路,解码后的数据从输出引脚输出。令解码时的输入引脚定义为o1-o7,输出引脚定义为x1-x7,则解码时的逻辑表达式为:x1=o6^o3^o4^o5^o7,x2=o7^o3^o4^o5^o8,x3=o1^o2^o4^o6^o8,x4=o1^o2^o6^o3^o8,x5=o1^o2^o8^o6^o7,x6=o7^o3^o4^o5^o1,x7=o1^o2^o5^o6^o8,x8=o3^o2^o4^o5^o7。
在上述的例子中,解码时,原始数据为00110101,则能够根据公式算出x1=1,x2=1;x3=1;x4=1,x5=0;x6=0;x7=0;x8=0;因此,解码后的数据为11110000,与编码前的数据相同。由此,使用同一种电路便能达到编码和解码相同的效果。
示例性地,若原始数据为11110000,其中有偶数个“1”和偶数个“0”,则经过基本编解码单元后,编码后的数据为00110101。
如果第一位发生翻转时变为“0”,原始数据变为01110000,由于第一位与输入引脚i1连接,i1与输出引脚o6、o3、o4、o5以及o7关联,则编码后数据的第三、四、五、六和七位均发生翻转,因此,编码后的数据变为00001011。
上述例子中,发生翻转前的原始数据与编码后的数据都有偶数个1;发生翻转后,原始数据中有奇数个“1”,编码后的数据也同样有奇数个“1”。因此,本申请的逻辑电路未改变数据的奇偶性,有利于进行数据的奇偶校验;并且,原始数据中的一位发生翻转会导致编码后数据中的五位发生翻转,使得接收方在解码前更容易检查出数据的错误。
如图2所示,为本实施例提供的一个字节编解码器的电路连接结构图,其中,待编码数据Data的第7-0位分别连接到基本编解码单元的i1-i8输入引脚,将基本编解码单元的o1-o8输出引脚分别连接到8个D触发器的D端,将时钟信号分别与8个D触发器的时钟端连接,在8个D触发器的Q端输出即可获得输出编码后的数据EncData的第0-7位,完成编码。
作为另一个实施例,编码数据Data的第7-0位可以打乱顺序连接到基本编解码单元的i1-i8输入引脚,可以根据本领域技术人员的相应需求做出连接顺序的调整。
示例性地,若编码数据Data按照0、1、2、3、5、4、7、6、8位的顺序输入,那么编码后的数据EncData也按照0、1、2、3、5、4、7、6、8位的顺序输出。
具体地,本实施例的编码和解码电路都为相同的电路,编码数据端完成的编码数据可以通过无线通信传输到解码数据端,解码数据端使用相同的电路进行解码,即将待解码数据Data第7-0位分别连接到基本编解码单元的i1-i8输入引脚,将基本编解码单元的o1-o8输出引脚分别连接到8个D触发器的D端,将时钟信号分别与8个D触发器的时钟端连接,在8个D触发器的Q端输出即可获得输出解码后的数据EncData的第0-7位,完成解码。
具体地,每个编解码单元完成一个8位二进制数据的编码和解码,若要编解码的数据为16位二进制数据,那么就需要2个基本编解码单元进行拼接,若要编解码的数据为32位二进制数据,则需要4个基本编解码单元进行拼接,以此类推。
如图3所示,为本申请提供的两个字节编码器的连接结构示意图,其中,包括两个基本编解码单元,两个编解码单元为独立存在,二者之间没有电路连接关系。
综上所述,本申请还提供一种多字节的编码电路,其中包括若干个基本编解码单元,基本编解码单元的数量根据实际情况进行设置。
本申请实施例的有益效果如下:
(1)本申请提供的基本编解码单元以及编解码器中的基本编解码单元能够使得编码和解码都能使用同一个电路,降低了电路设计的复杂性和制造成本。
(2)本申请提供的基本编解码单元以及编解码器能够在数字通信时,若发生位翻转时能够不改变数据的奇偶性,从而接收方可直接对编码后的数据进行奇偶校验,并在校验失败时直接丢弃数据,从而可避免对已发生位翻转的无效数据进行解码而浪费计算资源。
尽管已描述了本申请的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请范围的所有变更和修改。显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (2)

1.一种基本编解码单元,其特征在于,包括两个相同的逻辑电路,所述两个逻辑电路分别用于编码和解码;所述逻辑电路包括相同数量的输入引脚和输出引脚以及若干异或门;
其中,所述逻辑电路包括八个输入引脚和八个输出引脚,每个所述输入引脚通过所述异或门与五个所述输出引脚关联;
其中,所述逻辑电路包括十四个异或门,定义十四个异或门分别为异或门1、异或门2、异或门3、异或门4、异或门5、异或门6、异或门A、异或门B、异或门C、异或门D、异或门E、异或门F、异或门G以及异或门H,定义8个输入引脚为i1、i2、i3、i4、i5、i6、i7、i8,定义8个输出引脚为o1、o2、o3、o4、o5、o6、o7、o8,其中,输入引脚i1与异或门F的输入端连接,所述异或门F的输出端为输出引脚o6;所述输入引脚i1与异或门1的输入端连接,所述异或门1的输出端与异或门6的输入端连接,所述异或门6的输出端与异或门C、D、E、G的输入端连接,所述异或门C、D、E、G的输出端分别为输出引脚o3、o4、o5以及o7;
其中,输入引脚i2与异或门H的输入端连接,所述异或门H的输出端为输出引脚o8;
所述输入引脚i2与异或门1的输入端连接;
输入引脚i3与异或门D的输入端连接;
所述输入引脚i3与异或门2的输入端连接,所述异或门2的输出端与异或门5的输入端连接,所述异或门5的输出端与异或门A、异或门B、异或门F和异或门H的输入端连接,所述异或门A、异或门B、异或门F和异或门H的输出端分别为输出引脚o1、o2、o6以及o8;
其中,输入引脚i4异或门C的输入端连接;
所述输入引脚i4与异或门2的输入端连接;
输入引脚i5与异或门G的输入端连接;
所述输入引脚i5与异或门3的输入端连接,所述异或门3的输出端与异或门5的输入端连接;
其中,输入引脚i6与异或门A的输入端连接;
所述输入引脚i6与异或门4的输入端连接,所述异或门4的输出端与异或门6的输入端连接;
其中,输入引脚i7与异或门E的输入端连接;
所述输入引脚i7与异或门3的输入端连接;
其中,输入引脚i8与异或门B的输入端连接;
所述输入引脚i8与异或门4的输入端连接。
2.一种编解码器,其特征在于,包括若干个根据权利要求1所述的基本编解码单元和若干个触发器,所述触发器的数量与所述基本编解码单元的输出引脚数量相同;每个所述输出引脚与相应的所述触发器的D端连接。
CN201810826940.4A 2018-07-25 2018-07-25 一种基本编解码单元以及编解码器 Active CN108847849B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810826940.4A CN108847849B (zh) 2018-07-25 2018-07-25 一种基本编解码单元以及编解码器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810826940.4A CN108847849B (zh) 2018-07-25 2018-07-25 一种基本编解码单元以及编解码器

Publications (2)

Publication Number Publication Date
CN108847849A CN108847849A (zh) 2018-11-20
CN108847849B true CN108847849B (zh) 2021-06-01

Family

ID=64192081

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810826940.4A Active CN108847849B (zh) 2018-07-25 2018-07-25 一种基本编解码单元以及编解码器

Country Status (1)

Country Link
CN (1) CN108847849B (zh)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1255952C (zh) * 2003-08-21 2006-05-10 哈尔滨工业大学 Manchester编码器和解码器
US7079063B1 (en) * 2005-04-18 2006-07-18 Analog Devices, Inc. System and method for tri-level logic data shuffling for oversampling data conversion
US7929640B2 (en) * 2006-11-15 2011-04-19 Northrop Grumman Systems Corporation High speed differential encoder and interleaver
US8405529B2 (en) * 2011-03-11 2013-03-26 Taiwan Semiconductor Manufacturing Company, Ltd. Using bus inversion to reduce simultaneous signal switching
CN102305912B (zh) * 2011-07-29 2014-06-04 清华大学 数据可压缩的低功耗集成电路测试装置及其方法
CN104601179A (zh) * 2014-12-12 2015-05-06 北京麓柏科技有限公司 一种存储***纠删码编码、解码电路及编解码电路
US9501590B1 (en) * 2015-03-04 2016-11-22 Cadence Design Systems, Inc. Systems and methods for testing integrated circuit designs
CN108964670B (zh) * 2018-07-25 2020-07-24 北京翼鸥教育科技有限公司 一种基本编解码单元以及编解码器

Also Published As

Publication number Publication date
CN108847849A (zh) 2018-11-20

Similar Documents

Publication Publication Date Title
US9379846B1 (en) System and method of encoding in a serializer/deserializer
US9647688B1 (en) System and method of encoding in a serializer/deserializer
US10860419B2 (en) Minimal aliasing bit-error correction code
CN104601275B (zh) 用于编码数据的方法、编码器、解码器及通信***
CN102799495B (zh) 用于生成校验和的装置
CN103312458A (zh) 混合编码方法
TW201640359A (zh) N基底數字至實體線狀態符號翻譯方法
CN108964670B (zh) 一种基本编解码单元以及编解码器
TW201424277A (zh) 資料偵錯系統及其方法
KR101191673B1 (ko) 네트워크 온 칩 기반 적응적 에러 정정 장치
CN108847849B (zh) 一种基本编解码单元以及编解码器
WO2020052672A1 (zh) Turbo乘积码的译码方法、装置、译码器及计算机存储介质
CN116527062A (zh) 一种验证rs编解码电路功能的测试装置和方法
TW202324040A (zh) 減少錯誤傳播的轉態編碼器及轉態編碼方法
US11637685B2 (en) System and method for transition encoding with flexible word-size
US11183262B2 (en) Data verifying method, chip, and verifying apparatus
CN109753369B (zh) 一种寄存器及内存中顺序数组的数据编码及校验方法
CN108242973B (zh) 一种数据纠错方法及装置
CN107077402B (zh) 码字生成方法、错误位确定方法及其电路
RU2536384C2 (ru) Способ для приема информации по двум параллельным каналам
RU2708956C2 (ru) Процессор повышенной достоверности функционирования
US3389375A (en) Error control system
CN116382620A (zh) 融合十进制的算术逻辑部件和融合十进制的中央处理器
JP2021141489A (ja) 送信装置、受信装置、送信方法、および、受信方法
CN116501290A (zh) 五进制乘法器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 075000, No. three, B District, 04 East Zone, Chahar Century Square, Hebei, Zhangjiakou

Applicant after: Zhangjiakou dachengyuan science and Technology Service Co.,Ltd.

Address before: 075000, No. three, B District, 04 East Zone, Chahar Century Square, Hebei, Zhangjiakou

Applicant before: ZHANGJIAKOU HAOYANG TECHNOLOGY Co.,Ltd.

CB02 Change of applicant information
TA01 Transfer of patent application right

Effective date of registration: 20201111

Address after: 101300 Beijing Shunyi District Airport Street, No. 1 Anhua Street, 1st Building, 1st Floor, No. 2159

Applicant after: BEIJING LONGPU INTELLIGENT TECHNOLOGY Co.,Ltd.

Address before: 075000, No. three, B District, 04 East Zone, Chahar Century Square, Hebei, Zhangjiakou

Applicant before: Zhangjiakou dachengyuan science and Technology Service Co.,Ltd.

TA01 Transfer of patent application right
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20210730

Address after: 276000 Room 518, administrative service center, No. 1, Renmin Road, Pingshang Town, Lingang Economic Development Zone, Linyi City, Shandong Province

Patentee after: Linyi xingchuangda Intellectual Property Operation Co.,Ltd.

Address before: 101300 Beijing Shunyi District Airport Street, No. 1 Anhua Street, 1st Building, 1st Floor, No. 2159

Patentee before: BEIJING LONGPU INTELLIGENT TECHNOLOGY Co.,Ltd.

TR01 Transfer of patent right