CN105226066A - 半导体器件制造方法 - Google Patents

半导体器件制造方法 Download PDF

Info

Publication number
CN105226066A
CN105226066A CN201510514552.9A CN201510514552A CN105226066A CN 105226066 A CN105226066 A CN 105226066A CN 201510514552 A CN201510514552 A CN 201510514552A CN 105226066 A CN105226066 A CN 105226066A
Authority
CN
China
Prior art keywords
amorphous
layer
channel layer
substrate
polycrystalline
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510514552.9A
Other languages
English (en)
Other versions
CN105226066B (zh
Inventor
叶甜春
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Institute of Microelectronics of CAS
Original Assignee
Institute of Microelectronics of CAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Institute of Microelectronics of CAS filed Critical Institute of Microelectronics of CAS
Priority to CN201510514552.9A priority Critical patent/CN105226066B/zh
Priority to US15/753,376 priority patent/US10483279B2/en
Priority to PCT/CN2015/095245 priority patent/WO2017028387A1/zh
Publication of CN105226066A publication Critical patent/CN105226066A/zh
Application granted granted Critical
Publication of CN105226066B publication Critical patent/CN105226066B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02592Microstructure amorphous
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/324Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40117Multistep manufacturing processes for data storage electrodes the electrodes comprising a charge-trapping insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • H01L29/7926Vertical transistors, i.e. transistors having source and drain not in the same horizontal plane
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02527Carbon, e.g. diamond-like carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02529Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02551Group 12/16 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Semiconductor Memories (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)

Abstract

一种半导体器件制造方法,包括步骤:在衬底上形成栅介质层和第一非晶沟道层;减薄第一非晶沟道层;刻蚀第一非晶沟道层、栅介质层直至暴露衬底;在第一非晶沟道层和衬底上形成第二非晶沟道层;退火,使得第一非晶沟道层和第二非晶沟道层转变为多晶沟道层;减薄多晶沟道层。依照本发明的半导体器件制造方法,沉积非晶厚膜再减薄退火以提高多晶薄膜的晶粒大小,并利用额外的保护层避免侧壁刻蚀损伤,能够有效地降低多晶沟道层的界面态、损伤缺陷,从而提高器件的可靠性。

Description

半导体器件制造方法
技术领域
本发明涉及一种半导体器件制造方法,特别是涉及一种三维存储器多晶沟道层的制造方法。
背景技术
为了改善存储器件的密度,业界已经广泛致力于研发减小二维布置的存储器单元的尺寸的方法。随着二维(2D)存储器件的存储器单元尺寸持续缩减,信号冲突和干扰会显著增大,以至于难以执行多电平单元(MLC)操作。为了克服2D存储器件的限制,业界已经研发了具有三维(3D)结构的存储器件,通过将存储器单元三维地布置在衬底之上来提高集成密度。
三维存储器由于其特殊的三维结构和复杂的工艺继承,无法使用单晶(硅)材料而只能用多晶(硅)材料作为沟道。其中,多晶(硅)材料的晶粒大小、晶粒边界的陷阱多少成为制约沟道导通能力的关键。高的界面态使得沟道的漏电较大,同时特性随温度的变化影响很大。
附图1至4示出了现有技术中三维存储器的制造方法。具体的,在衬底1上沉积不同介质材料2A/2B构成的堆叠以用作伪栅极,在多个伪栅极堆叠之间刻蚀开口填充绝缘材料形成存储器单元之间的绝缘隔离层3。隔离层3包围了多个有源区,刻蚀有源区内的伪栅极堆叠形成沟道沟槽,在沟槽中沉积栅介质4。在栅介质4上共形沉积第一非晶沟道层5,例如非晶硅,用作后续沟道层的成核层或界面层。层5的薄膜厚度很小,例如仅0.2~5nm,其薄膜质量较差,厚度不均匀、表面存在大量缺陷。随后如图2所示,刻蚀栅介质4直至露出衬底1,此刻蚀过程中,干法刻蚀气体除了刻蚀去除沟道沟槽底部的栅介质4之外,还会同时侧向腐蚀沟道层5,使其表面缺陷、损伤进一步增大。在图3所示沉积第二非晶沟道层7的过程中,第一非晶沟道层5表面的损伤缺陷会保留,形成了与第二非晶沟道层7之间的较差的非晶-非晶界面,如图3中粗实线所示。因此,在后续图4所示退火将非晶转变为多晶沟道层的过程中,这种较高的界面态将影响多晶沟道层8/8’的特性。
发明内容
由上所述,本发明的目的在于克服上述技术困难,提出一种三维存储器制造方法,能够有效地降低多晶沟道层的界面态、损伤缺陷,有效提高器件的可靠性。
为此,本发明一方面提供了一种半导体器件制造方法,包括步骤:在衬底上形成栅介质层和第一非晶沟道层;减薄第一非晶沟道层;刻蚀第一非晶沟道层、栅介质层直至暴露衬底;在第一非晶沟道层和衬底上形成第二非晶沟道层;退火,使得第一非晶沟道层和第二非晶沟道层转变为多晶沟道层;减薄多晶沟道层。
其中,栅介质层包括选自隧穿层、存储层、阻挡层的多个子层。
其中,第一非晶沟道层选自非晶Si、非晶Ge。
其中,第二非晶沟道层选自非晶Ge、非晶SiGe、非晶SiC、非晶SiGeC、非晶C、III-V族或II-VI族非晶化合物半导体及其组合。
其中,第二非晶沟道层包含掺杂剂,退火激活了所述掺杂剂。
其中,减薄第一非晶沟道层之后、刻蚀第一非晶沟道层之前进一步包括,在第一非晶沟道层上形成保护层。
其中,保护层为单层或多层结构。
其中,刻蚀暴露衬底之后、形成第二非晶沟道层之前进一步包括,刻蚀去除保护层。
其中,在衬底上形成栅介质层和第一非晶沟道层包括,在衬底上形成伪栅极堆叠,刻蚀伪栅极堆叠形成垂直衬底的多个沟道沟槽,在每个沟道沟槽中依次沉积栅介质层和第一非晶沟道层。
其中,减薄多晶沟道层之后进一步包括,在多晶沟道层上下两端形成源漏区,去除伪栅极堆叠,在栅介质层侧面形成栅极导电层。
其中,退火温度为300~850℃,退火时间为1分钟~10小时。
依照本发明的半导体器件制造方法,沉积非晶厚膜再减薄退火以提高多晶薄膜的晶粒大小,并利用额外的保护层避免侧壁刻蚀损伤,能够有效地降低多晶沟道层的界面态、损伤缺陷,从而提高器件的可靠性。
附图说明
以下参照附图来详细说明本发明的技术方案,其中:
图1至图4为现有技术的三维存储器件制造方法的各个步骤的剖视图;
图5至图11为本发明的三维存储器件制造方法的各个步骤的剖视图;以及
图12为本发明的三维存储器件制造方法的示意性流程图。
具体实施方式
以下参照附图并结合示意性的实施例来详细说明本发明技术方案的特征及其技术效果,公开了能有效地提高器件可靠性的三维存储器制造方法。需要指出的是,类似的附图标记表示类似的结构,本申请中所用的术语“第一”、“第二”、“上”、“下”等等可用于修饰各种器件结构或制造工序。这些修饰除非特别说明并非暗示所修饰器件结构或制造工序的空间、次序或层级关系。
如图12和图5所示,在衬底1上的沟道沟槽中形成栅介质4和第一非晶沟道层5。
在衬底1上交替形成第一材料层2A与第二材料层2B的堆叠结构2。衬底1材质可以包括体硅(bulkSi)、体锗(bulkGe)、绝缘体上硅(SOI)、绝缘体上锗(GeOI)或者是其他化合物半导体衬底,例如SiGe、SiC、GaN、GaAs、InP等等,以及这些物质的组合。为了与现有的IC制造工艺兼容,衬底1优选地为含硅材质的衬底,例如Si、SOI、SiGe、Si:C等。堆叠结构2的选自以下材料的组合并且至少包括一种绝缘介质:如氧化硅、氮化硅、非晶碳、类金刚石无定形碳(DLC)、氧化锗、氧化铝、等及其组合。第一材料层2A具有第一刻蚀选择性,第二材料层2B具有第二刻蚀选择性并且不同于第一刻蚀选择性(例如两种材料之间的刻蚀选择比大于5:1并优选大于10:1)。在本发明一个优选实施例中,叠层结构2A/2B均为非导电材料,层2A/层2B的组合例如氧化硅与氮化硅的组合、氧化硅与(未掺杂)多晶硅或非晶硅的组合、氧化硅或氮化硅与非晶碳的组合等等。在本发明另一优选实施例中,层2A与层2B在湿法腐蚀条件或者在氧等离子干法刻蚀条件下具有较大的刻蚀选择比(例如大于5:1)。层2A、层2B的沉积方法包括PECVD、LPCVD、HDPCVD、MOCVD、MBE、ALD、热氧化、蒸发、溅射等各种工艺。在本发明一个最优实施例中,层2A为二氧化硅,层2B为氮化硅。
在阵列区域刻蚀(伪栅极)堆叠结构2直至暴露衬底1,形成伪栅极开孔(或称第一开孔,图5中位于中心位置)并在其中形成填充层3(填充层3下方的衬底将形成未来的共源区)。优选地,采用RIE或等离子干法刻蚀各向异性刻蚀层2A/层2B的堆叠结构2,形成露出衬底1以及衬底1上交替堆叠的层2A/层2B的侧壁的开孔(未示出)。刻蚀气体例如针对二氧化硅和氮化硅等材质的碳氟基刻蚀气体,并且通过增加碳氟比而在侧壁形成由含C聚合物形成的临时保护侧壁,最终获得较好的垂直侧壁。在本发明一个优选实施例中刻蚀气体优选C3F6、C4F8等含C量比较高的气体并进一步优选通过增加氧化性气体如O2、CO等控制侧壁形貌。平行于衬底1表面切得的孔槽的截面形状可以为矩形、方形、菱形、圆形、半圆形、椭圆形、三角形、五边形、五角形、六边形、八边形等等各种几何形状。填充层3沉积方法包括PECVD、HDPCVD、MOCVD、MBE、ALD、蒸发、溅射等,材质优选为与堆叠结构2的层2A、层2B均具有高选择性的材料,例如层3、层2A、层2B三者之间每两个之间的刻蚀选择比均大于等于5:1。在本发明一个优选实施例中,层2A为氧化硅,层2B为氮化硅,填充层3为非晶锗、非晶碳、DLC氮氧化硅等,反之亦然。
接着,与刻蚀形成第一开孔的工艺类似,RIE或等离子干法刻蚀各向异性刻蚀层2A/层2B的堆叠结构2,在第一开孔的周围形成多个露出衬底1以及衬底1上交替堆叠的层2A/层2B的侧壁的第二开孔(图5中暴露的开孔,位于图5中边缘位置)。刻蚀气体例如针对二氧化硅和氮化硅等材质的碳氟基刻蚀气体,并且通过增加碳氟比而在侧壁形成由含C聚合物形成的临时保护侧壁,最终获得较好的垂直侧壁。在本发明一个优选实施例中刻蚀气体优选C3F6、C4F8等含C量比较高的气体并进一步优选通过增加氧化性气体如O2、CO等控制侧壁形貌。在本发明一个优选实施例中(图5中并未示出),用于暴露共源区的第一开孔的尺寸(例如直径)要大于或等于用于形成沟道区的第二开孔尺寸,例如两者尺寸(直径或者多边形的最大跨距的比值)比大于1.5并优选大于等于2。在本发明一个实施例中,每一个第一开孔周围具有六个第二开孔,以便于提高稍后侧向刻蚀层2B的效率以及均匀性。
此后,在第二开孔中形成栅介质层4。栅介质层4的沉积方法包括PECVD、HDPCVD、MOCVD、MBE、ALD、蒸发、溅射等。如图中所示,层4优选地进一步包括多个子层,例如隧穿层、存储层、阻挡层。其中隧穿层包括SiO2或高k材料,其中高k材料包括但不限于氮化物(例如SiN、SiON、AlN、TiN)、金属氧化物(主要为副族和镧系金属元素氧化物,例如MgO、Al2O3、Ta2O5、TiO2、ZnO、ZrO2、HfO2、CeO2、Y2O3、La2O3)、氮氧化物(如HfSiON)、钙钛矿相氧化物(例如PbZrxTi1-xO3(PZT)、BaxSr1-xTiO3(BST))等,隧穿层可以是上述材料的单层结构或多层堆叠结构。存储层是具有电荷俘获能力的介质材料,例如SiN、HfOx、ZrOx、YOx等及其组合,同样可以是上述材料的单层结构或多层堆叠结构。阻挡层可以是氧化硅、氧化铝、氧化铪等介质材料的单层结构或多层堆叠结构。在本发明一个实施例中,栅介质层4例如是氧化硅、氮化硅、氧化硅组成的ONO结构。
接着,在栅介质层4上形成第一非晶沟道层5’。第一非晶沟道层5’的材料例如为非晶硅、非晶锗,沉积工艺包括LPCVD、PECVD、HDPCVD、MOCVD、MBE、ALD等。在本发明一个实施例中,第一非晶沟道层5’的沉积方式为局部填充第二开孔的侧壁而形成为具有空气隙的中空柱形。在本发明其他实施例中,选择第一非晶沟道层5’的沉积方式以完全或者局部填充第二开孔,形成实心柱、空心环、或者空心环内填充绝缘层(未示出)的核心-外壳结构。第一非晶沟道层5’的水平截面的形状与第二开孔类似并且优选地共形,可以为实心的矩形、方形、菱形、圆形、半圆形、椭圆形、三角形、五边形、五角形、六边形、八边形等等各种几何形状,或者为上述几何形状演化得到的空心的环状、桶状结构(并且其内部可以填充绝缘层)。
图5所示工艺与图1所示工艺不同之处在于,申请人通过严格的理论推导和严密的实验验证认识到,现有技术的第一非晶沟道层厚度太薄,沉积的薄膜质量较差、晶粒尺寸太小,后续退火形成的多晶薄膜缺陷态密度过大。因此,申请人特意设置增大了第一非晶沟道层5’的厚度(优选大于沉积工艺所得非晶材料的最大晶粒尺寸),例如为5~30nm,大于图1、图6实际所需的第一非晶沟道层5的厚度。如此,可以使得在连续的沉积循环周期中,非晶材料在靠近栅介质层4的位置处具有足够的时间和空间融合为微晶、或者增大晶粒的平均尺寸,使得越靠近栅介质层4、非晶层5’的薄膜质量越好。
随后,如图12和图6所示,减薄第一非晶沟道层5’,使其成为第一非晶沟道层5。优选采用各向同性的刻蚀工艺,例如KOH、TMAH针对非晶硅,或者强酸、强氧化剂的混合溶液针对非晶锗,将第一非晶沟道层5’的厚度从5~30nm减薄至第一非晶沟道层5的0.2~5nm,也即后续工艺所需的成核层或界面层的厚度(该厚度可以接近或小于图5所示沉积工艺所得非晶材料的最大晶粒尺寸)。在此过程中,由于靠近栅介质层4的薄膜质量明显更好,减薄之后留下的非晶沟道层5将具有比原来的厚膜5’更好的平均薄膜质量,这利于后续薄膜的生长。
任选地,如图12和图7所示,在减薄后的第一非晶沟道层5上形成保护层6。保护层6的材料选择为与层5具有较高刻蚀选择性(例如刻蚀选择比大于等于5:1、优选大于等于10:1、最佳大于等于15:1)的材料,例如氧化硅、氮化硅、氮氧化硅、非晶碳、DLC、ta-C等。保护层6可以是单层结构,或者多种材料构成的多层结构。保护层6的厚度优选地较薄,例如1~5nm。保护层6的沉积工艺优选共形沉积,例如LPCVD、PECVD、HDPCVD、MOCVD、MBE、ALD、磁控溅射等。
随后,如图12和图8所示,刻蚀保护层6、第一非晶沟道层5、栅介质层4直至暴露衬底1。刻蚀工艺优选各向异性的干法刻蚀,例如等离子体干法刻蚀、反应离子刻蚀(RIE),刻蚀气体例如碳氟基气体,任选地进一步包括氧化性气体以调节刻蚀速率。调节刻蚀气体的配比,使得垂直方向刻蚀速率明显大于水平方向的侧向腐蚀速率,例如速度比大于等于5、优选大于等于10、最佳大于等于15。如此,由于保护层6对刻蚀气体的防护,第一非晶沟道层5的侧壁并未受到刻蚀气体的侵蚀,因此相对于现有技术的图2而言减小了界面缺陷,进一步提高了器件可靠性。暴露衬底1之后,采用各向同性的湿法工艺完全去除保护层6,暴露第一非晶沟道层5的表面。
接着,如图12和图9所示,在第一非晶沟道层5上形成第二非晶沟道层7。采用与第一非晶沟道层5类似的工艺,如LPCVD、PECVD、HDPCVD、MOCVD、MBE、ALD等,沉积第二非晶沟道层7。在本发明一个优选实施例中,层7与层5材料相同,例如均为非晶Si或非晶Ge。在本发明其他实施例中,层7的材料可以与层5的材料不同,例如层5为非晶Si时,层7为非晶Ge、非晶SiGe、非晶SiC、非晶SiGeC、非晶C,或者为III-V族或II-VI族非晶化合物半导体,或者层7为非晶硅与上述其他非晶材料的层叠。如此,后续多晶化之后所形成的沟道层将由于不同材料之间的晶格失配而具有应力,从而提高载流子迁移率、提高器件的驱动性能。在本发明的另外其他实施例中,层7可以沉积之后掺杂、或者原位掺杂,具有n或p型杂质以形成不同类型的MOSFET。与图5所示工艺类似,在本发明优选实施例中,层7的厚度明显大于最终需要的非晶层厚度,从而利用晶粒大小随沉积膜厚的变化而提高界面处晶粒大小、减小界面处缺陷密度。例如,层7的厚度为5~100nm。由于图5、图6通过增大初始膜厚、增大界面晶粒尺寸,以及图7、图8采用保护层减小刻蚀损伤,因此图9中第一非晶层5与第二非晶层7之间的非晶材料界面质量较好(不再如图3、4所示采用粗实线表示,而是替代地采用虚线),减小了界面态缺陷密度。
随后,如图12和图10所示,退火将第一非晶沟道层5、第二非晶沟道层7转变为多晶沟道层8/8’。当层5、7均为非晶Si时,层8/8’为多晶硅。当层5、7材质不同时,层8/8’可以为多晶Si与其他多晶材料的层叠或混合(退火时物质扩散或者反应合金化),其他多晶材料包括多晶Ge、多晶SiGe、多晶SiC、多晶SiGeC,或者为III-V族或II-VI族多晶化合物半导体。多晶层8的厚度近似等于层7的厚度,例如也为5~100nm,或者具有小于10%、优选小于5%的厚度差。退火的同时,如果层7具有掺杂剂,则多晶化退火也同时激活了掺杂剂,使得沟道层具有一定的基底掺杂浓度。退火温度例如为300~850℃,通过低温工艺控制沟道的晶粒大小,减小漏电流。退火时间例如1分钟至10小时。
接着,如图12和图11所示,减薄多晶沟道层8/8’。例如采用各向同性刻蚀工艺,将多晶沟道层减薄至所需的例如5~20nm。此后可以进一步执行后续工艺,完成器件制造。
例如,在沟道层8内侧填充绝缘隔离层(未示出),例如通过LPCVD、PECVD、HDPCVD等工艺形成氧化硅层,用于支撑、绝缘并隔离沟道层8。此后,在沟道层8顶部沉积漏区接触。优选地,采用与沟道层8材质相同或者相近(例如与Si相近的材质SiGe、SiC等,以便微调晶格常数而提高载流子迁移率,从而控制单元器件的驱动性能)的材质沉积在第二开口的顶部而形成存储器件单元晶体管的漏区,并且可以进一步形成硅化物(未示出)以降低接触电阻。
选择性刻蚀去除填充层3,重新露出第一开孔,利用第一开孔侧向刻蚀去除堆叠结构中的第二材料层(伪栅极层)2B。随后,采用各向同性干法刻蚀工艺,横向刻蚀去除层2B,在层2A之间留下了侧向凹槽。例如减小碳氟比以横向刻蚀氮化硅的层2B、或者采用热磷酸腐蚀氮化硅的层2B。备选地,当层2A为氮化硅、层2B为氧化硅时,可以采用HF基腐蚀液腐蚀层2B。
在第一开孔底部形成共源区,在凹槽中形成栅极导电层(未示出)。可以通过离子注入掺杂、以及优选地进一步在表面形成金属硅化物(未示出)而形成源区。金属硅化物例如NiSi2-y、Ni1-xPtxSi2-y、CoSi2-y或Ni1-xCoxSi2-y,其中x均大于0小于1,y均大于等于0小于1。栅极导电层可以是多晶硅、多晶锗硅、或金属,其中金属可包括Co、Ni、Cu、Al、Pd、Pt、Ru、Re、Mo、Ta、Ti、Hf、Zr、W、Ir、Eu、Nd、Er、La等金属单质、或这些金属的合金以及这些金属的氮化物,栅极导电层中还可掺杂有C、F、N、O、B、P、As等元素以调节功函数。栅极绝缘层4与栅极导电层之间还优选通过PVD、CVD、ALD等常规方法形成氮化物的阻挡层(未示出),阻挡层材质为MxNy、MxSiyNz、MxAlyNz、MaAlxSiyNz,其中M为Ta、Ti、Hf、Zr、Mo、W或其它元素。同样地,栅极导电层可以是单层结构也可以是多层堆叠结构。此后形成源漏接触和层间介质层,完全器件的接触互联。
依照本发明的半导体器件制造方法,沉积非晶厚膜再减薄退火以提高多晶薄膜的晶粒大小,并利用额外的保护层避免侧壁刻蚀损伤,能够有效地降低多晶沟道层的界面态、损伤缺陷,从而提高器件的可靠性。
尽管已参照一个或多个示例性实施例说明本发明,本领域技术人员可以知晓无需脱离本发明范围而对器件结构或方法流程做出各种合适的改变和等价方式。此外,由所公开的教导可做出许多可能适于特定情形或材料的修改而不脱离本发明范围。因此,本发明的目的不在于限定在作为用于实现本发明的最佳实施方式而公开的特定实施例,而所公开的器件结构及其制造方法将包括落入本发明范围内的所有实施例。

Claims (10)

1.一种半导体器件制造方法,包括步骤:
在衬底上形成栅介质层和第一非晶沟道层;
减薄第一非晶沟道层;
刻蚀第一非晶沟道层、栅介质层直至暴露衬底;
在第一非晶沟道层和衬底上形成第二非晶沟道层;
退火,使得第一非晶沟道层和第二非晶沟道层转变为多晶沟道层;减薄多晶沟道层。
2.如权利要求1的方法,其中,栅介质层包括选自隧穿层、存储层、阻挡层的多个子层。
3.如权利要求1的方法,其中,第一非晶沟道层选自非晶Si、非晶Ge。
4.如权利要求1的方法,其中,第二非晶沟道层选自非晶Ge、非晶SiGe、非晶SiC、非晶SiGeC、非晶C、III-V族或II-VI族非晶化合物半导体及其组合。
5.如权利要求1的方法,其中,第二非晶沟道层包含掺杂剂,退火激活了所述掺杂剂。
6.如权利要求1的方法,其中,减薄第一非晶沟道层之后、刻蚀第一非晶沟道层之前进一步包括,在第一非晶沟道层上形成保护层,保护层为单层或多层结构。
7.如权利要求6的方法,其中,刻蚀暴露衬底之后、形成第二非晶沟道层之前进一步包括,刻蚀去除保护层。
8.如权利要求1的方法,其中,在衬底上形成栅介质层和第一非晶沟道层包括,在衬底上形成伪栅极堆叠,刻蚀伪栅极堆叠形成垂直衬底的多个沟道沟槽,在每个沟道沟槽中依次沉积栅介质层和第一非晶沟道层。
9.如权利要求8的方法,其中,减薄多晶沟道层之后进一步包括,在多晶沟道层上下两端形成源漏区,去除伪栅极堆叠,在栅介质层侧面形成栅极导电层。
10.如权利要求1的方法,其中,退火温度为300~850℃,退火时间为1分钟~10小时。
CN201510514552.9A 2015-08-20 2015-08-20 半导体器件制造方法 Active CN105226066B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510514552.9A CN105226066B (zh) 2015-08-20 2015-08-20 半导体器件制造方法
US15/753,376 US10483279B2 (en) 2015-08-20 2015-11-23 Method of manufacturing a semiconductor device
PCT/CN2015/095245 WO2017028387A1 (zh) 2015-08-20 2015-11-23 半导体器件制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510514552.9A CN105226066B (zh) 2015-08-20 2015-08-20 半导体器件制造方法

Publications (2)

Publication Number Publication Date
CN105226066A true CN105226066A (zh) 2016-01-06
CN105226066B CN105226066B (zh) 2018-05-15

Family

ID=54994910

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510514552.9A Active CN105226066B (zh) 2015-08-20 2015-08-20 半导体器件制造方法

Country Status (3)

Country Link
US (1) US10483279B2 (zh)
CN (1) CN105226066B (zh)
WO (1) WO2017028387A1 (zh)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107507772A (zh) * 2017-08-31 2017-12-22 长江存储科技有限责任公司 一种沟道孔底部刻蚀方法
CN107579071A (zh) * 2017-08-31 2018-01-12 长江存储科技有限责任公司 一种沟道孔中沟道层的形成方法
CN107658302A (zh) * 2016-07-25 2018-02-02 上海新昇半导体科技有限公司 一种存储器结构及其制备方法
CN107731750A (zh) * 2017-11-16 2018-02-23 长江存储科技有限责任公司 超高深宽比sono刻蚀工艺
CN110211960A (zh) * 2019-06-20 2019-09-06 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法
CN110265403A (zh) * 2019-06-20 2019-09-20 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法
CN110289264A (zh) * 2018-03-19 2019-09-27 东芝存储器株式会社 半导体存储器装置
CN111640761A (zh) * 2020-06-09 2020-09-08 长江存储科技有限责任公司 三维存储器的制作方法
CN112151553A (zh) * 2020-07-21 2020-12-29 长江存储科技有限责任公司 3d存储器件的制造方法
CN112216701A (zh) * 2019-07-11 2021-01-12 铠侠股份有限公司 半导体存储装置及其制造方法
CN112310103A (zh) * 2019-07-26 2021-02-02 爱思开海力士有限公司 垂直半导体装置及用于制造垂直半导体装置的方法
CN113571410A (zh) * 2021-07-19 2021-10-29 太原理工大学 一种低界面热阻金刚石基氮化镓晶片材料的制备方法
WO2022204844A1 (en) * 2021-03-29 2022-10-06 Yangtze Memory Technologies Co., Ltd. Ladder annealing process for increasing polysilicon grain size in semiconductor device

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105226027B (zh) * 2015-09-06 2019-03-15 中国科学院微电子研究所 半导体器件及其制造方法
US10186521B2 (en) * 2016-09-16 2019-01-22 Toshiba Memory Corporation Semiconductor device and method for manufacturing semiconductor device
KR102629466B1 (ko) * 2016-09-21 2024-01-26 에스케이하이닉스 주식회사 반도체 장치의 제조 방법
US10153222B2 (en) 2016-11-14 2018-12-11 Taiwan Semiconductor Manufacturing Company, Ltd. Package structures and methods of forming the same
US11527454B2 (en) 2016-11-14 2022-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Package structures and methods of forming the same
JP2019041054A (ja) * 2017-08-28 2019-03-14 東芝メモリ株式会社 半導体装置
JP7213726B2 (ja) * 2019-03-13 2023-01-27 東京エレクトロン株式会社 成膜方法及び熱処理装置
EP4020563A1 (en) * 2020-12-23 2022-06-29 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Three-dimensional semiconductor memory device

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101740379A (zh) * 2008-11-27 2010-06-16 中芯国际集成电路制造(上海)有限公司 消除半导体器件表面缺陷的方法及半导体器件
CN102800591A (zh) * 2012-08-31 2012-11-28 电子科技大学 一种fs-igbt器件的制备方法
CN102945793A (zh) * 2012-12-03 2013-02-27 上海集成电路研发中心有限公司 一种外延生长锗硅应力层的预清洗方法
US20130234234A1 (en) * 2012-03-08 2013-09-12 Hyun-Seung Yoo Non-volatile memory device and method for fabricating the same
US20140353735A1 (en) * 2013-06-04 2014-12-04 Renesas Electronics Corporation Localized fin width scaling using a hydrogen anneal
CN104392963A (zh) * 2014-05-16 2015-03-04 中国科学院微电子研究所 三维半导体器件制造方法
CN104766866A (zh) * 2015-04-10 2015-07-08 武汉新芯集成电路制造有限公司 3d闪存沟道的制造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103545261B (zh) 2012-07-13 2016-03-16 旺宏电子股份有限公司 具有嵌镶字线的三维非易失存储单元阵列及其形成方法
KR20140048653A (ko) 2012-10-16 2014-04-24 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
CN104022120B (zh) * 2014-06-23 2018-03-30 中国科学院微电子研究所 三维半导体器件及其制造方法
CN104037175B (zh) 2014-06-23 2018-03-30 中国科学院微电子研究所 三维半导体器件及其制造方法
US9876025B2 (en) * 2015-10-19 2018-01-23 Sandisk Technologies Llc Methods for manufacturing ultrathin semiconductor channel three-dimensional memory devices

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101740379A (zh) * 2008-11-27 2010-06-16 中芯国际集成电路制造(上海)有限公司 消除半导体器件表面缺陷的方法及半导体器件
US20130234234A1 (en) * 2012-03-08 2013-09-12 Hyun-Seung Yoo Non-volatile memory device and method for fabricating the same
CN102800591A (zh) * 2012-08-31 2012-11-28 电子科技大学 一种fs-igbt器件的制备方法
CN102945793A (zh) * 2012-12-03 2013-02-27 上海集成电路研发中心有限公司 一种外延生长锗硅应力层的预清洗方法
US20140353735A1 (en) * 2013-06-04 2014-12-04 Renesas Electronics Corporation Localized fin width scaling using a hydrogen anneal
CN104392963A (zh) * 2014-05-16 2015-03-04 中国科学院微电子研究所 三维半导体器件制造方法
CN104766866A (zh) * 2015-04-10 2015-07-08 武汉新芯集成电路制造有限公司 3d闪存沟道的制造方法

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107658302A (zh) * 2016-07-25 2018-02-02 上海新昇半导体科技有限公司 一种存储器结构及其制备方法
CN107579071A (zh) * 2017-08-31 2018-01-12 长江存储科技有限责任公司 一种沟道孔中沟道层的形成方法
CN107507772A (zh) * 2017-08-31 2017-12-22 长江存储科技有限责任公司 一种沟道孔底部刻蚀方法
CN107731750B (zh) * 2017-11-16 2020-04-14 长江存储科技有限责任公司 超高深宽比sono刻蚀工艺
CN107731750A (zh) * 2017-11-16 2018-02-23 长江存储科技有限责任公司 超高深宽比sono刻蚀工艺
CN110289264A (zh) * 2018-03-19 2019-09-27 东芝存储器株式会社 半导体存储器装置
CN110289264B (zh) * 2018-03-19 2023-09-22 铠侠股份有限公司 半导体存储器装置
CN110265403A (zh) * 2019-06-20 2019-09-20 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法
CN110211960A (zh) * 2019-06-20 2019-09-06 长江存储科技有限责任公司 一种3d nand存储器件及其制造方法
CN112216701A (zh) * 2019-07-11 2021-01-12 铠侠股份有限公司 半导体存储装置及其制造方法
CN112216701B (zh) * 2019-07-11 2024-01-26 铠侠股份有限公司 半导体存储装置及其制造方法
US11903209B2 (en) 2019-07-26 2024-02-13 SK Hynix Inc. Vertical semiconductor device and method for fabricating the same
CN112310103A (zh) * 2019-07-26 2021-02-02 爱思开海力士有限公司 垂直半导体装置及用于制造垂直半导体装置的方法
CN111640761A (zh) * 2020-06-09 2020-09-08 长江存储科技有限责任公司 三维存储器的制作方法
CN112151553A (zh) * 2020-07-21 2020-12-29 长江存储科技有限责任公司 3d存储器件的制造方法
CN112151553B (zh) * 2020-07-21 2024-06-11 长江存储科技有限责任公司 3d存储器件的制造方法
WO2022204844A1 (en) * 2021-03-29 2022-10-06 Yangtze Memory Technologies Co., Ltd. Ladder annealing process for increasing polysilicon grain size in semiconductor device
CN113571410A (zh) * 2021-07-19 2021-10-29 太原理工大学 一种低界面热阻金刚石基氮化镓晶片材料的制备方法
CN113571410B (zh) * 2021-07-19 2024-02-02 太原理工大学 一种低界面热阻金刚石基氮化镓晶片材料的制备方法

Also Published As

Publication number Publication date
US10483279B2 (en) 2019-11-19
CN105226066B (zh) 2018-05-15
WO2017028387A1 (zh) 2017-02-23
US20180240809A1 (en) 2018-08-23

Similar Documents

Publication Publication Date Title
CN105226066B (zh) 半导体器件制造方法
CN104392963B (zh) 三维半导体器件制造方法
CN105374826B (zh) 三维半导体器件及其制造方法
CN105355602B (zh) 三维半导体器件及其制造方法
CN104022121B (zh) 三维半导体器件及其制造方法
CN105470260B (zh) 三维半导体器件及其制造方法
US9105666B2 (en) Methods of fabricating semiconductor structures
US10373968B2 (en) 3-D semiconductor device and method for manufacturing the same
CN105374757B (zh) 半导体器件及其制造方法
CN108649033B (zh) 半导体器件及其制造方法
CN104022120B (zh) 三维半导体器件及其制造方法
CN105679761A (zh) 三维半导体器件及其制造方法
US10229983B1 (en) Methods and structures for forming field-effect transistors (FETs) with low-k spacers
CN108470737B (zh) 三维存储器及其制造方法
CN105390500A (zh) 三维半导体器件及其制造方法
US11056580B2 (en) Semiconductor device and manufacturing method thereof
CN103579126A (zh) 一种u型结构的半浮栅器件及其制造方法
CN103531455B (zh) 半导体器件及其制造方法
CN104037175A (zh) 三维半导体器件及其制造方法
US20200235116A1 (en) Three-dimensional memory device with mobility-enhanced vertical channels and methods of forming the same
CN108550578A (zh) 三维存储器制造方法
CN104064462A (zh) 半导体器件制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant