CN105118463A - 一种goa电路及液晶显示器 - Google Patents

一种goa电路及液晶显示器 Download PDF

Info

Publication number
CN105118463A
CN105118463A CN201510609541.9A CN201510609541A CN105118463A CN 105118463 A CN105118463 A CN 105118463A CN 201510609541 A CN201510609541 A CN 201510609541A CN 105118463 A CN105118463 A CN 105118463A
Authority
CN
China
Prior art keywords
level
gate
circuit
phase inverter
letter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510609541.9A
Other languages
English (en)
Other versions
CN105118463B (zh
Inventor
曹尚操
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201510609541.9A priority Critical patent/CN105118463B/zh
Priority to PCT/CN2015/092809 priority patent/WO2017049704A1/zh
Priority to US14/893,525 priority patent/US9824658B2/en
Publication of CN105118463A publication Critical patent/CN105118463A/zh
Application granted granted Critical
Publication of CN105118463B publication Critical patent/CN105118463B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)

Abstract

本发明公开了一种GOA电路及液晶显示器,该GOA电路包括多个级联的GOA单元,每一级的GOA单元均包括传输电路、锁存电路以及输出电路;传输电路用于在正向扫描时,接收第N-1级GOA单元的第N-1级级传信号Q(N-1),并发送给锁存电路;或在反向扫描时接收第N+1级GOA单元的第N+1级级传信号Q(N+1),并发送给锁存电路;锁存电路用于在扫描期间,同时接收第一时钟信号XCK(N)以及第二时钟信号CK(N),并输出与第一时钟信号XCK(N)电平相同,与第二时钟信号CK(N)电平相反的第N级级传信号Q(N);输出电路用于接收第N级级传信号Q(N),并输出与第N级级传信号Q(N)电平相同的第N级扫描信号G(N)。通过上述方式,本发明能够通过两组时钟信号共同驱动GOA电路,提高电路的稳定性。

Description

一种GOA电路及液晶显示器
技术领域
本发明涉及显示技术领域,特别是涉及一种GOA电路及液晶显示器。
背景技术
阵列基板行驱动(GOA,GateDriverOnArray或GateOnArray)电路,是利用现有薄膜晶体管显示装置(TFT-LCD)阵列(Array)制程将栅线(Gate)行扫描驱动信号电路制作在阵列基板上,以实现对栅线逐行扫描的驱动方式的一项技术。其与传统的柔性电路板(COF)和玻璃电路板(COG)工艺相比,不仅节省了制作成本,而且还可以省去栅极方向邦定(Bonding)的工艺,对提升产能极为有利,并提高了显示装置的集成度。
CMOSGOA电路的主要架构有正反向扫描电路、输出电路、讯号传递电路和锁存电路;目前窄边框和无边框是手机屏追求的目标;而GOA电路的宽度是影响border的主要因素;另外目前的GOACMOS电路功耗较大,而且不稳定。
发明内容
本发明主要解决的技术问题是提供一种GOA电路及液晶显示器,能够采用两组时钟信号共同驱动GOA电路,提高电路的稳定性。
为解决上述技术问题,本发明采用的一个技术方案是:提供一种GOA电路,该GOA电路包括多个级联的GOA单元,每级GOA单元均包括传输电路、锁存电路以及输出电路;设N为正整数,在第N级GOA单元中:传输电路用于在正向扫描时,接收第N-1级GOA单元的第N-1级级传信号Q(N-1),并发送给锁存电路;或在反向扫描时接收第N+1级GOA单元的第N+1级级传信号Q(N+1),并发送给锁存电路;锁存电路用于在扫描期间,同时接收第一时钟信号XCK(N)以及第二时钟信号CK(N),并输出与第一时钟信号XCK(N)电平相同,与第二时钟信号CK(N)电平相反的第N级级传信号Q(N);输出电路用于接收第N级级传信号Q(N),并输出与第N级级传信号Q(N)电平相同的第N级扫描信号G(N)。
其中,锁存电路包括第一或非门H1和第一晶体管T1,第一晶体管T1为P型;第一或非门H1的第一输入端接收传输电路发送的级传信号,输出端连接第一晶体管T1的栅极;第一晶体管T1的源极连接第一时钟信号XCK(N),漏极连接第一或非门H1的第二输入端,用于在第一晶体管T1导通时,输出与第一时钟信号XCK(N)相同的第N级级传信号Q(N)。
其中,锁存电路还包括第二晶体管T2以及第一反相器F1,第二晶体管T2为P型;第二晶体管T2的源极连接第二时钟信号CK(N),栅极连接第一或非门H1的输出端,漏极通过第一反相器F1正向连接第一晶体管T1的漏极;其中,第二时钟信号CK(N)与第一时钟信号XCK(N)反向。
其中,传输电路包括第一传输门G1以及第二传输门G2,第一传输门G1的输入端接入第N-1级级传信号Q(N-1),用于在正向扫描时打开,将第N-1级级传信号Q(N-1)发送给锁存电路;第二传输门G2的输入端接入第N+1级级传信号Q(N+1),用于在反向扫描时打开,将第N+1级级传信号Q(N+1)发送给锁存电路。
其中,输出电路包括依次连接的第二或非门H2、第二反相器F2、第三反相器F3以及第四反相器F4;第二或非门H2的第一输入端接收锁存电路发送的第N级级传信号Q(N),第二输入端接收复位信号Reset,当第N级级传信号Q(N)和复位信号Reset中至少一个为高电平时,第二或非门H2的输出端输出低电平信号,并在通过第二反相器F2、第三反相器F3以及第四反相器F4后,输出高电平的第N级扫描信号G(N)。
其中,输出电路连接传输电路,用于在正向扫描时接收第N-1级级传信号Q(N-1),并输出与第N-1级级传信号Q(N-1)相同的第N级扫描信号G(N);或在反向扫描时接收第N+1级级传信号Q(N+1),并输出与第N+1级级传信号Q(N+1)相同的第N级扫描信号G(N)。
其中,锁存电路包括第三或非门H3、第三传输门G3、第四传输门G4、第五反相器F5以及第六反相器F6;第三或非门H3的第一输入端接收传输电路发送的级传信号,输出端分别连接第三传输门G3与第四传输门G4的一控制端,第三或非门H3的输出端还通过第五反相器F5分别连接第三传输门G3与第四传输门G4的另一控制端;第三传输门G3的输入端连接第一时钟信号XCK(N),输出端连接第三或非门H3的第二输入端;第四传输门G4的输入端连接第二时钟信号CK(N),输出端通过第六反相器F6正向连接第三或非门H3的第二输入端。
其中,锁存电路包括第四或非门H4、第七反相器F7、第一与非门Y1以及第八反相器F8;第四或非门H4的第一输入端接收传输电路发送的级传信号,输出端通过第七反相器F7连接第一与非门Y1的第一输入端;第一与非门Y1的第二输入端连接第一时钟信号XCK(N),输出端通过第八反相器F8连接第四或非门H4的第二输入端;第八反相器F8的输出端连接输出电路,以向输出电路发送第N级级传信号Q(N)。
其中,相邻两级的GOA单元包括一组传输电路、锁存电路以及输出电路;传输电路用于在正向扫描时,接收第N-2级GOA单元的第N-2级级传信号Q(N-2),并发送给锁存电路;或在反向扫描时接收N+3级GOA单元的N+3级级传信号Q(N+3),并发送给锁存电路;锁存电路包括第五或非门H5、第二与非门Y2、第三与非门Y3、第九反相器F9、第十反相器F10、第十一反相器F11、第十二反相器F12、第四晶体管T4以及第五晶体管T5;第五或非门H5的第一输入端接收传输电路发送的级传信号,输出端分别通过第九反相器F9以及第十一反相器F11连接第二与非门Y2的第一输入端以及第三与非门Y3的第一输入端,第二与非门Y2的输出端通过第十反相器F10连接输出电路,第三与非门Y3的输出端通过第十二反相器F12连接输出电路,第二与非门Y2的第二输入端连接第三时钟信号,第三与非门Y3的第二输入端连接第四时钟信号;第四晶体管T4以及第五晶体管T5的漏极分别连接第十反相器F10和第十二反相器F12的输出端,源极连接第五或非门H5的第二输入端,栅极分别连接第四时钟信号和第三时钟信号;输出电路分别连接第十反相器F10和第十二反相器F12的输出端以分别输出第N级扫描信号G(N)和第N+1级扫描信号G(N+1)。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种液晶显示器,该液晶显示器包括上述的GOA电路。
本发明的有益效果是:区别于现有技术的情况,本发明提供了一种GOA电路,该GOA电路包括多个级联的GOA单元,每级GOA单元均包括传输电路、锁存电路以及输出电路;在第N级GOA单元中,传输电路用于在正向扫描时,接收第N-1级GOA单元的第N-1级级传信号Q(N-1),并发送给锁存电路;或在反向扫描时接收第N+1级GOA单元的第N+1级级传信号Q(N+1),并发送给锁存电路;锁存电路用于在扫描期间,同时接收第一时钟信号XCK(N)以及第二时钟信号CK(N),并输出与第一时钟信号XCK(N)电平相同,与第二时钟信号CK(N)电平相反的第N级级传信号Q(N);输出电路用于接收第N级级传信号Q(N),并输出与第N级级传信号Q(N)电平相同的第N级扫描信号G(N)。通过上述方式,本实施方式采用两个时钟信号同时进行驱动,防止时钟信号高低电平转换时失效,提高电路的稳定性。
附图说明
图1是本发明GOA电路一实施方式的电路结构示意图;
图2是本发明GOA电路一实施方式中第N级GOA单元的电路结构示意图;
图3是本发明GOA电路第一实施方式中第N级GOA单元的电路图;
图4是本发明GOA电路第一实施方式中第N级GOA单元的电路时序图;
图5是本发明GOA电路第二实施方式中第N级GOA单元的电路图;
图6是本发明GOA电路第三实施方式中第N级GOA单元的电路图;
图7是本发明GOA电路第四实施方式中第N级GOA单元的电路图;
图8是本发明GOA电路第五实施方式中第N级GOA单元的电路图;
图9是本发明液晶显示器一实施方式的结构示意图。
具体实施方式
参阅图1,本发明GOA电路一实施方式的电路结构示意图,该GOA电路包括多个级联的GOA单元,其中,在正向扫描期间,第一级GOA单元接收STV级传信号,以后的每一级GOA单元均接收上一级GOA单元发出的级传信号,例如,第N级GOA电路均接收第N-1级GOA输出的第N-1级级传信号Q(N-1);或在反向扫描期间,最后一级GOA单元接收STV级传信号,以后的每一级GOA单元均接收下一级GOA单元发出的级传信号,例如,第N级GOA电路接收第N+1级GOA输出的第N+1级级传信号Q(N+1)。
同时参阅图2,本发明GOA电路一实施方式中第N级GOA单元的电路结构示意图,每级GOA单元均包括传输电路101、锁存电路102以及输出电路103。
设N为正整数,在第N级GOA单元中:
传输电路101用于在正向扫描时,接收第N-1级GOA单元的第N-1级级传信号Q(N-1),并发送给锁存电路102;或在反向扫描时接收第N+1级GOA单元的第N+1级级传信号Q(N+1),并发送给锁存电路102。
锁存电路102用于根据传输电路101发送的级传信号开始工作,即当接收到传输电路101发送的第N-1级级传信号Q(N-1)为高电平时,开启接收时钟信号的通道,即开始扫描。在扫描期间,同时接收第一时钟信号XCK(N)以及第二时钟信号CK(N),并输出与第一时钟信号XCK(N)电平相同,与第二时钟信号CK(N)电平相反的第N级级传信号Q(N)。
输出电路103用于接收第N级级传信号Q(N),并输出与第N级级传信号Q(N)电平相同的第N级扫描信号G(N)。
区别于现有技术,本实施方式提供了一种GOA电路,该GOA电路包括多个级联的GOA单元,每级GOA单元均包括传输电路、锁存电路以及输出电路;在第N级GOA单元中,传输电路用于在正向扫描时,接收第N-1级GOA单元的第N-1级级传信号Q(N-1),并发送给锁存电路;或在反向扫描时接收第N+1级GOA单元的第N+1级级传信号Q(N+1),并发送给锁存电路;锁存电路用于在扫描期间,同时接收第一时钟信号XCK(N)以及第二时钟信号CK(N),并输出与第一时钟信号XCK(N)电平相同,与第二时钟信号CK(N)电平相反的第N级级传信号Q(N);输出电路用于接收第N级级传信号Q(N),并输出与第N级级传信号Q(N)电平相同的第N级扫描信号G(N)。通过上述方式,本实施方式采用两个时钟信号同时进行驱动,防止时钟信号高低电平转换时失效,提高电路的稳定性。
参阅图3,本发明GOA电路第一实施方式中第N级GOA单元的电路图。
其中,传输电路301包括第一传输门G1以及第二传输门G2,第一传输门G1的输入端接入第N-1级级传信号Q(N-1),用于在正向扫描时打开,将第N-1级级传信号Q(N-1)发送给锁存电路302;第二传输门G2的输入端接入第N+1级级传信号Q(N+1),用于在反向扫描时打开,将第N+1级级传信号Q(N+1)发送给锁存电路302。
其中,锁存电路302包括第一或非门H1和第一晶体管T1,第一晶体管T1为P型;第一或非门H1的第一输入端接收传输电路301发送的级传信号,输出端连接第一晶体管T1的栅极;第一晶体管T1的源极连接第一时钟信号XCK(N),漏极连接第一或非门H1的第二输入端。
其中,锁存电路302还包括第二晶体管T2以及第一反相器F1,第二晶体管T2为P型;第二晶体管T2的源极连接第二时钟信号CK(N),栅极连接第一或非门H1的输出端,漏极通过第一反相器F1正向连接第一晶体管T1的漏极。
另外,锁存电路302还包括第三晶体管T3,该第三晶体管T3为N型,其栅极连接第一反相器F1的输出端,漏极连接第一反相器F1的输入端,源极接入一低电平信号,用于稳定第一反相器F1输出端的电压。
其中,输出电路303包括依次连接的第二或非门H2、第二反相器F2、第三反相器F3以及第四反相器F4;第二或非门H2的第一输入端接收锁存电路发送的第N级级传信号Q(N),第二输入端接收复位信号Reset。
具体地,第二反相器F2用于使输出信号反相,而第三反相器F3和第四反相器F4起到缓冲的作用。
结合以上电路,并参阅图4,本发明GOA电路第一实施方式中第N级GOA单元的电路时序图,对本实施方式进行详细阐述。
具体地,以下例子仅为正向扫描中第N级GOA单元中电路各个节点的时序,其中,在正向扫描期间,每级GOA单元的电路中的D2U均为低电平,U2D均为高电平,以使所述第一传输门G1一直打开从而接收上一级GOA单元的级传信号。
在第一作用区间,Q(N-1)为高电平、XCK(N)为低电平、CK(N)为高电平,由于Q(N-1)为高电平,因此a点为高电平,即,第一或非门H1的第一输入端输入高电平,使得第一或非门H1输出低电平,即,b点为低电平,因此,第一晶体管T1和第二晶体管T2均导通。由于第一时钟信号XCK(N)为低电平,因此Q(N)为低电平。第二时钟信号CK(N)为高电平,且第二晶体管T2导通,因此第一反相器F1的输入端产生高电平,进而输出低电平。第三晶体管T3的栅极为低电平,不导通。第二或非门H2的输出端为高电平信号,并在通过第二反相器F2、第三反相器F3以及第四反相器F4后,输出低电平的第N级扫描信号G(N)。
在第二作用区间,Q(N-1)为高电平、XCK(N)为高电平、CK(N)为低电平,由于Q(N-1)为高电平,因此a点为高电平,即,第一或非门H1的第一输入端输入高电平,使得第一或非门H1输出低电平,b点为低电平,因此,第一晶体管T1和第二晶体管T2均导通。由于第一时钟信号XCK(N)为高电平,因此Q(N)为高电平。由于Q(N)为高电平,第三晶体管T3导通,使第一反相器F1的输入端连接低电平,进而输出高电平信号,以保证Q(N)的高电平稳定。第二或非门H2的输出端为低电平信号,并在通过第二反相器F2、第三反相器F3以及第四反相器F4后,输出高电平的第N级扫描信号G(N)。
在第三作用区间,Q(N-1)为低电平、XCK(N)为高电平、CK(N)为低电平,由于Q(N-1)为低电平,因此a点为低电平,但由于Q(N)为高电平,即,第一或非门H1的第二输入端输入高电平,使得第一或非门H1输出低电平,b点继续保持为低电平,因此,第一晶体管T1和第二晶体管T2继续导通。由于第一时钟信号XCK(N)为高电平,因此Q(N)为高电平。由于Q(N)为高电平,第三晶体管T3导通,使第一反相器F1的输入端连接低电平,进而输出高电平信号,以保证Q(N)的高电平稳定。第二或非门H2的输出端为低电平信号,并在通过第二反相器F2、第三反相器F3以及第四反相器F4后,输出高电平的第N级扫描信号G(N)。
在第四作用区间,Q(N-1)为高电平、XCK(N)为低电平、CK(N)为高电平,由于XCK(N)为低电平,使得Q(N)瞬间变为低电平,同时由于Q(N)为低电平,因此a点为低电平,即,第一或非门H1的第一输入端和第二输入端均输入低电平,使得第一或非门H1输出高电平,即,b点为高电平,因此,第一晶体管T1和第二晶体管T2均截止。第三晶体管T3的栅极为低电平,不导通。第二或非门H2的输出端为高电平信号,并在通过第二反相器F2、第三反相器F3以及第四反相器F4后,输出低电平的第N级扫描信号G(N)。
值得注意的是,以正向扫描为例,在扫描期间,每一级的第一时钟信号和第二时钟信号均是不同的,一般情况下,每一级的时钟信号要比相对应的前一级的时钟信号延迟半个周期,即图4中的两个作用区间;另外,在本实施方式中,每一级的时钟信号可以比相对应的前一级的时钟信号延迟1/4个周期,即相邻两级对应的时钟信号的高电平互相重叠,例如,第N级GOA单元的第一时钟信号XCK(N)比第N-1级GOA单元的第一时钟信号XCK(N-1)延迟1/4个周期,第N级GOA单元的第二时钟信号CK(N)比第N-1级GOA单元的第二时钟信号CK(N-1)延迟1/4个周期,通过上述方式,如图4中,相邻两级的扫描信号也相应的延迟1/4个周期,即高电平互相重叠。
区别于现有技术,本实施方式公开了一GOA单元的具体电路,通过第一时钟信号XCK(N)和第二时钟信号CK(N)两个时钟信号共同驱动,提高了电路的稳定性;同时,相邻两级的相应时钟信号采用重叠的时序设置,能够降低锁存电路在电平高低转换时失效的风险;另外,采用或非门等器件实现逻辑功能,能够降低电路的功耗,减小漏电。
参阅图5,本发明GOA电路第二实施方式中第N级GOA单元的电路图,该电路包括传输电路501、锁存电路502以及输出电路503。
其中,输出电路503连接传输电路501,用于在正向扫描时接收第N-1级级传信号Q(N-1),并输出与第N-1级级传信号Q(N-1)相同的第N级扫描信号G(N);或在反向扫描时接收第N+1级级传信号Q(N+1),并输出与第N+1级级传信号Q(N+1)相同的第N级扫描信号G(N)。
具体地,本实施方式的传输电路501、锁存电路502以及输出电路503与本发明GOA电路第二实施方式的电路完全相同,不同之处在于输出电路503不再接收锁存电路502发出的Q(N)信号,而是接收传输电路501发出的Q(N-1)信号,而锁存模块502只提供级传信号,因此提高了电路的稳定性。
本实施方式与上述实施方式类似,这里不再赘述。
参阅图6,本发明GOA电路第三实施方式中第N级GOA单元的电路图,该电路包括传输电路601、锁存电路602以及输出电路603。
其中,传输电路601和输出电路603与上述各个实施方式中的相应电路相同,不同之处在于,本实施方式的锁存电路包括第三或非门H3、第三传输门G3、第四传输门G4、第五反相器F5以及第六反相器F6。
其中,第三或非门H3的第一输入端接收传输电路发送的级传信号,输出端分别连接第三传输门G3与第四传输门G4的一控制端,第三或非门H3的输出端还通过第五反相器F5分别连接第三传输门G3与第四传输门G4的另一控制端;第三传输门G3的输入端连接第一时钟信号XCK(N),输出端连接第三或非门H3的第二输入端;第四传输门G4的输入端连接第二时钟信号CK(N),输出端通过第六反相器F6正向连接第三或非门H3的第二输入端。
区别于上述各实施方式,本实施方式的锁存电路采用或非门加传输门组成锁存模块,能够稳定Q(N)点的电位。
参阅图7,本发明GOA电路第四实施方式中第N级GOA单元的电路图,该电路包括传输电路701、锁存电路702以及输出电路703。
其中,传输电路701和输出电路703与上述各个实施方式中的相应电路相同,不同之处在于,本实施方式的锁存电路包括第四或非门H4、第七反相器F7、第一与非门Y1以及第八反相器F8。
第四或非门H4的第一输入端接收传输电路发送的级传信号,输出端通过第七反相器F7连接第一与非门Y1的第一输入端;第一与非门Y1的第二输入端连接第一时钟信号XCK(N),输出端通过第八反相器F8连接第四或非门H4的第二输入端;第八反相器F8的输出端连接输出电路,以向输出电路发送第N级级传信号Q(N)。
区别于上述各实施方式,本实施方式的锁存电路采用或非门加与非门组成锁存模块,能够降低电路的功耗。
另外,上述各个实施方式中均可以在Q(N)所在的节点增加如图3、5、6、7中的复位电路,用于在扫描前或扫描后对电路进行复位。
参阅图8,本发明GOA电路第五实施方式中第N级GOA单元的电路图,其中,相邻两级的GOA单元包括一组传输电路801、锁存电路802以及输出电路803。
具体地,本实施方式的锁存电路802是将两个本发明GOA电路第五实施方式中的锁存电路702组合形成新的锁存电路802;将两个本发明GOA电路第五实施方式中的输出电路703组合形成新的输出电路803。
具体地,传输电路801用于在正向扫描时,接收第N-2级GOA单元的第N-2级级传信号Q(N-2),并发送给锁存电路802;或在反向扫描时接收N+3级GOA单元的N+3级级传信号Q(N+3),并发送给锁存电路802。
锁存电路802包括第五或非门H5、第二与非门Y2、第三与非门Y3、第九反相器F9、第十反相器F10、第十一反相器F11、第十二反相器F12、第四晶体管T4以及第五晶体管T5;第五或非门H5的第一输入端接收传输电路发送的级传信号,输出端分别通过第九反相器F9以及第十一反相器F11连接第二与非门Y2的第一输入端以及第三与非门Y3的第一输入端,第二与非门Y2的输出端通过第十反相器F10连接输出电路,第三与非门Y3的输出端通过第十二反相器F12连接输出电路,第二与非门Y2的第二输入端连接第三时钟信号,第三与非门Y3的第二输入端连接第四时钟信号;第四晶体管T4以及第五晶体管T5的漏极分别连接第十反相器F10和第十二反相器F12的输出端,源极连接第五或非门H5的第二输入端,栅极分别连接第四时钟信号和第三时钟信号;输出电路分别连接第十反相器F10和第十二反相器F12的输出端以分别输出第N级扫描信号G(N)和第N+1级扫描信号G(N+1)。
具体地,第三时钟信号和第四时钟信号也可以是时序重叠的两个信号,其中第四时钟信号延迟于第三时钟信号1/4周期。
区别与上述实施方式,本实施方式将两级GOA单元合并为同一单元并共用一个传输电路,减少了电子器件的数量,减小了功耗。
参阅图9,本发明液晶显示器一实施方式的结构示意图,该液晶显示器包括显示面板901及背光902,显示面板901中包括GOA电路,其中,该GOA电路是如上述各个实施方式的GOA电路,其具体实施方式类似,这里不再赘述。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种GOA电路,其特征在于,所述GOA电路包括多个级联的GOA单元,每级GOA单元均包括依次连接的传输电路、锁存电路以及输出电路;
设N为正整数,在第N级GOA单元中:
所述传输电路用于在正向扫描时,接收第N-1级GOA单元的第N-1级级传信号(Q(N-1)),并发送给所述锁存电路;或在反向扫描时接收第N+1级GOA单元的第N+1级级传信号(Q(N+1)),并发送给所述锁存电路;
所述锁存电路用于在扫描期间,同时接收第一时钟信号(XCK(N))以及第二时钟信号(CK(N)),并输出与所述第一时钟信号(XCK(N))电平相同,与所述第二时钟信号(CK(N))电平相反的第N级级传信号(Q(N));
所述输出电路用于接收所述第N级级传信号(Q(N)),并输出与所述第N级级传信号(Q(N))电平相同的第N级扫描信号(G(N))。
2.根据权利要求1所述的电路,其特征在于,所述锁存电路包括第一或非门(H1)和第一晶体管(T1),所述第一晶体管(T1)为P型;
所述第一或非门(H1)的第一输入端接收所述传输电路发送的级传信号,输出端连接所述第一晶体管(T1)的栅极;
所述第一晶体管(T1)的源极连接所述第一时钟信号(XCK(N)),漏极连接所述第一或非门(H1)的第二输入端,用于在所述第一晶体管(T1)导通时,输出与所述第一时钟信号(XCK(N))相同的第N级级传信号(Q(N))。
3.根据权利要求2所述的电路,其特征在于,所述锁存电路还包括第二晶体管(T2)以及第一反相器(F1),所述第二晶体管(T2)为P型;
所述第二晶体管(T2)的源极连接所述第二时钟信号(CK(N)),栅极连接所述第一或非门(H1)的输出端,漏极通过所述第一反相器(F1)正向连接所述第一晶体管(T1)的漏极;其中,所述第二时钟信号(CK(N))与所述第一时钟信号(XCK(N))反向。
4.根据权利要求1所述的电路,其特征在于,所述传输电路包括第一传输门(G1)以及第二传输门(G2),
所述第一传输门(G1)的输入端接入第N-1级级传信号(Q(N-1)),用于在正向扫描时打开,将所述第N-1级级传信号(Q(N-1))发送给所述锁存电路;
所述第二传输门(G2)的输入端接入第N+1级级传信号(Q(N+1)),用于在反向扫描时打开,将所述第N+1级级传信号(Q(N+1))发送给所述锁存电路。
5.根据权利要求1所述的电路,其特征在于,所述输出电路包括依次连接的第二或非门(H2)、第二反相器(F2)、第三反相器(F3)以及第四反相器(F4);
所述第二或非门(H2)的第一输入端接收所述锁存电路发送的所述第N级级传信号(Q(N)),第二输入端接收复位信号(Reset),当所述第N级级传信号(Q(N))和所述复位信号(Reset)中至少一个为高电平时,所述第二或非门(H2)的输出端输出低电平信号,并在通过所述第二反相器(F2)、第三反相器(F3)以及第四反相器(F4)后,输出高电平的第N级扫描信号(G(N))。
6.根据权利要求1所述的电路,其特征在于,所述输出电路连接所述传输电路,用于在正向扫描时接收所述第N-1级级传信号(Q(N-1)),并输出与所述第N-1级级传信号(Q(N-1))相同的第N级扫描信号(G(N));或
在反向扫描时接收所述第N+1级级传信号(Q(N+1)),并输出与所述第N+1级级传信号(Q(N+1))相同的第N级扫描信号(G(N))。
7.根据权利要求1所述的电路,其特征在于,所述锁存电路包括第三或非门(H3)、第三传输门(G3)、第四传输门(G4)、第五反相器(F5)以及第六反相器(F6);
所述第三或非门(H3)的第一输入端接收所述传输电路发送的级传信号,输出端分别连接所述第三传输门(G3)与所述第四传输门(G4)的一控制端,所述第三或非门(H3)的输出端还通过所述第五反相器(F5)分别连接所述第三传输门(G3)与所述第四传输门(G4)的另一控制端;
所述第三传输门(G3)的输入端连接第一时钟信号(XCK(N)),输出端连接所述第三或非门(H3)的第二输入端;
所述第四传输门(G4)的输入端连接第二时钟信号(CK(N)),输出端通过所述第六反相器(F6)正向连接所述第三或非门(H3)的第二输入端。
8.根据权利要求1所述的电路,其特征在于,所述锁存电路包括第四或非门(H4)、第七反相器(F7)、第一与非门(Y1)以及第八反相器(F8);
所述第四或非门(H4)的第一输入端接收所述传输电路发送的级传信号,输出端通过所述第七反相器(F7)连接所述第一与非门(Y1)的第一输入端;
所述第一与非门(Y1)的第二输入端连接第一时钟信号(XCK(N)),输出端通过所述第八反相器(F8)连接所述第四或非门(H4)的第二输入端;
所述第八反相器(F8)的输出端连接所述输出电路,以向所述输出电路发送所述第N级级传信号(Q(N))。
9.根据权利要求1所述的电路,其特征在于,相邻两级的GOA单元包括一组传输电路、锁存电路以及输出电路;
所述传输电路用于在正向扫描时,接收第N-2级GOA单元的第N-2级级传信号(Q(N-2)),并发送给所述锁存电路;或在反向扫描时接收N+3级GOA单元的N+3级级传信号(Q(N+3)),并发送给所述锁存电路;
所述锁存电路包括第五或非门(H5)、第二与非门(Y2)、第三与非门(Y3)、第九反相器(F9)、第十反相器(F10)、第十一反相器(F11)、第十二反相器(F12)、第四晶体管(T4)以及第五晶体管(T5);
所述第五或非门(H5)的第一输入端接收所述传输电路发送的级传信号,输出端分别通过所述第九反相器(F7)以及第十一反相器(F11)连接第二与非门(Y2)的第一输入端以及第三与非门(Y3)的第一输入端,第二与非门(Y2)的输出端通过第十反相器(F10)连接所述输出电路,第三与非门(Y3)的输出端通过第十二反相器(F12)连接所述输出电路,第二与非门(Y2)的第二输入端连接第三时钟信号,第三与非门(Y3)的第二输入端连接第四时钟信号;
所述第四晶体管(T4)以及第五晶体管(T5)的漏极分别连接第十反相器(F10)和第十二反相器(F12)的输出端,源极连接第五或非门(H5)的第二输入端,栅极分别连接第四时钟信号和第三时钟信号;
所述输出电路分别连接所述第十反相器(F10)和第十二反相器(F12)的输出端以分别输出第N级扫描信号(G(N))和第N+1级扫描信号(G(N+1))。
10.一种液晶显示器,其特征在于,所述液晶显示器包括如权利要求1-9任一项所述的GOA电路。
CN201510609541.9A 2015-09-22 2015-09-22 一种goa电路及液晶显示器 Active CN105118463B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510609541.9A CN105118463B (zh) 2015-09-22 2015-09-22 一种goa电路及液晶显示器
PCT/CN2015/092809 WO2017049704A1 (zh) 2015-09-22 2015-10-26 一种goa电路及液晶显示器
US14/893,525 US9824658B2 (en) 2015-09-22 2015-10-26 GOA circuit and liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510609541.9A CN105118463B (zh) 2015-09-22 2015-09-22 一种goa电路及液晶显示器

Publications (2)

Publication Number Publication Date
CN105118463A true CN105118463A (zh) 2015-12-02
CN105118463B CN105118463B (zh) 2018-01-09

Family

ID=54666426

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510609541.9A Active CN105118463B (zh) 2015-09-22 2015-09-22 一种goa电路及液晶显示器

Country Status (2)

Country Link
CN (1) CN105118463B (zh)
WO (1) WO2017049704A1 (zh)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105355179A (zh) * 2015-12-03 2016-02-24 武汉华星光电技术有限公司 一种扫描驱动电路及其显示装置
CN105448267A (zh) * 2016-01-07 2016-03-30 武汉华星光电技术有限公司 阵列基板上栅极驱动电路及使用所述电路的液晶显示器
CN105652534A (zh) * 2016-01-21 2016-06-08 武汉华星光电技术有限公司 一种栅极驱动电路及其液晶显示器
CN106023937A (zh) * 2016-07-28 2016-10-12 武汉华星光电技术有限公司 栅极驱动电路
CN106098015A (zh) * 2016-08-23 2016-11-09 武汉华星光电技术有限公司 栅极驱动电路
CN106409261A (zh) * 2016-11-29 2017-02-15 武汉华星光电技术有限公司 一种goa驱动电路
CN106548758A (zh) * 2017-01-10 2017-03-29 武汉华星光电技术有限公司 Cmos goa电路
CN106710548A (zh) * 2016-12-28 2017-05-24 武汉华星光电技术有限公司 Cmos goa电路
CN106782396A (zh) * 2016-12-30 2017-05-31 武汉华星光电技术有限公司 阵列基板栅极驱动电路
WO2017107295A1 (zh) * 2015-12-25 2017-06-29 武汉华星光电技术有限公司 适用于In Cell型触控显示面板的的GOA电路
CN113270076A (zh) * 2021-05-27 2021-08-17 深圳市华星光电半导体显示技术有限公司 显示面板的驱动方法和显示装置
WO2022116371A1 (zh) * 2020-12-04 2022-06-09 厦门天马微电子有限公司 显示面板及其检测方法和显示装置
CN114898719A (zh) * 2022-03-24 2022-08-12 Tcl华星光电技术有限公司 时钟信号调理电路、方法及显示面板、显示设备

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020058437A (ko) * 2000-12-30 2002-07-12 박종섭 박막트랜지스터 엘씨디의 소오스 드라이버
US20100103315A1 (en) * 2008-10-28 2010-04-29 Chunghwa Picture Tubes, Ltd. Source driver structure for display and output control circuit thereof
CN104392686A (zh) * 2014-10-21 2015-03-04 厦门天马微电子有限公司 移位寄存单元及驱动电路及显示装置
CN104409054A (zh) * 2014-11-03 2015-03-11 深圳市华星光电技术有限公司 低温多晶硅薄膜晶体管goa电路
CN104537995A (zh) * 2014-12-30 2015-04-22 深圳市华星光电技术有限公司 栅极驱动电路以及移位寄存器
CN104732940A (zh) * 2015-03-30 2015-06-24 深圳市华星光电技术有限公司 Cmos栅极驱动电路

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020058437A (ko) * 2000-12-30 2002-07-12 박종섭 박막트랜지스터 엘씨디의 소오스 드라이버
US20100103315A1 (en) * 2008-10-28 2010-04-29 Chunghwa Picture Tubes, Ltd. Source driver structure for display and output control circuit thereof
CN104392686A (zh) * 2014-10-21 2015-03-04 厦门天马微电子有限公司 移位寄存单元及驱动电路及显示装置
CN104409054A (zh) * 2014-11-03 2015-03-11 深圳市华星光电技术有限公司 低温多晶硅薄膜晶体管goa电路
CN104537995A (zh) * 2014-12-30 2015-04-22 深圳市华星光电技术有限公司 栅极驱动电路以及移位寄存器
CN104732940A (zh) * 2015-03-30 2015-06-24 深圳市华星光电技术有限公司 Cmos栅极驱动电路

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105355179A (zh) * 2015-12-03 2016-02-24 武汉华星光电技术有限公司 一种扫描驱动电路及其显示装置
CN105355179B (zh) * 2015-12-03 2018-03-02 武汉华星光电技术有限公司 一种扫描驱动电路及其显示装置
WO2017107295A1 (zh) * 2015-12-25 2017-06-29 武汉华星光电技术有限公司 适用于In Cell型触控显示面板的的GOA电路
CN105448267A (zh) * 2016-01-07 2016-03-30 武汉华星光电技术有限公司 阵列基板上栅极驱动电路及使用所述电路的液晶显示器
CN105652534A (zh) * 2016-01-21 2016-06-08 武汉华星光电技术有限公司 一种栅极驱动电路及其液晶显示器
CN105652534B (zh) * 2016-01-21 2018-10-19 武汉华星光电技术有限公司 一种栅极驱动电路及其液晶显示器
CN106023937A (zh) * 2016-07-28 2016-10-12 武汉华星光电技术有限公司 栅极驱动电路
CN106098015B (zh) * 2016-08-23 2018-11-23 武汉华星光电技术有限公司 栅极驱动电路
CN106098015A (zh) * 2016-08-23 2016-11-09 武汉华星光电技术有限公司 栅极驱动电路
CN106409261A (zh) * 2016-11-29 2017-02-15 武汉华星光电技术有限公司 一种goa驱动电路
CN106710548B (zh) * 2016-12-28 2018-06-01 武汉华星光电技术有限公司 Cmos goa电路
WO2018120380A1 (zh) * 2016-12-28 2018-07-05 武汉华星光电技术有限公司 Cmos goa电路
CN106710548A (zh) * 2016-12-28 2017-05-24 武汉华星光电技术有限公司 Cmos goa电路
CN106782396A (zh) * 2016-12-30 2017-05-31 武汉华星光电技术有限公司 阵列基板栅极驱动电路
CN106782396B (zh) * 2016-12-30 2020-04-10 武汉华星光电技术有限公司 阵列基板栅极驱动电路
WO2018129786A1 (zh) * 2017-01-10 2018-07-19 武汉华星光电技术有限公司 Cmos goa电路
CN106548758A (zh) * 2017-01-10 2017-03-29 武汉华星光电技术有限公司 Cmos goa电路
CN106548758B (zh) * 2017-01-10 2019-02-19 武汉华星光电技术有限公司 Cmos goa电路
WO2022116371A1 (zh) * 2020-12-04 2022-06-09 厦门天马微电子有限公司 显示面板及其检测方法和显示装置
US11749179B2 (en) 2020-12-04 2023-09-05 Xiamen Tianma Micro-Electronics Co., Ltd. Display panel, detection method thereof and display device
CN113270076A (zh) * 2021-05-27 2021-08-17 深圳市华星光电半导体显示技术有限公司 显示面板的驱动方法和显示装置
CN114898719A (zh) * 2022-03-24 2022-08-12 Tcl华星光电技术有限公司 时钟信号调理电路、方法及显示面板、显示设备
WO2023178775A1 (zh) * 2022-03-24 2023-09-28 惠州华星光电显示有限公司 时钟信号调理电路、方法及显示面板、显示设备

Also Published As

Publication number Publication date
WO2017049704A1 (zh) 2017-03-30
CN105118463B (zh) 2018-01-09

Similar Documents

Publication Publication Date Title
CN105118463A (zh) 一种goa电路及液晶显示器
US11749158B2 (en) Shift register unit, gate driving circuit, display device, and driving method
CN104700806B (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN103208251B (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
US9530521B2 (en) Shift register unit, gate driving circuit, and display device
CN108520724B (zh) 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
US10580361B2 (en) Organic light-emitting display panel and organic light-emitting display device
CN107154234B (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
US9824658B2 (en) GOA circuit and liquid crystal display device
US20150318052A1 (en) Shift register unit, gate drive circuit and display device
US20180277043A1 (en) Shift Register Unit and Driving Method Thereof, Shift Register and Display Device
US9905192B2 (en) GOA unit and driving method, GOA circuit and display device
CN105185287A (zh) 一种移位寄存器、栅极驱动电路和相关显示装置
CN104900268A (zh) 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN104332181A (zh) 一种移位寄存器及栅极驱动装置
CN105118417A (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN105741744A (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
CN102982777A (zh) 显示装置的栅极驱动电路、开关控制电路及移位寄存器
US11227562B2 (en) Shift register, driving method thereof, gate driver circuit and display device
CN104269145A (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN104732945A (zh) 移位寄存器及驱动方法、阵列基板栅极驱动装置、显示面板
CN107871468B (zh) 输出复位电路、栅极集成驱动电路、驱动方法及显示装置
CN104537972A (zh) 驱动电路、触控显示面板及触控显示装置
CN104966503A (zh) 一种栅极驱动电路及其驱动方法、电平移位器
US20210225249A1 (en) Scan shift circuit, touch shift circuit, driving method and related apparatus

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant