CN104537994B - 一种应用于平板显示器的goa驱动电路及平板显示器 - Google Patents

一种应用于平板显示器的goa驱动电路及平板显示器 Download PDF

Info

Publication number
CN104537994B
CN104537994B CN201410850796.XA CN201410850796A CN104537994B CN 104537994 B CN104537994 B CN 104537994B CN 201410850796 A CN201410850796 A CN 201410850796A CN 104537994 B CN104537994 B CN 104537994B
Authority
CN
China
Prior art keywords
electrically connected
input
phase inverter
gate
goa
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201410850796.XA
Other languages
English (en)
Other versions
CN104537994A (zh
Inventor
郝思坤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to CN201410850796.XA priority Critical patent/CN104537994B/zh
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to DE112015005105.8T priority patent/DE112015005105B4/de
Priority to PCT/CN2015/071711 priority patent/WO2016106926A1/zh
Priority to RU2017125767A priority patent/RU2667459C1/ru
Priority to US14/433,648 priority patent/US9727162B2/en
Priority to JP2017534652A priority patent/JP6502503B2/ja
Priority to GB1706898.2A priority patent/GB2546684B/en
Priority to KR1020177021420A priority patent/KR102043534B1/ko
Publication of CN104537994A publication Critical patent/CN104537994A/zh
Application granted granted Critical
Publication of CN104537994B publication Critical patent/CN104537994B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04104Multi-touch detection in digitiser, i.e. details about the simultaneous detection of a plurality of touching locations, e.g. multiple fingers or pen and finger
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Human Computer Interaction (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Shift Register Type Memory (AREA)

Abstract

本发明公开了一种应用于平板显示器的GOA驱动电路及平板显示器,所述GOA驱动电路包括前段电路、中段电路和后段电路,其中,所述前段电路、中段电路和后段电路中的所述GOA驱动子单元分别接收第一时钟信号和第二时钟信号以依次产生对应的栅极驱动信号,且所述第一时钟信号和所述第二时钟信号中设定有中断周期,以在依次产生的对应的所述栅极驱动信号之间产生中断,所述平板显示器在所述中断的区间内执行触控侦测操作。通过上述方式,本发明能够实现GOA驱动电路扫描中断,增加触控扫描频率。

Description

一种应用于平板显示器的GOA驱动电路及平板显示器
技术领域
本发明涉及显示器技术领域,特别是涉及一种应用于平板显示器的GOA驱动电路及平板显示器。
背景技术
阵列基板行驱动(gate driver on array GOA)具有降低生产成本和窄边框设计的优点,已逐渐在液晶显示器(LCD)领域得到应用;同时能在电子***与使用者之间提供自然界面的触控感应技术也已在各种领域中的广泛应用,特别是嵌入式触控(in-celltouch),其具有厚度薄、触控灵敏等优点。
现有技术在将GOA驱动电路和触控技术结合应用时,通常情况下,当面板正常工作时,先进性GOA电路驱动扫描,等所有的栅极线扫描结束后,再进行触控信号输出扫描,GOA电路驱动扫描的过程不存在中断,因此GOA电路驱动扫描的频率和触控信号输出扫描的频率相一致,即一次GOA电路驱动扫描只能对应一次触控信号输出扫描,这限制了触控扫描频率。
发明内容
本发明主要解决的技术问题是提供一种应用于平板显示器的GOA驱动电路及平板显示器,能够实现GOA驱动电路扫描中断,增加触控扫描频率。
为解决上述技术问题,本发明采用的一个技术方案是:提供一种应用于平板显示器的GOA驱动电路,包括:
前段电路,包括多个级联的GOA驱动子单元;
中段电路,包括两个级联的GOA驱动子单元,其中,所述中段电路中的前一个所述GOA驱动子单元的输入端电性连接至所述前段电路中的最后一个所述GOA驱动子单元的输出端;
后段电路,包括多个级联的GOA驱动子单元,其中,所述后段电路中的第一个所述GOA驱动子单元的输入端电性连接至所述中段电路中的后一个所述GOA驱动子单元的输出端;
其中,所述前段电路、中段电路和后段电路中的所述GOA驱动子单元分别接收第一时钟信号和第二时钟信号以依次产生对应的栅极驱动信号,且所述第一时钟信号和所述第二时钟信号中设定有中断周期,以在依次产生的对应的所述栅极驱动信号之间产生中断,所述平板显示器在所述中断的区间内执行触控侦测操作。
其中,所述前段电路、中段电路和后段电路中的每级所述GOA驱动子单元分别电性连接一条对应的栅极线,以依次地输出相应的所述栅极驱动信号至所述对应的栅极线。
其中,所述第一时钟信号和所述第二时钟信号分别包括第一周期、所述中断周期、恢复周期和第二周期;
其中,在所述第一周期内,所述第一时钟信号和所述第二时钟信号分别输出脉冲信号,且所述第一时钟信号输出的脉冲信号的极性与所述第二时钟信号输出的脉冲信号的极性正好相反,且所述GOA驱动电路中的所述前段电路中的所述GOA驱动子单元分别依次输出部分的栅极驱动信号以驱动所述平板显示器上的部分的栅极线;
在所述中断周期内,所述第一时钟信号维持在第一逻辑,而所述第二时钟信号维持在第二逻辑,其中,所述第一逻辑的极性与所述第二逻辑的极性相反,且在所述中断周期内,所述GOA驱动电路中的所述中段电路和所述后段电路停止输出栅极驱动信号;
在所述恢复周期内,所述第一时钟信号维持在第二逻辑,而所述第二时钟信号输出一个第二逻辑信号和一个第一逻辑信号,所述GOA驱动电路中的所述中段电路开始恢复输出下两级的栅极驱动信号;
在所述第二周期内,所述第一时钟信号和所述第二时钟信号分别输出脉冲信号,且所述第一时钟信号输出的脉冲信号的极性与所述第二时钟信号输出的脉冲信号的极性正好相反,所述GOA驱动电路中的所述后段电路输出剩下的栅极驱动信号。
其中,所述第一逻辑为逻辑低电平,而所述第二逻辑为逻辑高电平。
其中,所述中断周期根据实际需要而进行调整。
其中,所述前段电路、中段电路和后段电路分别包括奇数级GOA驱动子单元和偶数级GOA驱动子单元。
其中,所述前段电路中的所述奇数级GOA驱动子单元和所述偶数级GOA驱动子单元分别包括:
第一反相器,包括输入端、第一时钟控制端、第二时钟控制端和输出端,其中,所述输入端电性连接上级所述GOA驱动子单元的输出端;
第二反相器,其中,所述第二反相器的输入端电性连接所述第一反相器的输出端;
第一或非门和第二或非门,其中,所述第一或非门的第一输入端电性连接所述第二反相器的输出端,其第二输入端电性连接所述第二或非门的输出端,所述第一或非门的输出端电性连接所述第二或非门的第一输入端,所述第二或非门的第二输入端电性连接所述第二反相器的输入端;
与非门,其中,所述与非门的第一输入端电性连接所述第一时钟信号或者所述第二时钟信号,其第二输入端电性连接所述第二或非门的输出端;
第三反相器,其中,所述第三反相器的输入端电性连接所述与非门的输出端;
第四反相器,其中,所述第四反相器的输入端电性连接所述第三反相器的输出端,且所述第四反相器的输出端作为本级的所述GOA驱动子单元的输出端,以输出对应的栅极驱动信号;
其中,所述奇数级GOA驱动子单元中的所述第一反相器的第一时钟控制端电性连接所述第一时钟信号,其第二时钟控制端电性连接所述第二时钟信号,且所述与非门的第一输入端电性连接所述第一时钟信号;
所述偶数级GOA驱动子单元中的所述第一反相器的第一时钟控制端电性连接所述第二时钟信号,其第二时钟控制端电性连接所述第一时钟信号,且所述与非门的第一输入端电性连接所述第二时钟控制信号。
其中,所述中段电路中的所述奇数级GOA驱动子单元包括:
第一反相器,包括输入端、第一时钟控制端、第二时钟控制端和输出端,其中,所述输入端电性连接所述前段电路中的最后一个所述GOA驱动子单元的输出端;
第二反相器,其中,所述第二反相器的输入端电性连接所述第一反相器的输出端;
第一或非门和第二或非门,其中,所述第一或非门的第一输入端电性连接所述第二反相器的输出端,其第二输入端电性连接所述第二或非门的输出端,所述第一或非门的输出端电性连接所述第二或非门的第一输入端,所述第二或非门的第二输入端电性连接所述第二反相器的输入端;
三态与非门,其包括第一输入端,第二输入端,第三输入端和输出端,所述第一输入端电性连接所述所述第二或非门的输出端;
第三反相器,其中,所述第三反相器的输入端电性连接所述三态与非门的输出端;
第四反相器,其中,所述第四反相器的输入端电性连接所述第三反相器的输出端,且所述第四反相器的输出端作为本级的所述GOA驱动子单元的输出端,以输出对应的栅极驱动信号;
其中,所述奇数级GOA驱动子单元中的所述第一反相器的第一时钟控制端和所述三态与非门的第二输入端分别电性连接所述第一时钟信号,所述第一反相器的第二时钟控制端和所述三态与非门的第三输入端分别电性连接所述第二时钟信号;
所述中段电路中的所述偶数级GOA驱动子单元包括:
第一反相器,包括输入端、第一时钟控制端、第二时钟控制端和输出端,其中,所述输入端电性连接上级所述GOA驱动子单元的输出端;
第二反相器,其中,所述第二反相器的输入端电性连接所述第一反相器的输出端;
第一或非门和第二或非门,其中,所述第一或非门的第一输入端电性连接所述第二反相器的输出端,其第二输入端电性连接所述第二或非门的输出端,所述第一或非门的输出端电性连接所述第二或非门的第一输入端,所述第二或非门的第二输入端电性连接所述第二反相器的输入端;
第三反相器,其中,所述第三反相器的输入端电性连接所述第二或非门的输出端;
第四反相器,包括第一输入端、第二输入端和输出端,所述第四反相器的第一输入端电性连接所述第三反相器的输出端;
第五反相器,其中,所述第五反相器的输入端电性连接所述第四反相器的输出端,且所述第五反相器的输出端作为本级的所述GOA驱动子单元的输出端,以输出对应的栅极驱动信号;
其中,所述偶数级GOA驱动子单元中的所述第一反相器的第一时钟控制端和所述第四反相器的第二输入端分别电性连接所述第二时钟信号,所述第一反相器的第二时钟控制端电性连接所述第一时钟信号。
其中,所述后段电路中的所述奇数级GOA驱动子单元和所述偶数级GOA驱动子单元分别包括:
第一反相器,包括输入端、第一时钟控制端、第二时钟控制端和输出端,其中,所述输入端电性连接所述前段电路中的最后一个所述GOA驱动子单元的输出端;
第二反相器,其中,所述第二反相器的输入端电性连接所述第一反相器的输出端;
第一或非门和第二或非门,其中,所述第一或非门的第一输入端电性连接所述第二反相器的输出端,其第二输入端电性连接所述第二或非门的输出端,所述第一或非门的输出端电性连接所述第二或非门的第一输入端,所述第二或非门的第二输入端电性连接所述第二反相器的输入端;
与非门,其中,所述与非门的第一输入端电性连接所述第一时钟信号或者所述第二时钟信号,其第二输入端电性连接所述第二或非门的输出端;
第三反相器,其中,所述第三反相器的输入端电性连接所述与非门的输出端;
第四反相器,其中,所述第四反相器的输入端电性连接所述第三反相器的输出端,且所述第四反相器的输出端作为本级的所述GOA驱动子单元的输出端,以输出对应的栅极驱动信号;
其中,所述奇数级GOA驱动子单元中的所述第一反相器的第一时钟控制端电性连接所述第一时钟信号,其第二时钟控制端电性连接所述第二时钟信号,且所述与非门的第一输入端电性连接所述第一时钟信号;
所述偶数级GOA驱动子单元中的所述第一反相器的第一时钟控制端电性连接所述第二时钟信号,其第二时钟控制端电性连接所述第一时钟信号,且所述与非门的第一输入端电性连接所述第二时钟控制信号。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种平面显示器,包括上述的GOA驱动电路。
本发明的有益效果是:区别于现有技术的情况,本发明的应用于平板显示器的GOA驱动电路包括依次连接的前段电路、中段电路及后段电路,且分别通过第一时钟信号和第二时钟信号向前段电路、中段电路及后段电路提供信号以使其依次产生对应的栅极驱动信号,本发明在第一时钟信号和所述第二时钟信号中设定中断周期,第一时钟信号和第二时钟信号扫描到达中断周期时,使GOA驱动电路在依次产生的对应的所述栅极驱动信号产生中断,而过了中断周期后,GOA驱动电路恢复产生对应的所述栅极驱动信号,在中断周期内,平板显示器执行触控侦测操作,这样便实现了在栅极线驱动扫描过程中进行触控侦测操作,而不必等到栅极线驱动扫描结束才进行触控侦测操作,增加了触控侦测操作的频率,实现多点触控。
附图说明
图1是本发明一种应用于平板显示器的GOA驱动电路实施方式的结构示意图;
图2是本发明实施方式的前段电路中奇数级GOA驱动子单元的电路示意图;
图3是本发明实施方式的前段电路中偶数级GOA驱动子单元的电路示意图;
图4是本发明实施方式的中段电路中奇数级GOA驱动子单元的电路示意图;
图5是本发明实施方式的中段电路中偶数级GOA驱动子单元的电路示意图;
图6是本发明实施方式的后段电路中奇数级GOA驱动子单元的电路示意图;
图7是本发明实施方式的后段电路中偶数级GOA驱动子单元的电路示意图;
图8是本发明实施方式的GOA驱动电路输出时序状态示意图。
具体实施方式
本发明实施方式提供一种应用于平板显示器的GOA驱动电路,该GOA驱动电路集成在阵列基板上,用于对栅极线提供驱动信号,如图1,GOA驱动电路包括依次电连接的前段电路1、中段电路2和后段电路3,前段电路1包括多个级联的GOA驱动子单元;中段电路2,包括两个级联的GOA驱动子单元,其中,中段电路2中的前一个GOA驱动子单元的输入端电性连接至前段电路1中的最后一个GOA驱动子单元的输出端;后段电路3包括多个级联的GOA驱动子单元,其中,后段电路3中的第一个GOA驱动子单元的输入端电性连接至中段电路2中的后一个GOA驱动子单元的输出端;其中级联是指串联,即多个GOA驱动子单元中的前一个GOA驱动子单元的输出端连接后一个GOA驱动子单元的输入端,前段电路1和后段电路3分别包括两个或两个以上的GOA驱动子单元,本发明实施方式的GOA驱动子单元通过移位寄存器实现。
其中,前段电路1、中段电路2和后段电路3中的GOA驱动子单元分别接收第一时钟信号和第二时钟信号以依次产生对应的栅极驱动信号,将栅极线连接到GOA驱动子单元上便可通过GOA驱动子单元向栅极线提供栅极驱动信号,且第一时钟信号和第二时钟信号中设定有中断周期,以在依次产生的对应的栅极驱动信号之间产生中断,平板显示器在中断的区间内执行触控侦测操作;当第一时钟信号和第二时钟信号扫描到中断周期时,GOA驱动电路中某个GOA驱动子单元的信号中断,即不产生信号,该中断可以发生在GOA驱动电路中的除第一个和最后一个外的任何一个GOA驱动子单元中,这时GOA驱动电路中止向栅极线提供驱动信号,平板显示器可进行触控侦测操作,过了中断周期后,该GOA驱动子单元恢复信号,继续向栅极线提供驱动信号。本发明其它实施方式中可在第一时钟信号和第二时钟信号中设定两个或两个以上中断周期。
区别于现有技术,本发明实施方式的应用于平板显示器的GOA驱动电路包括依次连接的前段电路1、中段电路2及后段电路3,且分别通过第一时钟信号和第二时钟信号向前段电路1、中段电路2及后段电路3提供信号以使其依次产生对应的栅极驱动信号,本发明实施方式在第一时钟信号和第二时钟信号中设定中断周期,第一时钟信号和第二时钟信号扫描到达中断周期时,使GOA驱动电路在依次产生的对应的栅极驱动信号产生中断,而过了中断周期后,GOA驱动电路恢复产生对应的栅极驱动信号,在中断周期内,平板显示器执行触控侦测操作,这样便实现了在栅极线驱动扫描过程中进行触控侦测操作,而不必等到所有栅极线驱动扫描结束才进行触控侦测操作,增加了触控侦测操作的频率,实现多点触控。
其中,如图1,前段电路1、中段电路2和后段电路3中的每级GOA驱动子单元分别电性连接一条对应的栅极线,以依次地输出相应的栅极驱动信号至对应的栅极线。
前段电路、中段电路和后段电路中依次连接的GOA驱动子单元的输出端分别依次连接到依次相邻的多条栅极线上,例如若其中一个GOA驱动子单元的输出端连接栅极线Gn,则其前一个GOA驱动子单元的输出端连接栅极线Gn-1,其后一个GOA驱动子单元的输出端连接栅极线Gn+1;当第一时钟信号和第二时钟信号扫描到中断周期时,GOA驱动电路的信号会中断,例如,该中断发生在输出端与栅极线Gn连接的GOA驱动子单元,即在该中断周期内,该GOA驱动子单元不向栅极线Gn输出栅极驱动信号,此时可进行触控侦测操作,而过了中断周期,该GOA驱动子单元恢复向栅极线Gn输出栅极驱动信号,同时将信号传送至与其输出端连接的后一个GOA驱动子单元,使后一个GOA驱动子单元向栅极线Gn+1输出栅极驱动信号,使得GOA驱动电路恢复驱动信号扫描。
其中,第一时钟信号和第二时钟信号分别包括第一周期、中断周期、恢复周期和第二周期;
其中,在第一周期内,第一时钟信号和第二时钟信号分别输出脉冲信号,且第一时钟信号输出的脉冲信号的极性与第二时钟信号输出的脉冲信号的极性正好相反,且GOA驱动电路中的前段电路中的GOA驱动子单元分别依次输出部分的栅极驱动信号以驱动平板显示器上的部分的栅极线;即在第一周期内,前段电路中的GOA驱动子单元向与其连接的栅极线输出栅极驱动信号;
在中断周期内,第一时钟信号维持在第一逻辑,而第二时钟信号维持在第二逻辑,其中,第一逻辑的极性与第二逻辑的极性相反,且在中断周期内,GOA驱动电路中的中段电路和后段电路停止输出栅极驱动信号;即在中断周期内,中段电路中的GOA驱动子单元输出端不输出信号,不向与其连接的栅极线输出栅极驱动信号,所以在该中断周期内,栅极线驱动中断,可进行触控信号扫描;本发明实施方式的中断周期的长度可根据实际需要而进行调整,一般控制为大于一个脉冲信号时间且小于一帧画面时间;
在恢复周期内,第一时钟信号维持在第二逻辑,而第二时钟信号输出一个第二逻辑信号和一个第一逻辑信号,GOA驱动电路中的中段电路开始恢复输出下两级的栅极驱动信号;在恢复周期内,中段电路中的GOA驱动子单元恢复向与其连接的栅极线输出栅极驱动信号,即在触控信号扫描结束后,GOA驱动电路继续进行未完成的栅极线驱动信号扫描;
在第二周期内,第一时钟信号和第二时钟信号分别输出脉冲信号,且第一时钟信号输出的脉冲信号的极性与第二时钟信号输出的脉冲信号的极性正好相反,GOA驱动电路中的后段电路输出剩下的栅极驱动信号,以完成栅极线驱动信号扫描。
本发明实施方式将第一时钟信号和第二时钟信号分成第一周期、中断周期、恢复周期和第二周期几个部分,并且设置在第一周期中,由前段电路向栅极线输出驱动信号,而第一时钟信号和第二时钟信号到达中断周期时,驱动信号传送至中段电路,并且在中断周期使,中段电路不输出信号,由此便中止了向栅极线传送驱动信号,所以在中断周期中可进行触控信号扫描,而到了恢复周期,中段电路又恢复向栅极线输出驱动信号,到第二周期,驱动信号传送至后段电路,并且在第二周期中,后段电路向与其连接的栅极线输出驱动信号。
其中,第一逻辑为逻辑低电平,而第二逻辑为逻辑高电平。
其中,如图2至图8,前段电路、中段电路和后段电路分别包括相连接的一个奇数级GOA驱动子单元和一个偶数级GOA驱动子单元;即本发明实施方式的GOA驱动电路一共包括六个GOA驱动子单元,可向六条栅极线Gn、Gn+1、Gn+2、Gn+3、Gn+4、Gn+5提供驱动信号。
其中,如图2和图3,前段电路中的奇数级GOA驱动子单元和偶数级GOA驱动子单元具有相同结构,分别包括:
第一反相器11、21,包括输入端、第一时钟控制端、第二时钟控制端和输出端,其中,输入端电性连接上级GOA驱动子单元的输出端,作为本级GOA驱动子单元的信号输入端;在本发明实施方式中,前段电路的奇数级GOA驱动子单元的第一反相器11的输入端接GOA驱动电路的起始信号,前段电路的偶数级GOA驱动子单元的第一反相器21的输入端连接前段电路的奇数级GOA驱动子单元的第四反相器17的输出端;
第二反相器12、22,其中,第二反相器12、22的输入端电性连接第一反相器11、21的输出端;
第一或非门13、23和第二或非门14、24,其中,第一或非门13、23的第一输入端电性连接第二反相器12、22的输出端,其第二输入端电性连接第二或非门14、24的输出端,第一或非门13、23的输出端电性连接第二或非门14、24的第一输入端,第二或非门14、24的第二输入端电性连接第二反相器12、22的输入端;
与非门15、25,其中,与非门15、25的第一输入端电性连接第一时钟信号CK或者第二时钟信号XCK,其第二输入端电性连接第二或非门14、24的输出端;
第三反相器16、26,其中,第三反相器16、26的输入端电性连接与非门15、25的输出端;
第四反相器17、27,其中,第四反相器17、27的输入端电性连接第三反相器16、26的输出端,且第四反相器17、27的输出端作为本级的GOA驱动子单元的输出端,以输出对应的栅极驱动信号;第四反相器17的输出端与栅极线Gn连接,第四反相器27的输出端与栅极线Gn+1连接;
其中,前段电路中的奇数级GOA驱动子单元中的第一反相器11的第一时钟控制端电性连接第一时钟信号CK,其第二时钟控制端电性连接第二时钟信号XCK,且与非门15的第一输入端电性连接第一时钟信号CK;
前段电路中的偶数级GOA驱动子单元中的第一反相器21的第一时钟控制端电性连接第二时钟信号XCK,其第二时钟控制端电性连接第一时钟信号CK,且与非门25的第一输入端电性连接第二时钟控制信号XCK。
本发明实施方式的前段电路中的奇数级GOA驱动子单元的第四反相器17的输出端连接前段电路中的偶书级GOA驱动子单元的第一反相器21的输入端。
通过上述电路设计,第一周期内,输出脉冲信号极性相反的第一时钟信号和第二时钟信号使得前段电路能够向对应的栅极线输出驱动信号。
中段电路中的奇数级GOA驱动子单元和偶数级GOA驱动子单元的结构略有不同,其中如图4,中段电路中的奇数级GOA驱动子单元包括:
第一反相器31,包括输入端、第一时钟控制端、第二时钟控制端和输出端,其中,输入端电性连接前段电路中的最后一个GOA驱动子单元的输出端,作为本级GOA驱动子单元的信号输入端;本发明实施方式中,中段电路中的奇数级GOA驱动子单元的第一反相器31的输入端与前段电路中的偶数级GOA驱动子单元的第四反相器27的输出端连接;
第二反相器32,其中,第二反相器32的输入端电性连接第一反相器31的输出端;
第一或非门33和第二或非门34,其中,第一或非门33的第一输入端电性连接第二反相器32的输出端,其第二输入端电性连接第二或非门的输出端,第一或非门33的输出端电性连接第二或非门34的第一输入端,第二或非门34的第二输入端电性连接第二反相器32的输入端;
三态与非门35,其包括第一输入端,第二输入端,第三输入端和输出端,第一输入端电性连接第二或非门34的输出端;
第三反相器36,其中,第三反相器36的输入端电性连接三态与非门35的输出端;
第四反相器37,其中,第四反相器37的输入端电性连接第三反相器36的输出端,且第四反相器37的输出端作为本级的GOA驱动子单元的输出端,与栅极线Gn+2连接,以输出对应的栅极驱动信号;
其中,奇数级GOA驱动子单元中的第一反相器31的第一时钟控制端和三态与非门35的第二输入端分别电性连接第一时钟信号CK,第一反相器31的第二时钟控制端和三态与非门35的第三输入端分别电性连接第二时钟信号XCK;
如图5,中段电路中的偶数级GOA驱动子单元包括:
第一反相器41,包括输入端、第一时钟控制端、第二时钟控制端和输出端,其中,输入端电性连接上级GOA驱动子单元的输出端,即连接中段电路奇数级GOA驱动子单元中的第四反相器37的输出端;
第二反相器42,其中,第二反相器42的输入端电性连接第一反相器41的输出端;
第一或非门43和第二或非门44,其中,第一或非门43的第一输入端电性连接第二反相器42的输出端,其第二输入端电性连接第二或非门44的输出端,第一或非门43的输出端电性连接第二或非门44的第一输入端,第二或非门44的第二输入端电性连接第二反相器42的输入端;
第三反相器45,其中,第三反相器45的输入端电性连接第二或非门44的输出端;
第四反相器46,包括第一输入端、第二输入端和输出端,第四反相器46的第一输入端电性连接第三反相45器的输出端;
第五反相器47,其中,第五反相器47的输入端电性连接第四反相器46的输出端,且第五反相器47的输出端作为本级的GOA驱动子单元的输出端,与栅极线Gn+3连接,以输出对应的栅极驱动信号;
其中,偶数级GOA驱动子单元中的第一反相器41的第一时钟控制端和第四反相器46的第二输入端分别电性连接第二时钟信号XCK,第一反相器41的第二时钟控制端电性连接第一时钟信号CK。
通过上述电路设计,中断周期内,分别维持在极性相反的第一逻辑和第二逻辑的第一时钟信号和第二时钟信号使得中段电路中的奇数级GOA驱动子单元不输出信号,使栅极线驱动信号扫描中断,而到了恢复周期时,当第一时钟信号输出一个第二逻辑,第二时钟信号输出一个第二逻辑时,中段电路中的奇数级GOA驱动子单元恢复输出信号,而当第一时钟信号继续输出一个第二逻辑,第二时钟信号输出一个第一逻辑时,中段电路中的偶数级GOA驱动子单元输出信号,从而使得GOA驱动电路恢复向栅极线输送驱动信号。
如图6和图7,后段电路中的奇数级GOA驱动子单元和偶数级GOA驱动子单元具有相同结构,分别包括:
第一反相器61、71,包括输入端、第一时钟控制端、第二时钟控制端和输出端,其中,输入端电性连接上级GOA驱动子单元的输出端,作为本级GOA驱动子单元的信号输入端;在本发明实施方式中,后段电路的奇数级GOA驱动子单元的第一反相器61输入端接性连接中段电路的偶数级GOA驱动子单元的第五反相器47的输出端,作为后段电路中奇数级GOA驱动子单元的信号输入端,后段电路中的偶数级GOA驱动子单元的第一反相器71的输入端接后段电路中奇数级GOA驱动子单元的第四反相器67的输出端;
第二反相器62、72,其中,第二反相器62、72的输入端电性连接第一反相器61、71的输出端;
第一或非门63、73和第二或非门64、74,其中,第一或非门63、73的第一输入端电性连接第二反相器62、72的输出端,其第二输入端电性连接第二或非门64、74的输出端,第一或非门63、73的输出端电性连接第二或非门64、74的第一输入端,第二或非门64、74的第二输入端电性连接第二反相器62、72的输入端;
与非门65、75,其中,与非门65、75的第一输入端电性连接第一时钟信号CK或者第二时钟信号XCK,其第二输入端电性连接第二或非门64、74的输出端;
第三反相器66、76,其中,第三反相器66、76的输入端电性连接与非门65、75的输出端;
第四反相器67、77,其中,第四反相器67、77的输入端电性连接第三反相器66、76的输出端,且第四反相器67、77的输出端作为本级的GOA驱动子单元的输出端,以输出对应的栅极驱动信号;第四反相器67的输出端连接栅极线Gn+4,第四反相器77的输出端连接栅极线Gn+5;
其中,奇数级GOA驱动子单元中的第一反相器61的第一时钟控制端电性连接第一时钟信号CK,其第二时钟控制端电性连接第二时钟信号XCK,且与非门65的第一输入端电性连接第一时钟信号CK;
偶数级GOA驱动子单元中的第一反相器71的第一时钟控制端电性连接第二时钟信号XCK,其第二时钟控制端电性连接第一时钟信号CK,且与非门75的第一输入端电性连接第二时钟控制信号XCK。
通过上述电路设计,第二周期内,输出脉冲信号极性相反的第一时钟信号和第二时钟信号使得后段电路能够向对应的栅极线输出驱动信号。
在本发明其它实施方式中,前段电路还可包括多于多于两个的GOA驱动子单元,当前段电路包括多于两个的GOA驱动子单元时,其第奇数个GOA驱动子单元的结构和连接方式与上述实施方式中的前段电路中的奇数级GOA驱动子单元相同,而其第偶数个GOA驱动子单元的结构和连接方式与上述实施方式中的前段电路中的偶数级GOA驱动子单元相同;例如,前段电路包括5个依次连接的GOA驱动子单元,则第1、3、5个GOA驱动子单元的结构和连接方式与上述实施方式中的前段电路中的奇数级GOA驱动子单元相同,而第2、4个GOA驱动子单元的结构和连接方式与上述实施方式中的前段电路中的偶数级GOA驱动子单元相同。
在本发明其它实施方式中,后段电路还可包括多于多于两个的GOA驱动子单元,当后段电路包括多于两个的GOA驱动子单元时,其第奇数个GOA驱动子单元的结构和连接方式与上述实施方式中的后段电路中的奇数级GOA驱动子单元相同,而其第偶数个GOA驱动子单元的结构和连接方式与上述实施方式中的后段电路中的偶数级GOA驱动子单元相同;例如,后段电路包括5个依次连接的GOA驱动子单元,则第1、3、5个GOA驱动子单元的结构和连接方式与上述实施方式中的后段电路中的奇数级GOA驱动子单元相同,而第2、4个GOA驱动子单元的结构和连接方式与上述实施方式中的后段电路中的偶数级GOA驱动子单元相同。
本发明另一实施方式提供一种平板显示器,该平板显示器包括上述实施方式中的GOA驱动电路。
区别于现有技术,本发明实施方式的平板显示器的GOA驱动电路包括依次连接的前段电路、中段电路及后段电路,且分别通过第一时钟信号和第二时钟信号向前段电路、中段电路及后段电路提供信号以使其依次产生对应的栅极驱动信号,本发明实施方式在第一时钟信号和第二时钟信号中设定中断周期,第一时钟信号和第二时钟信号扫描到达中断周期时,使GOA驱动电路在依次产生的对应的栅极驱动信号产生中断,而过了中断周期后,GOA驱动电路恢复产生对应的栅极驱动信号,在中断周期内,平板显示器执行触控侦测操作,这样便实现了在栅极线驱动扫描过程中进行触控侦测操作,而不必等到所有栅极线驱动扫描结束才进行触控侦测操作,增加了触控侦测操作的频率,实现多点触控。
以上仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其它相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (9)

1.一种应用于平板显示器的GOA驱动电路,其特征在于,包括:
前段电路,包括多个级联的GOA驱动子单元;
中段电路,包括两个级联的GOA驱动子单元,其中,所述中段电路中的前一个所述GOA驱动子单元的输入端电性连接至所述前段电路中的最后一个所述GOA驱动子单元的输出端;
后段电路,包括多个级联的GOA驱动子单元,其中,所述后段电路中的第一个所述GOA驱动子单元的输入端电性连接至所述中段电路中的后一个所述GOA驱动子单元的输出端;
其中,所述前段电路、中段电路和后段电路中的所述GOA驱动子单元分别接收第一时钟信号和第二时钟信号以依次产生对应的栅极驱动信号,且所述第一时钟信号和所述第二时钟信号中设定有中断周期,以在依次产生的对应的所述栅极驱动信号之间产生中断,所述平板显示器在所述中断的区间内执行触控侦测操作;
所述前段电路包括奇数级GOA驱动子单元和偶数级GOA驱动子单元;
所述前段电路中的所述奇数级GOA驱动子单元和所述偶数级GOA驱动子单元分别包括:
第一反相器,包括输入端、第一时钟控制端、第二时钟控制端和输出端,其中,所述输入端电性连接上级所述GOA驱动子单元的输出端;
第二反相器,其中,所述第二反相器的输入端电性连接所述第一反相器的输出端;
第一或非门和第二或非门,其中,所述第一或非门的第一输入端电性连接所述第二反相器的输出端,其第二输入端电性连接所述第二或非门的输出端,所述第一或非门的输出端电性连接所述第二或非门的第一输入端,所述第二或非门的第二输入端电性连接所述第二反相器的输入端;
与非门,其中,所述与非门的第一输入端电性连接所述第一时钟信号或者所述第二时钟信号,其第二输入端电性连接所述第二或非门的输出端;
第三反相器,其中,所述第三反相器的输入端电性连接所述与非门的输出端;
第四反相器,其中,所述第四反相器的输入端电性连接所述第三反相器的输出端,且所述第四反相器的输出端作为本级的所述GOA驱动子单元的输出端,以输出对应的栅极驱动信号;
其中,所述奇数级GOA驱动子单元中的所述第一反相器的第一时钟控制端电性连接所述第一时钟信号,其第二时钟控制端电性连接所述第二时钟信号,且所述与非门的第一输入端电性连接所述第一时钟信号;
所述偶数级GOA驱动子单元中的所述第一反相器的第一时钟控制端电性连接所述第二时钟信号,其第二时钟控制端电性连接所述第一时钟信号,且所述与非门的第一输入端电性连接所述第二时钟控制信号。
2.根据权利要求1所述的GOA驱动电路,其特征在于,所述前段电路、中段电路和后段电路中的每级所述GOA驱动子单元分别电性连接一条对应的栅极线,以依次地输出相应的所述栅极驱动信号至所述对应的栅极线。
3.根据权利要求1或者2所述的GOA驱动电路,其特征在于,所述第一时钟信号和所述第二时钟信号分别包括第一周期、所述中断周期、恢复周期和第二周期;
其中,在所述第一周期内,所述第一时钟信号和所述第二时钟信号分别输出脉冲信号,且所述第一时钟信号输出的脉冲信号的极性与所述第二时钟信号输出的脉冲信号的极性正好相反,且所述GOA驱动电路中的所述前段电路中的所述GOA驱动子单元分别依次输出部分的栅极驱动信号以驱动所述平板显示器上的部分的栅极线;
在所述中断周期内,所述第一时钟信号维持在第一逻辑,而所述第二时钟信号维持在第二逻辑,其中,所述第一逻辑的极性与所述第二逻辑的极性相反,且在所述中断周期内,所述GOA驱动电路中的所述中段电路和所述后段电路停止输出栅极驱动信号;
在所述恢复周期内,所述第一时钟信号维持在第二逻辑,而所述第二时钟信号输出一个第二逻辑信号和一个第一逻辑信号,所述GOA驱动电路中的所述中段电路开始恢复输出下两级的栅极驱动信号;
在所述第二周期内,所述第一时钟信号和所述第二时钟信号分别输出脉冲信号,且所述第一时钟信号输出的脉冲信号的极性与所述第二时钟信号输出的脉冲信号的极性正好相反,所述GOA驱动电路中的所述后段电路输出剩下的栅极驱动信号。
4.根据权利要求3所述的GOA驱动电路,其特征在于,所述第一逻辑为逻辑低电平,而所述第二逻辑为逻辑高电平。
5.根据权利要求3所述的GOA驱动电路,其特征在于,所述中断周期根据实际需要而进行调整。
6.根据权利要求3所述的GOA驱动电路,其特征在于,所述中段电路和后段电路分别包括奇数级GOA驱动子单元和偶数级GOA驱动子单元。
7.根据权利要求6所述的GOA驱动电路,其特征在于,所述中段电路中的所述奇数级GOA驱动子单元包括:
第一反相器,包括输入端、第一时钟控制端、第二时钟控制端和输出端,其中,所述输入端电性连接所述前段电路中的最后一个所述GOA驱动子单元的输出端;
第二反相器,其中,所述第二反相器的输入端电性连接所述第一反相器的输出端;
第一或非门和第二或非门,其中,所述第一或非门的第一输入端电性连接所述第二反相器的输出端,其第二输入端电性连接所述第二或非门的输出端,所述第一或非门的输出端电性连接所述第二或非门的第一输入端,所述第二或非门的第二输入端电性连接所述第二反相器的输入端;
三态与非门,其包括第一输入端,第二输入端,第三输入端和输出端,所述第一输入端电性连接所述所述第二或非门的输出端;
第三反相器,其中,所述第三反相器的输入端电性连接所述三态与非门的输出端;
第四反相器,其中,所述第四反相器的输入端电性连接所述第三反相器的输出端,且所述第四反相器的输出端作为本级的所述GOA驱动子单元的输出端,以输出对应的栅极驱动信号;
其中,所述奇数级GOA驱动子单元中的所述第一反相器的第一时钟控制端和所述三态与非门的第二输入端分别电性连接所述第一时钟信号,所述第一反相器的第二时钟控制端和所述三态与非门的第三输入端分别电性连接所述第二时钟信号;
所述中段电路中的所述偶数级GOA驱动子单元包括:
第一反相器,包括输入端、第一时钟控制端、第二时钟控制端和输出端,其中,所述输入端电性连接上级所述GOA驱动子单元的输出端;
第二反相器,其中,所述第二反相器的输入端电性连接所述第一反相器的输出端;
第一或非门和第二或非门,其中,所述第一或非门的第一输入端电性连接所述第二反相器的输出端,其第二输入端电性连接所述第二或非门的输出端,所述第一或非门的输出端电性连接所述第二或非门的第一输入端,所述第二或非门的第二输入端电性连接所述第二反相器的输入端;
第三反相器,其中,所述第三反相器的输入端电性连接所述第二或非门的输出端;
第四反相器,包括第一输入端、第二输入端和输出端,所述第四反相器的第一输入端电性连接所述第三反相器的输出端;
第五反相器,其中,所述第五反相器的输入端电性连接所述第四反相器的输出端,且所述第五反相器的输出端作为本级的所述GOA驱动子单元的输出端,以输出对应的栅极驱动信号;
其中,所述偶数级GOA驱动子单元中的所述第一反相器的第一时钟控制端和所述第四反相器的第二输入端分别电性连接所述第二时钟信号,所述第一反相器的第二时钟控制端电性连接所述第一时钟信号。
8.根据权利要求6所述的GOA驱动电路,其特征在于,所述后段电路中的所述奇数级GOA驱动子单元和所述偶数级GOA驱动子单元分别包括:
第一反相器,包括输入端、第一时钟控制端、第二时钟控制端和输出端,其中,所述输入端电性连接所述前段电路中的最后一个所述GOA驱动子单元的输出端;
第二反相器,其中,所述第二反相器的输入端电性连接所述第一反相器的输出端;
第一或非门和第二或非门,其中,所述第一或非门的第一输入端电性连接所述第二反相器的输出端,其第二输入端电性连接所述第二或非门的输出端,所述第一或非门的输出端电性连接所述第二或非门的第一输入端,所述第二或非门的第二输入端电性连接所述第二反相器的输入端;
与非门,其中,所述与非门的第一输入端电性连接所述第一时钟信号或者所述第二时钟信号,其第二输入端电性连接所述第二或非门的输出端;
第三反相器,其中,所述第三反相器的输入端电性连接所述与非门的输出端;
第四反相器,其中,所述第四反相器的输入端电性连接所述第三反相器的输出端,且所述第四反相器的输出端作为本级的所述GOA驱动子单元的输出端,以输出对应的栅极驱动信号;
其中,所述奇数级GOA驱动子单元中的所述第一反相器的第一时钟控制端电性连接所述第一时钟信号,其第二时钟控制端电性连接所述第二时钟信号,且所述与非门的第一输入端电性连接所述第一时钟信号;
所述偶数级GOA驱动子单元中的所述第一反相器的第一时钟控制端电性连接所述第二时钟信号,其第二时钟控制端电性连接所述第一时钟信号,且所述与非门的第一输入端电性连接所述第二时钟控制信号。
9.一种平面显示器,其特征在于,包括如权利要求1-8任意一项所述的GOA驱动电路。
CN201410850796.XA 2014-12-30 2014-12-30 一种应用于平板显示器的goa驱动电路及平板显示器 Expired - Fee Related CN104537994B (zh)

Priority Applications (8)

Application Number Priority Date Filing Date Title
CN201410850796.XA CN104537994B (zh) 2014-12-30 2014-12-30 一种应用于平板显示器的goa驱动电路及平板显示器
PCT/CN2015/071711 WO2016106926A1 (zh) 2014-12-30 2015-01-28 一种应用于平板显示器的goa驱动电路及平板显示器
RU2017125767A RU2667459C1 (ru) 2014-12-30 2015-01-28 Управляющая схема драйвера затвора в матрице, применяемая для дисплейного устройства с плоской панелью, и дисплейное устройство с плоской панелью
US14/433,648 US9727162B2 (en) 2014-12-30 2015-01-28 GOA driving circuit applied for flat panel display device and flat panel display device
DE112015005105.8T DE112015005105B4 (de) 2014-12-30 2015-01-28 Für Flachbildschirmanzeigevorrichtungen verwendete GOA-Ansteuerungsschaltung und Flachbildschirmanzeigevorrichtung
JP2017534652A JP6502503B2 (ja) 2014-12-30 2015-01-28 フラットパネル表示装置に適用されるgoa駆動回路、及びフラットパネル表示装置
GB1706898.2A GB2546684B (en) 2014-12-30 2015-01-28 Goa driving circuit applied for flat panel display device and flat panel display device
KR1020177021420A KR102043534B1 (ko) 2014-12-30 2015-01-28 평판 디스플레이에 응용되는 goa 구동 회로 및 평판 디스플레이

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410850796.XA CN104537994B (zh) 2014-12-30 2014-12-30 一种应用于平板显示器的goa驱动电路及平板显示器

Publications (2)

Publication Number Publication Date
CN104537994A CN104537994A (zh) 2015-04-22
CN104537994B true CN104537994B (zh) 2017-04-12

Family

ID=52853511

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410850796.XA Expired - Fee Related CN104537994B (zh) 2014-12-30 2014-12-30 一种应用于平板显示器的goa驱动电路及平板显示器

Country Status (7)

Country Link
JP (1) JP6502503B2 (zh)
KR (1) KR102043534B1 (zh)
CN (1) CN104537994B (zh)
DE (1) DE112015005105B4 (zh)
GB (1) GB2546684B (zh)
RU (1) RU2667459C1 (zh)
WO (1) WO2016106926A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104966497A (zh) * 2015-06-04 2015-10-07 深圳市华星光电技术有限公司 扫描驱动电路及触控液晶显示装置
CN104992684A (zh) * 2015-07-07 2015-10-21 武汉华星光电技术有限公司 用于控制闸极驱动时序的显示器与对应的控制方法
CN106356030B (zh) * 2015-07-17 2019-06-28 群创光电股份有限公司 栅极驱动电路
CN105139820B (zh) * 2015-09-29 2017-11-10 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
CN105206246B (zh) * 2015-10-31 2018-05-11 武汉华星光电技术有限公司 扫描驱动电路及具有该电路的液晶显示装置
CN108806571B (zh) * 2017-05-04 2021-09-21 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、阵列基板及显示装置
CN107481684B (zh) * 2017-07-24 2019-05-31 武汉华星光电技术有限公司 多路复用器控制电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102509533A (zh) * 2010-11-08 2012-06-20 友达光电股份有限公司 触控感应装置及其驱动方法
CN102750062A (zh) * 2012-06-29 2012-10-24 京东方科技集团股份有限公司 一种电容式内嵌触摸屏及显示装置
CN103456259A (zh) * 2013-09-12 2013-12-18 京东方科技集团股份有限公司 一种栅极驱动电路及栅线驱动方法、显示装置
CN103943055A (zh) * 2014-03-27 2014-07-23 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN104021756A (zh) * 2014-05-29 2014-09-03 京东方科技集团股份有限公司 像素电路及其驱动方法、有机发光显示面板及显示装置
CN104240631A (zh) * 2014-08-18 2014-12-24 京东方科技集团股份有限公司 Goa电路及其驱动方法、显示装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06291640A (ja) * 1993-03-30 1994-10-18 Toshiba Corp レベル変換回路
KR100803163B1 (ko) * 2001-09-03 2008-02-14 삼성전자주식회사 액정표시장치
JP2006101269A (ja) * 2004-09-30 2006-04-13 Sanyo Electric Co Ltd ラッチクロック生成回路及びシリアル−パラレル変換回路
JP2007140256A (ja) * 2005-11-21 2007-06-07 Mitsubishi Electric Corp 駆動回路、ラッチ回路及びそれを用いたアレイ基板及び画像表示装置
CN102473376B (zh) * 2009-07-10 2014-08-13 夏普株式会社 显示装置
TWI407400B (zh) * 2009-09-14 2013-09-01 Au Optronics Corp 液晶顯示器、平面顯示器及其閘極驅動方法
JP2011085680A (ja) * 2009-10-14 2011-04-28 Epson Imaging Devices Corp 液晶表示装置、走査線駆動回路および電子機器
CN102576517B (zh) * 2009-10-16 2014-11-19 夏普株式会社 显示驱动电路、显示装置和显示驱动方法
KR101097353B1 (ko) * 2010-05-07 2011-12-23 삼성모바일디스플레이주식회사 게이트 구동회로 및 이를 이용한 유기전계발광표시장치
KR101799981B1 (ko) * 2010-12-03 2017-11-22 삼성디스플레이 주식회사 표시 장치 및 그것의 구동 방법
JP5758825B2 (ja) 2012-03-15 2015-08-05 株式会社ジャパンディスプレイ 表示装置、表示方法、および電子機器
CN103280176B (zh) * 2012-10-26 2016-04-27 厦门天马微电子有限公司 一种垂直移位寄存器及其控制方法、ic芯片和tft面板
CN103018991B (zh) * 2012-12-24 2015-01-28 京东方科技集团股份有限公司 一种阵列基板及其制造方法、显示装置
CN103345911B (zh) * 2013-06-26 2016-02-17 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN104036738B (zh) * 2014-03-27 2016-06-01 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN103943083B (zh) * 2014-03-27 2017-02-15 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN203858844U (zh) * 2014-04-24 2014-10-01 敦泰科技有限公司 驱动电路、显示装置和电子设备

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102509533A (zh) * 2010-11-08 2012-06-20 友达光电股份有限公司 触控感应装置及其驱动方法
CN102750062A (zh) * 2012-06-29 2012-10-24 京东方科技集团股份有限公司 一种电容式内嵌触摸屏及显示装置
CN103456259A (zh) * 2013-09-12 2013-12-18 京东方科技集团股份有限公司 一种栅极驱动电路及栅线驱动方法、显示装置
CN103943055A (zh) * 2014-03-27 2014-07-23 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN104021756A (zh) * 2014-05-29 2014-09-03 京东方科技集团股份有限公司 像素电路及其驱动方法、有机发光显示面板及显示装置
CN104240631A (zh) * 2014-08-18 2014-12-24 京东方科技集团股份有限公司 Goa电路及其驱动方法、显示装置

Also Published As

Publication number Publication date
GB2546684B (en) 2021-05-05
GB2546684A (en) 2017-07-26
DE112015005105B4 (de) 2021-11-11
GB201706898D0 (en) 2017-06-14
JP2018503122A (ja) 2018-02-01
KR102043534B1 (ko) 2019-11-11
KR20170142987A (ko) 2017-12-28
CN104537994A (zh) 2015-04-22
DE112015005105T5 (de) 2017-08-10
RU2667459C1 (ru) 2018-09-19
JP6502503B2 (ja) 2019-04-17
WO2016106926A1 (zh) 2016-07-07

Similar Documents

Publication Publication Date Title
CN104537994B (zh) 一种应用于平板显示器的goa驱动电路及平板显示器
CN103823589B (zh) 一种触摸电路及驱动方法、触摸显示装置
CN104485080B (zh) 用于液晶显示装置的goa电路
CN102290040B (zh) 一种液晶面板、液晶显示装置及液晶面板栅极驱动方法
CN104750339A (zh) 具有集成的触摸屏的显示装置及其驱动方法
CN101996684B (zh) 移位寄存器及触控装置
CN104765501B (zh) 触控显示面板、装置及其驱动方法
CN104808862A (zh) 阵列基板、触控显示面板和阵列基板的驱动方法
CN104866141A (zh) 触控驱动电路、显示装置及其驱动方法
CN110299110B (zh) 栅极驱动电路的驱动方法及栅极驱动电路、显示装置
CN102221951B (zh) 电容式触控面板的操作方法及触控式裸眼立体显示器
CN103871381B (zh) 时序控制器及其驱动方法和使用该控制器的液晶显示装置
CN104103253A (zh) 发射电极扫描电路、阵列基板和显示装置
CN106502456B (zh) 显示面板及其驱动方法、显示装置
CN105976785B (zh) Goa电路及液晶显示面板
US20160188076A1 (en) Goa driving circuit applied for flat panel display device and flat panel display device
CN103489391A (zh) 一种栅极驱动电路及栅线驱动方法、显示装置
CN108831369B (zh) 一种显示面板和驱动方法
CN106569081A (zh) 一种自电容内嵌式触摸屏的缺陷检测装置与检测方法
CN102760495B (zh) 影像显示***、移位寄存器与移位寄存器控制方法
CN106293289A (zh) 显示驱动装置及触控显示面板的驱动方法
US10459591B2 (en) Touch panels
CN104978068B (zh) 触摸显示驱动方法、***、显示装置和应用处理器
CN105138179A (zh) 全嵌入式触摸屏及移动装置
CN104765504B (zh) 触控显示电路、其驱动方法、触控显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170412