CN104092466A - 一种流水线逐次逼近模数转换器 - Google Patents

一种流水线逐次逼近模数转换器 Download PDF

Info

Publication number
CN104092466A
CN104092466A CN201410298216.0A CN201410298216A CN104092466A CN 104092466 A CN104092466 A CN 104092466A CN 201410298216 A CN201410298216 A CN 201410298216A CN 104092466 A CN104092466 A CN 104092466A
Authority
CN
China
Prior art keywords
capacitor
switch
amplifier
digital converter
negative
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410298216.0A
Other languages
English (en)
Other versions
CN104092466B (zh
Inventor
薛菲菲
胡永才
魏晓敏
高武
郑然�
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Northwestern Polytechnical University
Original Assignee
Northwestern Polytechnical University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Northwestern Polytechnical University filed Critical Northwestern Polytechnical University
Priority to CN201410298216.0A priority Critical patent/CN104092466B/zh
Publication of CN104092466A publication Critical patent/CN104092466A/zh
Application granted granted Critical
Publication of CN104092466B publication Critical patent/CN104092466B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

本发明涉及一种能够消除余量放大器失调电压的流水线逐次逼近模数转换器,在比较器输入端和余量放大器输入端之间的信号通路中加入一个电容,用于存储余量放大器的失调电压,并且不改变单级电路的工作原理。通过采用本发明提出的流水线逐次逼近模数转换器,可以降低由于余量放大器的失调电压对整个电路产生的误差。

Description

一种流水线逐次逼近模数转换器
技术领域
本发明涉及集成电路设计领域,具体涉及一种流水线逐次逼近模数转换器。
背景技术
当前,为了适应计算机,通讯和多媒体技术的飞速发展以及高新技术领域的数字化进程不断加快,ADC在工艺、结构、性能上都有了很大的变化,正在朝着低功耗、高速、高分辨率的方向发展。流水线逐次逼近模数转换器同时兼备了传统流水线模数转换器和传统逐次逼近模数转换器的优点,具有高精度、高速、低功耗的特点。
余量放大器是流水线逐次逼近模数转换器的核心模块,其性能直接决定着模数转换器的整体性能。余量放大器的许多非理想因素都会对整个电路产生误差,其中一个很重要的因素是放大器的输入失调电压,它会乘以放大器的闭环增益转移到余量放大器的输出端,在整个电路中产生误差,因此余量放大器失调电压的消除是至关重要的。
文献“Chun C.Lee,A SAR-Assisted Two-Stage Pipeline ADC,IEEE Journal OfSolid-State Circuits,2011,VOL.46,NO.4,pp.859~869”中提出了一种单端输入的流水线逐次逼近模数转换器。该模数转换器一共分为两级,第一级的分辨率为6bit,第二级的分辨率为7bit。参照附图1,给出了第一级电路的原理图。其工作原理为:工作过程分为三个阶段,采样阶段、转换阶段和放大阶段。
在采样阶段,开关S和开关SP闭合,开关H断开,电容网络中所有电容的上极板接输入信号Vin,所有电容的下极板接地。电容上存储的电荷为:
Q=26C*Vin
在转换阶段,开关S、开关SP和开关H断开,电容网络中所有电容的上极板根据数字码di的值选择接到参考电压Vref或地。若di为高电平,则对应电容2(6-i)C接到参考电压Vref上,若di为低电平,则对应电容2(6-i)C接到地上。所有电容的下极板接比较器输入端。此时,电容上存储的电荷为:
Q'=(d125C+d224C+......+d6C)*(Vref-Vcom)+(26C-d125C-d224C-......-d6C)*(0-Vcom)
Vcom为比较器输入端的电压,根据电荷守恒定律:
Q=Q'
可以得出:
Vcom=-Vin+(d12-1+d22-2+......+d62-6)*Vref
在经过六个时钟周期之后,数字码d1到d6全部量化完成,电路进入放大阶段。
在放大阶段,开关S和开关SP断开,开关H闭合,电容网络中所有电容的上极板的连接方法和转换阶段一样,所有电容的下极板接到余量放大器的负相输入端。根据虚短的特性,放大器负相输入端的电压等于正相输入端的电压,此时,电容上存储的电荷为:
Q”=(d125C+d224C+......+d6C)*(Vref-0)+(26C-d125C-d224C-......-d6C)*(0-0)+4C*(Vres-0)
根据电荷守恒定律:
Q=Q”
可以得出:
Vres=16*[Vin-(d12-1+d22-2+......+d62-6)*Vref]
上述公式推导过程并没有考虑余量放大器的失调电压,假设余量放大器正相输入端有一个失调电压Vos,采样阶段和转换阶段的推导过程与上述推导过程完全一样,但是,在放大阶段,根据虚短的特性,放大器负相输入端的电压等于正相输入端的电压Vos,那么此时,电容上存储的电荷为:
Q”'=(d125C+d224C+......+d6C)*(Vref-Vos)+(26C-d125C-d224C-......-d6C)*(0-Vos)+4C*(Vres-Vos)
根据电荷守恒定律:
Q=Q”'
可以得出:
Vres=16*[Vin-(d12-1+d22-2+......+d62-6)*Vref]+17Vos
可以看出上述文献提出的单级电路并没有消除余量放大器的失调电压,这个失调电压在余量信号中产生误差,影响整个模数转换器的性能。
发明内容
要解决的技术问题
为了避免现有技术的不足之处,本发明提出一种能够消除余量放大器失调电压的流水线逐次逼近模数转换器。在比较器输入端和余量放大器输入端之间的信号通路中加入一个电容,用于存储余量放大器的失调电压,并且不改变单级电路的工作原理。
技术方案
一种流水线逐次逼近模数转换器,包括M级流水级电路,每级电路的分辨率为Ni位,i=1、2......M;所述的流水级电路包括开关电容网络、比较器和余量放大器;开关电容网络包括正相电容网络和负相电容网络;其特征在于在比较器输入端和余量放大器输入端之间加入一个电容,用于存储余量放大器的失调电压;具体电路如下:
与比较器正相输入端相连接的正相电容网络通过开关S3和电容C1与余量放大器的负相输入端相连接,电容C1的上极板通过开关S5连接到共模电平Vcm上;与比较器负相输入端相连接的负相电容网络通过开关S4和电容C2与余量放大器的正相输入端相连接,电容C2的上极板通过开关S6连接到共模电平Vcm上;余量放大器的负相输入端、电容C3的下极板与开关S9的输入端相连接,余量放大器的正相输出端、开关S9的输出端与开关S11的输出端相连接,电容C3的上极板与开关S11的输入端相连接,电容C3的上极板通过开关S7连接到共模电平Vcm上;余量放大器的正相输入端、电容C4的下极板与开关S10的输入端相连接,余量放大器的负相输出端、开关S10的输出端与开关S12的输出端相连接,电容C4的上极板与开关S12的输入端相连接,电容C4的上极板通过开关S8连接到共模电平Vcm上。
所述的电容C1和电容C2的大小为2Ni C,C为一个单位电容的大小。
所述的电容C3和电容C4的大小为C,C为一个单位电容的大小。
有益效果
本发明提出的一种流水线逐次逼近模数转换器,降低了由于余量放大器的失调电压对整个电路产生的误差。
附图说明
图1本发明背景技术中提出的一种流水线逐次逼近模数转换器的单级电路原理图。
图2本发明实施例中提出的一种流水线逐次逼近模数转换器结构示意图。
图3本发明实施例中提出的模数转换器的单级电路原理图。
具体实施方式
现结合实施例、附图对本发明作进一步描述:
本实施例为一个13位够消除余量放大器失调电压的流水线逐次逼近模数转换器的整体结构示意图,如附图2所示。该模数转换器一共包含四级,第一级、第二级、第三级结构相同,都包含一个4bit的逐次逼近模数转换器和一个4bit的乘法数模转换器,具体原理图参考附图3所示。第四级只包含一个5bit的逐次逼近模数转换器。为了防止由于各种非理想因素导致的前三级乘法数模转换器的输出结果超出下一级的输入范围,产生不可校正的误差,将前三级的放大倍数减小一半,即放大倍数由原来的16减小为8,这样,四级电路的数字输出码叠一位相加就是整个模数转换器的数字输出码。
如附图3所示为模数转换器的单级电路原理图,包括开关电容网络、比较器和余量放大器;开关电容网络包括正相电容网络和负相电容网络。在比较器输入端和余量放大器输入端之间加入一个电容,用于存储余量放大器的失调电压;具体电路如下:与比较器正相输入端相连接的正相电容网络通过开关S3和电容C1与余量放大器的负相输入端相连接,电容C1的上极板通过开关S5连接到共模电平Vcm上;与比较器负相输入端相连接的负相电容网络通过开关S4和电容C2与余量放大器的正相输入端相连接,电容C2的上极板通过开关S6连接到共模电平Vcm上;电容C1和电容C2大小为2Ni C(C为一个单位电容的大小),用来存储余量放大器的失调电压。余量放大器的负相输入端、电容C3的下极板与开关S9的输入端相连接,余量放大器的正相输出端、开关S9的输出端与开关S11的输出端相连接,电容C3的上极板与开关S11的输入端相连接,电容C3的上极板通过开关S7连接到共模电平Vcm上;余量放大器的正相输入端、电容C4的下极板与开关S10的输入端相连接,余量放大器的负相输出端、开关S10的输出端与开关S12的输出端相连接,电容C4的上极板与开关S12的输入端相连接,电容C4的上极板通过开关S8连接到共模电平Vcm上。电容C3和电容C4的大小为C(C为一个单位电容的大小)。
下面将详细论述余量放大器失调电压的消除方法。整个电路工作过程分为三个阶段:采样阶段、转换阶段和放大阶段。
在采样阶段,时钟Φ1、Φ1e、Φ1f为高电平,时钟Φ2为低电平。开关S1、S2、S5、S6、S7、S8、S9、S10闭合,开关S3、S4、S11、S12断开。正相电容网络中所有电容的上极板接输入信号Vip,下极板接共模电平Vcm。负相电容网络中所有电容的上极板接输入信号Vin,下极板接共模电平Vcm。电容C1、C2、C3和C4接在了余量放大器输入端与共模电平Vcm之间。与A节点相连的电容上存储的电荷为:
QA=24C*(Vcm-Vip)
与B节点相连的电容上存储的电荷为:
QB=24C*(Vcm-Vip)
与C节点相连的电容上存储的电荷为:
QC=C1*(Vcm-Vopa)
Vopa为余量放大器输入端的共模电压,与D节点相连的电容上存储的电荷为:
QD=C2*[Vcm-(Vopa+Vos)]
与E节点相连的电容上存储的电荷为:
QE=C1*(Vopa-Vcm)+C3*(Vopa-Vcm)
与F节点相连的电容上存储的电荷为:
QF=C2*(Vopa+Vos-Vcm)+C4*(Vopa+Vos-Vcm)
在转换阶段,时钟Φ1、Φ1e、Φ1f、Φ2都为低电平。开关S1、S2、S3、S4、S5、S6、S7、S8、S9、S10、S11、S12断开。电容网络中所有电容的上极板根据数字码di的值选择接到参考电压Vrefp或Vrefn上。若di的值为高电平,则正相电容网络中所有电容的上极板接到参考电压Vrefp上,负相电容网络中所有电容的上极板接到参考电压Vrefn上。若di的值为低电平,则正相电容网络中所有电容的上极板接到参考电压Vrefn上,负相电容网络中所有电容的上极板接到参考电压Vrefp上。电容C1、C2、C3和C4的上极板悬空,下极板接余量放大器的输入端。此时电容C1、C2、C3和C4上存储的电荷不变,电路节点C、D、E和F上储存的电荷不变。
与A节点相连的电容上存储的电荷为:
Q'A=(d123C+d222C+d321C+d420C)*(VA-Vrefp)
+(24C-d123C-d222C-d321C-d420C)*(VA-Vrefn)
与B节点相连的电容上存储的电荷为:
Q'B=(d123C+d222C+d321C+d420C)*(VB-Vrefn)
+(24C-d123C-d222C-d321C-d420C)*(VB-Vrefp)
根据电荷守恒定律:
QA=Q'A
QB=Q'B
可以得出:
VA-VB=-(Vip-Vin)+(d1+d22-1+d32-2+d42-3-1)*(Vrefp-Vrefn)
在经过四个时钟周期之后,数字码d1到d4量化完成,进入放大阶段。
在放大阶段,时钟Φ1、Φ1e、Φ1f为低电平,时钟Φ2为高电平。开关S1、S2、S5、S6、S7、S8、S9、S10断开,开关S3、S4、S11、S12闭合。电容网络中所有电容的上极板根据数字码di的值选择接到参考电压Vrefp或Vrefn上,连接方法与转换阶段一样。电容C1的上极板接到比较器的正相输入端,电容C2的上极板接到比较器的负相输入端,电容C3的上极板接到余量放大器的正相输出端,电容C4的上极板接到余量放大器的负相输出端,电容C1、C2、C3和C4的下极板接余量放大器的输入端。
由于开关S3闭合,电路节点A、C连接成一个节点,与A、C节点相连的电容上存储的电荷为:
Q”AC=(d123C+d222C+d321C+d420C)*(VAC-Vrefp)
+(24C-d123C-d222C-d321C-d420C)*(VAC-Vrefn)+C1*(VAC-Vopa)
同理,电路节点B、D连接成一个节点,与B、D节点相连的电容上存储的电荷为:
Q”BD=(d123C+d222C+d321C+d420C)*(VBD-Vrefp)
+(24C-d123C-d222C-d321C-d420C)*(VBD-Vrefn)+C2*(VBD-Vopa-Vos)
与E节点相连的电容上存储的电荷为:
Q”E=C1*(Vopa-VAC)+C3*(Vopa-Vop)
与F节点相连的电容上存储的电荷为:
Q”F=C2*(Vopa+Vos-VBD)+C4*(Vopa+Vos-Von)
根据电荷守恒定律:
QA+QC=Q”AC
QB+QD=Q”BD
QE=Q”E
QF=Q”F
C1=C2
C3=C4
可以得出:
V op - V on = C 1 C 3 * 2 4 C 2 4 C + C 1 * [ ( V ip - V in ) - ( d 1 + d 2 2 - 1 + d 3 2 - 2 + d 4 2 - 3 - 1 ) * ( V refp - V refn ) ]
令C1=mC,C3=nC,m>0,n>0,由于余量放大器的放大倍数为8,所以:
C 1 C 3 * 2 4 C 2 4 C + C 1 = 16 m 16 n + mn = 8 &DoubleRightArrow; 16 m = 128 n + 8 mn &DoubleRightArrow; 8 mn < 16 m &DoubleRightArrow; n < 2
所以n=1,将n=1代入上式可得m=16,所以C1=C2=16C,C3=C4=C。

Claims (3)

1.一种流水线逐次逼近模数转换器,包括M级流水级电路,每级电路的分辨率为Ni位,i=1、2......M;所述的流水级电路包括开关电容网络、比较器和余量放大器;开关电容网络包括正相电容网络和负相电容网络;其特征在于在比较器输入端和余量放大器输入端之间加入一个电容,用于存储余量放大器的失调电压;具体电路如下:
与比较器正相输入端相连接的正相电容网络通过开关S3和电容C1与余量放大器的负相输入端相连接,电容C1的上极板通过开关S5连接到共模电平Vcm上;与比较器负相输入端相连接的负相电容网络通过开关S4和电容C2与余量放大器的正相输入端相连接,电容C2的上极板通过开关S6连接到共模电平Vcm上;余量放大器的负相输入端、电容C3的下极板与开关S9的输入端相连接,余量放大器的正相输出端、开关S9的输出端与开关S11的输出端相连接,电容C3的上极板与开关S11的输入端相连接,电容C3的上极板通过开关S7连接到共模电平Vcm上;余量放大器的正相输入端、电容C4的下极板与开关S10的输入端相连接,余量放大器的负相输出端、开关S10的输出端与开关S12的输出端相连接,电容C4的上极板与开关S12的输入端相连接,电容C4的上极板通过开关S8连接到共模电平Vcm上。
2.根据权利要求1所述的一种流水线逐次逼近模数转换器,其特征在于所述的电容C1和电容C2的大小为2Ni C,C为一个单位电容的大小。
3.根据权利要求1所述的一种流水线逐次逼近模数转换器,其特征在于所述的电容C3和电容C4的大小为C,C为一个单位电容的大小。
CN201410298216.0A 2014-06-26 2014-06-26 一种流水线逐次逼近模数转换器 Expired - Fee Related CN104092466B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410298216.0A CN104092466B (zh) 2014-06-26 2014-06-26 一种流水线逐次逼近模数转换器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410298216.0A CN104092466B (zh) 2014-06-26 2014-06-26 一种流水线逐次逼近模数转换器

Publications (2)

Publication Number Publication Date
CN104092466A true CN104092466A (zh) 2014-10-08
CN104092466B CN104092466B (zh) 2017-02-15

Family

ID=51640153

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410298216.0A Expired - Fee Related CN104092466B (zh) 2014-06-26 2014-06-26 一种流水线逐次逼近模数转换器

Country Status (1)

Country Link
CN (1) CN104092466B (zh)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105119603A (zh) * 2015-09-06 2015-12-02 西北工业大学 流水线逐次逼近模数转换器
CN106888017A (zh) * 2015-12-15 2017-06-23 财团法人成大研究发展基金会 切换电容电路与其补偿方法,模拟数字转换器
CN107528594A (zh) * 2017-08-25 2017-12-29 中国电子科技集团公司第二十四研究所 电荷式流水线逐次逼近型模数转换器及其控制方法
CN107896112A (zh) * 2016-10-04 2018-04-10 联发科技股份有限公司 比较器和信号输出方法
CN109217874A (zh) * 2018-11-16 2019-01-15 深圳锐越微技术有限公司 余量转移环路、逐次逼近型模数转换器和增益校准方法
CN113452371A (zh) * 2020-03-25 2021-09-28 智原微电子(苏州)有限公司 连续逼近暂存式模拟数字转换器与相关的控制方法
CN113572475A (zh) * 2021-09-23 2021-10-29 微龛(广州)半导体有限公司 循环转换sar adc电路、sar adc方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040233093A1 (en) * 2001-07-10 2004-11-25 Pierangelo Confalonieri High-speed, high-resolution and low-consumption analog/digital converter with single-ended input
CN101217279A (zh) * 2008-01-11 2008-07-09 清华大学 一种具有失调校准的低功耗比较器
US20100164770A1 (en) * 2008-12-31 2010-07-01 Hong Kong Applied Science & Technology Research Institute Company Limited Multi-stage comparator with offset canceling capacitor across secondary differential inputs for high-speed low-gain compare and high-gain auto-zeroing

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040233093A1 (en) * 2001-07-10 2004-11-25 Pierangelo Confalonieri High-speed, high-resolution and low-consumption analog/digital converter with single-ended input
CN101217279A (zh) * 2008-01-11 2008-07-09 清华大学 一种具有失调校准的低功耗比较器
US20100164770A1 (en) * 2008-12-31 2010-07-01 Hong Kong Applied Science & Technology Research Institute Company Limited Multi-stage comparator with offset canceling capacitor across secondary differential inputs for high-speed low-gain compare and high-gain auto-zeroing

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
薛菲菲等: "《用于PET成像***的流水线ADC设计》", 《微电子学与计算机》 *

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105119603A (zh) * 2015-09-06 2015-12-02 西北工业大学 流水线逐次逼近模数转换器
CN105119603B (zh) * 2015-09-06 2018-04-06 西北工业大学 流水线逐次逼近模数转换器
CN106888017A (zh) * 2015-12-15 2017-06-23 财团法人成大研究发展基金会 切换电容电路与其补偿方法,模拟数字转换器
CN107896112A (zh) * 2016-10-04 2018-04-10 联发科技股份有限公司 比较器和信号输出方法
CN107528594A (zh) * 2017-08-25 2017-12-29 中国电子科技集团公司第二十四研究所 电荷式流水线逐次逼近型模数转换器及其控制方法
CN109217874A (zh) * 2018-11-16 2019-01-15 深圳锐越微技术有限公司 余量转移环路、逐次逼近型模数转换器和增益校准方法
CN109217874B (zh) * 2018-11-16 2020-11-17 深圳锐越微技术有限公司 余量转移环路、逐次逼近型模数转换器和增益校准方法
US11296714B2 (en) 2018-11-16 2022-04-05 Radiawave Technologies Co., Ltd. Residue transfer loop, successive approximation register analog-to-digital converter, and gain calibration method
CN113452371A (zh) * 2020-03-25 2021-09-28 智原微电子(苏州)有限公司 连续逼近暂存式模拟数字转换器与相关的控制方法
CN113452371B (zh) * 2020-03-25 2023-07-04 智原微电子(苏州)有限公司 连续逼近暂存式模拟数字转换器与相关的控制方法
CN113572475A (zh) * 2021-09-23 2021-10-29 微龛(广州)半导体有限公司 循环转换sar adc电路、sar adc方法

Also Published As

Publication number Publication date
CN104092466B (zh) 2017-02-15

Similar Documents

Publication Publication Date Title
CN104092466A (zh) 一种流水线逐次逼近模数转换器
US6967611B2 (en) Optimized reference voltage generation using switched capacitor scaling for data converters
CN102386924B (zh) 低电压异步逐次逼近模数转换器
US8624768B2 (en) Zero-crossing-based analog-to-digital converter having current mismatch correction capability
CN107070455A (zh) 混合逐次逼近型寄存器模数转换器及执行模数转换的方法
CN104158546A (zh) 一种单端转换逐次逼近结构的adc电路
CN105553479B (zh) 一种应用于近阈值sar adc的二进制电容阵列及其低功耗开关方法
US8174423B2 (en) Pipelined analog-to-digital converter and sub-converter stage
CN103152049A (zh) 一种逐次逼近寄存器型模数转换器
US8823566B2 (en) Analog to digital conversion architecture and method with input and reference voltage scaling
CN104168025B (zh) 一种电荷式流水线逐次逼近型模数转换器
CN109120268A (zh) 一种动态比较器失调电压校准方法
CN105119603A (zh) 流水线逐次逼近模数转换器
CN104485957B (zh) 流水线模数转换器
CN108322199B (zh) 一种动态比较方法
CN113193870A (zh) 一种低功耗、低版图面积的sar adc
CN101729069A (zh) 具二进制错误容忍机制的逐渐逼近式模拟至数字转换器
CN214756299U (zh) 一种12位差分sar adc
CN104485960A (zh) 一种用于逐次逼近型模数转换器三电平开关的方法及电路
CN207782773U (zh) 一种逐次逼近型模数转换器
US10547321B2 (en) Method and apparatus for enabling wide input common-mode range in SAR ADCS with no additional active circuitry
CN112290945B (zh) 单通道高速高精度sar adc的数字后台自校准电路结构及方法
CN102075192A (zh) 一种高速数字模拟转换电路及其工作方法
CN109450449B (zh) 参考电压控制电路和模数转换器
CN103795379B (zh) 一种基于误差自消除技术的动态比较器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170215

Termination date: 20210626

CF01 Termination of patent right due to non-payment of annual fee