CN104021771B - 一种可编程伽玛校正缓冲电路芯片及产生伽马电压的方法 - Google Patents

一种可编程伽玛校正缓冲电路芯片及产生伽马电压的方法 Download PDF

Info

Publication number
CN104021771B
CN104021771B CN201410269184.1A CN201410269184A CN104021771B CN 104021771 B CN104021771 B CN 104021771B CN 201410269184 A CN201410269184 A CN 201410269184A CN 104021771 B CN104021771 B CN 104021771B
Authority
CN
China
Prior art keywords
resistance
buffer circuit
circuit chip
gamma correction
correction buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201410269184.1A
Other languages
English (en)
Other versions
CN104021771A (zh
Inventor
曾德康
郭东胜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201410269184.1A priority Critical patent/CN104021771B/zh
Priority to PCT/CN2014/080830 priority patent/WO2015192389A1/zh
Priority to US14/379,845 priority patent/US20160247482A1/en
Publication of CN104021771A publication Critical patent/CN104021771A/zh
Application granted granted Critical
Publication of CN104021771B publication Critical patent/CN104021771B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Picture Signal Circuits (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Amplifiers (AREA)

Abstract

本发明提供一种可编程伽玛校正缓冲电路芯片及产生伽马电压的方法,其中,可编程伽玛校正缓冲电路芯片包括运算放大器OP,所述运算放大器的同相输入端通过第一电阻R1与基准电压输入端相连,所述运算放大器的反相输入端通过参考电阻Rf与输出端相连,所述运算放大器的反相输入端对地并联有n个第二电阻Rs,n为将所述可编程伽玛校正缓冲电路芯片产生的基准电压Vref进行等分的数量,所述基准电压Vref作为每一等份的基准电位差,所述每一第二电阻Rs均串联有一个开关S。本发明实施例通过对可编程伽玛校正缓冲电路芯片的构造进行改进,无需采用MOS管,减小了芯片体积,节省了成本。

Description

一种可编程伽玛校正缓冲电路芯片及产生伽马电压的方法
技术领域
本发明涉及图像显示领域,尤其涉及一种可编程伽玛校正缓冲电路芯片及产生伽马电压的方法。
背景技术
TFT-LCD驱动原理中数据驱动电路(Data Driver)通过伽马(gamma)电压作为基准产生实现gamma 2.2的校正。可编程伽玛校正缓冲电路芯片(P_Gamma IC)则是通过数位逻辑电路(Digital Logic Circuit)经数模转换DAC(Digital-to-Analogue Conversion)后,产生各gamma电压的集成芯片。
现有的P_Gamma IC都是将模拟基准电压Vref(reference voltage)通过数位逻辑电路细分为2S等分(S为数模转换位数),再经DAC模块中的场效应管(MOS管)进行选择对应的通道,最后经过电压跟随器(OP)得到对应的模拟电压(Analog voltage),产生模拟电压可所需的gamma电压。在这种情况下,共需S×2S个MOS管。图1所示为3-bit DAC模块电路,从图中可以看出,一共有24(3×8)个MOS管。对于更高位数,例如10-bit,则需要10240(10×1024)个MOS管。由于MOS管数量的多少将直接影响到IC的体积大小和成本高低,过多的MOS管无疑大大增加了IC的体积和成本。
发明内容
本发明所要解决的技术问题在于,提供一种有效减小体积、降低成本的可编程伽玛校正缓冲电路芯片及产生伽马电压的方法。
为了解决上述技术问题,本发明提供一种可编程伽玛校正缓冲电路芯片,包括运算放大器OP,所述运算放大器的同相输入端通过第一电阻R1与基准电压输入端相连,所述运算放大器的反相输入端通过参考电阻Rf与输出端相连,所述运算放大器的反相输入端对地并联有n个第二电阻Rs,n为将参考电压进行等分的数量,所述基准电压Vref作为每一等份的基准电位差,所述每一第二电阻Rs均串联有一个开关S。
其中,所述第二电阻Rs的阻值与参考电阻Rf的阻值相同。
其中,所述第二电阻Rs、参考电阻Rf以及第一电阻R1三者的阻值均相同。
本发明还提供一种产生伽马电压的方法,包括:
步骤S1,提供一种可编程伽玛校正缓冲电路芯片,其中,所述可编程伽玛校正缓冲电路芯片包括运算放大器OP,所述运算放大器的同相输入端通过第一电阻R1与基准电压输入端相连,所述运算放大器的反相输入端通过参考电阻Rf与输出端相连,所述运算放大器的反相输入端对地并联有n个第二电阻Rs,n为将参考电压进行等分的数量,所述基准电压Vref作为每一等份的基准电位差,所述每一第二电阻Rs均串联有一个开关S;
步骤S2,从可编程伽玛校正缓冲电路芯片的寄存器获得m值,控制m个开关S闭合,m是大于1且小于等于n的整数;
步骤S3,计算得到输出电压Vout。
其中,所述步骤S3中,所述输出电压Vout根据m值,所述第二电阻Rs的阻值以及参考电阻Rf的阻值计算得到。
其中,所述第二电阻Rs的阻值与参考电阻Rf的阻值相同。
其中,所述第二电阻Rs、参考电阻Rf以及第一电阻R1三者的阻值均相同。
本发明实施例通过对可编程伽玛校正缓冲电路芯片的构造进行改进,将其产生的基准电压作为所划分的每一等份的电位差,取代了DAC模块,无需采用MOS管,减小了芯片体积,节省了成本。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是现有数模转换模块电路示意图。
图2是本发明实施例一一种可编程伽玛校正缓冲电路芯片的电气原理示意图。
图3是本发明实施例二一种产生伽马电压的方法的流程示意图。
具体实施方式
请参照图2所示,本发明实施例一提供一种可编程伽玛校正缓冲电路芯片,包括运算放大器OP(Operational amplifier),该运算放大器的同相输入端通过第一电阻R1与基准电压输入端相连,该运算放大器的反相输入端通过参考电阻Rf与输出端相连,该运算放大器的反相输入端对地(GND)并联有n个第二电阻Rs,n为将参考电压进行等分的数量,基准电压Vref作为每一等份(step)的基准电位差,每一第二电阻Rs均串联有一个开关S。
由于OP具有极高的开环增益,在负反馈下,其输入信号处在很小的范围内,相差很小,近似相等(仅存在毫伏级的差异),相当于把那同相输入端与反相输入端短接,但实际
又没短接,即虚短。另外,OP输入电阻很大,流入OP的同相输入端和反相输入端中的电流十分微小,往往可以忽略,相当于OP的输入端开路,但实际并非开路,即虚断。利用OP的虚短原理可知,OP同相输入端电压与反相输入端电压均为基准电压Vref;利用OP的虚断原理可知,从n个第二电阻Rs(这些第二电阻Rs的阻值均相同)与开关组成的并联电路流出的电流,与流经参考电阻Rf的电流相同,因此,即有下述公式:
其中,m为可编程伽玛校正缓冲电路芯片中寄存器的值,可以根据需求进行修改,m是大于1且小于等于n的整数。
也就是说,确定参考电阻Rf和第二电阻Rs的阻值后,通过公式(2),OP输出端的输出电压Vout与基准电压Vref形成线性关系,这样,闭合不同数量的开关,即可得到不同的输出电压,进而得到液晶显示面板(TFT-LCD Panel)所需的各个伽马电压(Gamma voltage)。当从寄存器获得m的值后,则对应有m个开关闭合,使得Rs/m的值变小,通过公式(2)计算得到输出电压Vout。
例如,图2所示为将参考电压划分为1024等份,则运算放大器的反相输入端对地(GND)并联有1024个第二电阻Rs(Rs1,Rs2,Rs3,…,Rsn,n=1024),每一第二电阻Rs串联有一个开关S,开关数也为1024个。m的数值则在1~1024中取值,当m=2时,则有2个开关S闭合,此时相当于2个第二电阻Rs相并联后,一端与参考电阻Rf串联,另一端接地,则Vout=(1+Rs/Rf)Vref;同样,当m=8时,则有8个开关S闭合,即8个第二电阻Rs相并联后,一端与参考电阻Rf串联,另一端接地,则Vout=(1+8×Rs/Rf)Vref。
从图2也可以看出,其实际为一同相加法器,取代了现有技术的DAC模块,同样也能实现输出各种所需电压,无需采用MOS管,减小了芯片体积,节省了成本。
作为更优的实现方式,第二电阻Rs的阻值与参考电阻Rf的阻值相同,设为R,则公式(2)可以进一步简化为如下公式(3):
即Vout与Vref的线性关系更是直接只与m相关,获得m取值之后,直接可以计算得到Vout。
再进一步地,为使整个电路更易于实现,第二电阻Rs、参考电阻Rf以及第一电阻R1三者的阻值均相同。
再请参照图3所示,本发明实施例二提供一种产生伽马电压的方法,包括:
步骤S1,提供一种可编程伽玛校正缓冲电路芯片,其中,该可编程伽玛校正缓冲电路芯片包括运算放大器OP,该运算放大器的同相输入端通过第一电阻R1与基准电压输入端相连,该运算放大器的反相输入端通过参考电阻Rf与输出端相连,该运算放大器的反相输入端对地并联有n个第二电阻Rs,n为将参考电压进行等分的数量,基准电压Vref作为每一等份(step)的基准电位差,每一第二电阻Rs均串联有一个开关S;
步骤S2,从可编程伽玛校正缓冲电路芯片的寄存器获得m值,控制m个开关S闭合;
步骤S3,计算得到输出电压Vout。
具体地,步骤S3中,输出电压Vout根据m值,第二电阻Rs的阻值以及参考电阻Rf的阻值计算得到。具体计算方式可参见前述本发明实施例一中的公式(2)。如前所述,m是大于1且小于等于n的整数。
同样,本实施例中,第二电阻Rs的阻值与参考电阻Rf的阻值相同。进一步地,第二电阻Rs、参考电阻Rf以及第一电阻R1三者的阻值均相同。
本发明实施例通过对可编程伽玛校正缓冲电路芯片的构造进行改进,将其产生的基准电压作为所划分的每一等份的电位差,以加法器取代DAC模块,无需采用MOS管,减小了芯片体积,节省了成本。同时也使伽马电压的产生方式得到改良,避免采用高成本、大体积的元器件。
以上所揭露的仅为本发明较佳实施例而已,当然不能以此来限定本发明之权利范围,因此依本发明权利要求所作的等同变化,仍属本发明所涵盖的范围。

Claims (7)

1.一种可编程伽玛校正缓冲电路芯片,其特征在于,包括运算放大器OP,所述运算放大器的同相输入端通过第一电阻R1与基准电压输入端相连,所述运算放大器的反相输入端通过参考电阻Rf与输出端相连,所述运算放大器的反相输入端对地并联有n个第二电阻Rs,n为将参考电压进行等分的数量,所述基准电压Vref作为划分的每一等分的电位差,所述每一第二电阻Rs均串联有一个开关S。
2.根据权利要求1所述的可编程伽玛校正缓冲电路芯片,其特征在于,所述第二电阻Rs的阻值与参考电阻Rf的阻值相同。
3.根据权利要求2所述的可编程伽玛校正缓冲电路芯片,其特征在于,所述第二电阻Rs、参考电阻Rf以及第一电阻R1三者的阻值均相同。
4.一种产生伽马电压的方法,包括:
步骤S1,提供一种可编程伽玛校正缓冲电路芯片,其中,所述可编程伽玛校正缓冲电路芯片包括运算放大器OP,所述运算放大器的同相输入端通过第一电阻R1与基准电压输入端相连,所述运算放大器的反相输入端通过参考电阻Rf与输出端相连,所述运算放大器的反相输入端对地并联有n个第二电阻Rs,n为将参考电压进行等分的数量,所述基准电压Vref作为划分的每一等分的电位差,所述每一第二电阻Rs均串联有一个开关S;
步骤S2,从可编程伽玛校正缓冲电路芯片的寄存器获得m值,控制m个开关S闭合,m是大于1且小于等于n的整数;
步骤S3,计算得到输出电压Vout。
5.根据权利要求4所述的方法,其特征在于,所述步骤S3中,所述输出电压Vout根据m值,所述第二电阻Rs的阻值以及参考电阻Rf的阻值计算得到。
6.根据权利要求4所述的方法,其特征在于,所述第二电阻Rs的阻值与参考电阻Rf的阻值相同。
7.根据权利要求4所述的方法,其特征在于,所述第二电阻Rs、参考电阻Rf以及第一电阻R1三者的阻值均相同。
CN201410269184.1A 2014-06-17 2014-06-17 一种可编程伽玛校正缓冲电路芯片及产生伽马电压的方法 Expired - Fee Related CN104021771B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201410269184.1A CN104021771B (zh) 2014-06-17 2014-06-17 一种可编程伽玛校正缓冲电路芯片及产生伽马电压的方法
PCT/CN2014/080830 WO2015192389A1 (zh) 2014-06-17 2014-06-26 一种可编程伽玛校正缓冲电路芯片及产生伽马电压的方法
US14/379,845 US20160247482A1 (en) 2014-06-17 2014-06-26 Programmable Gamma Correction Buffer Circuit Chip and Method for Generating Gamma Voltage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410269184.1A CN104021771B (zh) 2014-06-17 2014-06-17 一种可编程伽玛校正缓冲电路芯片及产生伽马电压的方法

Publications (2)

Publication Number Publication Date
CN104021771A CN104021771A (zh) 2014-09-03
CN104021771B true CN104021771B (zh) 2017-02-15

Family

ID=51438497

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410269184.1A Expired - Fee Related CN104021771B (zh) 2014-06-17 2014-06-17 一种可编程伽玛校正缓冲电路芯片及产生伽马电压的方法

Country Status (3)

Country Link
US (1) US20160247482A1 (zh)
CN (1) CN104021771B (zh)
WO (1) WO2015192389A1 (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10263581B2 (en) * 2016-09-30 2019-04-16 Analog Devices, Inc. Amplifier calibration
CN106548760B (zh) * 2017-01-16 2019-06-07 京东方科技集团股份有限公司 一种伽马电压产生电路及控制方法、源极驱动器
US10068551B1 (en) * 2017-05-01 2018-09-04 Microsoft Technology Licensing, Llc Localized high brightness mode
CN109243355B (zh) * 2018-10-24 2021-04-06 惠科股份有限公司 伽马电压校正电路、方法及显示装置
JP6729670B2 (ja) * 2018-12-11 2020-07-22 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器
CN110111752A (zh) 2019-04-08 2019-08-09 北海惠科光电技术有限公司 一种驱动电路和显示装置
KR20220003735A (ko) * 2020-07-02 2022-01-11 엘지디스플레이 주식회사 디스플레이 장치 및 구동 회로

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5859633A (en) * 1996-03-26 1999-01-12 Lg Electronics Inc. Gradation driving circuit of liquid crystal display

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS609211A (ja) * 1983-06-29 1985-01-18 Fujitsu Ltd 絶対ゲイン調整回路
JP2001506837A (ja) * 1997-04-07 2001-05-22 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ ガンマ補正
JPH11175027A (ja) * 1997-12-08 1999-07-02 Hitachi Ltd 液晶駆動回路および液晶表示装置
JP2002250908A (ja) * 2001-02-23 2002-09-06 Matsushita Electric Ind Co Ltd 液晶表示装置及び画像表示応用機器
JP3661651B2 (ja) * 2002-02-08 2005-06-15 セイコーエプソン株式会社 基準電圧発生回路、表示駆動回路及び表示装置
CN101393730B (zh) * 2008-11-10 2010-08-04 友达光电股份有限公司 伽玛电压转换装置
CN101826308B (zh) * 2009-03-03 2012-07-11 联咏科技股份有限公司 伽玛电压产生装置及其伽玛电压产生器
KR101804994B1 (ko) * 2010-12-24 2017-12-07 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
CN102684623B (zh) * 2012-05-24 2015-08-26 上海交通大学 一种基于输入支路开关调制的反相放大电路
JP6058289B2 (ja) * 2012-06-05 2017-01-11 サターン ライセンシング エルエルシーSaturn Licensing LLC 表示装置、撮像装置及び階調電圧生成回路
CN103000157B (zh) * 2012-12-25 2015-04-15 深圳市华星光电技术有限公司 液晶显示器的驱动***的可编程伽马电路
CN103366667B (zh) * 2013-07-01 2016-03-30 北京京东方光电科技有限公司 伽马电压产生电路及控制方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5859633A (en) * 1996-03-26 1999-01-12 Lg Electronics Inc. Gradation driving circuit of liquid crystal display

Also Published As

Publication number Publication date
US20160247482A1 (en) 2016-08-25
WO2015192389A1 (zh) 2015-12-23
CN104021771A (zh) 2014-09-03

Similar Documents

Publication Publication Date Title
CN104021771B (zh) 一种可编程伽玛校正缓冲电路芯片及产生伽马电压的方法
CN103794187B (zh) 伽马参考电压产生装置及显示器
CN1171196C (zh) 电压供给装置和半导体装置、电光学装置和电子机器
CN104113212B (zh) 调压器的电流平衡、电流传感器和相位平衡的装置和方法
US10770011B2 (en) Buffer circuit, panel module, and display driving method
CN1825174A (zh) 灰度电压发生电路
CN104809978A (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
US7724089B2 (en) Amplifying circuit
CN102169680B (zh) 液晶显示模组及其响应速度的调整方法
CN105609073A (zh) 驱动电路、驱动方法及显示装置
CN105632395B (zh) 一种公共电极电压的补偿电路和显示装置
CN102354485A (zh) 基准电压生成电路、电源装置、液晶显示装置
CN102034452A (zh) 栅极驱动电路、液晶显示器及修改扫描信号的方法
CN101334680B (zh) 公共电压产生电路及液晶显示装置
CN101826307B (zh) 一种Gamma参考电压的产生电路和产生方法
CN106487374A (zh) 一种高速模拟电压信号缓冲器、芯片及通信终端
CN106959718A (zh) 调节器
CN104678626B (zh) 一种液晶显示器、其驱动方法及显示装置
CN106057138B (zh) 电源电路、栅极驱动电路及显示模块
CN107707245A (zh) 电平转移电路、显示装置驱动电路及显示装置
JP2013160823A (ja) 階調電圧発生回路および液晶表示装置
CN202394505U (zh) Lcd控制电路及lcd模块
CN102884723B (zh) 具有电流反射器的电流电压转换器、放大器的输入级及相应放大器
CN107422773B (zh) 数字低压差稳压器
CN103631310A (zh) 带隙基准电压源

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20170215