CN103367436B - 一种沟槽肖特基mos半导体装置及其制造方法 - Google Patents
一种沟槽肖特基mos半导体装置及其制造方法 Download PDFInfo
- Publication number
- CN103367436B CN103367436B CN201210106400.1A CN201210106400A CN103367436B CN 103367436 B CN103367436 B CN 103367436B CN 201210106400 A CN201210106400 A CN 201210106400A CN 103367436 B CN103367436 B CN 103367436B
- Authority
- CN
- China
- Prior art keywords
- groove
- layer
- semiconductor device
- semiconductor
- conduction type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 60
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 10
- 238000000034 method Methods 0.000 title claims description 11
- 229910052751 metal Inorganic materials 0.000 claims abstract description 12
- 239000002184 metal Substances 0.000 claims abstract description 11
- 150000001875 compounds Chemical class 0.000 claims abstract description 5
- 239000000463 material Substances 0.000 claims description 34
- 210000000746 body region Anatomy 0.000 claims description 16
- 239000000758 substrate Substances 0.000 claims description 13
- 238000002161 passivation Methods 0.000 claims description 10
- 230000004888 barrier function Effects 0.000 claims description 8
- 239000012535 impurity Substances 0.000 claims description 5
- 238000000151 deposition Methods 0.000 claims description 4
- 238000005245 sintering Methods 0.000 claims description 4
- 238000000137 annealing Methods 0.000 claims description 3
- 238000009792 diffusion process Methods 0.000 claims description 3
- 238000005530 etching Methods 0.000 claims description 3
- 238000011049 filling Methods 0.000 claims description 3
- 230000015572 biosynthetic process Effects 0.000 abstract 1
- 239000007769 metal material Substances 0.000 abstract 1
- 239000002210 silicon-based material Substances 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 125000004437 phosphorous atom Chemical group 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
Landscapes
- Electrodes Of Semiconductors (AREA)
Abstract
本发明提出一种沟槽肖特基MOS半导体装置,使用金属或金属与半导体材料形成的化合物替代传统MOS器件的半导体材料源区,并且将肖特基结引入器件中,简化了器件的结构和制造工艺,降低了器件的导通压降,提高了器件的开关速度;本发明还提出一种沟槽肖特基MOS半导体装置的制造工艺。
Description
技术领域
本发明主要涉及到一种沟槽肖特基MOS半导体装置,本发明的半导体装置是功率MOSFET器件的基础结构,本发明还涉及一种沟槽肖特基MOS半导体装置的制造工艺。
背景技术
具有沟槽结构的半导体器件,已成为器件发展的重要趋势。对于功率半导体器件,不断降低导通压降和不断提高器件开关速度成为器件发展的重要趋势。
传统沟槽MOS器件在沟槽内壁生长有栅氧,沟槽内填充有多晶硅,沟槽边侧半导体材料依次设置有源区、体区和漏区。
发明内容
本发明提出一种沟槽肖特基MOS半导体装置。
一种沟槽肖特基MOS半导体装置,其特征在于:包括:衬底层,为半导体材料;漂移层,为第一传导类型的半导体材料,位于衬底层之上;多个沟槽,位于漂移层中和半导体装置表面,沟槽内壁有绝缘层,同时,沟槽内填充有多晶半导体材料;体区,为第二传导类型的半导体材料,临靠沟槽侧壁和半导体装置表面,体区之间为第一传导类型的半导体材料,且与漂移层相连;源区,为金属或金属与半导体材料形成的化合物,位于体区表面;肖特基势垒结,位于体区之间的第一传导类型的半导体材料表面。
一种沟槽肖特基MOS半导体装置的制造方法,其特征在于:包括如下步骤:在衬底层上通过外延生产形成第一传导类型的半导体材料层;在表面形成钝化层,在待形成沟槽区域表面去除钝化层;进行刻蚀半导体材料,形成沟槽;通过倾斜注入退火工艺,进行杂质扩散;在沟槽内壁形成绝缘层,在沟槽内填充多晶半导体材料;在器件表面形成钝化层,然后去除器件表面部分钝化层;在器件表面淀积金属,进行烧结。
本发明的一种沟槽肖特基MOS半导体装置,使用金属或金属与半导体材料形成的化合物替代传统MOS器件的半导体材料源区,并且将肖特基结引入器件中,简化了器件的结构和制造工艺,降低了器件的导通压降,提高了器件的开关速度。
附图说明
图1为本发明一种沟槽肖特基MOS半导体装置。
其中,
1、衬底层;
2、漂移层;
3、体区
4、源区;
5、氧化层;
6、N型多晶半导体材料;
7、肖特基势垒结。
具体实施方式
图1示出了本发明一种沟槽肖特基MOS半导体装置的示意性剖面图,下面结合图1详细说明本发明的半导体装置。
一种沟槽肖特基MOS半导体装置包括:衬底层1,为N导电类型半导体硅材料,磷原子掺杂浓度为1E19cm-3;漂移层2,位于衬底层1之上,为N传导类型的半导体硅材料,磷原子掺杂浓度为1E16cm-3,厚度为10um;体区3,位于漂移层2之上,临靠沟槽,为P传导类型的半导体材料,体区3厚度为2um;源区4,临靠沟槽和体区表面,为金属与半导体材料形成的化合物;氧化层5,为硅材料的氧化物,位于沟槽内壁;沟槽的宽度为2um,沟槽之间的间距为3um,;N型多晶半导体材料6,位于沟槽内,为高浓度杂质掺杂的多晶半导体材料;肖特基势垒结7,位于体区3之间的N型半导体材料表面。
本实施例的工艺制造流程如下:
第一步,在衬底层1上通过外延生产形成第一传导类型的半导体材料漂移层2;
第二步,在表面热氧化形成氧化层,在待形成沟槽区域表面去除氧化层;
第三步,进行干法刻蚀,去除半导体材料,形成沟槽;
第四步,通过倾斜注入硼退火,进行杂质扩散形成体区3;
第五步,在沟槽内壁热氧化形成氧化层5,在沟槽内填充N型多晶半导体材料6;
第六步,在器件表面形成钝化层,然后去除器件表面部分钝化层;
第七步,在器件表面淀积势垒金属,进行烧结工艺,形成源区4和肖特基势垒结7,如图1所示。
然后在此基础上,淀积金属铝,然后反刻铝,为器件引出源极和栅极。通过背面金属化工艺为器件引出漏极。
通过上述实例阐述了本发明,同时也可以采用其它实例实现本发明。本发明不局限于上述具体实例,因此本发明由所附权利要求范围限定。
Claims (3)
1.一种沟槽肖特基MOS半导体装置,其特征在于:包括:
衬底层,为半导体材料;
漂移层,为第一传导类型的半导体材料,位于衬底层之上;多个
沟槽,位于漂移层中和半导体装置表面,沟槽内壁有绝缘层,同时,沟槽内填充有多晶半导体材料作为栅极;
体区,为第二传导类型的半导体材料,临靠沟槽侧壁和半导体装置表面,体区之间为第一传导类型的半导体材料,体区与漂移层相连,体区之间第一传导类型半导体材料与漂移层相连;
源区,为金属与半导体材料烧结形成的化合物,位于体区表面,临靠沟槽侧壁;
肖特基势垒结,位于体区之间的第一传导类型的半导体材料表面。
2.如权利要求1所述的半导体装置,其特征在于:所述的体区表面为肖特基势垒结。
3.一种如权利要求1所述的沟槽肖特基MOS半导体装置的制造方法,其特征在于:包括如下步骤:
1)在衬底层上通过外延生长形成第一传导类型的半导体材料层;
2)在第一传导类型半导体材料表面形成钝化层,在待形成沟槽区域表面去除钝化层;
3)进行刻蚀半导体材料,形成沟槽;
4)通过倾斜注入第二传导类型杂质退火工艺,进行杂质扩散;
5)在沟槽内壁形成绝缘层,在沟槽内填充多晶半导体材料;
6)在衬底层上表面形成钝化层,然后去除衬底层上表面部分钝化层;
7)在衬底层上表面淀积金属,进行烧结,形成源区和肖特基势垒结。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210106400.1A CN103367436B (zh) | 2012-04-03 | 2012-04-03 | 一种沟槽肖特基mos半导体装置及其制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210106400.1A CN103367436B (zh) | 2012-04-03 | 2012-04-03 | 一种沟槽肖特基mos半导体装置及其制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103367436A CN103367436A (zh) | 2013-10-23 |
CN103367436B true CN103367436B (zh) | 2017-08-08 |
Family
ID=49368407
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210106400.1A Active CN103367436B (zh) | 2012-04-03 | 2012-04-03 | 一种沟槽肖特基mos半导体装置及其制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103367436B (zh) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101523583A (zh) * | 2006-09-30 | 2009-09-02 | 万国半导体股份有限公司 | 沟槽结势垒可控肖特基二极管 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6188105B1 (en) * | 1999-04-01 | 2001-02-13 | Intersil Corporation | High density MOS-gated power device and process for forming same |
JP3754266B2 (ja) * | 2000-03-29 | 2006-03-08 | 三洋電機株式会社 | 絶縁ゲート型半導体装置の製造方法 |
US6376315B1 (en) * | 2000-03-31 | 2002-04-23 | General Semiconductor, Inc. | Method of forming a trench DMOS having reduced threshold voltage |
JP2002305304A (ja) * | 2001-04-05 | 2002-10-18 | Toshiba Corp | 電力用半導体装置 |
-
2012
- 2012-04-03 CN CN201210106400.1A patent/CN103367436B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101523583A (zh) * | 2006-09-30 | 2009-09-02 | 万国半导体股份有限公司 | 沟槽结势垒可控肖特基二极管 |
Also Published As
Publication number | Publication date |
---|---|
CN103367436A (zh) | 2013-10-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103035725B (zh) | 双栅极捆扎的vdmos器件 | |
CN102931090B (zh) | 一种超结mosfet的制造方法 | |
CN103137710B (zh) | 一种具有多种绝缘层隔离的沟槽肖特基半导体装置及其制备方法 | |
CN103137688B (zh) | 一种沟槽mos结构半导体装置及其制造方法 | |
CN103199119B (zh) | 一种具有超结结构的沟槽肖特基半导体装置及其制备方法 | |
CN103137689B (zh) | 一种具有超结沟槽mos结构的半导体装置及其制造方法 | |
CN103545381B (zh) | 一种水平结构沟槽肖特基半导体装置及其制备方法 | |
CN103378171B (zh) | 一种沟槽肖特基半导体装置及其制备方法 | |
CN103367396B (zh) | 一种超级结肖特基半导体装置及其制备方法 | |
CN103367436B (zh) | 一种沟槽肖特基mos半导体装置及其制造方法 | |
CN106653610A (zh) | 一种改良的沟槽超势垒整流器件及其制造方法 | |
CN103378178B (zh) | 一种具有沟槽结构肖特基半导体装置及其制备方法 | |
CN103367437B (zh) | 一种沟槽mos半导体装置及其制造方法 | |
CN103579370B (zh) | 一种具有化学配比失配绝缘材料的电荷补偿半导体结装置 | |
CN103515450B (zh) | 一种沟槽电荷补偿肖特基半导体装置及其制造方法 | |
CN103022087A (zh) | 一种半导体晶片及其制造方法 | |
CN103489895B (zh) | 一种沟槽超结半导体装置 | |
CN103378177B (zh) | 一种具有沟槽肖特基半导体装置及其制备方法 | |
CN103367433B (zh) | 一种沟槽超级结mos半导体装置及其制造方法 | |
CN103367434B (zh) | 一种超级结沟槽mos半导体装置 | |
CN103378172B (zh) | 一种肖特基半导体装置及其制备方法 | |
CN103531628B (zh) | 一种沟槽肖特基mos半导体装置 | |
CN103383969B (zh) | 一种肖特基器件及其制备方法 | |
CN103515449B (zh) | 一种具有电荷补偿沟槽肖特基半导体装置及其制备方法 | |
CN103390651B (zh) | 一种沟槽肖特基半导体装置及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right | ||
TR01 | Transfer of patent right |
Effective date of registration: 20210425 Address after: Room 301, 3rd floor, building 16, Guangxi Huike Technology Co., Ltd., No. 336, East extension of Beihai Avenue, Beihai Industrial Park, 536000, Guangxi Zhuang Autonomous Region Patentee after: Beihai Huike Semiconductor Technology Co.,Ltd. Address before: 113200 Liaoning Province Xinbin Xinbin Manchu Autonomous County town Yan Water Street No. 6, the Federation of the disabled Patentee before: Zhu Jiang |