CN102820005A - 显示装置、像素电路、电子设备和显示装置的驱动方法 - Google Patents

显示装置、像素电路、电子设备和显示装置的驱动方法 Download PDF

Info

Publication number
CN102820005A
CN102820005A CN2012101753377A CN201210175337A CN102820005A CN 102820005 A CN102820005 A CN 102820005A CN 2012101753377 A CN2012101753377 A CN 2012101753377A CN 201210175337 A CN201210175337 A CN 201210175337A CN 102820005 A CN102820005 A CN 102820005A
Authority
CN
China
Prior art keywords
pulse
driving
display device
signal
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2012101753377A
Other languages
English (en)
Inventor
丰村直史
山下淳一
内野胜秀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Joled Inc
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN102820005A publication Critical patent/CN102820005A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明涉及一种显示装置、像素电路、电子设备和显示装置的驱动方法。所述显示装置包括:显示部;保持电容;写入晶体管,所述写入晶体管将对应于视频信号的驱动电压写入至所述保持电容;驱动晶体管,所述驱动晶体管根据被写入至所述保持电容的所述驱动电压驱动所述显示部;以及脉冲宽度调整部,所述脉冲宽度调整部对用于形成驱动脉冲的脉冲信号的宽度进行调整以对应于环境变化,所述驱动脉冲用于驱动所述写入晶体管和/或所述驱动晶体管。所述像素电路包括显示部、保持电容、写入晶体管以及驱动晶体管。根据本发明,不论环境如何变化,均能够抑制由用于构成像素电路的元件的特性偏差导致的显示不均匀现象。

Description

显示装置、像素电路、电子设备和显示装置的驱动方法
相关申请的交叉参考
本申请包含与2011年6月8日向日本专利局提交的日本优先权专利申请JP 2011-128239所公开的内容相关的主题,因此将该日本优先权申请的全部内容以引用的方式并入本文。
技术领域
本发明涉及显示装置、该显示装置中使用的像素电路、包含该显示装置的电子设备和该显示装置的驱动方法。
背景技术
目前,通常使用包含具有显示元件(也称为“电光元件(electroopticelement)”)的像素电路(也称为“像素”)的显示装置以及包含上述显示装置的电子设备。将电光元件用作像素中的显示元件的显示装置是公知的,该电光元件的亮度随着向其施加的电压或其中流过的电流而发生变化。例如,亮度随着施加电压而发生变化的电光元件的典型示例是液晶显示元件。另一方面,亮度随着流过的电流而发生变化的电光元件的典型示例是有机电致发光元件(有机EL元件或有机发光二极管(Organic LightEmitting Diode,OLED))(下文中称为“有机EL元件”)。使用上述有机EL元件的有机EL显示装置是所谓的自发光型显示装置,其将作为自发光元件的电光元件用作像素中的显示元件。
目前,在使用显示元件的显示装置中,无源矩阵***和有源矩阵***都可以被用于作为用于驱动显示装置的***。然而,尽管采用无源矩阵***的显示装置的结构简单,但是其存在着可能难以实现大型的且具有高清晰度的显示装置的问题。
因此,近年来,用于对提供到在像素内部设置的显示元件的像素信号进行控制的有源矩阵***已经取得了积极的发展,上述像素信号例如是通过使用诸如也在像素内部设置的绝缘栅极场效应晶体管(一般地,薄膜晶体管(TFT))等有源元件的晶体管作为开关晶体管而被提供至上述显示元件。
在现有的利用有源矩阵***的显示装置中,由于工艺变化,用于驱动各个显示元件的晶体管的阈值电压和迁移率存在偏差。另外,显示元件的特性随着时间而发生变化。驱动晶体管的上述特性偏差以及诸如显示元件等用于构成像素电路的元件的特性变化对发光亮度产生影响。也就是说,如果对所有的像素均提供具有相同电平的图像信号,所有的像素发出相同亮度的光,因此应该能够获得画面的一致性。然而,驱动晶体管的特性偏差以及显示元件的特性变化影响了画面的均匀性。为了解决上述问题,例如在日本专利第4240059号公报或日本专利第4240068号公报中提出如下技术:为了对显示装置的整个画面的发光亮度进行均一控制,对由各像素电路内的诸如显示元件的晶体管等用于构成像素电路的元件的特性偏差所导致的显示不均匀性进行修正。
这里,用于构成像素电路的元件的特性受到环境特性的影响。然而,日本专利第4240059号公报或日本专利第4240068号公报中提出的技术没有公开用于解决环境特性的影响的方法。
发明内容
鉴于以上问题而提出了本发明,并且因此期望提供如下一种显示装置、在该显示装置中使用的像素电路、包含该显示装置的电子设备以及该显示装置的驱动方法,在上述显示装置中,不论环境如何变化,都能够抑制由用于构成像素电路的元件的特性偏差导致的显示不均匀现象。
为了实现上述目的,本发明实施方式提供了一种显示装置,所述显示装置包括:显示部;保持电容;写入晶体管,所述写入晶体管将对应于视频信号的驱动电压写入至所述保持电容;驱动晶体管,所述驱动晶体管根据被写入至所述保持电容的所述驱动电压驱动所述显示部;以及脉冲宽度调整部,所述脉冲宽度调整部对用于形成驱动脉冲的脉冲信号的宽度进行调整以对应于环境变化,所述驱动脉冲用于驱动所述写入晶体管和/或所述驱动晶体管。
本发明另一实施方式提供了一种像素电路,所述像素电路包括:显示部;保持电容;写入晶体管,所述写入晶体管将对应于视频信号的驱动电压写入至所述保持电容;以及驱动晶体管,所述驱动晶体管根据被写入到所述保持电容的所述驱动电压驱动所述显示部。所述写入晶体管和/或所述驱动晶体管中使用的驱动脉冲的脉冲宽度可调整地形成为与环境依赖性相对应。
本发明又一实施方式提供了一种电子设备,所述电子设备包括:像素部,在所述像素部中布置有显示元件,各个所述显示元件均包括显示部、保持电容、写入晶体管和驱动晶体管,所述写入晶体管将对应于视频信号的驱动电压写入至所述保持电容,所述驱动晶体管根据被写入至所述保持电容的所述驱动电压驱动所述显示部;信号生成部,所述信号生成部生成被提供至所述像素部的所述视频信号;驱动线,所述驱动线布置在所述像素部中,并且提供驱动脉冲以便对在预定方向上布置的所述写入晶体管和/或所述驱动晶体管进行驱动;选择部,所述选择部对所述驱动线进行选择;脉冲宽度调整部,所述脉冲宽度调整部对用于形成所述驱动脉冲的脉冲信号的宽度进行调整以对应于环境变化,所述驱动脉冲用于驱动所述写入晶体管和/或所述驱动晶体管;以及脉冲生成部,所述脉冲生成部根据从所述脉冲宽度调整部输出的脉冲信号生成所述用于形成所述驱动脉冲的脉冲信号。所述选择部根据所述脉冲生成部中生成的脉冲信号将所述驱动脉冲分别提供至所述驱动线。
本发明再一实施方式提供了一种显示装置的驱动方法,所述显示装置包括像素部,在所述像素部中布置有显示元件,各个所述显示元件均包括显示部、保持电容、写入晶体管和驱动晶体管,所述写入晶体管将对应于视频信号的驱动电压写入至所述保持电容,所述驱动晶体管根据被写入至所述保持电容的所述驱动电压驱动所述显示部,所述驱动方法包括:对用于形成驱动脉冲的脉冲信号的宽度进行调整以对应于环境变化,所述驱动脉冲用于驱动所述写入晶体管和/或所述驱动晶体管。
简言之,在本说明书公开的技术中,对用于形成驱动脉冲的脉冲信号的宽度进行特征以与环境变化相对应,所述驱动脉冲用于驱动所述写入晶体管和/或所述驱动晶体管。能够根据脉冲宽度得到自动调整以对应于环境变化的脉冲信号来生成所述驱动脉冲,从而消除用于构成像素电路的元件的特性的环境依赖性。即使在用于构成像素电路的元件的特性受到环境特性影响从而最佳修正时段对应于环境变化而发生变化时,仍能够根据其脉冲宽度收到调整以对应于环境变化的脉冲信号来生成驱动脉冲,上述脉冲信号的脉冲宽度用于规定处理时段。因此,不论环境如何变化,均能够抑制由用于构成像素电路的元件的特性偏差导致的显示不均匀现象。
如上所述,根据本发明,不论环境如何变化,均能够抑制由用于于构成像素电路的元件的特性偏差导致的显示不均匀现象。
附图说明
图1是表示作为本发明第一实施方式的显示装置的有源矩阵型显示装置的示意性结构的框图;
图2是表示作为本发明第一实施方式的变形例的显示装置的与彩色图像显示兼容的有源矩阵型显示装置的示意性结构的框图;
图3是表示本发明第二实施方式的发光元件(实质上是像素电路)的结构的部分横截面图;
图4是表示本发明第一实施方式的实施例1的显示装置中的像素电路的一种形式的结构的电路图(部分是框图);
图5是表示本发明第一实施方式的实施例1的显示装置(包括像素电路)的整体外形的结构的电路图(部分是框图);
图6是说明了本发明第三实施方式的显示装置的像素电路的驱动方法的时序图;
图7A至图7G是分别说明在图6中所示的时序图中的主要时段内的等效电路和操作状态的电路图;
图8A、图8B和图8C分别是说明设置在像素电路的周边的周边电路的比较例的电路图、时序图和电路图;
图9A和图9B分别是表示在图8C中所示的逻辑电路中的时序的时序图,以及表示实现图9A中所示时序的详细结构的电路图;
图10A、图10B和图10C分别是说明用于对应于元件特性的环境依赖性自动调整修正时段的技术的基本概念的电路图和时序图;
图11A、图11B和图11C分别是说明在图10A、图10B和图10C中所示的用于自动调整修正时段从而与元件特性的环境依赖性相对应的技术的具体应用示例的电路图和时序图;
图12A、图12B和图12C分别是说明本发明第一实施方式的实施例2的像素电路的驱动方法的框图(部分是电路)、时序图和框图(部分是电路),实施例2关注于用于解决由于晶体管的特性偏差导致的显示不均匀的方法,所述晶体管构成的逻辑电路生成用于形成驱动脉冲的脉冲信号;
图13A和图13B分别是说明通过关注于用于解决由于晶体管的特性偏差导致的显示不均匀的方法的本发明第一实施方式的实施例3的像素电路的驱动方法的框图(部分是电路)、时序图和框图(部分是电路),所述晶体管构成的逻辑电路生成用于形成驱动脉冲的脉冲信号;
图14是表示作为应用有第一实施方式的图1中所示的显示装置的应用实例1的电视接收机的外观的立体图;
图15是表示当从背面看时作为应用有第一实施方式的图1中所示的显示装置的应用实例2的数码相机的外观的立体图;
图16是表示作为应用有第一实施方式的图1中所示的显示装置的应用实例3的摄像机的外观的立体图;
图17是表示作为应用有第一实施方式的图1中所示的显示装置的应用实例4的计算机的外观的立体图;以及
图18是作为应用有第一实施方式的图1中所示的显示装置的应用实例5的手机在打开状态下的正视图、在打开状态下的侧视图和在闭合状态下的正视图。
具体实施方式
下面将参照附图详细说明本发明的实施方式。当要在形式上将功能元件相互区分时,通过对它们添加字母或“_n”(n:数字字符),或者字母与“_n”的组合的后缀。另一方面,当在不需要将功能元件特别地互相区分的情况下对它们进行说明时,则在说明中省略上述后缀。这也适用于附图。
需要注意的是,下文中将按照下面的顺序进行说明。
1.整体概述;
2.显示装置的概述;
2-1.显示装置(第一实施方式)
2-2.发光元件(像素电路)(第二实施方式)
2-3.发光部的驱动方法:基本(第三实施方式)
3.电子设备(第四实施方式);
4.具体实施例
4-1.实施例1(像素电路):与元件特性的环境依赖性相对应的修正时段的调整
4-2.实施例2(电路的驱动方法):实施例1+由驱动脉冲的形状的偏差所导致的显示不均匀现象的对策(相同脉冲信号的开关选择)
4-3.实施例3(电路的驱动方法):实施例1+由驱动脉冲的形状的偏差所导致的显示不均匀现象的对策(对脉冲生成部中生成的脉冲信号进行移位)
5.应用实例
5-1.应用实例1
5-2.应用实例2
5-3.应用实例3
5-4.应用实例4
5-5.应用实例5
6.本发明的构成
1.整体概述
在本发明的实施方式的组成中,像素电路、显示装置或电子设备包括显示部、保持电容、写入晶体管和驱动晶体管。在此情况下,写入晶体管将对应于视频信号的驱动电压写入保持电容。另外,驱动晶体管根据写入至保持电容的驱动电压来驱动显示部。此外,像素电路、显示装置或电子设备还包括脉冲宽度调整部,上述脉冲宽度调整部对用于驱动写入晶体管和驱动晶体管中至少一者的驱动脉冲进行调整,以使其与环境变化相对应。根据上述像素电路、显示装置、电子设备和显示装置(或像素电路)的驱动方法,由于能够根据脉冲宽度受到调整的脉冲信号来生成驱动脉动,所以能够执行与环境依赖性相对应的处理。因而,能够执行与环境变化无关的处理。因此,即使在用于构成像素电路的元件的特性受到环境特性的影响时,仍能够抑制由用于构成像素电路的元件的特性偏差所导致的显示不均匀现象。
优选地,像素电路、显示装置或电子设备包括像素部,在所述像素部中,像素电路布置在预定方向上,各个像素电路均包括显示部、保持电容、写入晶体管和驱动晶体管。在像素部中布置有驱动线,通过上述驱动线将驱动脉冲分别提供至在预定方向上布置的写入晶体管和/或驱动晶体管。优选地,在本发明实施方式的组成中,像素电路、显示装置或电子设备还包括选择部和脉冲生成部。在此情况下,选择部用于选择驱动线。另外,脉冲生成部根据从脉冲宽度调整部输出的脉冲信号生成用于形成驱动脉冲的脉冲信号。选择部根据脉冲生成部生成的脉冲信号将驱动脉冲分别提供至驱动线。
优选地,仅需要将脉冲宽度调整部布置在写入晶体管或驱动晶体管的附近。或者,优选地,只需要将脉冲宽度调整部布置在像素部附近的位于像素部外部的部分中。其原因在于,尽可能地使脉冲宽度调整与用于构成像素部的元件的环境变化特性相对应。
优选地,脉冲宽度调整部包括延迟部和门电路部。在此情况下,延迟部对输入到延迟部的脉冲信号进行延迟。另外,门电路部根据输入至延迟部的脉冲信号以及从延迟部输出的脉冲信号生成脉冲信号。该结构通过利用脉冲延迟来调整脉冲宽度。延迟部提供与用于构成像素电路的元件(例如,驱动晶体管)的环境变化特性相对应的延迟量。例如,优选地,延迟部包括一级或多级的诸如缓冲器或反相器等逻辑门。仅需要在考虑用于构成像素电路的元件的环境变化特性和用于设定处理期间所需的脉冲宽度的情况下设定级数。在此情况下,需要以如下方式对用于构成各个逻辑门自身的晶体管电路的构造进行设计:自动调整脉冲的宽度,以消除用于构成像素电路的元件的环境变化特性。
选择部可以采用如下结构,该结构包括为每条驱动线设置的脉冲生成部。简言之,在该结构中,各个驱动线设置有脉冲生成部。
优选地,选择部采用如下结构,该结构所包括的脉冲生成部的数量小于驱动线的数量,并且该结构根据脉冲生成部所生成的脉冲信号将驱动脉冲分别提供至多条驱动线。
由于驱动部根据脉冲生成部所生成的脉冲信号将驱动脉冲分别提供至多条驱动线,所以脉冲生成部的数量可以少于驱动线的总数。在此情况下,可以为所有的驱动线设置一个脉冲生成部。或者,也可以将所有驱动线中的部分驱动线设定为一个单元,并且为各个单元设置脉冲生成部。
对于脉冲生成部的部分布置,尽管可以将脉冲生成部布置在扫描线的最外部,但是优选地,仅需要将脉冲生成部布置在扫描线的布置方向上的中间部分。其原因在于,这种布置能够减小由从脉冲生成部输出的脉冲信号的延迟量的差异引起的缺点。附带地说明,当为所有驱动线中的作为每个单元的部分驱动线设置脉冲生成部时,对于每个单元来说,仅需要将脉冲生成部布置在驱动线的布置方向上的中间部分。
可以将脉冲生成部设置在像素部内部或者也可以设置在像素部的外部。当脉冲生成部设置在像素部外部时,产生了能够使选择部(扫描部)和脉冲生成部彼此一体形成的优点。该结构适用于像素部和选择部(扫描部)彼此分离设置的情况。
在本发明的实施方式的组成中,显示装置或电子设备能够采用如下结构,该结构还包括开关部,该开关部针对每条驱动线具有开关电路。在此情况下,开关电路根据选择部对驱动线的选择来取出脉冲生成部中生成的脉冲信号,从而将由此取出的脉冲信号提供给由此选择的驱动线中。开关电路只需要利用互补金属氧化物半导体(Complementary MetalOxide Semiconductor,CMOS)等中的传输栅极结构。在此情况下,对于输入到像素电路的驱动脉冲,在面板内或面板外全部地生成脉冲信号之后,通过CMOS开关获取最终的脉冲信号从而将它们分别提供至扫描线。由于“在面板内或面板外全部地生成”,所以脉冲生成部只需要以相同的时序为驱动线生成脉冲信号。如果脉冲生成部以不同的时序为驱动线生成脉冲信号,那么开关电路可能需要采取诸如脉冲移位机制等措施。开关电路可以设置在像素部内部或像素部外部。当开关电路设置在像素部外部时,产生了选择部(扫描部)和开关电路(以及脉冲生成部)能够彼此一体形成的优点。该结构适用于像素部与选择部(扫描部)彼此分离设置的情况。
在本发明实施方式的组成中,显示装置或电子设备还能够采用如下构造:选择部包括移位寄存器部,该移位寄存器部以一个单位时段的脉冲信号为增量对脉冲生成部中生成的脉冲信号进行移位,从而将这样移位的脉冲信号分别提供至驱动线。因此,不仅在一个单位时段内完成一系列处理时,而且当在多个单位时段内执行一系列处理时,均能够放宽到一定程度,即,每行或每列的驱动脉冲的形状(宽度、变化特性等)具有偏差。因此,能够改善由驱动脉冲形状的偏差所导致的处理时段的偏差以亮度不均匀(在彩色显示的情况下是颜色不均匀)的形式出现的缺点,其中驱动脉冲形状的偏差是由用于构成逻辑电路的晶体管的特性偏差导致的。
例如,在视频信号通过写入晶体管被提供到保持电容的一个端子的同时,驱动脉冲用于进行通过驱动晶体管将电流提供到保持电容的处理。在用于修正驱动晶体管迁移率的迁移率修正步骤中使用该处理(即在视频信号通过写入晶体管被提供到保持电容的一个端子的同时通过驱动晶体管向保持电容提供电流的处理)。
驱动脉冲还被用于修正驱动晶体管的阈值电压的偏差。驱动脉冲还可以与上述的迁移率修正一起使用。
对于装置结构,可以采用如下结构,该结构包括像素部,显示部在像素部中布置成线或二维矩阵。
例如,可以将包含诸如有机电致发光发光部、无机电致发光发光部、LED发光部或半导体激光发光部等自发光型发光部的发光元件用作显示部。特别地,只需要将有机电致发光发光部用作显示部。
2.显示装置的概述
在下面的说明中,为了便于理解对应关系,分别使用与用于构成电路的元件的附图标记相同的附图标记来表示用于构成电路的元件的电阻值、电容(静电容)等。
基本
首先,对包含发光元件的显示装置的概况进行说明。在下面将要说明的电路结构的说明中,将“电连接”简称为“连接”。同样,除非有特别地说明,否则“电连接”不仅限于“直接连接”而且包括通过任何其它适合的晶体管(其代表是开关晶体管)或任何其它适合的电器元件(也可以是有源元件之外的无源元件)进行的“连接”。
显示装置包括多个像素电路(在一些情况下或者简称为“像素”)。各像素电路包括显示元件(电光元件),显示元件具有发光部和用于驱动发光部的驱动电路。例如,可以将包含诸如有机电致发光发光部、无机电致发光发光部、LED发光部或半导体激光发光部等自发光型发光部的发光元件用作显示部。需要注意的是,尽管采用恒流驱动型***作为用于驱动显示元件的发光部的***,但是原则上,***不限于恒流驱动型***,也可以采用恒压驱动型***。
在下面的说明中,将对包含有机电致发光发光部(作为发光元件)的显示装置的情况进行说明。更具体地,发光元件是具有如下结构的有机电致发光元件(有机EL元件):驱动电路以及与驱动电路连接的有机电致发光发光部(ELP:发光部)彼此层叠。
尽管作为用于驱动发光部ELP的驱动电路的多种电路是公知的,但像素电路可以采用包含5Tr/1C型、4Tr/1C型、3Tr/1C型或2Tr/1C型等驱动电路的结构。这里,术语“αTr/1C型”中的α表示晶体管的数量,“1C”表示电容部包括一个保持电容Ccs(电容器)。尽管用于构成驱动电路的所有晶体管适当地优选地是由n沟道晶体管构成的,但是本发明并不限于此,在一些情况下,用于构成驱动电路的部分晶体管也可以由p沟道晶体管构成。需要注意的是,也可能采用如下结构:晶体管形成在半导体基板等上。特别地,用于构成驱动电路的各晶体管的结构没有特定限定,其可以使用(不限于)以金属氧化物半导体场效应晶体管(MetalOxide Semiconductor Field-Effect Transistor,MOSFET)为代表的绝缘栅极场效应晶体管(一般地,薄膜晶体管(TFT))。此外,用于构成驱动电路的各晶体管可以是增强型或耗尽型中的任一种,或者也可以是单栅极型或双栅极型中的任一种。
在上述任一种结构中,基本地,类似于2Tr/1C型驱动结构,显示装置包括如下最小构成元件:发光部ELP、驱动晶体管TRD、写入晶体管TRW(也称为“采样晶体管”)、至少包括写入扫描部的垂直扫描部、具有信号输出部功能的水平驱动部和保持电容Ccs。各扫描部是用于选择驱动线(扫描线)的选择部的示例。优选地,为了构造自举电路(bootstrapcircuit),保持电容Ccs连接在驱动晶体管TRD的控制输入端(栅极端)与主电极端(源极和漏极区域)中一者(典型地,源极电极端)之间。在驱动晶体管TRD中,一个主电极端与发光部ELP连接,并且另一个主电极端与电源线PWL连接。来自电源电路或来自用于电源电压的扫描电路等的电源电压(稳态电压或类脉冲电压)被提供至电源线PWL。
水平驱动部将用于控制发光部ELP中的亮度的视频信号Vsig或者用于表示基准电位(不一定对应于一类,其用于阈值电压修正等)的广义视频信号Vs提供至视频信号线DTL(也称为“数据线”)。在写入晶体管TRW中,一个主电极端与视频信号线DTL连接,并且另一主电极端与驱动晶体管TRD的控制输入端连接。写入扫描部通过写入扫描线WSL向写入晶体管TRW的控制输入端提供控制脉冲(写入驱动脉冲WS),根据上述控制脉冲来控制写入晶体管TRW导通或断开。写入晶体管TRW的另一个主电极端、驱动晶体管TRD的控制输入端以及保持电容Ccs的一端之中的连接点被称为“第一节点ND1”。此外,驱动晶体管TRD的一个主电极端与保持电容Ccs的另一端之中的连接点被称为“第二节点ND2”。各扫描线是驱动线的示例,通过该驱动线将驱动脉冲提供至用于构成像素电路的晶体管。
2-1.显示装置(第一实施方式)
结构
图1和图2分别是表示本发明第一实施方式的有源矩阵型显示装置的示意结构和本发明的第一实施方式的变形变化的框图。具体地,图1是表示作为本发明第一实施方式的显示装置的普通有源矩阵型显示装置的示意结构的框图。此外,图2是表示本发明第一实施方式的变形例的与彩色图像显示兼容的有源矩阵型显示装置的示意性结构的框图。
如图1所示,显示装置1包括显示面板部100、驱动信号生成部(所谓的时序生成器)200和视频信号处理部220。在此情况下,像素电路10包含有机EL元件(未图示),以作为多个显示元件,像素电路10布置在显示面板部100中,从而以X:Y(例如,9:16)的纵横比(水平垂直比)构成有效图像区域。另外,作为面板控制部的示例的驱动信号生成部200生成各种脉冲信号,根据所生成的脉冲信号来驱动并控制显示面板部100。驱动信号生成部200和视频信号处理部220均内置在单片集成电路(IC)中,并且在此示例中布置在显示面板部100外部。
需要注意的是,产品形态不限于如下情况:如图1所示,显示装置设置成具有模块(组合部件或部分)形态的显示装置1,该模块形态包括显示面板部100、驱动信号生成部200和视频信号处理部220中每一者。例如,可以仅将显示面板部100设置为显示装置1。另外,显示装置1还包括也具有模块形式的显示装置,该模块形式具有封装结构。例如,以如下方式形成的显示模块对应于上述显示装置:将诸如透明玻璃等对置部(counter portion)粘接至像素阵列部102。透明对置部上可以设置有滤色器、保护膜和遮光膜等。显示模块还可以设置有用于从外部向像素阵列部102输入/输出视频信号Vsig和各种驱动脉冲的电路部或柔性印刷电路(FPC)板等。
上述显示装置1能够在所有领域的如下各种电子设备的显示部中使用,在各电子设备中,输入至电子设备的视频信号或者在电子设备中产生的视频信号以静止图像或移动图像(视频图像)的形式显示。在此情况下,各种电子设备例如包括使用诸如半导体存储器、迷你光盘(mini-disc,MD)或盒式录音带等记录媒介的便携性音乐播放器、数码相机、笔记本个人电脑、诸如手机等移动终端设备和摄像机等。
在显示面板部100中,像素阵列部102、垂直驱动部103、水平驱动部106(也被称为“水平选择器或数据线驱动部”)、接口部130(IF)和用于与外部连接的端子部108(焊盘部)等相互一体地形成在基板101上。在此示例中,像素电路10在像素阵列部102中布置成M行×N列的矩阵。垂直驱动部103在垂直方向上扫描像素电路10。水平驱动部106在水平方向上扫描像素电路10。此外,驱动部(垂直驱动部103和水平驱动部106)通过接口部(IF)130与外部电路彼此连接。也就是说,采用了如下结构:诸如垂直驱动部103、水平驱动部106和接口部130等周边驱动电路作为像素阵列部102的周边驱动电路形成在同一基板101上。在图1中,附图标记10_n,m表示位于第m行(m=1,2,3,...,M)第n列(n=1,2,3,...,N)的发光元件(像素元件10)。
接口部130包括垂直IF部133和水平IF部136。在此示例中,垂直驱动部103通过垂直IF部133与外部电路彼此连接。此外,水平驱动部106通过水平IF部136与外部电路彼此连接。
垂直驱动部103和水平驱动部106构成了控制部109,控制部109对用于向保持电容写入信号电位的操作、阈值电压修正操作、迁移率修正操作和自举操作进行控制。控制部109和接口部130(包括垂直IF部133和水平IF部136)构成驱动控制电路,驱动控制电路用于对像素阵列部102的像素电路10的驱动操作进行控制。
当采用2Tr/1C型驱动结构时,垂直驱动部103包括写入扫描部(写入扫描器WS;Write Scan)和用作具有电源供给能力的电源扫描器的驱动扫描部(驱动扫描器DS;Drive Scan)。作为示例,垂直驱动部103从图中所示的水平方向的一侧或两侧对像素阵列部102进行驱动。此外,水平驱动部106从图中所示的垂直方向的一侧或两侧对像素阵列部102进行驱动。
将来自在显示装置1外部布置的驱动信号生成部200的各种脉冲信号提供至端子部108。同样地,将来自视频信号处理部220的视频信号Vsig提供至端子部108。在与彩色显示兼容的显示装置1的情况下,将来自视频信号处理部220的与彩色(在此情况下为三原色:红色(R)、绿色(G)和蓝色(B))相对应的视频信号Vsig_R、视频信号Vsig_G和视频信号Vsig_B分别提供至端子部108。
作为示例,必要脉冲信号、可能需要的垂直扫描时钟xCK以及使能脉冲作为垂直驱动脉冲信号提供至端子部108,上述必要脉冲信号例如是作为垂直方向上的扫描触发脉冲的示例的移位触发脉冲SP(图中表示两种移位触发脉冲SPDS和SPWS)和垂直扫描时钟CK(图中表示两种垂直扫描时钟CKDS和CKWS)等,上述垂直扫描时钟xCK(图中表示两种垂直扫描时钟xCKDS和xCKWS)是通过反相获得的,上述使能脉冲用于指示以特定的时序输出脉冲。另外,必要脉冲信号、可能需要的水平扫描时钟xCKH和使能脉冲作为水平驱动脉冲信号提供至端子部108,上述必要脉冲信号例如是作为水平方向上的扫描触发脉冲的示例的水平触发脉冲SPH和水平扫描时钟CKH等,上述水平扫描时钟xCKH是通过反相获得的,上述使能脉冲用于指示以特定的时序输出脉冲。
端子部108的端子通过配线109与垂直驱动部103和水平驱动部106连接。例如,在电平移位部(未图示)中对提供至端子部108的可能需要的脉冲的电压电平进行内部调整之后,调整后的脉冲被提供至垂直驱动部103和水平驱动部106。
尽管这里省略了图示(稍后将详细说明),但像素阵列部102是以如下方式布置的:像素电路10的作为显示元件的有机EL元件设置有像素晶体管,且像素电路10二维布置成矩阵,垂直扫描线SCL接线成分别与像素排列的各行相对应,并且视频信号线DTL接线成分别与像素排列的各列相对应。简言之,像素电路10通过垂直扫描线SCL与垂直驱动部103连接,并且还通过视频信号线DTL与水平驱动部106连接。具体地,对于布置成矩阵的像素电路10而言,根据垂直驱动部103的驱动脉冲而被驱动的n行垂直扫描线SCL_1~SCL_n接线成分别与像素行对应。垂直驱动部103是由逻辑门(其包括锁存器和移位寄存器等)的组合构成的,并且成行地选择像素阵列部102的像素电路10。也就是说,根据从驱动信号生成部200提供的垂直驱动***的脉冲信号,垂直驱动部103通过垂直扫描线SCL连续地选择像素电路10。水平驱动部106是由逻辑门(包括锁存器和移位寄存器等)的组合构成的,并且成列地选择像素阵列部102的像素电路10。也就是说,根据从驱动信号生成部200提供的水平驱动***的脉冲信号,水平驱动部106通过如上所选的像素电路10的视频信号线DTL对视频信号Vs的预定电位(例如,视频信号Vsig的电平)进行采样,并且将采样的预定电位写入至各保持电容Ccs
第一实施方式的显示装置1能够进行线顺序驱动(line-sequentialdrive)或点顺序驱动(point-sequential drive)。因此,垂直驱动部103的写入扫描部104和驱动扫描部105以线顺序的方式(简言之,逐行地)扫描像素阵列部102,而水平驱动部106对一条水平线同时写入视频信号(在线顺序的情况下)或者与扫描操作同步地将像素中的视频信号写入像素阵列部102(在点顺序的情况下)。
为了响应于彩色图像显示的目的,例如,如图2所示,在像素阵列部102中,作为与各色(在此情况下为三原色:红色(R)、绿色(G)和蓝色(B))相对应的子像素的像素电路10_R、像素电路10_G和像素电路10_B按预定排列顺序分别布置成纵向条带。与彩色图像显示兼容的一个像素是由分别对应于彩色的一组子像素构成的。尽管在此情况下表示具有以纵向条带排列成分别与各色的子像素相对应的条带结构的布局作为子像素的布局的示例,但是子像素的布局不限于如下排列示例。例如,还可以采用子像素在垂直方向上移位的形式。
需要注意的是,参照图1和图2,采用的是仅在像素阵列部102的一侧布置垂直驱动部103(具体地,垂直驱动部103的组成元件)的结构。然而,能够采用在右手侧和左手侧分别布置垂直驱动部103的组成元件从而将像素阵列部102夹在这些组成元件中间的结构。另外,还能够采用垂直驱动部103的组成元件的一部分和另一部分彼此分离地分别布置在右手侧和左手侧的结构。同样地,参照图1和图2,表示仅在像素阵列部102的一侧布置有水平驱动部106的结构。然而,还能够采用分别在上侧和下侧布置水平驱动部106从而将像素阵列部102夹在中间的结构。在此情况下,采用的是如下结构:诸如垂直移位使能脉冲、垂直扫描时钟、水平使能脉冲、水平扫描时钟等脉冲信号都是从显示面板部100的外部输入的。然而,也能够将用于生成这些各种时序脉冲的驱动信号生成部200安装在显示面板部100上。
图中所示的结构仅是显示装置的一种形式,并且在产品形式方面能够采用任何其它合适的形式。也就是说,对于显示装置,所需要的是将整个显示装置设置成包括像素阵列部、控制部、驱动信号生成部和视频信号处理部,其中,像素阵列部中的用于构成像素电路10的元件排列成矩阵,控制部具有作为主要部分并且与用于驱动像素的扫描线连接的扫描部,驱动信号生成部用于生成各种信号(根据生成的各种信号对控制部进行操作)。在产品形式方面,除了图中示出的在同一基板(例如,玻璃基板)上安装有像素阵列部和控制部的显示面板部和驱动信号生成部以及视频信号处理部彼此分离地设置的形式外,还能够采用像素阵列部安装在显示面板部上,并且诸如控制部、驱动信号生成部和视频信号处理部等周边电路安装在与显示面板部的基板分离的板(例如,柔性板)上的结构(称为“周边电路面板外部布置结构”)。另外,在“面板上布置结构”的情况下,即在通过将像素阵列部和控制部安装在同一基板上来构成显示面板部的情况下,还能够采用如下形式:在用于形成像素阵列部的TFT的工序中同时形成控制部(如果需要,还有驱动信号生成部和视频信号处理部)的晶体管(称为“晶体管一体构成”);以及采用如下形式:通过利用片上玻璃(Chip On Glass,COG)安装技术直接把控制部(如果需要,还有驱动信号生成部和视频信号处理部)的半导体芯片安装在安装有像素阵列部的基板上。或者,能够仅将显示面板部(至少包括像素阵列部)设置成显示装置。
在本发明的第一实施方式中,显示装置1包括脉冲宽度调整部(未图示),脉冲宽度调整部用于调整脉冲信号的宽度以使其对应于环境变化,其中脉冲信号用于产生写入晶体管TRW和/或驱动晶体管TRD的驱动脉冲。
2-2.发光元件:像素电路(第二实施方式)
图3是说明包括驱动电路的发光元件11(本质上,像素电路10)的结构的部分横截面图。这里,图3是发光元件11(像素电路10)的一部分的部分横截面图。在图3中,假定绝缘栅极场效应晶体管是薄膜晶体管(TFT)。尽管图3中未图示,也可以使用所谓的背栅薄膜晶体管或MOS晶体管。
发光元件11的驱动电路的晶体管和电容部(保持电容Ccs)形成在支撑体20上。此外,例如发光部ELP隔着层间绝缘层40形成在驱动电路的晶体管和保持电容Ccs的上方。驱动晶体管TRD的源极和漏极区域中一者通过接触孔与发光部ELP中包含的阳极电极连接。在图3中,仅示出了驱动晶体管TRD。写入晶体管TRW和其它的晶体管保持隐藏和不可见。例如,发光部ELP具有包括阳极电极、空穴传输层、发光层、电子传输层和阴极电极等的公知构成和结构。
具体地,驱动晶体管TRD包括栅极电极31、栅极绝缘层32、半导体层33、设置于半导体层33中的源极和漏极区域35以及与半导体层33的位于源极和漏极区域35之间的部分相对应的沟道形成区域34。保持电容Ccs包括一个电极37(对应于第二节点ND2)、另一电极36和由栅极绝缘层32的延伸部构成的介电层。栅极电极31、部分栅极绝缘层32和用于构成保持电容Ccs的另一电极36都形成在支撑体20上。驱动晶体管TRD的源极和漏极区域35中一者与配线38相连接,而驱动晶体管TRD的源极和漏极区域35中的另一者与电极37相连接。驱动晶体管TRD和保持电容Ccs等均覆盖有层间绝缘层40。此外,在层间绝缘层40上设置有由阳极电极51、空穴传输层、发光层、电子传输层和阴极电极53构成的发光部ELP。在图3中,将空穴传输层、发光层和电子传输层图示成一个层52。在层间绝缘层40未设置有发光部ELP的部分上设置有第二层间绝缘层54。此外,在第二层间绝缘层54和阴极电极53上布置有透明基板21。因此,从发光层发出的光通过基板21出射至外部。一个电极37和阳极电极51通过设置在层间绝缘层40中的接触孔彼此连接。阴极电极53通过分别设置在第二层间绝缘层54和层间绝缘层40中的接触孔56和接触孔55与配线39相连接。
在本发明的第二实施方式中,可调整地形成写入晶体管TRW和/或驱动晶体管TRD中所使用的驱动脉冲的脉冲宽度,以使其与环境依赖性相对应。
2-3.发光部的驱动方法:基本(第三实施方式)
下面将说明发光部的驱动方法。发光部的驱动方法实质上是本发明第一实施方式的显示装置1的驱动方法。为了便于理解,在如下假设下进行说明:用于构成像素电路10的各晶体管均是由n沟道晶体管构成。另外,假定发光部ELP的阳极端与第二节点ND2相连接,并且其阴极端与阴极配线cath(将阴极配线cath的电位假定为阴极电位Vcath)相连。另外,发光部ELP的发光状态(亮度)是根据漏极电流Ids的值的大小来进行控制的。在发光元件的发光状态下,驱动晶体管TRD的两个主电极端(源极和漏极区域)中的一个主电极端(发光部ELP的阳极侧)作为源极端(源极区域),而另一主电极端作为漏极端(漏极区域)。然后,假定显示装置是兼容彩色图像显示的显示装置,并且由以(N/3)×M的二维矩阵布置的像素电路10构成。另外,假定用于构成彩色图像显示的一个单元的一个像素电路是由以下三个子像素电路构成的:用于发出红色光的红色发光像素电路10_R;用于发出绿色光的绿色发光像素电路10_G;和用于发出蓝色光的蓝色发光像素电路10_B。此外,假定用于构成各像素电路10的发光元件是以线顺序方式驱动的,并且显示帧率为FR(次/秒)。也就是说,用于构成在第m行(m=1,2,3,...,M)中布置的(N/3)个像素电路10的发光元件,更加具体地,N个子像素电路的发光元件是被同时驱动的。换言之,在组成一行的发光元件中,这些发光元件的发光/非发光的时序是以这些发光元件所属的行为增量来进行控制的。需要注意的是,用于将视频信号分别写入至构成一行的像素电路10的处理可以是同时将视频信号分别写入所有像素电路10的处理(也称为“同时写入处理”),或者可以是将视频信号逐个写入每个像素电路10的处理(也称为“逐次写入处理”)。仅需要根据驱动电路的设置适当的选择采用这两种处理中的哪一种。
这里,对位于第m行和第n列(n=1,2,3,....N)中的发光元件(像素电路10)的驱动操作进行说明。顺便地说明,位于第m行和第n列的发光元件被称为第(n,m)发光元件或第(n,m)发光像素电路。进行各种处理(例如阈值电压修正处理、写入处理和迁移率修正步骤),直到布置在第m行中的发光元件的水平扫描时段(第m水平扫描时段)结束。需要注意的是,写入处理和迁移率修正步骤必须在第m水平扫描时段内进行。另一方面,根据驱动电路的种类,能够在第m水平扫描时段之前进行阈值电压修正处理和紧跟着阈值电压修正处理的预处理。
在上述各种处理结束之后,在第m行中布置的发光元件的发光部分别发光。需要注意的是,在所有各种处理结束之后,发光部可以立即分别发光,或者发光部可以经过预定时段(例如,预定行数的水平扫描时段)之后再分别发光。仅需要根据显示装置的规格、像素电路10(简言之,驱动电路)的结构等适当地设定“预定时段”。在下面的说明中,为了便于说明,假定在所有各种处理结束之后发光部立即分别发光。直到在第(m+m')行中布置的发光元件的水平扫描时段马上开始前,在第m行中布置的发光元件的发光部连续进行发光。“m′”可以根据显示装置的设计和规格来确定。也就是说,在某显示帧的第m行中布置的发光元件的发光部的发光是连续进行的,直到第(m+m'-1)水平扫描时段。
另一方面,通常来说,在第m行中布置的发光元件的发光部保持非发光状态,直到在从第(m+m')水平扫描时段到下一显示帧中的第m水平扫描时段的时段范围内的写入处理和迁移率修正步骤结束。通过设置非发光状态的时段(也称为“非发光时段”),使得伴随着有源矩阵驱动的残留图像模糊(residual image blurring)减少,因此移动图像质量能够更令人满意。然而,各像素电路10(发光元件)的发光状态/非发光状态不限于上述的状态。水平扫描时段的时长是短于(1/FR)×(1/M)秒的时长。当(m+m')的值超过M时,在下个显示帧中对(m+m')超过M值的那部分值的水平扫描时段进行处理。
“晶体管保持为ON状态(导通状态)”表示在主电极端(源极和漏极区域)之间形成有沟道的状态,并且与是否有电流从一个主电极端流向另一个主电极端流动无关。另一方面,“晶体管保持OFF状态(非导通状态)”表示在主电极端之间未形成沟道。“某晶体管的主电极端与另一晶体管的主电极端相连接”是指某晶体管的源极/漏极区域与另一晶体管的源极/漏极区域占用同一区域的形式。此外,不仅可以用诸如含有杂质的多晶硅或非晶硅等导电材料来形成源极/漏极区域,还可以用由金属制成的层、由合金制成的层、由导电粒子制成的层、由上述材料的层叠结构形成的层或者有机材料(导电聚合物)制成的层来构成源极/漏极区域。在下面说明中使用的时序图中,横坐标轴的用于表示各时段的长度(时长)仅仅是示意性的,并且不代表时段的时长比率。
像素电路10的驱动方法包括预处理步骤、阈值电压修正步骤、视频信号写入处理步骤、迁移率修正步骤和发光步骤。预处理步骤、阈值电压修正处理步骤、视频信号写入处理步骤和迁移率修正步骤也统称为“非发光步骤”。在一些情况下,根据像素电路10的结构,同时进行视频信号写入处理步骤和迁移率修正步骤。下面,将概述这些步骤。
在这方面,在发光元件的发光状态下,驱动晶体管TRD被驱动,以使得漏极电流Ids根据表达式(1)流动:
Ids=k×μ×(Vgs-Vth)2    ...(1)
这里,μ是有效迁移率,Vgs是控制电极端的电位(栅极电位Vg)与源极端的电位(源极电位Vs)之间的电位差(栅极-源极电压),Vth是阈值电压,k是系数。在此情况下,常数k由表达式(2)给出:
k≡(1/2)×(W/L)×Cox     ...(2)
这里,W是沟道宽度,L是沟道长度,Cox((栅极绝缘层的相对介电常数)×(真空的介电常数)/(栅极绝缘层的厚度))是等效电容。
另外,使漏极电流Ids流过发光部ELP,从而使得发光部发光。此外,发光部ELP的发光状态(亮度)是根据漏极电流Ids的值的大小来控制的。在发光元件的发光状态下,在驱动晶体管TRD的两个主电极端(源极和漏极区域)中,一个主电极端(发光部ELP的阳极端侧)用作源极端(源极区域),另一主电极端用作漏极端(漏极区域)。为了便于说明,在下面的说明中,在一些情况下将驱动晶体管TRD的一个主电极端简称为“源极端”并将另一主电极端简称为“漏极端”。
在下面的说明中,除非另有说明,假定发光部ELP的寄生电容的静电电容Cel是比各保持电容Ccs的静电电容Ccs以及作为驱动晶体管TRD的寄生电容的示例的栅极电极端与源极电极端之间的静电电容Cgs大得多的值。因此,基于驱动晶体管TRD的栅极端的电位(栅极电位Vg)的变化,驱动晶体管TRD的源极区域(第二节点ND2)的电位(源极电位Vs)发生变化,但对此不予考虑。
[预处理步骤]
以如下方式向第一节点ND1施加第一节点初始化电压(Vofs)并且向第二节点ND2施加第二节点初始化电压(Vini):第一节点ND1与第二节点ND2之间的电位差超过驱动晶体管TRD的阈值电压Vth,而第二节点ND2与发光部ELP中包含的阴极电极之间的电位差未超过发光部ELP的阈值电压VthEL。例如,视频信号Vsig用于控制发光部ELP的亮度,将视频信号Vsig设定为0~10V的范围,将电源电压Vcc设定为20V,将驱动晶体管TRD的阈值电压Vth设定为3V,将阴极电位Vcath设定为0V,并且将发光部ELP的阈值电压VthEL设定为3V。在此情况下,将用于初始化驱动晶体管TRD的控制输入端的电位(栅极电位Vg,简言之,第一节点ND1处的电位)设定为0V,并且将用于初始化驱动晶体管TRD的源极端的电位(源极电位Vs,简言之,第二节点ND2处的电位)设定为-10V。
[阈值电压修正处理步骤]
在保持第一节点ND1处的电位的状态下,漏极电流Ids流过驱动晶体管TRD,从而第二节点ND2处的电位从第一节点ND1处的电位朝着如下电位变化,该电位是通过第一节点ND1处的电位减去驱动晶体管TRD的阈值电压Vth获得的。在此情况下,将如下电压(例如,在发光阶段的电源电压)施加至驱动晶体管TRD的两个主电极端中的另一主电极端(第二节点ND2的相反侧),该施加电压大于通过将驱动晶体管TRD的阈值电压Vth与预处理步骤结束后第二节点ND2处的电位相加而获得电压。在该阈值电压修正处理步骤中,第一节点ND1与第二节点ND2之间的电位差(换言之,驱动晶体管TRD的栅极-源极电压Vgs)与驱动晶体管TRD的阈值电压Vth的接近程度取决于阈值电压修正处理的时间。因此,例如,当确保足够长时间的阈值电压修正处理时,第二节点ND2处的电位达到如下电位,该电位是通过将第一节点ND1处的电位减去驱动晶体管TRD的阈值电压Vth获得的电位。于是,驱动晶体管TRD变为OFF状态。另一方面,当被迫将阈值电压修正处理的时间设定得短的时候,第一节点ND1与第二节点ND2之间的电位差大于驱动晶体管TRD的阈值电压Vth。于是,在一些情况下,驱动晶体管TRD未变为OFF状态。对于阈值电压修正处理的执行结果,驱动晶体管TRD不需要必须变为OFF状态。需要注意的是,在阈值电压修正处理步骤中,优选地,选择并确定满足表达式(3)的电位,从而防止发光部ELP发光。
(Vofs-Vth)<(VthEL+Vcath)    ...(3)
[视频信号写入处理步骤]
通过已变为导通状态的写入晶体管TRW将视频信号Vsig从视频信号线DTL提供至第一节点ND1,从而使得第一节点ND1处的电位上升为视频信号Vsig,写入晶体管TRW是根据从写入扫描线WSL提供的写入驱动脉冲WS变为导通状态的。基于第一节点ND1处的电位变化(ΔVini=Vsig-Vofs)产生的电荷被分配给保持电容Ccs、发光部ELP的寄生电容Cel和驱动晶体管TRD的寄生电容(诸如栅极-源极电容Cgs)。当静电电容Cel是比各静电电容Ccs和栅极-源极电容Cgs的静电电容Cgs充分大的值时,第二节点ND2处基于上述电位变化(Vsig-Vofs)的电位变化就小。通常,发光部ELP的寄生电容Cel的静电电容Cel大于各保持电容Ccs的静电电容Ccs以及栅极-源极电容Cgs的静电电容Cgs。鉴于这一点,除了特殊需要的情况外,不考虑由于第一节点ND1处的电位变化导致的第二节点ND2处的电位变化。在此情况下,能够以表达式(4)来表示栅极-源极电压Vgs
Vg=Vsig
Vs≈Vofs-Vth
Vgs≈Vsig-(Vofs-Vth)       ...(4)
[迁移率修正步骤]
在通过写入晶体管TRW将视频信号Vsig提供至保持电容Ccs的一端(简言之,对应于视频信号Vsig的驱动电压被写入至保持电容Ccs)的同时,通过驱动晶体管TRD将电流提供至保持电容Ccs。例如,在通过已变为导通状态的写入晶体管TRW将视频信号Vsig从视频信号线DTL提供至第一节点ND1的状态下,电流被提供至驱动晶体管TRD以使得漏极电流Ids流动,从而改变了第二节点ND2处的电位,其中写入晶体管TRW是根据从写入扫描线WSL提供的写入驱动脉冲WS变为导通状态的。然后,经过预定时段之后,写入晶体管TRW断开。令ΔV(=电位修正值或负反馈量)为此时第二节点ND2处的电位的变化。必须在显示装置的设计期间将用于进行迁移率修正步骤的预定时段提前确定为设计值。需要注意的是,在此情况下,优选地,迁移率修正时段被确定为满足表达式(5)。通过采用如下步骤,防止发光部ELP在迁移率修正时段发光。
(Vofs-Vth+ΔV)<(VthEL+Vcath)    ...(5)
当驱动晶体管TRD的迁移率μ的值大时,电位修正值ΔV变大。另一方面,当驱动晶体管TRD的迁移率μ的值小时,电位修正值ΔV变小。能够用表达式(6)表示此时驱动晶体管TRD的栅极-源极电压Vgs(简言之,第一节点ND1与第二节点ND2之间的电位差):
Vgs≈Vsig-(Vofs-Vth)-ΔV        ...(6)
尽管栅极-源极电压Vgs调整发光阶段的亮度,但是电位修正值ΔV与驱动晶体管TRD的漏极电流Ids成比例,并且漏极电流Ids与驱动晶体管TRD的迁移率μ成比例。因此,由于电位修正值ΔV随着迁移率μ变大而变得更大,所以能够消除像素电路10中的迁移率μ的偏差。
[发光步骤]
根据从写入扫描线WSL提供的写入驱动脉冲WS断开写入晶体管TRW,从而使得第一节点ND1处于浮动状态。此外,从电源向驱动晶体管TRD供电,从而使得与驱动晶体管TRD的栅极-源极电压Vgs(第一节点ND1与第二节点ND2之间的电位差)相对应的漏极电流Ids通过驱动晶体管TRD流过发光部ELP,从而驱动发光部ELP发光。
[由驱动电路的结构引起的区别点]
这里,典型的5Tr/1C型驱动结构、4Tr/1C型驱动结构、3Tr/1C型驱动结构和2Tr/1C型驱动结构之间的区别点如下。在5Tr/1C型驱动结构中,设置有第一晶体管TR1(发光控制晶体管)、第二晶体管TR2和第三晶体管TR3。在此情况下,第一晶体管TR1连接在晶体管TRD的位于电源一侧的主电极端与电源电路(电源部)之间。第二晶体管TR2施加第二节点初始化电压。此外,第三晶体管TR3施加第一节点初始化电压。第一晶体管TR1、第二晶体管TR2和第三晶体管TR3均是开关晶体管。第一晶体管TR1在发光时段保持为ON状态,并且随后断开从而进入非发光时段。此外,在接下来的阈值电压修正时段,第一晶体管TR1导通一次,并且在迁移率修正时段中以及之后(以及接下来的发光时段)也保持处于ON状态。第二晶体管TR2仅在第二节点初始化时段保持处于ON状态,并且在除了第二节点初始化时段之外的任何时段保持处于OFF状态。第三晶体管TR3仅在从第一节点初始化时段到阈值修正时段的时段内保持处于ON状态,并且在除了那个时段之外的任何时段内保持处于OFF状态。写入晶体管TRW在从视频信号写入处理时段到迁移率修正步骤时段的时段内保持处于ON状态,并且在除了那个时段之外的任何时段内保持处于OFF状态。
在4Tr/1C型驱动结构的情况下,从5Tr/1C型驱动结构中去除了提供第一节点初始化电压的第三晶体管TR3。另外,通过来自视频信号线DTL的视频信号Vsig以分时的方式提供第一节点初始化电压。为了在第一节点初始化时段将第一节点初始化电压从视频信号线DTL提供至第一节点,写入晶体管TRW也在第一节点初始化时段保持处于ON状态。典型地,写入晶体管TRW在从第一节点初始化时段到迁移率修正步骤时段的时段内保持处于ON状态,并且在除了那个时段之外的任何时段内保持处于OFF状态。
在3Tr/1C型驱动结构的情况下,从5Tr/1C型驱动结构中去除了第二晶体管TR2和第三晶体管TR3。另外,通过来自视频信号线DTL的视频信号Vsig以分时的方式提供第一节点初始化电压和第二节点初始化电压。对于视频信号线DTL的电位,为了在第二节点初始化时段可以将第二节点ND2处的电位设定为第二节点初始化电压并且在接下来的第一节点初始化时段可以将第一节点ND1处的电位设定为第一节点初始化电压,提供对应于第二节点初始化电压的电压Vofs_H并且随后获得第一节点初始化电压Vofs_L(=Vofs)。另外,与之相对应地,写入晶体管TRW在第一节点初始化时段和第二节点初始化时段内也保持处于ON状态。典型地,写入晶体管TRW在从第二节点初始化时段到迁移率修正步骤时段的时段内保持处于ON状态,并且在除了那个时段之外的任何时段内保持处于OFF状态。
在这方面,在3Tr/1C型驱动结构的情况下,通过利用视频信号线DTL来改变第二节点ND2处的电位。因此,在设计方面,将保持电容Ccs的静电电容Ccs设定为大于各驱动电路的静电电容的值(例如,将静电电容Ccs设定为大约是静电电容Cel的大约1/4至大约1/3)。因此,考虑了由第一节点ND1处的电位变化导致的第二节点ND2处的电位变化的程度大的点。
在2Tr/1C型驱动结构的情况下,从5Tr/1C型驱动结构中去除了第一晶体管TR1、第二晶体管TR2和第三晶体管TR3。另外,通过来自视频信号线DTL的视频信号Vsig以分时的方式提供第一节点初始化电压。另外,通过利用第一电位Vcc_H(=在5Tr/1C型驱动结构情况下的Vcc)和第二电位Vcc_L(=在5Tr/1C型驱动结构情况下的Vini)以脉冲方式对驱动晶体管TRD的位于电源侧的主电极端进行驱动,从而提供第二节点初始化电压。驱动晶体管TRD的位于电源侧的主电极端处的电位在发光时段被设定为第一电位Vcc_H,随后设定为第二电位Vcc_L,从而发光部ELP进入非发光时段。此外,驱动晶体管TRD的位于电源侧的主电极端的电位在接下来的阈值修正时段内以及之后(也在下个发光时段内)被设定为第一电位Vcc_H。为了在第一节点初始化时段可以将第一节点初始化电压从视频信号线DTL提供至第一节点ND1,写入晶体管TRW在第一节点初始化时段也保持处于ON状态。典型地,写入晶体管TRW在从第一节点初始化时段到迁移率修正步骤时段的时段内保持处于ON状态,并且在除了那个时段之外的任何时段内保持处于OFF状态。
需要注意的是,尽管在此情况下,驱动晶体管的特性的有关说明给出的是对阈值电压和迁移率都进行修正处理的情况的有关说明,但是可替代地,也可以仅对阈值电压和迁移率中一者进行修正处理。
在本发明的第三实施方式中,对用于形成写入晶体管TRW和/或驱动晶体管TRD的驱动脉冲的脉冲信号的宽度进行调整,以使其对应于环境变化。
3.电子设备(第四实施方式)
本发明第四实施方式的电子设备包括布置有像素电路10的像素阵列部102和用于产生提供至像素部的视频信号Vsig的信号生成部,像素电路10均包括显示部、保持电容Ccs、用于将对应于视频信号Vsig的驱动电压写入至保持电容Ccs的写入晶体管TRW以及用于根据写入至保持电容Ccs的驱动电压来驱动显示部的驱动晶体管TRD。另外,第四实施方式的电子设备包括驱动线、用于选择驱动线的选择部、脉冲宽度调整部和脉冲生成部。在此情况下,为了对以预定方向排列的写入晶体管TRW和/或驱动晶体管TRD进行驱动,驱动线设置在像素阵列部102中并且提供驱动脉冲。脉冲宽度调整部对用于形成写入晶体管和/或驱动晶体管的驱动脉冲的脉冲信号的宽度进行调整,以使其对应于环境变化。另外,脉冲生成部根据从脉冲宽度调整部输出的脉冲信号生成用于形成驱动脉冲的脉冲信号。此外,选择部根据脉冲生成部中生成的脉冲信号分别向驱动线提供驱动脉冲。
尽管目前已经基于优选实施方式对本发明进行了说明,但本发明不仅限于所述优选实施方式。用于构成实施方式中已经说明了的显示装置、显示元件(像素电路)、驱动电路和电子设备的各种构造和结构以及发光部的驱动方法中的步骤都只是示例性的,并因此能够适当地变化。
另外,分别在5Tr/1C型驱动结构、4Tr/1C型驱动结构和3Tr/1C型驱动结构的操作中,可以分别进行写入处理步骤和迁移率修正步骤,或者也可以同时进行写入处理步骤和迁移率修正步骤。具体地,只需要在第一晶体管TR1(发光控制晶体管)保持处于ON状态的状态下,通过写入晶体管TRW将视频信号Vsig从数据线DTL施加至第一节点ND1
4.具体实施例
下面,将对实施方式的技术的具体实施例进行说明,其中,不管环境变化如何,均能抑制由用于构成像素电路的元件的特性偏差引起的显示不均匀现象。需要注意的是,在利用有源矩阵型有机EL面板的显示装置中,例如,生成各种栅极信号(控制脉冲,其将通过布置在面板的两侧或者面板的一侧的垂直扫描部被提供至晶体管的控制输入端),并且随后将栅极信号施加至像素电路10。此外,在利用如下有机EL面板的显示装置中,为了减少元件的数量和提升高清晰度,在一些情况下使用2Tr/1C型像素电路10。鉴于这一点,在下面的说明中,将典型地说明分别采用2Tr/1C型驱动结构的具体实施例。
4-1.实施例1(像素电路):与元件特性的环境依赖性相对应的修正时段的调整
图4和图5分别表示像素电路10的一种形式和包含像素电路10的显示装置1的一种形式。具体地,图4是表示像素电路10的基本结构(一个像素)的电路图,图5是表示整个显示装置1的具体结构的电路图。需要注意的是,在显示面板部100的基板101上布置的像素电路10的周边部的垂直驱动部103和水平驱动部106是被共同图示的。
在显示装置1中,像素电路10内部的电光元件(在此情况下,使用有机EL元件127作为发光部ELP)根据视频信号Vsig(具体地,信号幅值ΔVin)发光。因此,显示装置1的像素电路10(其在像素阵列部102中布置为矩阵)至少包括驱动晶体管121(驱动晶体管TRD)、保持电容120(保持电容Ccs)、有机EL元件127(发光部ELP)和采样晶体管125(写入晶体管TRW)。在此情况下,驱动晶体管121生成驱动电流。保持电容120连接在驱动晶体管121的控制输入端(典型地,栅极电极端)和输出端(典型地,源极电极端)之间。有机EL元件127是电光元件的示例,并且与驱动晶体管121的输出端相连接。另外,采样晶体管125将信号幅值ΔVin的有关信息写入保持电容120。在像素电路10中,通过驱动晶体管121生成基于保持在保持电容120中的信息的驱动电流Ids,以使其流过作为电光元件的示例的有机EL元件127,从而使有机EL元件127发光。
由于采样晶体管125将信号幅值ΔVin的有关信息写入保持电容120,所以采样晶体管125在其输入端(采样晶体管125的源极电极端或漏极电极端中的任一者)取得信号电位(Vofs+ΔVin),从而将信号幅值ΔVin的有关信息写入与输出端(采样晶体管125的源极电极端或漏极电极端中的另一者)相连的保持电容120。当然,采样晶体管125的输出端也与驱动晶体管121的控制输入端连接。
需要注意的是,对于这里说明的像素电路10的连接结构,表示最基本的结构。因此,像素电路10是至少包括上述的组成元件的像素电路。因此,像素电路10可以包括除了上述那些组成元件之外的组成元件(简言之,其它的组成元件)。另外,“连接”不仅限于直接连接,还可以是通过任何其它合适的组成元件形成的连接。例如,如有需要,在一些情况下还可以进一步向互连增加诸如开关晶体管或具有某种功能的功能部的***等变化。典型地,在一些情况下,在驱动晶体管121的输出端与电光元件(有机EL元件127)之间或者在驱动晶体管121的电源供给端(典型地,漏极电极端)与作为用于供电的配线的电源线PWL(在此情况下为电源线105DSL)之间可以布置有用于动态控制显示时段(换言之,非发光时段)的开关晶体管。即使在具有上述变形变化的像素电路的情况下,只要其能够实现将在实施例1(或任何其它合适的实施例)中说明的构成和作用,任何如下变形变化都是实现本发明第一实施方式的显示装置。
另外,例如,对于驱动像素电路10,在周边部设置有控制部109,控制部109包括写入扫描部104和驱动扫描部105。在此情况下,通过以水平周期顺次控制采样晶体管125,写入扫描部104以线顺序的方式扫描像素电路10,从而将视频信号Vsig的信号幅值ΔVin的有关信息写入一行保持电容120。此外,驱动扫描部105输出扫描驱动脉冲(电源驱动脉冲DSL),所述扫描驱动脉冲用于根据写入扫描部104所进行的线顺序扫描对向一行驱动晶体管121的电源供给端施加电能的电源进行控制。另外,控制部109还设置有水平驱动部106。在此情况下,水平驱动部106以如下方式进行控制:根据写入扫描部104所进行的线顺序扫描,将在各水平周期内在基准电位(Vofs)与信号电位(Vofs+ΔVin)之间切换的视频信号Vsig提供至采样晶体管125。
优选地,仅需要控制部109进行控制,以进行如下自举操作:在将信号幅值ΔVin的有关信息写入保持电容120的时间点上,使采样晶体管125变为非导通状态,从而停止将视频信号Vsig提供至驱动晶体管121的控制输入端,并由此一起改变了驱动晶体管121的控制输入端的电位和输出端的电位。优选地,控制部109即使在采样操作结束后的开始发光的初始阶段仍进行自举操作。也就是说,在通过将信号电位(Vofs+ΔVin)提供至采样晶体管125的状态下而使采样晶体管125变为导通状态之后,使采样晶体管125变为非导通状态,从而使驱动晶体管121的控制输入端与输出端之间的电位差保持恒定。
另外,优选地,控制部109以如下方式控制自举操作:在发光时段内实现电光元件(有机EL元件127)的时间变化修正操作。因此,在基于保持电容120中保持的信息的驱动电流Ids流过电光元件(有机EL元件127)的时段内,控制部109连续保持采样晶体管125处于非导通状态,由此能够将驱动晶体管121的控制输入端与输出端之间的电位差保持恒定,从而实现电光元件的时间变化修正操作。即使当有机EL元件127的电流电压特性由于保持电容120在发光阶段的自举操作而随着时间改变,进行自举操作的保持电容120仍保持驱动晶体管121的控制输入端与输出端之间的电位差恒定,从而保持恒定量的恒定发光亮度。另外,优选地,控制部109以如下方式进行控制:在将基准电位(=第一节点初始化电压Vofs)提供至采样晶体管125的输入端(典型地,源极电极端)的时间区间内使采样晶体管125导通,从而进行阈值电压修正操作,以在保持电容120中保持与驱动晶体管121的阈值电压Vth相对应的电压。
如果需要,在用于将信号幅值ΔVin的有关信息写入保持电容120的操作之前的多个水平周期内,反复进行阈值电压修正操作。这里,“如果需要”表示如下情况:对于一个水平周期内的阈值电压修正时段,其可能无法在保持电容120中充分地保持与驱动晶体管121的阈值电压相对应的电压。多次进行阈值电压修正操作,由此在保持电容120中可靠地保持与驱动晶体管121的阈值电压Vth相对应的电压。用于进行多次阈值电压修正的处理也被称为“分隔阈值电压修正”。
另外,更优选地,控制部109以如下方式进行控制:在将基准电位(Vofs)提供至采样晶体管125的输入端的时间区间内,在阈值修正操作之前使采样晶体管125导通,从而进行用于阈值电压修正的准备操作(诸如放电操作和初始化操作)。在进行阈值电压修正之前初始化驱动晶体管121的控制输入端和输出端的电位。更具体地,通过将保持电容120连接在驱动晶体管121的控制输入端与输出端之间,使得保持电容120的两个端子之间的电位差被设定为等于或大于阈值电压Vth
需要注意的是,在以2TR/1C型驱动结构进行阈值电压修正时,根据控制部109中的写入扫描部104进行的线顺序扫描,在一行的各像素电路10中设置有驱动扫描部105,并且控制部109以如下方式进行控制:在将对应于第一电位Vcc_H的电压提供至驱动晶体管121的电源供给端并且将信号电位(Vofs +ΔVin)提供至采样晶体管125的时间区间内,采样晶体管125导通,从而进行阈值电压修正操作。在此情况下,驱动扫描部105对用于使驱动电流Ids流过电光元件(有机EL元件127)的第一电位Vcc_H与第二电位Vcc_L间进行彼此切换,从而输出切换的第一电位Vcc_H或第二电位Vcc_L。另外,在以2TR/1C型驱动结构进行用于阈值电压修正的准备操作时,在将对应于第二电位Vcc_L(=第二节点初始化电压Vini)的电压提供至驱动晶体管121的电源供给端并且将基准电位(Vofs)提供至采样晶体管125的时间区间内,采样晶体管125导通,从而驱动晶体管121的控制输入端(简言之,第一节点ND1)的电位被初始化为基准电位(Vofs),并且输出端(简言之,第二节点ND2)的电位被初始化为第二电位Vcc_L
更具体地,控制部109以如下方式进行控制:在阈值电压修正操作结束之后,当将对应于第一电位Vcc_H的电压提供至驱动晶体管121并且将信号电位(Vofs+ΔVin)提供至采样晶体管125时,采样晶体管125导通以将信号幅值ΔVin的有关信息写入保持电容120,并且驱动晶体管121的迁移率μ的修正信息被加入到被写入至保持电容120的信息中。在此情况下,在将信号电位(Vofs+ΔVin)提供至采样晶体管125的时间区间内的预定位置处,仅在短于该时间区间的时段内使采样晶体管125导通。下面,将详细说明2TR/1C型驱动结构的像素电路10的示例。
在像素电路10中,基本上,驱动晶体管由n沟道薄膜场效应晶体管构成。另外,像素电路10的特征在于采用了如下驱动***:像素电路10包括用于对由有机EL元件的时间性劣化而引起的驱动电流Ids(其被提供至有机EL元件)的变化进行抑制的电路,即驱动信号固定电路(部分1),其通过修正作为电光元件的示例的有机EL元件的电流电压特性的变化来保持驱动电流Ids恒定,从而通过实现防止由驱动晶体管的特性(诸如阈值电压的偏差和迁移率的偏差等)引起的驱动电流Ids的变化的阈值电压修正功能和迁移率修正功能来保持驱动电流Ids恒定。
对于抑制驱动晶体管121的特性(诸如阈值电压的偏差和迁移率的偏差等)的变化对驱动电流Ids的影响的方法,在直接采用2Tr/1C型驱动结构的驱动电路作为驱动信号固定电路(部分1)的同时,设计出晶体管(驱动晶体管121和采样晶体管125)的驱动时序,从而解决阈值电压和迁移率等的偏差和变化。由于像素电路10具有2Tr/1C型驱动结构并且元件的数量和配线的数量分别都小,所以能够提高高清晰度。此外,由于能够在视频信号Vsig未劣化的情况下进行采样,所以能够获得优良的图像质量。
另外,像素电路10的特征还在于与保持电容120的连接形式,并且构成了作为驱动信号固定电路的示例(部分2)的自举电路,该自举电路防止由有机EL元件127的时间性劣化引起的驱动电流Ids的变化。像素电路10的特征在于包括驱动信号固定电路(部分2),该电路即使在有机EL元件的电流电压特性存在时间性变化时仍能够实现固定驱动电流Ids(防止驱动电流Ids的变化)的自举功能。
使用场效应晶体管(FET)作为上述晶体管(包括驱动晶体管)。在此情况下,对于驱动晶体管,栅极电极端用作控制输入端,源极电极端和漏极电极端中一者(在此情况下为源极电极端)用作输出端,并且另一者(在此情况下为漏极电极端)用作电源供给端。
具体地,如图4和图5所示,像素电路10包括n沟道驱动晶体管121、n沟道采样晶体管125和作为通过使电流从中流过而发光的电光元件的示例的有机EL元件127。一般情况下,由于有机EL元件127具有整流特性,所以用二极管的符号来代表有机EL元件127。需要注意的是,在有机EL元件127中存在寄生电容Cel。在图4和图5中,寄生电容Cel与有机EL元件127(以二极管的符号表示)并联示出。
对于驱动晶体管121,其漏极端D与提供第一电位Vcc_H或第二电位Vcc_L的电源供给线105DSL连接,其源极端与有机EL元件的阳极端A相连接(它们的连接点是第二节点ND2并且表示为节点ND122)。另外,有机EL元件127的阴极端K与提供基准电位并且被所有像素电路10共用的阴极布线cath连接(它们的连接点是例如GND的阴极电位Vcath)。需要注意的是,阴极配线cath可以仅由单层配线(上层配线)组成,或者例如可以在形成用于阳极的配线的阳极层中设置用于阴极配线的辅助配线,从而减小阴极配线的电阻值。辅助配线在像素阵列部102(显示区域)内被布置为格子状、列状或行状,并且具有与上层配线相同的电位,即固定的电位。
对于采样晶体管125,其栅极端G与从写入扫描部104延伸出的写入扫描线104WS相连,其漏极端D与视频信号106HS(视频信号线DTL)相连,并且其源极端S与驱动晶体管121的栅极端G相连(它们的连接点是第一节点ND1并且表示为ND121)。从写入扫描部104将被设定为活动H电平的写入驱动脉冲WS提供至采样晶体管125。采样晶体管125可以采用反转源极端S与漏极端D的连接形式。
驱动晶体管121的漏极端D与从驱动扫描部105(其用作电源扫描器)延伸出的电源供给线105DSL相连。电源供给线105DSL的特征在于:电源供给线105DSL自身具有从电源向驱动晶体管121供电的能力。驱动扫描部105在高电压侧的第一电位Vcc_H(其对应于电源电压)与低电压侧的第二电位Vcc_L(也称为初始化电压或初始电压,其用于阈值修正前的准备操作并且对应于电源电压)之间相互切换,从而向驱动晶体管121的漏极端提供如上切换的第一电位Vcc_H和第二电位Vcc_L中一者。
通过利用具有第一电位Vcc_H和第二电位Vcc_L两个取值的电源驱动脉冲DSL对驱动晶体管121的漏极端D侧(电源电路侧)进行驱动,从而能够进行阈值修正前的预处理操作。第二电位Vcc_L被设定为比视频信号线106HS中的视频信号Vsig的基准电位(Vofs)足够低的电位。具体地,以如下方式设定电源供给线105DSL的低电位侧的第二电位Vcc_L:第二电位Vcc_L设定成使得驱动晶体管121的栅极-源极电压Vgs(栅极电位Vg与源极电极电位Vs之间的差)变得大于驱动晶体管121的阈值电压Vth。需要注意的是,基准电位(Vofs)不仅用于阈值修正操作前的初始化操作,还用于预先对视频信号线106HS预充电。
在上述像素电路10中,当驱动有机EL元件127时,第一电位Vcc_H被提供至驱动晶体管121的漏极端D,并且驱动晶体管121的源极端S与有机EL元件127的阳极端A侧相连接,从而整体上形成源极跟随器电路。
当采用上述像素电路10时,采用的是2TR/1C型驱动结构,即,除了驱动晶体管121之外,一个开关晶体管(采样晶体管125)被用于进行扫描。另外,通过对电源脉冲驱动DSL和写入驱动脉冲WS的ON/OFF时序进行设定,并根据上述ON/OFF时序来控制开关晶体管,防止了有机EL元件127的时间性变化和驱动晶体管121的特性(诸如阈值电压和迁移率等的偏差和变化)变化对驱动电流Ids的影响。
像素电路的操作
图6是说明像素电路10在以逐行的方式将信号幅值Vin的有关信息写入到保持电容120时的操作的时序图(理想状态),以作为像素电路10的驱动时序的示例。图7A至图7G是分别说明在图6中所示的时序图中的主要时段内的等效电路和操作状态的电路图。在图6中,以同一时间轴表示写入扫描线104WS的电位的变化、电源供给线105DSL的电位的变化和视频信号线106HS的电位的变化。与上述这些电位变化并行地还表示驱动晶体管121的栅极电位Vg的变化和源极电位Vs的变化。基本上,每一行写入扫描线104WS和电源供给线105DSL仅以一个水平扫描时段的延迟进行相同的驱动操作。
根据如同图6中所示的信号的脉冲时序来控制流过有机EL元件127的电流的值。在图6所示的时序的示例中,在通过将电源驱动脉冲DSL设定为第二电位Vcc_L使得节点ND122停止和初始化之后,在将第一节点初始化电压Vofs提供至视频信号线106HS的同时,导通采样晶体管125来初始化节点ND121,并且在此状态下,将电源驱动脉冲DSL设定为第一电位Vcc_H,从而进行阈值电压修正。此后,断开采样晶体管125,从而将视频信号Vsig施加至视频信号线106HS。在此状态下,导通采样晶体管125,从而在写入信号的同时进行迁移率修正。在信号已经写入之后,在断开采样晶体管125的同时开始发光。以如下方式,对于迁移率修正和阈值电压修正等而言,通过使用脉冲间的相位差来控制驱动操作。
下面,将通过着眼于阈值电压修正和迁移率修正详细说明操作。在像素电路10中,对于驱动时序,首先,根据写入扫描线104WS提供至采样晶体管125的写入驱动脉冲WS使采样晶体管125导通,并且对从视频信号线106HS提供至采样晶体管125的视频信号Vsig进行采样,从而如上提供的的视频信号Vsig保持在保持电容120中。首先,在下面的说明中,为了便于说明,除非另行说明,在假设写入增益为1(理想值)的条件下,以如下方式进行说明,即简单地描述为:信号幅值Vin的有关信息例如被写入、保持或采样在保持电容120中。当写入增益小于1时,在保持电容120中保持的不是信号幅值Vin自身的有关信息,而是将通过与信号幅值Vin的大小相对应的增益倍数获得的信息保持在保持电容120中。
对于像素电路10的驱动时序,当将视频信号Vsig的信号幅值Vin的有关信息写入保持电容120时,从线顺序扫描的观点看,进行如下线顺序驱动,该线顺序驱动将一行视频信号同时发送至属于各列的视频信号线106HS。特别地,在基于当以2Tr/1C型驱动结构的像素电路10中的驱动时序进行阈值电压修正和迁移率修正时的思考下,首先,假定视频信号Vsig在1个水平时段(1H时段)内以分时的方式具有基准电位(Vofs)和信号电位(Vofs+Vin)。具体地,将视频信号Vsig保持在基准电位(Vofs)的时段(作为无效时段)设定成一个水平时段的前半部分。另外,将视频信号Vsig保持在信号电位(Vsig=Vofs+Vin)的时段(作为有效时段)设定成一个水平时段的后半部分。当一个水平时段被分为前半部分和后半部分时,典型地,一个水平时段被分为各大约半个时段。然而,如下分隔方式不是本发明所必需的。也就是说,后半部分可以比前半部分长。或者,与此相反,后半部分可以比前半部分短。
我们应当将用于信号写入的写入驱动脉冲WS也用于阈值电压修正和迁移率修正。因此,使写入驱动脉冲WS在1H时段内有两次是活动(active)的,以导通采样晶体管125。并且,在第一导通时序处进行阈值电压修正,在第二导通时序处同时进行信号电压写入和迁移率修正。此后,驱动晶体管121从保持为第一电位(高电位侧)的电源供给线105DSL接收电流供应,并且随后根据保持电容120中保持的信号电位(该电位对应于视频信号Vsig在有效时段内的电位)使驱动电流Ids流过有机EL元件127。需要注意的是,除了使写入驱动脉冲WS在1H时段内有两次是活动的之外,还可以在保持采样晶体管125处于ON状态的同时,将视频信号线106HS的电位设定成用于控制有机EL元件127的亮度的信号电位(=Vofs+Vin)。
例如,在有机EL元件127的发光状态下,电源供给线105DSL的电位保持在第一电位Vcc_H,并且将采样晶体管125保持处于OFF状态(参照图7A)。在此时,由于驱动晶体管121被设计成在饱和区域中操作,所以流过有机EL元件127的驱动电流Ids变为等于由表达式(1)表示的值,其是根据驱动晶体管121的栅极-源极电压Vgs(施加在节点ND121与节点ND 122之间的电压)确定的。然后,在电源供给线105DSL的电位保持在第一电位Vcc_H并且视频信号线106HS的电位保持在视频信号Vsig在无效时段内的基准电位(Vofs)的时间区间内,垂直驱动部103输出写入驱动脉冲WS以作为用于使采样晶体管125导通的控制信号,并且将与驱动晶体管121的阈值电压Vth相对应的电压保持在保持电容120中(参见图7D)。该操作实现了阈值电压修正功能。通过阈值电压修正功能能够消除驱动晶体管121的阈值电压Vth(在每个像素电路10中出现偏差)的影响。
垂直驱动部103只需要在对信号幅值Vin采样前的多个水平时段内反复进行阈值修正操作,从而可靠地在保持电容120中保持与驱动晶体管121的阈值电压Vth对应的电压。通过多次进行阈值电压修正操作确保了足够长的写入时间。因此,能够可靠地预先在保持电容120中保持与驱动晶体管121的阈值电压Vth对应的电压。
与保持电容120中保持的阈值电压Vth相对应的电压用于消除各驱动晶体管121的阈值电压Vth的偏差。因此,即使当各驱动晶体管121的阈值电压Vth在各像素电路10中存在偏差的时候,由于能够在像素电路10中完全地消除阈值电压Vth的偏差,所以提高了图像的均匀性,即提高了显示装置的整个画面的发光亮度的均匀性。特别地,能够防止在信号电位对应于低灰度时易于发生的亮度不均匀。
优选地,在阈值电压修正操作之前,在电源供给线105DSL的电位保持在第二电位Vcc_L并且视频信号线106HS的电位保持在视频信号Vsig的无效时段内的基准电位(Vofs)时的时间区间内,垂直驱动部103使写入驱动脉冲WS变为活动(在此情况下为H电平),从而使得采样晶体管125导通。然后,垂直驱动部103在写入驱动脉冲WS保持在活动H电平的同时将电源供给线105DSL的电位设定为第一电位Vcc_H
因此,在将驱动晶体管121的源极端S的源极电位Vs设定为充分低于基准电位(Vofs)的第二电位Vcc_L(放电时段C=第二节点初始化时段)(参照图7B)并且将驱动晶体管121的栅极端G的栅极电位Vg设定为基准电位(Vofs)(初始化时段D=第一节点初始化时段)(参照图7C)之后,开始阈值电压修正操作(阈值电压修正时段E)。通过进行上述用于将栅极电位和源极电位的复位操作(初始化操作),能够可靠地进行初始化操作之后的阈值电压修正操作。放电时段C和初始化时段D的组合也被称为“阈值电压修正准备时段”(=预处理时段),该时段用于初始化驱动晶体管121的栅极电位Vg和源极电位Vs。在这方面,在图示的情况下,反复进行三次节点ND121(第一节点)的初始化操作(初始化时段D)。因此,从放电时段C开始到最后的初始化时段D结束之间的时段成为阈值电压修正准备时段。
对于阈值电压修正时段E,电源供给线105DSL的电位从低电位侧的第二电位Vcc_L变为高电位侧的第一电位Vcc_H,从而驱动晶体管121的源极电位Vs开始上升。也就是说,驱动晶体管121的栅极端G的栅极电位Vg保持为视频信号Vsig的基准电位(Vofs)。因此,漏极电流Ids试图流动,直到驱动晶体管121的源极端S的源极电位Vs上升以切断驱动晶体管121。当驱动晶体管121被切断时,驱动晶体管121的源极端S的源极电位Vs变为等于“Vofs–Vth”。在阈值电压修正时段E内,为了可以使漏极电流Ids只流过保持电容120侧(在Ccs<<Cel的阶段)并且防止其流过有机EL元件127侧,以切断有机EL元件127的方式来设定所有像素共用的接地配线cath的电位Vcath
有机EL元件127的等效电路表示成二极管与寄生电容Cel的并联电路。因此,只要“Vel≤Vcath+VthEL”的电位关系成立,换言之,只要有机EL元件127的漏电流明显小于流过驱动晶体管121的电流,驱动晶体管121的漏极电流Ids就用于对保持电容120和寄生电容Cel充电。因此,有机EL元件127的阳极端A的电压Vel,即节点ND122处的电位随着时间上升。另外,当节点ND122处的电位(源极电位Vs)与节点ND121处的电压(栅极电压Vg)之间的电位差正好等于阈值电压Vth时,驱动晶体管121从ON状态切换至OFF状态,并且漏极电流Ids因此停止流动。于是,阈值电压修正时段E结束。简言之,经过一定的时间之后,驱动晶体管121的栅极-源极电压Vgs的值变为阈值电压Vth
这里,尽管也可以只进行一次阈值电压修正操作,但是本发明不是只必须进行一次。将一个水平时段设定为处理周期,阈值电压修正操作也可以反复进行多次(图6中进行了四次)。例如,实际上,对应于阈值电压Vth的电压被写入到连接在驱动晶体管121的栅极端G与源极端S之间的保持电容120。然而,阈值电压修正时段E的范围是从写入驱动脉冲WS被设定为活动H电平的时刻到写入驱动脉冲WS返回非活动L电平的时刻。因此,当不能充分确保该时段时,阈值电压修正操作在该时段之后结束。为了解决这一问题,只需要反复进行多次阈值电压修正操作。
当进行多次阈值电压修正操作时,一个水平时段成为阈值电压修正操作的处理周期的原因在于:用于在一个水平时段的前半部分通过视频信号线106HS提供基准电位(Vofs)以将源极电位Vs设定为第二电位Vcc_L的初始化操作是在阈值电压修正操作之前进行的。必然地,阈值电压修正时段E变得短于一个水平时段。因此,由于保持电容120的静电电容Ccs与第二电位Vcc_L之间的大小关系和其它的主要情况,可能存在着对应于阈值电压Vth的准确电压对于一次短的阈值电压修正操作E而言太大而无法保持在保持电容120中的情况。优选进行多次阈值电压修正操作就是因为必须要解决上述情况。也就是说,优选地,在将信号幅值Vin采样(信号写入)至保持电容120之前,在多个水平时段反复进行阈值电压修正操作,从而将与驱动晶体管121的阈值电压Vth相对应的电压可靠地保持在保持电容120中。
例如,当栅极-源极电压Vgs变成等于电压Vx1(>Vth)时,即当驱动晶体管121的源极电位Vs从低电位侧的第二电位Vcc_L切换至“Vofs-Vx1”时,第一阈值电压修正时段E_1结束(参见图7D)。因此,在第一阈值电压修正时段E_1已经结束的时间点,电压Vx1被写入至保持电容120。
接着,驱动扫描部105在水平时段的后半部分中将写入驱动脉冲WS从活动H电平切换至非活动L电平。另外,水平驱动部106将视频信号线106HS的电平从基准电位(Vofs)切换至视频信号Vsig(=Vofs+Vin)的电平(参照图7F)。因此,在写入扫描线104WS的电位(写入驱动脉冲WS)变为低L电平的同时,视频信号线HS的电位变为视频信号Vsig的电位。
此时,采样晶体管125保持处在非导通(OFF)状态,并且使与保持电容120在非导通状态中和之前保持的电压Vx1相对应的漏极电流Ids流过有机EL元件127,从而源极电极电位Vs轻微上升。当令Va1为上升后的电位时,源极电位Vs变为等于“Vofs-Vx1+Va1”。另外,保持电容120连接在驱动晶体管121的栅极端G与源极端S之间,并且栅极电位Vg由于保持电容120的影响而与驱动晶体管121的源极电位Vs一起变化,从而栅极电位Vg变为等于“Vofs+Va1”。
在接下来的第二阈值电压修正时段E_2中,像素电路10以与第一阈值电压修正时段E_1相同的方式操作。具体地,首先,驱动晶体管121的栅极端G的栅极电位Vg保持为视频信号Vsig的基准电位(Vofs),并且栅极电位从之前的“Vg=基准电位(Vofs)+Va1”立即切换至基准电位(Vofs)。保持电容120连接在驱动晶体管121栅极端G与源极端S之间,并且源极电位Vs由于保持电容120的影响与驱动晶体管121的栅极电位Vg一起变化,从而源极电位Vs“Vofs-Vx1+Va1”减小了Va1,并因此变为等于“Vofs-Vx1”。此后,漏极电流Ids试图流动,直到驱动晶体管121的源极端S处的源极电位Vs上升切断驱动晶体管121。然而,当栅极-源极电压Vgs变为等于电压Vx2(>Vth)时,即当驱动晶体管121的源极端S处的源极电位Vs变为等于“Vofs-Vx2”时,第二阈值电压修正时段E_2结束。因此,在第二阈值电压修正时段E_2已经结束的时间点上,电压Vx2被写入至保持电容120。在接下来的第三阈值电压修正时段E_3之前,与保持电容120中保持的电压Vx2相对应的漏极电流Ids流过有机EL元件127,从而源极电位Vs变为等于“Vofs-Vx2+Va2”,并且栅极电位Vg变为等于“Vofs+Va2”。
同样地,当栅极-源极电压Vgs变为等于电压Vx3(>Vth)时,即当驱动晶体管121的源极端S处的源极电位Vs变为等于“Vofs-Vx3”时,第三阈值电压修正时段E_3结束。因此,在第三阈值电压修正时段E_3已经结束的时间点上,电压Vx3被写入至保持电容120。在接下来的第四阈值电压修正时段E_4之前,与保持电容120中保持的电压Vx3相对应的漏极电流Ids流过有机EL元件127,从而源极电位Vs变为等于“Vofs-Vx2+Va3”,并且栅极电位Vg变为等于“Vofs+Va3”。
另外,在接下来的第四阈值电压修正时段E_4,漏极电流Ids流动,直到驱动晶体管121的源极端S处的源极电位Vs上升以切断驱动晶体管121。当驱动晶体管121被切断时,驱动晶体管121的源极端S处的源极电位Vs变为等于“Vofs-Vth”,并且栅极-源极电压Vgs变为与阈值电压Vth相同的状态。在第四阈值电压修正时段E_4已经结束的时间点上,驱动晶体管121的阈值电压Vth被保持在保持电容120中。
除了阈值电压修正功能之外,像素电路10还包括迁移率修正功能。也就是说,为了可以在将视频信号线106HS的电位保持为视频信号Vsig的有效时段内的信号电位“Vofs+Vin”的时间区间内使采样晶体管125处于导通状态,垂直驱动部103使提供至写入扫描线104WS的写入驱动脉冲WS仅在比上述时段短的时段内位于活动H电平。在这个时段内,在提供信号电位(Vofs+Vin)以控制驱动晶体管121的输入端的状态下,通过驱动晶体管121的电流对有机EL元件127的寄生电容Cel和保持电容120充电(参照图7E)。对写入驱动脉冲WS的活动时段(不仅对应于采样时段,而且还对应于迁移率修正时段)进行适当地设定,从而当将信号幅值Vin的有关信息保持在保持电容120中的同时,能够修正驱动晶体管121的迁移率μ。信号电位(Vofs+Vin)实际上被水平驱动部106提供至视频信号线106HS,从而写入驱动脉冲WS处于高H电平的时段被设定为将信号幅值Vin的信息有关写入至保持电容120的时段(也称为“采样时段”)。
特别地,在像素电路10的驱动时序中,在电源供给线105DSL的电位保持在作为高电位侧的第一电位Vcc_H并且视频信号Vsig保持在有效时段(信号幅值Vin的时段)的时间区间内,写入驱动脉冲WS处于活动H电平。简言之,这样,根据视频信号线106HS的电位保持为视频信号Vsig在有效时段内的信号电位(Vofs+Vin)的时间宽度与写入驱动脉冲WS的活动时段这两者相互重叠的区域,来确定迁移率修正时间(以及采样时段)。特别地,写入驱动脉冲WS的活动时段的宽度被确定地较窄,从而落入视频信号线106HS的电位保持为信号电位的时间宽度内,从而导致迁移率修正时间是根据写入驱动脉冲WS来确定的。准确来讲,迁移率修正时段(以及采样时段)变成从写入驱动脉冲WS上升以导通采样晶体管125的时间点到写入驱动脉冲WS下降以断开采样晶体管125的时间点之间的时间范围。顺便提及地,尽管在图6中在第四阈值电压修正时段E_4结束之后,写入驱动脉冲WS的电位暂时处于非活动L电平,但这不是本发明必需的。例如,视频信号Vsig的电位也可以从基准电位(Vofs)切换至有效时段内的信号电位(Vofs+Vin),且同时写入驱动脉冲WS的电位保持为活动H电平。
具体地,在采样时段内,在驱动晶体管121的栅极端G处的栅极电位Vg保持为信号电位(Vofs+Vin)的状态下,采样晶体管125变为导通(ON)状态。因此,在写入&迁移率修正时段,在驱动晶体管121的栅极端G处的栅极电位Vg固定为信号电位(Vofs+Vin)的状态下,驱动电流Ids流过驱动晶体管121。信号幅值Vin的有关信息以被加入驱动晶体管121的阈值电压Vth的形式保持。因此,由于通常消除了驱动晶体管121的阈值电压Vin的变化,所以进行了阈值电压修正。通过进行阈值电压修正,保持在保持电容120中的栅极-源极电压Vgs变成等于“Vsig+Vth”=“Vin+Vth”。另外,与此同时,由于在采样时段内进行迁移率修正,所以采样时段也充当迁移率修正时段(写入&迁移率修正时段)。
这里,当令VthEL为有机EL元件127的阈值电压时,阈值电压VthEL被设定为满足“Vofs-Vth<VthEL”的电位关系。因此,由于有机EL元件127保持在反偏压状态并且因此保持在截止状态(高阻抗状态),所以防止了有机EL元件127发光,并且机EL元件127不表现出二极管特性而是呈现出简单的电容特性。因此,流过驱动晶体管121的漏极电流(驱动电流Ids)被写入至电容“C=Ccs+Cel”,该电容是通过将保持电容120的静电容与有机EL元件127的寄生电容(等效电容)Cel相加而获得的。因此,驱动晶体管121的漏极电流流入有机EL元件127的寄生电容Cel而开始充电操作。于是,驱动晶体管121的源极电位Vs上升。
在图6所示的时序图中,ΔV代表源极电位Vs的上升量。通过阈值电压修正,从保持电容120中保持的栅极-源极电压“Vgs=Vin+Vth”减去源极电位Vs的上升量(即电位修正值ΔV,其是迁移率修正参数),从而使栅极-源极电压变为“Vgs=Vin+Vth-ΔV”,由此进行负反馈。在此时,驱动晶体管121的源极端S处的源极电位Vs变成等于通过从栅极电位Vg(=Vin)减去保持电容120中保持的电压“Vgs=Vin+Vth-ΔV”而获得的“-Vth+ΔV”。
以这种方式,在像素电路10的驱动时序中,在写入&迁移率修正时段H内,对信号幅值Vin的采样以及通过源极电位Vs的用于修正迁移率μ的上升量ΔV(负反馈量或迁移率修正参数)都进行了调整。写入扫描部104能够调整写入&迁移率修正时段H的时间宽度。因此,能够优化保持电容120的驱动电流Ids的负反馈的量。
电压修正值ΔV由表达式(7)表示:
ΔV≈Ids×t/Cel    ...(7)
由表达式(7)可知,电压修正值ΔV随着驱动晶体管121的驱动电流(漏极-源极电流)Ids的变大而变大。与此相反,当驱动晶体管121的驱动电流Ids较小时,电压修正值ΔV变小。以这种方式,根据驱动电流Ids来判定电压修正值ΔV。随着信号幅值Vin变大,驱动电流Ids变大并且电压修正值ΔV的绝对值也变大。因此,能够实现与发光亮度等级相对应的迁移率修正。在此情况下,写入&迁移率修正时段H不一定是恒定的,而且在一些情况下根据驱动电流Ids来对其调整反而是优选的。例如,当驱动电流Ids较大时,只需要将迁移率修正时段t设定得较短。与之相反,当驱动电流Ids较小时,只需要将迁移率修正时段t设定得较长。
另外,电位修正值ΔV由Ids×t/Cel表示。因此,即使当驱动电流Ids由于各像素电路10间的迁移率μ的偏差而产生偏差时,仍获得对应于各自情况的电位修正值ΔV。因此,能够修正各像素电路10间的迁移率μ的偏差。简言之,当信号幅值Vin恒定时,电压修正值ΔV的绝对值随着驱动晶体管121的迁移率μ变大而变大。换言之,由于电压修正值ΔV随着迁移率μ变大而变大,所以能够消除各像素电路10间的迁移率μ的偏差。
像素电路10还包含自举功能。也就是说,在信号幅值Vin的有关信息保持在保持电容120中的阶段中,写入扫描部104解除向写入扫描线104WS施加写入驱动脉冲WS(即,将写入驱动脉冲WS的电位设定至非活动L电平)以将采样晶体管125设定为处于非导通状态,从而将驱动晶体管121的栅极端G与视频信号线106HS电分离(发光时段I:参照图7G)。当操作前进至发光时段I时,水平驱动部106在接下来的合适的时间点将视频信号线106HS的电位返回至基准电位(Vofs)。
有机EL元件127的发光状态持续到第(m+m'-1)个水平扫描时段。接着,构成第(n,m)个子像素的有机EL元件127的发光操作结束。此后,操作前进至下一帧(或后一帧),并且再次重复进行阈值电压修正准备操作、阈值电压修正操作、迁移率修正操作和发光操作。
在发光时段I中,驱动晶体管121的栅极端G与视频信号线106HS电分离。由于解除了向驱动晶体管121的栅极端G施加信号电位(Vofs+Vin),所以驱动晶体管121的栅极电位Vg能够上升。保持电容120连接在驱动晶体管121的栅极端G与源极端S之间,并且基于保持电容120的作用进行自举操作。当假定自举增益为1(理想值)时,栅极电位Vg与驱动晶体管121的源极电位Vs一起变化,并且能够由此保持栅极-源极电压Vgs恒定。在此时,流过驱动晶体管121的驱动电路Ids也流过有机EL元件127,并且有机EL元件127的阳极电位因此根据驱动电流Ids而上升。令Vel为阳极电位上升后的量。在短时间内,由于随着源极电位Vs的上升消除了有机EL元件127的反偏压状态,所以有机EL元件127实际上由于驱动电流Ids的流入而开始发光。
这里,通过将“Vsig+Vth–ΔV”或“Vin+Vth-ΔV”代入到用于表示之前的晶体管特性的表达式(1)中,从而能够由表达式(8)或表达式(9)的形式表示驱动电流Ids与栅极电压Vgs之间的关系:
Ids=k×μ×(Vsig-Vofs-ΔV)2        ...(8)
Ids=k×μ×(Vin-Vofs-ΔV)2         ...(9)
从表达式(8)和(9)可知,去除了阈值电压Vth项,所以提供至有机EL元件127的驱动电流Ids与驱动晶体管121的阈值电压Vth无关。也就是说,当将基准电位Vofs设定为例如0V时,流过有机EL元件127的驱动电流Ids与如下值的平方成比例,该值是通过从视频信号Vsig(其用于控制有机EL元件127的亮度)的值中减去由驱动晶体管121的迁移率μ在第二节点ND2(驱动晶体管121的源极端)引起的电位修正值ΔV的值而获得的。换言之,流过有机EL元件127的电流Ids与有机EL元件127的阈值电压VthEL以及驱动晶体管121的阈值电压Vth无关。也就是说,有机EL元件127的发光量(亮度)不受有机EL元件127的阈值电压VthEL的影响和驱动晶体管121的阈值电压Vth的影响。另外,第(n,m)个有机EL元件127的亮度具有与电流Ids相对应的值。
此外,由于电位修正值ΔV在具有较大的迁移率μ的驱动晶体管121中变大,所以栅极-源极电压Vgs的值变小。因此,即使当表达式(8)和(9)中迁移率μ的值大时,(Vsig-Vofs-ΔV)2的值仍变小。因此,能够修正漏极电流Ids。也就是说,如果视频信号Vsig的值即使在迁移率μ互不相同的晶体管121中是相同的,那么漏极电流Ids的值变得大约彼此相等。因此,流过各有机EL元件127并且用于控制有机EL元件127的的电流Ids被均一化。也就是说,能够修正有机EL元件127之间由迁移率μ的偏差(和k偏差)导致的亮度偏差。
另外,保持电容120连接在驱动晶体管121的栅极端G与源极端S之间。因此,基于保持电容120的作用在发光时段的第一部分中进行自举操作,并且在保持驱动晶体管121的栅极-源极电压“Vgs=Vin+Vth–ΔV”恒定的同时,栅极电位Vg和源极电位Vs均上升。驱动晶体管121的源极电位Vs变成等于“-Vth+ΔV+Vel”,从而栅极电位Vg变成等于“Vin+Vel”。在此时,由于驱动晶体管121的栅极-源极电压Vgs保持恒定,所以驱动晶体管121使恒定电流(驱动电流Ids)流过有机EL元件127。因此,有机EL元件127的阳极端A处的电位(=节点ND122处的电位)连续上升直到达到如下电压:在该电压下,处于饱和状态的驱动电流Ids的电流流过有机EL元件127。
这里,当发光时段变长时,有机EL元件127的电流-电压(I-V)特性也相应变化。因此,节点ND122处的电位也随之时间而改变。然而,即使当有机元件127的阳极电位由于有机EL元件127的这种时间性劣化而发生变化时,保持电容120中保持的栅极-源极电压Vgs通常保持为“Vin+Vth-ΔV”的恒定电压。由于驱动晶体管121作为恒定电流源进行操作,即使在有机EL元件127的电流电压特性受到时间性变化的影响并且驱动晶体管121的源极端S处的源极电位Vs随着上述时间性变化而发生变化时,驱动晶体管121的栅极-源极电压Vgs被保持电容120保持在恒定电压(≈Vin+Vth-ΔV)。因此,流过有机EL元件127的电流不改变,并且有机EL元件127的发光亮度也因此保持恒定。尽管实际上由于自举增益小于“1”,而栅极-源极电压Vgs变得小于“Vin+Vth-ΔV”,但是栅极-源极电压Vgs仍然保持在对应于自举增益的栅极-源极电压Vgs
如上所述,在实施例1的显示装置1中的像素电路10中,通过对驱动时序进行设计,自动地构成了阈值电压修正电路和迁移率修正电路。此外,为了防止驱动晶体管121的特性偏差(在本例中的阈值电压Vth的偏差和迁移率μ的偏差)对驱动电流Ids产生影响,像素电路10起到用于通过修正阈值电压Vth和迁移率μ的影响来保持驱动电流恒定的驱动信号固定电路的作用。由于不仅进行自举操作,还进行阈值电压修正操作和迁移率修正操作,所以通过对应于阈值电压Vth的电压以及用于迁移率修正的电位修正值ΔV来调整被自举操作保持的栅极-源极电压Vgs。因此,有机EL元件127的发光亮度不受驱动晶体管121间的阈值电压Vth的偏差和迁移率μ的偏差的影响,并且不受有机EL元件127的时间性劣化的影响。因此,能够以与输入的视频信号Vsig(信号幅值Vin)相对应的稳定灰度来显示图像,并且因此能够获得具有高图像质量的图像。
另外,由于像素电路10能够由使用n沟道驱动晶体管121的源极跟随器电路组成,所以即使原样地使用具有阳极和阴极电极的现有有机EL元件时,也能够驱动有机EL元件127。另外,像素电路10能够由均是n型的晶体管(包括驱动晶体管和周边部的采样晶体管等)组成,因此甚至在晶体管制造方面也实现了成本节省。
元件特性的环境依赖性与修正处理的关系
如上所述,在图6所示的驱动时序中,出于改善由元件特性的不均匀(在上述情况下的驱动晶体管121的阈值电压Vth的偏差和迁移率μ的偏差)引起的显示不均匀的目的,通过以写入驱动脉冲WS的时序和电源驱动脉冲DSL的时序来控制晶体管,从而控制显示亮度。
这里,用于构成像素电路10的驱动晶体管121的特性(阈值电压Vth和迁移率μ)受到环境特性的影响,因而驱动晶体管121的阈值电压Vth和迁移率μ例如对应于温度的变化而发生变化。因此,发现当不顾环境特性的变化而是用一定的写入驱动脉冲WS和电源驱动脉冲DSL来进行阈值电压修正和迁移率修正时,不一定能够实现正确的修正。即使在一定的环境条件下能够抑制由于元件特性偏差引起的显示不均匀,而当环境条件改变可能无法进行正确的修正控制,因此存在由用于构成像素电路的元件的特性偏差导致的显示不均匀现象。下面,将对此进行说明。
图8A、图8B和图8C分别是说明设置在像素电路10的周边的电路(周边电路)的比较例的框图、时序图和框图。具体地,图8A是表示比较例的周边电路400Z的通用结构的框图,图8B是说明比较例的周边电路400Z的操作的时序图。另外,图8C是特别说明比较例的周边电路400Z的与写入驱动脉冲WS相关的操作的框图。周边电路400Z是用于生成驱动信号(其用于分别驱动像素电路10内的各种晶体管)的电路的统称,并且对应于图1中的控制部109和接口部(垂直IF部133和水平IF部136)。在周边电路400Z中,在输出信号时,例如对于信号***,其不仅管理输出时序而且管理信号电平;然而对于可能被用于控制晶体管的导通/断开的信号,其管理输出波形(输出时序、晶体管上升或下降的特性等)。作为示例,图8A、图8B和图8C通过关注用于控制晶体管导通或断开的驱动脉冲的生成而分别表示框图、时序图和框图。
如图8A所示,周边电路400Z包括设置有移位寄存器部410、逻辑电路部420、电平移位电路430和输出缓存部440的扫描部。尽管这里省略了图示,但在移位寄存器部410的前一级设置有接口部。这种结构也可以适用于垂直扫描***和水平扫描***中的各个驱动脉冲。
移位寄存器部410是以如下方式设置的:多级(至少为行数或列数)的移位寄存器412(S/R)以串联的方式连接。因此,移位寄存器部410逐行地或逐列地顺次选择像素阵列部102的像素电路10。例如,如图8B所示,当通过接口部(未图示)将使能脉冲SP施加至第一级移位寄存器412时,使能脉冲SP在移位寄存器412中与从接口部(未图示)发送的移位时钟CK_1(扫描时钟)同步地顺次移位,并且从各级中输出具有一个单位时段宽度的移位脉冲SFTP(图8B中的附图标记“_n”表示级数),移位脉冲SFTP均被设定为活动H电平。输入至移位寄存器412的移位时钟CK_1的一个周期等于驱动脉冲的一个周期。例如,写入驱动脉冲WS的一个周期等于一个水平周期。
逻辑电路部420的每一级设置有逻辑电路(Logic)422。因此,来自移位寄存器412的各级的移位脉冲SFTP被提供至逻辑电路422的相应级,并且使能脉冲(使能脉冲,EN)从接口部(未图示)提供至各逻辑电路422。基于移位脉冲SFTP和使能脉冲EN,逻辑电路422根据受控逻辑生成脉冲信号,该脉冲信号用于产生提供至像素阵列部102的扫描线的驱动脉冲。根据不同情况,逻辑电路422基于移位脉冲SFTP生成多个移位时钟CK_1的窗口脉冲,并且在一些情况下根据受控逻辑基于窗口脉冲和使能脉冲EN生成脉冲信号,该脉冲信号用于产生提供至像素阵列部102的扫描线的驱动脉冲。例如,如图8B所示,获得了移位脉冲SFTP与使能脉冲EN的逻辑与(logic AND),从而实质上连续地移位用于形成驱动脉冲的脉冲信号。
电平移位部430的每一级设置有电平转换部432(L/S)。因此,电平转换部432将来自于对应级的逻辑电路422的具有相对狭窄的幅值(整体上具有低电压电平)的输出脉冲放大为具有相对宽幅值(整体上具有高电压电平)的输出脉冲。
输出缓存部440的每一级设置有缓冲器(Buffer)422。因此,缓冲器442将来自对应级的电平转换部432的具有相对宽幅值(整体上具有高电压电平)的输出脉冲输出至相应列或相应行中的配线(扫描线)。
例如,对于写入驱动脉冲WS,如图8C所示,将周期为一个水平扫描时段(1H)的移位时钟CK_1提供至移位寄存器部410。此外,用于阈值电压修正的使能脉冲WSEN_1和用于迁移率修正的使能脉冲WSEN_2共同提供至逻辑电路部420的逻辑电路422。用于阈值电压修正的使能脉冲WSEN_1调整初始化时段D和阈值电压修正时段E,用于迁移率修正的使能脉冲WSEN_2调整写入&迁移率修正时段H。
图9A和图9B分别表示图8C所示逻辑电路422的时序和用于实现图9A所示时序的详细结构。在逻辑电路部420中,如图9A所示,逻辑电路422获得使能脉冲WSEN_1与使能脉冲WSEN_2的逻辑或(logicOR),并且还获得该逻辑或与来自对应级的移位寄存器412的移位脉冲SFTP的逻辑与(logic AND),从而生成了用于形成提供至写入扫描线104WS的写入驱动脉冲WS的脉冲信号。出于实现相关功能的目的,例如,如图9B所示,逻辑电路422包括反相器462和反相器464,以及与非门466和与非门468。反相器462和反相器464以及与非门466构成了或门。
尽管图8C以及图9A和图9B表示与写入驱动脉冲WS相关的框图、时序图和电路图,对于电源驱动脉冲DSL,只需要将用于阈值电压修正的使能脉冲WSEN_1和用于迁移率修正的使能脉冲WSEN_2变成用于供电的使能脉冲DSEN。另外,只需要例如将电平移位部430和输出缓存部440变成如下电源电路:当使能脉冲DSEN保持为活动H电平时,输出第一电位Vcc_H,当使能脉冲DSEN保持为非活动L电平时,输出第二电位Vcc_L
在如图9B所示的周边电路400Z的结构的情况下,用于生成脉冲信号(其用于产生驱动脉冲)的逻辑电路部420(逻辑电路422)不具备能够对应于环境变化而改变阈值电压修正时段和迁移率修正时段的结构。另一方面,如图6的时序所示,例如,在迁移率修正时段,以在进行信号写入的同时进行迁移率修正的方式进行驱动。因此,在迁移率修正操作中,用于修正的脉冲宽度敏感地受到影响。例如,当用于构成像素晶体管10的驱动晶体管121的特性由于面板环境温度的变化等而改变并且最佳迁移率修正时间因此而改变时,在图9B所示的逻辑电路422中,用于调整迁移率修正时段的写入驱动脉冲WS的脉冲宽度是与环境温度无关的常量。因此,无法进行正常的迁移率修正操作,这将导致均匀性的劣化。
对应于元件特性的环境依赖性的修正时段的调整技术
由于元件特性具有环境依赖性,所以当修正时段被设定为与环境无关的常量时,可能无法提供适当的修正操作,从而导致显示不均匀。因此,需要开发出用于能够调整修正时段以使其对应于元件特性的环境依赖性的结构。
实施例1提供了一种结构,该结构能够适当地调整修正时段以使其与像素电路10的构成元件的特性的环境依赖性相对应,从而改善了由环境变化导致显示不均匀的现象。
基本对策技术
图10A、图10B和图10C分别是用于说明用于自动调整修正时段以使其对应于元件特性的环境依赖性的基本概念的框图和时序图。具体地,图10A是表示基本结构的电路图,图10B和图10C分别是说明操作的时序图。
如图10A所示,用于自动调整修正时段以使其对应于元件特性的环境依赖性的技术是通过如下方式实现的:在使能脉冲EN的输入至逻辑电路部420(逻辑电路422)的路径上设置修正时段调整部460。修正时段调整部460是用于对脉冲信号的宽度进行调整以使其对应于环境变化的脉冲宽度调整部的示例,上述脉冲信号用于产生驱动晶体管121和/或采样晶体管125所使用的驱动脉冲。顺便提及地,为了可以对于温度、湿度等的环境依赖性适当地调整修正时段以使其对应于像素电路10的构成元件的特性,只需要在与像素电路10的构成元件(诸如驱动晶体管121或采样晶体管125)尽可能紧密接触的位置处布置修正时段调整部460。例如,即使在修正时段调整部460布置在像素阵列部102外部时,只需要将修正时段调整部460布置得靠近像素阵列部。或者,也可以将修正时段调整部460布置在像素阵列部102内部。
修正时段调整部460包括延迟部462和门电路部466,并且通过利用延迟部462中的脉冲延迟相对温度和湿度等的环境依赖性来调整脉冲宽度。因此,能够根据脉冲信号生成驱动脉冲,上述脉冲信号的脉冲宽度是根据环境变化由延迟部462自动调整,从而消除了像素电路10的构成元件的特性相对温度和湿度等的环境依赖性。
例如,为了延迟使能脉冲EN,只需要将延迟部462设置成包括一级或多级缓冲器或反相器。这里,假设当诸如温度或湿度等环境参数增大时,在用于构成延迟部462的缓冲器或反相器中的延迟量变小。如果当诸如温度或湿度等环境参数增大时,用于构成延迟部462的缓冲器或反相器中的延迟量变大,只需要逆向理解稍后给出的说明中的变化方向。门电路部466根据未经延迟的使能脉冲EN和经延迟部462延迟的使能脉冲(经延迟使能脉冲ENDL)来生成脉冲信号。因此,门电路部466只需要采用使用与非门(或者与门)或者或非门(或者或门)的结构,或者当需要逻辑逆转时使用反相器的结构。
将门电路部466中生成的脉冲信号而不是将使能脉冲EN提供至逻辑电路422。通过延迟部462和门电路部466对用于控制修正时段的使能脉冲EN进行形状设定,并且将其提供至逻辑电路422,从而能够自动调整每个面板环境温度的脉冲宽度。
图10B表示用于说明当环境(诸如温度和湿度)的变化方向与修正时段的调整方向彼此相反时的操作示例1的时序图。“方向彼此相反的情况”是指如下情况:例如,当温度或湿度上升时,最佳修正时段与上述上升相对应地变短,并且相反地,当温度或湿度下降时,最佳修正时段与所述下降相对应地变长。如图10B所示,使能脉冲EN在延迟部462中延迟ΔT。这里,如前所述,假定对于用于构成延迟部462的缓冲器或反相器而言,当诸如温度或湿度等环境参数上升时,延迟量减小。
使能脉冲EN和经延迟使能脉冲ENDL被输入至门电路部466。门电路部466基于使能脉冲EN和经延迟使能脉冲ENDL生成使得环境(诸如温度或湿度)的变化方向与修正时段的调整方向彼此相反的脉冲信号。在图10B所示的情况下,门电路部466基于从使能脉冲EN的前沿到经延迟使能脉冲ENDL的前沿的时段范围生成脉冲信号。或者,门电路部466可以基于从使能脉冲EN的后沿到经延迟使能脉冲ENDL的后沿的时段范围生成脉冲信号。
在通过修正时段调整部460对使能脉冲EN进行定形时,输出具有与用构成延迟部462的晶体管的特性相对应的延迟量的经延迟使能脉冲ENDL。如果环境温度高并且因此最佳修正时间向更短的时间迁移,那么延迟部462中的晶体管特性也发生改变,并且经延迟使能脉冲ENDL的延迟量ΔT也因此变小。因此,在门电路部466中基于从使能脉冲EN的前沿到经延迟使能脉冲ENDL的前沿之间的时段生成的脉冲信号的宽度变窄。因此,能够自动调整脉冲宽度以使其与面板环境温度变化相对应。
图10C表示用于说明当环境(诸如温度和湿度)的变化方向与修正时段的调整方向彼此相同时的操作示例2的时序图。“方向彼此相同的情况”是指如下情况:例如,当温度或湿度上升时,最佳修正时段与上述上升相对应地变长,并且相反地,当温度或湿度下降时,最佳修正时段与上述下降相对应地变短。使能脉冲EN和经延迟使能脉冲ENDL输入至门电路部466。门电路部466基于使能脉冲EN和经延迟使能脉冲ENDL生成使得环境(诸如温度或湿度)的变化方向与修正时段的调整方向彼此相同的脉冲信号。在图10C所示的情况下,门电路部466基于从经延迟使能脉冲ENDL的前沿到使能脉冲EN的后沿的时段范围生成脉冲信号。或者,门电路部466可以基于从经延迟使能脉冲ENDL的后沿到使能脉冲EN的前沿的时段范围生成脉冲信号。
在通过修正时段调整部460对使能脉冲EN进行定形时,输出具有与用于构成延迟部462的晶体管的特性相对应的延迟量的经延迟使能脉冲ENDL。如果面板环境温度高并且因此最佳修正时间向更长的时间迁移,那么延迟部462中的晶体管特性也发生改变,并且经延迟使能脉冲ENDL的延迟量ΔT也因此变小。因此,在门电路部466中基于从经延迟使能脉冲ENDL的前沿到使能脉冲EN的后沿的时段生成的脉冲信号的宽度变宽。因此,能够自动调整脉冲宽度以使其与面板环境温度变化相对应。
对策技术的应用实例
图11A、图11B和图11C分别是说明用于自动调整修正时段以使其与元件特性的环境依赖性相对应的技术的具体应用示例的电路图和时序图。在此情况下,迁移率修正时段的应用实例被图示为修正时段对策技术的应用实例示出。具体地,图11A是表示实施例1的显示装置中的周边电路400A的结构的电路图。图11B是表示周边电路400A中设置的修正时段调整部460的详细结构的电路图。此外,图11C是说明图11B中所示的修正时段调整部460的操作的时序图。
如图11A所示,在周边电路400A中,修正时段调整部460设置在用于迁移率修正的使能脉冲WSEN_2的路径上。其它的结构与图9B所示的比较例的周边电路400Z中的结构相同。
图11B是表示修正时段调整部460的详细结构的电路图。延迟部462是通过将奇数个反相器464相互串联连接而设置的。门电路部466是由与非门468和设置在与非门468的下一级反相器469构成的。
图11C是说明修正时段调整部460的操作的时序图。由于在延迟部462中奇数个反相器464相互串联连接,所以输入的用于迁移率修正的使能脉冲WSEN_2(具有波形A)被延迟了延迟量ΔT并且被逻辑反转。因此,输出了反转的经延迟使能脉冲NWSEN_2(具有波形B)。
根据使能脉冲WSEN_2和反转的经延迟使能脉冲NWSENDL_2,与非门468基于从使能脉冲WSEN_2的前沿到反转的经延迟使能脉冲NWSENDL_2的后沿的时段生成脉冲信号(具有波形C)。反相器469向逻辑电路422提供通过对从与非门468输出的脉冲(具有波形C)进行逻辑反转而获得的脉冲信号(具有波形D)。波形D提供活动H电平时的时段对迁移率修正时段进行调整。
在通过修正时段调整部460对使能脉冲WSEN_2进行定形时,输出具有与构成延迟部462的晶体管的特性相对应的延迟量ΔT的反转的经延迟使能脉冲NWSENDL_2。如果面板环境温度高并且因此最佳修正时间向更短的时间迁移,那么延迟部462中的晶体管特性也发生改变,并且经延迟使能脉冲ENDL的延迟量ΔT也因此变小。因此,在门电路部466中基于从使能脉冲EN的前沿到经延迟使能脉冲ENDL的前沿的时段生成的脉冲信号的宽度变窄。因此,能够自动调整用于控制迁移率修正时段的脉冲宽度以使其与面板环境温度变化相对应。通过延迟部462对脉冲宽度进行定形,从而能够将具有最佳脉冲宽度的写入驱动脉冲WS自动提供至写入扫描线104WS,以使其与面板环境温度相对应。
4-2.实施例2(电路的驱动方法):实施例1+由驱动脉冲的形状偏差所导致的显示不均匀现象的对策(相同脉冲信号的开关选择)
如上所述,在图6所示的时序中,为了改善由元件的特性的不均匀性(在上述情况中为驱动晶体管121的阈值电压Vth和迁移率μ的偏差和温度变化)导致的显示不均匀,通过根据写入驱动脉冲WS和电源驱动脉冲DSL的时序控制晶体管121来控制显示亮度。因此,当驱动脉冲的形状(幅值、电平和宽度等)存在偏差时,可能无法进行正确的控制,从而导致显示不均匀。
例如,在进行迁移率修正时,如图6的时序图所示,采用如下驱动:通过该驱动,在进行信号写入的同时进行迁移率修正的驱动。因此,迁移率修正操作敏感地受到用于对写入&迁移率修正时段H的写入驱动脉冲WS进行调整的脉冲宽度的影响。因此,各列脉冲宽度的偏差直接与均匀度劣化相关联。另外,在具有大迁移率等的晶体管的情况下,在进行多次阈值电压修正的分隔阈值电压修正中,中止时段的自举变得显著。特别地,当各行的第一轮阈值电压修正的脉冲形状存在偏差时,由于自举操作的影响在修正中各行产生偏差,这导致了均匀性被损害。
例如,在如图8A和图8C所示的周边电路400Z的结构的情况下,对于各列或各行中相同种类(相同名称)的信号,各列或各行生成驱动脉冲并且分别输出至对应于各列或各行的配线(扫描线)。因此,各行或各列的驱动脉冲的形状(宽度和变化特性等)存在偏差,这导致了显示不均匀。例如,关于在图8C所示的2Tr/1C型驱动结构中使用的写入驱动脉冲WS,将具有预定波形的用于阈值电压修正的使能脉冲WSEN_1和具有预定波形的用于迁移率修正的使能脉冲WSEN_2输入至各级逻辑电路422,从而生成用于产生写入驱动脉冲WS的脉冲信号。然而,当用于构成各级逻辑电路422的晶体管(未图示)的特性存在偏差时,提供至各像素电路10的写入驱动脉冲WS的形状就存在偏差,这导致了横条纹(线状噪声)等。由于用于构成逻辑电路422的晶体管的特性偏差导致的迁移率修正时段的偏差亮度不均匀(横条纹)的方式呈现出来,这导致图像质量劣化。
另外,对于阈值电压修正,根据基于用于供电的使能脉冲DSEN的电源驱动脉冲DSL的上升沿和基于用于阈值电压修正的使能脉冲WSEN_1的写入驱动脉冲WS的下降沿来调整第一阈值电压修正时段。然而,当电源驱动脉冲DSL和写入驱动脉冲WS的脉冲形状都存在偏差时,第一阈值电压修正时段就存在偏差。因此,由于此后的自举的影响在修正中产生了偏差,这导致了均匀性被损害。
在图8C中,通过关注在2Tr/1C型驱动结构中使用的写入驱动脉冲WS来进行说明。甚至在诸如5Tr/1C型驱动结构、4Tr/1C型驱动结构和3Tr/1C型驱动结构的其它三种驱动结构中,当用于控制像素电路的晶体管的驱动脉冲的形状在各行(各列)存在偏差时,也产生了显示不均匀。例如,在5Tr/1C型驱动结构的迁移率修正中,根据在一些情况下用于驱动第一晶体管TR1的驱动脉冲(用于将电源电压施加至驱动晶体管TRD的控制脉冲:被称为“电源扫描脉冲DS”)和用于驱动写入晶体管TRW的写入驱动脉冲WS的有效时段来调整迁移率修正时段。在此情况下,每行的电源扫描脉冲DS和写入驱动脉冲WS的脉冲形状存在偏差,这导致了每行的迁移率修正时段存在偏差。这也适用于分别包含第一晶体管TR1的4Tr/1C型驱动结构和3Tr/1C型驱动结构。另外,对于阈值修正,在5Tr/1C型驱动结构、4Tr/1C型驱动结构和3Tr/1C型驱动结构的任一种驱动结构中,根据在一些情况下用于驱动第一晶体管TR1的电源扫描脉冲DS的有效时段来调整阈值修正时段。在此情况下,当每行的电源扫描脉冲DS的脉冲形状存在偏差,第一阈值修正时段就存在偏差,因此由于此后的自举操作的影响在修正中产生了偏差,这导致了均匀性被损害。
根据上述情况,在周边电路400Z在各列或各行中具有相同种类(相同名称)的信号,各列或各行生成驱动脉冲并且分别输出至对应于各列或各行的配线(扫描线)的结构的情况下,各行或各列的驱动脉冲的形状(宽度和变化特性等)可能存在偏差,这导致了显示不均匀。因此,需要开发出用于抑制由构成逻辑电路422的晶体管的特性偏差引起的亮度变化的***。
稍后将要说明的实施例2和实施例3的特征是如下特征:在将实施例1应用于这一要求的同时,对于各列和各行中的同种(相同名称)信号,优选在具有一部分(作为一个单元的多列或多行)中生成用于产生驱动脉冲的脉冲信号。因此,减轻了每行或每列存在的驱动脉冲的形状(宽度和变化特性等)偏差的程度,并且由驱动脉冲的形状的偏差导致的修正时段的偏差以亮度不均匀(在彩色图像显示的情况下是彩色不均匀)的形式呈现的现象得到了改善,上述驱动脉冲的形状的偏差是由用于构成逻辑电路422的晶体管的特性偏差导致的。
图12A、图12B和图12C分别是说明实施例2的显示装置中的像素电路的驱动方法的框图、时序图和框图,实施例2关注于由晶体管(该晶体管所构成的逻辑电路生成用于产生驱动脉冲的脉冲信号)的特性偏差导致的显示不均匀的对策。具体地,图12A是表示实施例2的显示装置中的周边电路400B的通用结构的部分电路的框图。图12B是说明周边电路400B的操作的时序图。另外,图12C是特别说明与写入驱动脉冲WS相关的周边电路400B的结构的部分电路的框图。实施例2是解决如下问题的示例:各行的控制迁移率修正时段的驱动脉冲的形状(宽度和变化特性等)由于用于构成逻辑电路的晶体管的特性偏差而存在偏差。
特别地,在实施例2中,在每个单位中,脉冲信号分别通过开关输出至对应的多列或多行的配线(扫描线)。特别地,实施例2是适合于在一个单位时段(在此例中为一个扫描时段)内结束一系列的修正处理的情况的示例。“在每个单位中,脉冲信号分别通过开关输出至对应的多列或多行的配线(扫描线)”是指在与其它单位的关系中,与扫描线的连接是不复杂的(例如,不是交替进行的)。这是因为即使在每一单位生成脉冲信号时,将输出脉冲提供至扫描线从而与其它单位的关系变得复杂,这导致了实质上相对扫描线分别提供具有不同脉冲形状的驱动脉冲。当“在每个单位中,脉冲信号分别通过开关输出至对应的多列或多行的配线(扫描线)”时,至少防止了相对各扫描线分别提供具有不同脉冲形状的驱动脉冲。
然而,由各单位的脉冲信号的脉冲形状的偏差引起的影响能够在各单位的相邻部中显现出来。在这点上,只需要使单位数量尽可能小。因此,优选地,在像素阵列部102的两侧生成用于形成驱动脉冲的脉冲信号。最优选地,在一个部分中生成用于形成驱动脉冲的脉冲信号,然后通过开关分别输出至行或列的配线(扫描线)。
例如,在实施例2中,如图12A所示,周边电路400B具有如下结构:首先,从比较例的周边电路400Z中去除逻辑电路部420和输出缓存部440,并且周边电路400B包括开关部450,开关部450在电平移位部430的下一级中具有设置在每一行或每一列的开关452。因此,采用的结构是如下结构:来自移位寄存器部410的输出信号输入至电平移位部430,并且通过电平转换获得的移位脉冲分别被提供至每行或每列开关452的控制输入端。
优选地,开关电路452的结构利用设置有传输栅极结构的开关电路(典型的例子是CMOS开关)。例如,如图12A所示,在开关电路452中,n沟道MOSFET(NMOS)454和p沟道MOSFET(PMOS)456以互补形式相互连接。反相器458设置在NMOS 454的控制输入端侧。另外,用于将扫描线的电位设定至低电位的NMOS 459与开关电路452的输出端和扫描线相连。
在开关电路452中,PMOS 456的控制输入端和反相器458的输入端均是开关电路452的控制输入端,并且从电平转换部432将脉冲信号提供至相关的控制输入端。在此情况下,当相关的脉冲信号的电位被设定为L电平时,开关电路452在其输入端取出信号,并且将取出的信号输出至输出端侧的扫描线。因此,如图12B所示,当从接口部(未图示)将触发脉冲SP提供至移位寄存器部410时,移位寄存器部410与从接口部(未图示)提供的移位时钟CK_1同步地在移位寄存器412中对触发脉冲SP连续移位。因此,从各级输出启动脉冲SP以作为移位脉冲NSFTP,移位脉冲NSFTP均被设定为非活动L电平并且具有一个单位时段宽度。此后,均具有相对狭窄的幅值(整体具有低电压电平)的移位脉冲NSFTP被放大为均具有相对宽的幅值(整体具有高电压电平)脉冲信号,这些脉冲信号均随后被输入至开关电路452的控制输入端。尽管未图示,也可以采用将PMOS 456布置在反相器458的输出端侧的互补连接。在此情况下,在移位寄存器部410中,从各级均输出被设定为活动H电平的移位脉冲SFTP,并且在NMOS 459的控制输入端设置有反相器以与该变化相对应。
为了在像素阵列部102的外部(在本例中在一部分中)生成驱动脉冲,周边电路400B除了扫描部还包括设置有电平转换部482(对应于电平转换部432)、逻辑电路484(对应于逻辑电路422)和缓冲器486(对应于缓冲器442)的脉冲生成部480。在脉冲生成部480的前一级设置有在实施例1中说明的修正时段调整部460。因此,对于使能脉冲EN,经调整使能脉冲ENZ提供至脉冲生成部480,经调整使能脉冲ENZ在修正时段被调整以与用于构成像素电路10的驱动晶体管10的特性的环境依赖性相对应。特别地,实施例2的周边电路400B的特征在于:脉冲生成部480布置在扫描线的最外部。逻辑电路484生成被设定为活动H电位的脉冲信号,并且将生成的脉冲信号通过缓冲器486提供至开关电路452的输入端。尽管未图示,可以向作为一个单元的多列或多行(所有行或所有列的程度是禁止的)的每一单元设置缓冲器486,或者可以向每列或每行设置缓冲器486。在脉冲生成部480中,具有预定的脉冲波形、具有相对窄的幅值(整体具有低电压电平)并且从修正时段调整部460输入的经调整使能脉冲ENZ通过设置在一部分中的电平转换部482被放大为具有相对宽的幅值(整体具有高电压电平)的脉冲信号。另外,获得的脉冲信号随后被输入至在一部分中的逻辑电路484,从而生成具有相对宽的幅值(整体具有高电压电平)的用于形成驱动脉冲的脉冲信号。需要注意的是,尽管在此例中是基于一种驱动脉冲(特别指明关于其自身)有关的经调整使能脉冲ENZ对最简单的结构进行的说明,但是根据情况,利用其它驱动脉冲有关的使能脉冲EN生成用于形成新的种类的驱动脉冲的脉冲信号。
周边电路400B将逻辑电路484中生成的脉冲信号输入至每列或每行设置的各个开关电路452的输入端,并且根据从各行或各列中的电平转换部432提供的移位脉冲NSFTP从开关电路452的控制输入端取出需要的脉冲。也就是说,当移位脉冲NSFTP保持在活动H电平时,用于构成NMOS 454和PMOS 456的CMOS开关断开,并且导通NMOS 459,从而扫描线的电位变为低电平。另一方面,当移位脉冲NSFTP保持在非活动L电平时,用于构成NMOS 454和PMOS 456的CMOS开关导通,并且断开NMOS 459,从而扫描线的电位变为近似等于缓冲器486的输出电位。这样,脉冲生成部480中生成的脉冲信号作为驱动脉冲被输出至扫描线。即使当用于构成逻辑电路484的晶体管的特性在各脉冲生成部480中存在偏差的时候,偏差的影响以相同的方式呈现在所有行或所有列中。因此,能够抑制由用于构成逻辑电路484的晶体管的特性偏差导致的每行或每列驱动脉冲的波形存在的偏差。因此,也能够抑制亮度变化(显示不均匀)。
尽管未图示,电平转换部482和逻辑电路484的布置顺序可以反转。在此情况下,提供了如下优点:在构成方面,逻辑电路484能够由低电压电路构成。在此情况下,在脉冲生成部480中,具有预定的脉冲波形、具有相对窄的幅值(整体也具有低电压电平)并且从修正时段调整部460输入的经调整使能脉冲ENZ被输入至一部分中的逻辑电路484,从而生成具有相对窄的幅值(整体也具有低电压电平)的用于形成驱动脉冲的脉冲信号。然后,生成的具有相对窄的幅值的脉冲信号通过一部分中的电平转换部482被放大为具有相对宽的幅值(整体也具有高电压电平),并且被输入至每列或每行设置的各开关电路452的输入端,并且根据从各行或各列中的电平转换部432提供的移位脉冲NSFTP从开关电路452的控制输入端取出需要的脉冲。
例如,对于2Tr/1C型驱动结构中使用的写入驱动脉冲WS,如图12C所示,将用于阈值修正的使能脉冲WSEN_1和基于用于迁移率修正的使能脉冲WSEN_2获得的并且在修正时段调整部460中被调整了脉冲宽度的经调整使能脉冲WSENZ_2提供至电平转换部482,并且随后放大为具有相对宽的幅值(整体也具有高电压电平)的脉冲信号,该脉冲信号随后被提供至逻辑电路484。逻辑电路484获得分别具有相对宽的幅值(整体也具有高电压电平)的使能脉冲WSEN_1与使能脉冲WSEN_2的逻辑或,从而生成用于形成将被提供至写入扫描线104WS的写入驱动脉冲WS的脉冲信号。
尽管图12C表示与2Tr/1C型驱动结构中的写入驱动脉冲WS相关的周边电路400B,但是对于电源驱动脉冲DSL,只需要将用于阈值电压修正的使能脉冲WSEN_1和用于迁移率修正的使能脉冲WSEN_2改变成用于供电的使能脉冲DSEN。另外,电平移位部430或输出缓存部440例如只需要被改变成电源电路。然后,只需要以如下方式进行改变:当使能脉冲DSEN保持在活动H电平时,输出第一电位Vcc_H,而当使能脉冲DSEN保持在非活动L电平时,输出第二电位Vcc_L。这一点与比较例的情况是相同的。
在如图12A和图12C所示的周边电路400B的结构的情况下,对于各列或各行中的同种(相同名称)信号,具有预定的脉冲波形并且从像素阵列部102的外部输入的使能脉冲EN被输入至一部分中的逻辑电路422,从而生成用于形成驱动脉冲的脉冲信号。此后,在逻辑电路422中生成的脉冲信号通过缓冲器486被输入至每列或每行设置的各开关电路452的输入端,并且根据从电平转换部432提供的脉冲NSFTP从开关电路452的控制输入端取出需要的脉冲。通过采用如下结构,能够根据面板环境温度变化自动调整脉冲宽度。另外,能够将不存在驱动脉冲的形状偏差的稳定脉冲波形提供至各行或各列。因此,能够抑制由修正时段的偏差导致的亮度不均匀,而上述修正时段的偏差是由构成逻辑电路422的晶体管的特性偏差导致的。对于图12C所示的写入驱动脉冲WS,能够向各行提供均具有无偏差的稳定波形的用于阈值电压修正的脉冲和用于迁移率修正的脉冲。另外,无论环境温度变化,均能获得具有优良均匀性并且无横条带的面板。
在图12C中,通过关注2Tr/1C型驱动结构中使用的写入驱动脉冲WS进行说明。甚至在诸如5Tr/1C型驱动结构、4Tr/1C型驱动结构和3Tr/1C型驱动结构的其它三种驱动结构中,各行或各列的用于控制像素电路10的晶体管的驱动脉冲的脉冲形状能够变成为无偏差的稳定脉冲形状。例如,在5Tr/1C型驱动结构的迁移率修正中,在一些情况下根据用于驱动移位晶体管TR1的电源扫描脉冲DS和用于驱动写入晶体管TRW的写入驱动脉冲WS的有效时段来控制迁移率修正时段。在此情况下,对于电源扫描脉冲DS和写入驱动脉冲WS,能够使各行的驱动脉冲的脉冲形状变成为无偏差的稳定脉冲波形。由于能够抑制各行的迁移率修正时段的偏差,所以能够显示不存在亮度不均匀的优良图像。这也适用于均含有第一晶体管TR1的4Tr/1C型驱动结构和3Tr/1C型驱动结构。另外,对于5Tr/1C型驱动结构、4Tr/1C型驱动结构和3Tr/1C型驱动结构中任一种的阈值修正,在一些情况下根据用于驱动第一晶体管TR1的电源扫描脉冲DS的有效时段来控制阈值修正时段。在这样情况下,能够使各行电源扫描脉冲DS的脉冲形状变成为无偏差的稳定脉冲波形。由于能够抑制每行的电源扫描脉冲DS的脉冲形状的偏差,所以能够抑制第一阈值电压修正时段在每行存在偏差。因此,能够显示不存在亮度不均匀的优良图像。
变形例
尽管在实施例2的显示装置中的周边电路400B中,脉冲生成部480布置在扫描线的最外部,但是本发明不限于此。例如,尽管未图示,脉冲生成部48也可以布置在扫描线布置方向上的中间部。缓冲器486也可以设置得与被中间部分开的扫描线区域(例如,在扫描方向上的前级侧的一半,以及在扫描方向上的后级侧的一半)相对应。结构上的其它的方面与实施例2的相同。通过采用上述结构,能够减小由从缓冲器486输出的脉冲信号之间的延迟量的差异导致的缺点。或者,不只限于将一个脉冲生成部480布置在扫描线的布置方向上的正中间附近的结构,并且因此即使在设置有多个脉冲生成部480时,也能够适用相同的技术。例如,尽管未图示,当设置有N个(图中为两个)脉冲生成部480时,只需要将扫描线的布置方向分为N个区域,并且在每个分区中将脉冲生成部480布置在扫描线的布置方向上的正中间附近。另外,缓冲器486可以被设置成与各分区的被中间部分开的扫描线区域(例如,在各分区中在扫描方向上的前级侧的一半,以及在各分区中在扫描方向上的后级侧的一半)相对应。
4-3.实施例3(电路的驱动方法):实施例1+由驱动脉冲的形状偏差导致的显示不均匀现象的对策(在脉冲生成部中生成的脉冲信号被移位)
图13A和图13B分别是说明通过关注于由晶体管的特性偏差导致的显示不均匀的对策的本发明第一实施方式的实施例3的显示装置中的像素电路的驱动方法的框图和时序图,上述晶体管所构成的逻辑电路生成用于形成驱动脉冲的脉冲信号。具体地,图13A是表示实施例3的显示装置中的周边电路400C的通用结构的部分电路图,图13B是说明周边电路400C的操作的时序图。
在实施例3中,对于各列或各行中相同种类(相同名称)的信号,优选在具有一部分(作为一个单元的多列或多行)中生成用于产生驱动脉冲的脉冲信号。另外,将每行或每列脉冲信号连续移位从而作为驱动脉冲被提供至扫描线。缓和了每行或每列驱动脉冲的形状(宽度和变化特性等)偏差的程度,并且由驱动脉冲的形状偏差导致的修正时段的偏差以亮度不均匀(在彩色图像显示的情况下是彩色不均匀)的形式呈现的现象得到了改善,上述驱动脉冲的形状偏差是由用于构成逻辑电路422的晶体管的特性偏差导致的。因此,本发明不仅限于一个单位时段内完成一系列修正处理的情况,因此即使当在多个单位时段执行一系列修正处理的时候,仍缓和了每行或每列驱动脉冲的形状(宽度和变化特性等)偏差的程度。因此,由驱动脉冲的形状偏差导致的修正时段的偏差以亮度不均匀(在彩色图像显示的情况下是彩色不均匀)的形式呈现的现象得到了改善,上述驱动脉冲的形状偏差是由用于构成逻辑电路422的晶体管的特性偏差导致的。
例如,当一起使用分隔阈值电压修正和迁移率修正时,从图6所示的时序图可知,初始化时段D、阈值电压修正时段E和写入&迁移率修正时段H都存在于写入驱动脉冲WS的一个周期内。另外,写入驱动脉冲WS的一个周期在多个水平扫描时段(单位时段的示例)中延续。进行写入&迁移率修正的行以及进行分隔阈值电压修正的另一行的写入驱动脉冲是彼此不同的。因此,通过从一部分将相同的驱动脉冲提供至所有行,并且在各行中进行开关选择的实施例1或实施例2的结构可能无法改善驱动脉冲的波形偏差的问题。
在实施例3中,关于用于解决上述问题的方法,采用了如下结构来解决上面的问题:预先生成用于形成驱动脉冲的脉冲信号,然后对脉冲信号连续移位从而输出至扫描线,其中通过上述驱动脉冲,整个处理周期在多个水平扫描时段中延续。在实施例1等中,输入至移位寄存器412的移位时钟CK_1的一个周期与驱动脉冲的一个周期相同,并且例如与写入驱动脉冲WS的一个水平周期相同。另一方面,在实施例3中,为了确保一个水平周期内的初始化时段D、阈值电压修正时段E或写入&迁移率修正时段H的分辨率(一个水平周期的M倍),使用周期为实施例1等中的移位时钟CK_1的周期的H/M倍的移位时钟CK_3。换言之,移位时钟CK_3的频率是移位时钟CK_1的M倍。
具体地,实施例3的显示装置中的周边电路400C包括脉冲生成部480,脉冲生成部480在移位寄存器部410的前一级中包含逻辑电路484。另外,实施例3的周边电路400C包括移位寄存器部410、电平移位部430和输出缓存部440。电平转换部482和缓存部486对于脉冲生成部480而言都不是必须的。当与比较例的周边电路400Z相比较时,周边电路400C具有如下结构:去除了设置在移位寄存器部410与电平移位部430之间的逻辑电路部420,并且在移位寄存器部410的前一级中设置了所有级共用的逻辑电路422。
实施例1中说明的修正时段调整部460设置在脉冲生成部480的前一级中。在图13A所示的情况中,在对应于一种处理时段(诸如初始化时段D或阈值电压修正时段E)的一个使能脉冲EN_1和在对应于另一种处理时段(诸如写入&迁移率修正时段H)的另一使能脉冲EN_2内的使能脉冲EN_2的***中布置修正时段调整部460。
使能脉冲EN_1、经调整使能脉冲ENZ_2、移位时钟CK_1和时序信号TS都被提供至逻辑电路484。在此情况下,对于使能脉冲EN_2,在修正时段对经调整使能脉冲ENZ_2进行调整,其中修正时段与用于构成像素电路10的驱动晶体管121的特性的环境依赖性相对应。移位时钟CK_1规定一个单位时段。另外,时序信号TS成为所有行或所有列的基准。逻辑电路484根据移位时钟CK_1生成用于一个使能脉冲EN_1的门处理的一种窗口脉冲WD_1和用于经调整使能脉冲ENZ_2的门处理的另一种窗口脉冲WD_2。逻辑电路484根据使能脉冲EN_1、经调整使能脉冲ENZ_2、窗口脉冲WD_1和窗口脉冲WD_2生成脉冲信号,所述脉冲信号在多个单位时段中延续,并且用于形成在多个单位时段中延续的驱动脉冲。
脉冲生成部480将在逻辑电路484中生成的脉冲信号作为触发脉冲SP提供至移位寄存器412的第一级。例如,如图13B所示,当将脉冲生成部480中生成的脉冲信号提供至移位寄存器412的第一级时,移位寄存器部410与移位时钟CK_3同步地以移位时钟CK_1的一个周期为增量依次移位上述脉冲信号,并且从各级输出这些脉冲信号以作为均被设定为活动H电平的移位脉冲SFTP(图13B中的附图标记“_n”代表级数)。从移位寄存器部410输出的具有相对窄的幅值(整体也具有低电压电平)的移位脉冲SFTP在电平移位部430中被放大为具有相对宽的幅值(整体也具有高电压电平)的输出脉冲,并且随后通过输出缓存部440的缓冲器442输出至相应级的扫描线。
当实施例3的显示装置中的周边电路400C例如应用于具有2Tr/1C型驱动结构的像素电路10时,能够自动调整脉冲宽度以使其与面板环境温度变化相对应。另外,即使当一起使用分隔阈值电压修正和迁移率修正时,在一部分中生成用于形成写入驱动脉冲WS的脉冲信号,并且依次对上述脉冲信号移位并且能够将这些脉冲信号均提供至写入扫描线104WS。因此,即使在进行分隔阈值电压修正和迁移率修正时一系列处理周期在多个水平扫描时段中延续的情况下,仍能够抑制由构成逻辑电路484的晶体管的特性偏差导致的写入驱动脉冲WS的波形形状的偏差。因此,不论环境温度变化,均能够抑制亮度变化(显示不均匀)。
5.应用实例
图14至图18A分别说明将本发明第一实施方式的显示装置应用于本发明第四实施方式的电子设备的应用实例。具体地,图14至图18分别是均安装有应用了对修正时段进行调整以使其对应于元件特性的环境依赖性的技术的显示装置的电子设备的情况。能够将第一实施方式的显示装置中的显示不均匀抑制处理应用于包含在诸如游戏机、电子书、电子辞典和手机等各种电子设备中使用的电流驱动型显示元件的显示装置中。
5-1.应用实例1
例如,图14是表示作为应用实例1的电视接收机702的外观的立体图,其中电子设备700利用显示模块704以作为显示模块704的示例。电视接收机702具有如下结构:显示模块704布置在被基座706支撑的前面板703的前表面上。另外,在显示表面上设置有滤光玻璃705。在此情况下,通过使用本发明的第一实施方式的显示装置1来制造显示模块704。
5-2.应用实例2
图15是表示当电子设备700是数码相机712时,作为应用实例2的数码相机的外观的立体图。数码相机712包括显示模块714、控制开关716和快门按钮717等。在此情况下,通过使用本发明的第一实施方式的显示装置1来制造显示模块714。
5-3.应用实例3
图16是表示当电子设备700是摄像机722时,作为应用实例3的摄像机的外观的立体图。摄像机722包括用于拍摄在主机体723前方的被拍物体的图像的摄像镜头725。另外,在摄像机722中还设置有显示模块724和在拍摄被拍物体时操作的开始/停止开关726等。在此情况下,通过使用本发明的第一实施方式的显示装置1来制造显示模块724。
5-4.应用实例4
图17是表示当电子设备700是计算机732时,作为应用实例4的计算机的外观的立体图。计算机732包括下侧机壳733a、上侧机壳733b、显示模块734、Web相机735和键盘736等。在此情况下,通过使用本发明的第一实施方式的显示装置1来制造显示模块734。
5-5.应用实例5
图18是作为应用实例5的手机在打开状态下的正视图、在打开状态下的侧视图和在闭合状态下的正视图,其中电子设备700是手机742。手机742是可折叠的并且包括上侧机壳743a、下侧机壳743b、显示模块744a、子显示部744b、相机745、连接部746(在此情况下为铰接部)和图片灯747等。在此情况下,通过使用本发明的第一实施方式的显示装置1来制造显示模块744a和子显示部744b。
因此,在应用实例1至应用实例5中的各电子设备700中,不仅能够修正由驱动晶体管121的阈值电压和迁移率的偏差(以及k偏差)导致的亮度偏差,还能够不受环境(例如温度和湿度)变化限制地抑制并解决由用于构成像素电路10的驱动晶体管121的特性偏差导致的显示不均匀。因此,能够显示高质量图像。
尽管已经基于实施方式和实施例等对本说明书中披露的技术进行了说明,但是权利要求书中记载内容的技术范围绝不仅限于实施方式和实施例等说明的范围。在本说明书中说明的技术的主题的范围内,能够对上述实施方式进行各种变化和改进,并且进行如下变化和改进的方式也包含在本说明书中说明的技术之内。上述实施方式对权利要求书的技术没有限制并且在上述实施方式中说明的特征的所有组合对于解决本说明书中说明的技术要解决的问题而言不是一定必需的手段。在上述实施方式中包含各阶段的技术并且能够基于在上述实施方式中示出的多个构成要件的合适的组合获取多种技术。即使当从上述实施方式中示出的所有构成要件中删除一些构成要件时,只要能够提供解决了对应于本说明书中所述的技术问题的效果,通过从所有构成要件中删除一些构成要件获得的构成也能够取出作为在本说明书中说明的技术。
例如,尽管在实施例1和实施例2中,采用的是在设置在像素阵列部102外部的一部分中生成用于形成驱动脉冲的脉冲信号并且随后通过开关电路将上述脉冲信号输出至各列或各行中的各配线(扫描线)的结构,但是在上述实施方式中说明的技术不限于此。例如,开关部450和脉冲生成部480都不限于布置在像素阵列部102外部的结构,并且因此也可以布置在像素阵列部102的内部(例如,在周边部)。
在抑制由用于构成逻辑电路的晶体管的特性偏差导致的显示不均匀时,还能够采用在结构上处于实施例1或实施例2的技术与实施例3的技术中间的技术。如上所述,根据实施例1或实施例2的技术,在脉冲生成部480中生成的脉冲信号基于从移位寄存器410提供的移位脉冲通过开关选择提供至各扫描线。另外,根据实施例3的技术,在脉冲生成部480中生成的脉冲信号被顺次移位。在此情况下,首先,通过利用实施例1或实施例2的技术在脉冲生成部480中生成用于形成驱动脉冲的脉冲信号。然后,在脉冲生成部480中生成的脉冲信号在移位寄存器部(与移位寄存器部410不同)中以一个单位时段为增量被移位从而被提供至开关部450。另外,从移位寄存器部输出的脉冲信号在开关部450的开关电路452被取出,并且随后根据选择部对驱动线的选择(换言之,根据从移位寄存器部410输出的移位脉冲)将其提供至驱动线。在此情况下,只需要采用这种结构即可。根据这种变形结构,由于两个移位寄存器部变为必需的,所以电路规模增大。
对于晶体管而言,n沟道与p沟道相互替换,以及根据导电类型的替换而反转电源和信号的极性等互补结构的采用是不言而喻的。
6.本发明的构成
鉴于实施方式的说明,根据权利要求书的范围中所述的权利要求的技术仅是示例,并且例如将获取如下技术作为本发明的构成。下面,将列出如下的本发明的构成。
(1)一种显示装置,其包括:
显示部;
保持电容;
写入晶体管,所述写入晶体管将对应于视频信号的驱动电压写入所述保持电容;
驱动晶体管,所述驱动晶体管根据被写入所述保持电容的所述驱动电压来驱动所述显示部;以及
脉冲宽度调整部,所述脉冲宽度调整部对用于形成驱动脉冲的脉冲信号的宽度进行调整以对应于环境变化,所述驱动脉冲用于驱动所述写入晶体管和/或所述驱动晶体管。
(2)根据段(1)中所述的显示装置,还包括:
像素部,在所述像素部中,像素电路布置在预定方向上,各个所述像素电路具有所述显示部、所述保持电容、所述写入晶体管和所述驱动晶体管;
驱动线,所述驱动线布置在所述所述像素部中,通过所述驱动线将所述驱动脉冲提供至在所述预定方向上布置的所述写入晶体管和/或所述驱动晶体管;
选择部,所述选择部对所述驱动线进行选择;以及
脉冲生成部,所述脉冲生成部基于从所述脉冲宽度调整部输出的脉冲信号生成所述用于形成所述驱动脉冲的脉冲信号,
其中,所述选择部根据所述脉冲生成部中生成的脉冲信号将所述驱动脉冲分别提供至所述驱动线。
(3)根据段(1)或(2)中所述的显示装置,其中,所述脉冲宽度调整部布置在所述像素部的附近并且布置在所述像素部的外部。
(4)根据段(2)中所述的显示装置,其中,所述脉冲宽度调整部布置在所述写入晶体管或所述驱动晶体管的附近。
(5)根据段(1)至(4)的任一段中所述的显示装置,其中,所述脉冲宽度调整部包括延迟部和门电路部,所述延迟部对输入至所述延迟部的脉冲信号进行延迟,所述门电路部基于输入至所述延迟部的脉冲信号和从所述延迟部输出的脉冲信号来生成脉冲信号。
(6)根据段(1)至(5)的任一段中所述的显示装置,其中,所述选择部包括针对各个所述驱动线设置的所述脉冲生成部。
(7)根据段(1)至(5)的任一段中所述的显示装置其中,所述脉冲生成部的数量小于所述驱动线的数量。
(8)根据段(7)中所述的显示装置,其中,向所有所述驱动线设置一个所述脉冲生成部。
(9)根据段(7)中所述的显示装置,其中,在所有所述驱动线中的多条驱动线的一部分当作一个单元的情况下,向各个所述单元设置所述脉冲生成部。
(10)根据段(7)至(9)的任一段中所述的显示装置,还包括:
开关部,所述开关部针对各个所述驱动线具有开关电路,所述开关电路根据所述选择部对所述驱动线的选择取出所述脉冲生成部中生成的脉冲信号,以将该脉冲信号提供至所述驱动线。
(11)根据段(10)中所述的显示装置,其中,所述开关电路具有传输栅极结构。
(12)根据段(10)或(11)中所述的显示装置,其中,所述脉冲生成部以相同的时序为所述驱动线生成脉冲信号。
(13)根据段(7)至(9)的任一段中所述的显示装置,中,所述选择部包括移位寄存器部,所述移位寄存器部以一个单位时段为增量分别对所述脉冲生成部中生成的脉冲信号进行移位,以将该脉冲信号顺次提供至所述驱动线。
(14)根据段(1)至(12)的任一段中所述的显示装置,其中,在所述视频信号通过所述写入晶体管被提供至所述保持电容的一端时,所述驱动脉冲也用于进行通过所述驱动晶体管向所述保持电容提供电流的处理。
(15)根据段(1)至(14)的任一段中所述的显示装置,其中,所述驱动脉冲还用于对所述驱动晶体管的阈值电压的偏差进行修正。
(16)根据段(1)至(15)的任一段中所述的显示装置,其中,在所述像素部中,所述像素电路布置成矩阵。
(17)根据段(1)至(16)的任一段中所述的显示装置,其中,所述显示部是自发光型的。
(18)一种像素电路,所述像素电路包括:
显示部;
保持电容;
写入晶体管,所述写入晶体管将对应于视频信号的驱动电压写入至所述保持电容;以及
驱动晶体管,所述驱动晶体管根据被写入到所述保持电容的所述驱动电压驱动所述显示部,
其中,所述写入晶体管和/或所述驱动晶体管中使用的驱动脉冲的脉冲宽度可调整地形成为与环境依赖性相对应。
(19)一种电子设备,所述电子设备包括:
像素部,在所述像素部中布置有显示元件,各个所述显示元件均包括显示部、保持电容、写入晶体管和驱动晶体管,所述写入晶体管将对应于视频信号的驱动电压写入至所述保持电容,所述驱动晶体管根据被写入至所述保持电容的所述驱动电压驱动所述显示部;
信号生成部,所述信号生成部生成被提供至所述像素部的所述视频信号;
驱动线,所述驱动线布置在所述像素部中,并且提供驱动脉冲以便对在预定方向上布置的所述写入晶体管和/或所述驱动晶体管进行驱动;
选择部,所述选择部对所述驱动线进行选择;
脉冲宽度调整部,所述脉冲宽度调整部对用于形成所述驱动脉冲的脉冲信号的宽度进行调整以对应于环境变化,所述驱动脉冲用于驱动所述写入晶体管和/或所述驱动晶体管;以及
脉冲生成部,所述脉冲生成部根据从所述脉冲宽度调整部输出的脉冲信号生成所述用于形成所述驱动脉冲的脉冲信号,
其中,所述选择部根据所述脉冲生成部中生成的脉冲信号将所述驱动脉冲分别提供至所述驱动线。
(20)一种显示装置的驱动方法,所述显示装置包括像素部,在所述像素部中布置有显示元件,各个所述显示元件均包括显示部、保持电容、写入晶体管和驱动晶体管,所述写入晶体管将对应于视频信号的驱动电压写入至所述保持电容,所述驱动晶体管根据被写入至所述保持电容的所述驱动电压驱动所述显示部,所述驱动方法包括:
对用于形成驱动脉冲的脉冲信号的宽度进行调整以对应于环境变化,所述驱动脉冲用于驱动所述写入晶体管和/或所述驱动晶体管。

Claims (20)

1.一种显示装置,所述显示装置包括:
显示部;
保持电容;
写入晶体管,所述写入晶体管将对应于视频信号的驱动电压写入所述保持电容;
驱动晶体管,所述驱动晶体管根据被写入所述保持电容的所述驱动电压来驱动所述显示部;以及
脉冲宽度调整部,所述脉冲宽度调整部对用于形成驱动脉冲的脉冲信号的宽度进行调整以对应于环境变化,所述驱动脉冲用于驱动所述写入晶体管和/或所述驱动晶体管。
2.根据权利要求1所述的显示装置,所述显示装置还包括:
像素部,在所述像素部中,像素电路布置在预定方向上,各个所述像素电路具有所述显示部、所述保持电容、所述写入晶体管和所述驱动晶体管;
驱动线,所述驱动线布置在所述所述像素部中,通过所述驱动线将所述驱动脉冲提供至在所述预定方向上布置的所述写入晶体管和/或所述驱动晶体管;
选择部,所述选择部对所述驱动线进行选择;以及
脉冲生成部,所述脉冲生成部基于从所述脉冲宽度调整部输出的脉冲信号生成所述用于形成所述驱动脉冲的脉冲信号,
其中,所述选择部根据所述脉冲生成部中生成的脉冲信号将所述驱动脉冲分别提供至所述驱动线。
3.根据权利要求2所述的显示装置,其中,所述脉冲宽度调整部布置在所述像素部的附近并且布置在所述像素部的外部。
4.根据权利要求1所述的显示装置,其中,所述脉冲宽度调整部布置在所述写入晶体管或所述驱动晶体管的附近。
5.根据权利要求1所述的显示装置,其中,所述脉冲宽度调整部包括延迟部和门电路部,所述延迟部对输入至所述延迟部的脉冲信号进行延迟,所述门电路部基于输入至所述延迟部的脉冲信号和从所述延迟部输出的脉冲信号来生成脉冲信号。
6.根据权利要求2所述的显示装置,其中,所述选择部包括针对各个所述驱动线设置的所述脉冲生成部。
7.根据权利要求2所述的显示装置,其中,所述脉冲生成部的数量小于所述驱动线的数量。
8.根据权利要求7所述的显示装置,其中,向所有所述驱动线设置一个所述脉冲生成部。
9.根据权利要求7所述的显示装置,其中,在将作为所有所述驱动线的一部分的多条驱动线当作一个单元的情况下,向各个所述单元设置所述脉冲生成部。
10.根据权利要求7-9中任一项所述的显示装置,所述显示装置还包括:
开关部,所述开关部针对各个所述驱动线具有开关电路,所述开关电路根据所述选择部对所述驱动线的选择取出所述脉冲生成部中生成的脉冲信号,以将该脉冲信号提供至所述驱动线。
11.根据权利要求10所述的显示装置,其中,所述开关电路具有传输栅极结构。
12.根据权利要求10所述的显示装置,其中,所述脉冲生成部以相同的时序为所述驱动线生成脉冲信号。
13.根据权利要求7-9中任一项所述的显示装置,其中,所述选择部包括移位寄存器部,所述移位寄存器部以一个单位时段为增量分别对所述脉冲生成部中生成的脉冲信号进行移位,以将该脉冲信号顺次提供至所述驱动线。
14.根据权利要求1-9中任一项所述的显示装置,其中,在所述视频信号通过所述写入晶体管被提供至所述保持电容的一端时,所述驱动脉冲也用于进行通过所述驱动晶体管向所述保持电容提供电流的处理。
15.根据权利要求1-9中任一项所述的显示装置,其中,所述驱动脉冲还用于对所述驱动晶体管的阈值电压的偏差进行修正。
16.根据权利要求2-9中任一项所述的显示装置,其中,在所述像素部中,所述像素电路布置成矩阵。
17.根据权利要求1-9中任一项所述的显示装置,其中,所述显示部是自发光型的。
18.一种像素电路,所述像素电路包括:
显示部;
保持电容;
写入晶体管,所述写入晶体管将对应于视频信号的驱动电压写入所述保持电容;以及
驱动晶体管,所述驱动晶体管根据被写入所述保持电容的所述驱动电压驱动所述显示部,
其中,所述写入晶体管和/或所述驱动晶体管中使用的驱动脉冲的脉冲宽度可调整地形成为与环境依赖性相对应。
19.一种电子设备,所述电子设备包括:
像素部,在所述像素部中布置有显示元件,各个所述显示元件均包括显示部、保持电容、写入晶体管和驱动晶体管,所述写入晶体管将对应于视频信号的驱动电压写入所述保持电容,所述驱动晶体管根据被写入所述保持电容的所述驱动电压驱动所述显示部;
信号生成部,所述信号生成部生成被提供至所述像素部的所述视频信号;
驱动线,所述驱动线布置在所述像素部中,并且提供驱动脉冲以对在预定方向上布置的所述写入晶体管和/或所述驱动晶体管进行驱动;
选择部,所述选择部对所述驱动线进行选择;
脉冲宽度调整部,所述脉冲宽度调整部对用于形成所述驱动脉冲的脉冲信号的宽度进行调整以对应于环境变化,所述驱动脉冲用于驱动所述写入晶体管和/或所述驱动晶体管;以及
脉冲生成部,所述脉冲生成部根据从所述脉冲宽度调整部输出的脉冲信号生成所述用于形成所述驱动脉冲的脉冲信号,
其中,所述选择部根据所述脉冲生成部中生成的脉冲信号将所述驱动脉冲分别提供至所述驱动线。
20.一种显示装置的驱动方法,所述显示装置包括像素部,在所述像素部中布置有显示元件,各个所述显示元件均包括显示部、保持电容、写入晶体管和驱动晶体管,所述写入晶体管将对应于视频信号的驱动电压写入至所述保持电容,所述驱动晶体管根据被写入至所述保持电容的所述驱动电压驱动所述显示部,所述驱动方法包括:
对用于形成驱动脉冲的脉冲信号的宽度进行调整以对应于环境变化,所述驱动脉冲用于驱动所述写入晶体管和/或所述驱动晶体管。
CN2012101753377A 2011-06-08 2012-05-30 显示装置、像素电路、电子设备和显示装置的驱动方法 Pending CN102820005A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011128239A JP5842264B2 (ja) 2011-06-08 2011-06-08 表示装置、及び、電子機器
JP2011-128239 2011-06-08

Publications (1)

Publication Number Publication Date
CN102820005A true CN102820005A (zh) 2012-12-12

Family

ID=47292792

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2012101753377A Pending CN102820005A (zh) 2011-06-08 2012-05-30 显示装置、像素电路、电子设备和显示装置的驱动方法

Country Status (3)

Country Link
US (1) US9552764B2 (zh)
JP (1) JP5842264B2 (zh)
CN (1) CN102820005A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109785796A (zh) * 2017-11-10 2019-05-21 乐金显示有限公司 电致发光显示装置及其驱动方法
CN112599095A (zh) * 2020-12-31 2021-04-02 南京国兆光电科技有限公司 基于温度反馈的oled微显示器亮度补偿方法及***
TWI745024B (zh) * 2019-12-27 2021-11-01 大陸商北京集創北方科技股份有限公司 脈衝寬度調變信號產生電路、源極驅動晶片、及led顯示裝置
CN114429747A (zh) * 2022-01-26 2022-05-03 Tcl华星光电技术有限公司 显示装置

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4816686B2 (ja) * 2008-06-06 2011-11-16 ソニー株式会社 走査駆動回路
KR102078857B1 (ko) * 2013-08-02 2020-02-20 삼성디스플레이 주식회사 컨트롤 보드 및 이를 포함하는 표시 장치
WO2016072140A1 (ja) 2014-11-04 2016-05-12 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
US10140924B2 (en) 2014-11-04 2018-11-27 Sony Corporation Display device, method for driving display device, and electronic device
JP6914732B2 (ja) * 2017-05-29 2021-08-04 キヤノン株式会社 発光装置及び撮像装置
CN109935213B (zh) * 2017-12-15 2021-03-30 京东方科技集团股份有限公司 显示面板的亮度调节方法、显示面板及其驱动方法
US11004398B2 (en) * 2018-11-20 2021-05-11 Innolux Corporation Electronic device
DE102019106527A1 (de) * 2019-03-14 2020-09-17 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Verfahren zum betrieb einer optischen anzeigevorrichtung und optische anzeigevorrichtung
CN110706643A (zh) * 2019-11-15 2020-01-17 深圳市富满电子集团股份有限公司 Led显示屏消隐方法、电路及芯片
CN111653577B (zh) * 2020-06-16 2023-10-27 京东方科技集团股份有限公司 显示基板和显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5946244A (en) * 1997-03-05 1999-08-31 Micron Technology, Inc. Delay-locked loop with binary-coupled capacitor
US20030160746A1 (en) * 2002-02-28 2003-08-28 Semiconductor Energy Laboratory, Co., Ltd. Method of driving a light emitting device and electronic equipment
JP2005134459A (ja) * 2003-10-28 2005-05-26 Seiko Epson Corp Tftアレイ基板、電気光学装置、およびそれを用いた電子機器
CN1655218A (zh) * 2004-02-12 2005-08-17 东北先锋电子股份有限公司 发光显示装置及其驱动控制方法
US20050205880A1 (en) * 2004-03-19 2005-09-22 Aya Anzai Display device and electronic appliance
CN1705972A (zh) * 2002-10-18 2005-12-07 皇家飞利浦电子股份有限公司 有源矩阵有机场致发光显示设备
US20090315918A1 (en) * 2008-06-23 2009-12-24 Sony Corporation Display apparatus, driving method for display apparatus and electronic apparatus
CN101978415A (zh) * 2008-03-19 2011-02-16 全球Oled科技有限责任公司 具有pwm控制的oled显示面板

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4502767B2 (ja) * 2004-09-29 2010-07-14 株式会社リコー レベルシフト回路
JP4240059B2 (ja) 2006-05-22 2009-03-18 ソニー株式会社 表示装置及びその駆動方法
JP4240068B2 (ja) 2006-06-30 2009-03-18 ソニー株式会社 表示装置及びその駆動方法
US8264262B2 (en) * 2009-11-30 2012-09-11 Samsung Electronics Co., Ltd. Delay-locked loop circuit and semiconductor device including the same

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5946244A (en) * 1997-03-05 1999-08-31 Micron Technology, Inc. Delay-locked loop with binary-coupled capacitor
US20030160746A1 (en) * 2002-02-28 2003-08-28 Semiconductor Energy Laboratory, Co., Ltd. Method of driving a light emitting device and electronic equipment
CN1705972A (zh) * 2002-10-18 2005-12-07 皇家飞利浦电子股份有限公司 有源矩阵有机场致发光显示设备
JP2005134459A (ja) * 2003-10-28 2005-05-26 Seiko Epson Corp Tftアレイ基板、電気光学装置、およびそれを用いた電子機器
CN1655218A (zh) * 2004-02-12 2005-08-17 东北先锋电子股份有限公司 发光显示装置及其驱动控制方法
US20050205880A1 (en) * 2004-03-19 2005-09-22 Aya Anzai Display device and electronic appliance
CN101978415A (zh) * 2008-03-19 2011-02-16 全球Oled科技有限责任公司 具有pwm控制的oled显示面板
US20090315918A1 (en) * 2008-06-23 2009-12-24 Sony Corporation Display apparatus, driving method for display apparatus and electronic apparatus

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109785796A (zh) * 2017-11-10 2019-05-21 乐金显示有限公司 电致发光显示装置及其驱动方法
TWI745024B (zh) * 2019-12-27 2021-11-01 大陸商北京集創北方科技股份有限公司 脈衝寬度調變信號產生電路、源極驅動晶片、及led顯示裝置
CN112599095A (zh) * 2020-12-31 2021-04-02 南京国兆光电科技有限公司 基于温度反馈的oled微显示器亮度补偿方法及***
CN114429747A (zh) * 2022-01-26 2022-05-03 Tcl华星光电技术有限公司 显示装置
CN114429747B (zh) * 2022-01-26 2023-10-17 Tcl华星光电技术有限公司 显示装置

Also Published As

Publication number Publication date
US9552764B2 (en) 2017-01-24
US20120313922A1 (en) 2012-12-13
JP2012255876A (ja) 2012-12-27
JP5842264B2 (ja) 2016-01-13

Similar Documents

Publication Publication Date Title
CN102820005A (zh) 显示装置、像素电路、电子设备和显示装置的驱动方法
CN107591124B (zh) 像素补偿电路、有机发光显示面板及有机发光显示装置
CN101615376B (zh) 显示设备
CN106409233B (zh) 一种像素电路、其驱动方法及有机发光显示面板
CN106782301B (zh) 一种阵列基板、显示面板及显示面板的驱动方法
KR100570165B1 (ko) 전자 회로, 전자 회로의 구동 방법, 전기 광학 장치 및전자 기기
US11404001B2 (en) Pixel driving circuit and method, display panel
CN101770745B (zh) 显示装置、显示装置驱动方法及电子设备
CN102842281B (zh) 像素电路、显示装置、电子设备、和驱动像素电路的方法
CN110689833B (zh) 显示装置
CN101251975B (zh) 显示设备及其驱动方法、和电子设备
CN101630479B (zh) 显示设备
CN101777304B (zh) 显示装置及电子装置
CN101572056B (zh) 显示装置和显示装置驱动方法
CN108074529A (zh) 电致发光显示器中的像素电路
CN204010625U (zh) 显示器以及电子设备
CN101572055B (zh) 显示装置和显示装置驱动方法
CN102779497A (zh) 像素电路、显示装置、电子设备和驱动像素电路的方法
CN102867840A (zh) 像素电路、显示器、电子装置和像素电路的驱动方法
CN102819996A (zh) 像素电路、显示装置、电子装置和像素电路驱动方法
CN110010072A (zh) 像素电路及其驱动方法、显示装置
CN101599257A (zh) 扫描驱动电路以及包括该扫描驱动电路的显示设备
CN101599503B (zh) 显示设备、在显示设备中布线的方法、以及电子设备
JP2016197143A (ja) 表示装置及び表示装置の駆動方法
CN106898304B (zh) 一种oled像素驱动电路及oled显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: JANPAN ORGANIC RATE DISPLAY CO., LTD.

Free format text: FORMER OWNER: SONY CORP

Effective date: 20150813

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20150813

Address after: Tokyo, Japan

Applicant after: The special display of the organic thunder of Japan of Co., Ltd.

Address before: Tokyo, Japan

Applicant before: Sony Corp

WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20121212

WD01 Invention patent application deemed withdrawn after publication