CN114429747B - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN114429747B
CN114429747B CN202210093954.6A CN202210093954A CN114429747B CN 114429747 B CN114429747 B CN 114429747B CN 202210093954 A CN202210093954 A CN 202210093954A CN 114429747 B CN114429747 B CN 114429747B
Authority
CN
China
Prior art keywords
switch
circuit
pixel
far
tft
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210093954.6A
Other languages
English (en)
Other versions
CN114429747A (zh
Inventor
陈炜锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
TCL Huaxing Photoelectric Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL Huaxing Photoelectric Technology Co Ltd filed Critical TCL Huaxing Photoelectric Technology Co Ltd
Priority to CN202210093954.6A priority Critical patent/CN114429747B/zh
Publication of CN114429747A publication Critical patent/CN114429747A/zh
Application granted granted Critical
Publication of CN114429747B publication Critical patent/CN114429747B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请实施例提供一种显示装置,包括显示面板和驱动电路,显示面板包括多个像素电极,多个像素电极包括近端像素和远端像素,驱动电路包括:电源时序电路,用于产生开关信号;TFT开关;控制电路,分别与电源时序电路和TFT开关连接;以及开关延时电路,连接控制电路,开关延时电路用于调节开关信号的占空比。通过设置开关延时电路对TFT开关的关闭时长进行调整,可以使得远端像素的充电时长大于近端像素的充电时长,由于远端像素的充电电压存在电压降而小于近端像素的充电电压,因此,将远端像素的充电时长提高或者将近端像素的充电时长降低,可以使得远端像素与近端像素的充电量接近或者一致,从而提升显示装置显示的均匀性。

Description

显示装置
技术领域
本申请属于显示技术领域,尤其涉及一种显示装置。
背景技术
随着显示行业技术的发展,大尺寸、高分辨率以及高刷新率的显示面板快速发展,以满足超高清应用的需求。
在大尺寸、高分辨率以及高刷新率的显示面板中,由于栅极线和数据线的长度增加,栅极信号和源极信号在进行远端传输时,会因线路阻抗的增加而产生信号衰减,导致远端像素接收的信号比近端像素接收的信号延迟,从而导致出现远端像素充电电压不足的情况,由此出现显示装置显示的明暗不均匀的问题。
发明内容
本申请实施例提供一种显示装置,以解决现有的远端像素充电电压不足的情况,由此出现显示装置显示的明暗不均匀的问题。
第一方面,本申请实施例提供一种显示装置,所述显示装置包括显示面板和驱动电路,所述显示面板包括多个像素电极,所述多个像素电极包括靠近所述驱动电路的近端像素和远离所述驱动电路的远端像素;所述驱动电路包括:
电源时序电路,用于产生开关信号;
TFT开关,连接所有所述像素电极,所述TFT开关能够选择导通所述像素电极;
控制电路,分别与所述电源时序电路和所述TFT开关连接,以将所述开关信号传输至所述TFT开关,并控制所述TFT开关的打开与关闭;以及
开关延时电路,连接所述控制电路,所述开关延时电路用于调节所述开关信号的高电平占空比,以提高所述TFT开关的关闭时长和增大所述远端像素的充电时长,或者来减小所述TFT开关的关闭时长而减小所述近端像素的充电时长,并使所述远端像素的充电量与所述近端像素的充电量接近或相同;
其中,所述控制电路包括第一开关、第二开关和第三开关,所述第一开关连接于所述电源时序电路和所述TFT开关之间,所述第二开关连接于所述电源时序电路和所述开关延时电路之间,所述第三开关连接于所述开关延时电路和所述TFT开关之间。
可选的,所述开关延时电路包括:
第一控制子路,包括输入端、第一输出端和第二输出端,所述输入端与所述电源时序电路连接;
正向延时电路,两端分别连接所述第一控制子路的第一输出端和所述TFT开关,以调高所述开关信号的高电平占空比,增大所述TFT开关的关闭时长;
反向延时电路,两端分别连接所述第一控制子路的第二输出端和所述TFT开关,以调低所述开关信号的高电平占空比,减小所述TFT开关的关闭时长。
可选的,所述正向延时电路包括:
第四开关,所述第四开关的一端连接所述第一控制子路的第一输出端;
缓冲器,所述缓冲器的一端与所述第四开关的另一端连接;
或门,包括第一输入端、第二输入端和第一输出端,所述或门的第一输入端与所述第四开关的另一端连接,所述或门的第二输入端与所述缓冲器的另一端连接,所述或门的第一输出端与所述TFT开关连接;和/或
所述反向延时电路包括:
第五开关,所述第五开关的一端与所述第一控制子路的第二输出端连接;反相器,所述反相器的一端与所述第五开关的另一端连接;以及
与门,包括第一输入端、第二输入端和第一输出端,所述与门的第一输入端与所述第五开关的另一端连接,所述与门的第二输入端与所述反相器的另一端连接,所述与门的第一输出端与所述TFT开关连接。
可选的,所述控制电路通过控制所述第二开关导通和所述第三开关导通将所述开关信号传输至所述第一控制子路,所述第一控制子路控制所述第四开关导通,以经过所述缓冲器和所述或门调高所述开关信号的高电平占空比,增大所述TFT开关的关闭时长,并提高所述远端像素的充电时长。
可选的,多个所述像素电极还包括设置于所述远端像素和所述近端像素之间的K个像素电极,所述开关延时电路能够调节所述开关信号的高电平占空比,以使自所述近端像素至所述远端像素之间的K个所述像素电极的充电时长依次递增。
可选的,多个所述像素电极呈M行N列阵列排布,每一列所述像素电极包括所述远端像素、K个所述像素电极和所述近端像素;所述开关延时电路能够调节所述开关信号的高电平占空比,以调节相邻两列所述像素电极中的近端像素的充电时长,从而使相邻两列所述像素电极中的近端像素的充电量接近或相同。
可选的,所述驱动电路还包括:
电压调整电路,分别与所述控制电路和所述TFT开关连接,以调整所述开关信号的电压幅度,并使所述远端像素的充电速率大于所述近端像素的充电速率,以使得所述远端像素的充电量与所述近端像素的充电量接近或相同。
可选的,所述控制电路还包括:
第六开关,连接于所述电源时序电路和所述电压调整电路之间;
第七开关,连接于所述开关延时电路和所述电压调整电路之间;
其中,所述开关信号经过所述开关延时电路延时后得到延时信号,所述控制电路控制所述第六开关导通和所述第七开关导通,以将所述延时信号和所述电压调整电路输出的电压升高信号整合后输出混合信号至所述TFT开关,并提高所述TFT开关的关闭时长和所述开关信号的电压幅度,使所述远端像素的充电速率大于所述近端像素的充电速率。
可选的,所述电压调整电路包括:
第二控制电路,包括输入端、第一输出端和第二输出端,所述输入端与所述电源时序电路连接;
升压电路,包括第八开关、第一电阻、第二电阻和第十开关,所述第八开关的一端连接所述第二控制子路的第一输出端,所述第一电阻的一端连接所述第八开关的另一端,所述第一电阻的另一端接地,所述第二电阻的一端连接所述第八开关的另一端,所述第二电阻的另一端连接所述第十开关的一端,所述第十开关的另一端连接所述TFT开关;
降压电路,包括第九开关、第三电阻、第四电阻和第十一开关,所述第九开关的一端连接所述第二控制子路的第二输出端,所述第三电阻的一端连接所述第九开关的另一端,所述第三电阻的另一端连接所述第四电阻的一端,所述第四电阻的另一端接地,所述第十一开关的一端连接所述第三电阻的另一端,所述第十一开关的另一端连接所述TFT开关。
第二方面,本申请实施例还提供一种显示装置,所述显示装置包括显示面板和驱动电路,所述显示面板包括多个像素电极,所述多个像素电极包括靠近所述驱动电路的近端像素和远离所述驱动电路的远端像素;所述驱动电路包括:
电源时序电路,用于产生开关信号;
TFT开关,连接所有所述像素电极,所述TFT开关能够选择导通所述像素电极;
控制电路,分别与所述电源时序电路和所述TFT开关连接,以将所述开关信号传输至所述TFT开关,并控制所述TFT开关的打开与关闭;以及
电压调整电路,分别与所述控制电路和所述TFT开关连接,以调整所述开关信号的电压幅度,并使所述远端像素的充电速率大于所述近端像素的充电速率,使所述远端像素的充电量与所述近端像素的充电量接近或相同;
其中,所述控制电路包括第一开关、第六开关和第七开关,所述第一开关连接于所述电源时序电路和所述TFT开关,所述第六开关连接于所述电源时序电路和所述电压调整电路之间,所述第七开关连接于所述电压调整电路和所述TFT开关之间。
本申请实施例的显示装置中,通过设置开关延时电路对TFT开关的关闭时长进行调整,可以使得远端像素的充电时长大于近端像素的充电时长,由于远端像素的充电电压存在电压降而小于近端像素的充电电压,因此,将远端像素的充电时长提高或者将近端像素的充电时长降低,可以使得远端像素与近端像素的充电量接近或者一致,从而提升显示装置显示的均匀性。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单的介绍。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对本领域技术人员来说,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
为了更完整地理解本申请及其有益效果,下面将结合附图来进行说明。其中,在下面的描述中相同的附图标号表示相同部分。
图1为本申请实施例提供的显示装置的结构示意图。
图2为图1所示的显示装置中驱动电路的第一种结构示意图。
图3为图2所示的驱动电路中部分电路的结构示意图。
图4为图2所示的驱动电路中另一部分电路的结构示意图。
图5为图4所示的驱动电路中开关延时电路的结构示意图。
图6为图2所示的驱动电路中开关信号的第一种时序变化图。
图7为图2所示的驱动电路中开关信号的第二种时序变化图。
图8为图1所示的显示装置种驱动电路的第二种结构示意图。
图9为图8所示的驱动电路中部分电路的结构示意图。
图10为图8所示的驱动电路中另一部分电路的结构示意图。
图11为图10所示的驱动电路中电压调整电路的结构示意图。
图12为图1所示的显示装置中驱动电路的第三种结构示意图。
图13为图12所示的驱动电路中部分电路的结构示意图。
图14为本申请实施例提供的驱动电路中开关信号的时序变化对比图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在大尺寸、高分辨率以及高刷新率的显示面板中,由于栅极线和数据线的长度增加,栅极信号和源极信号在进行远端传输时,会因线路阻抗的增加而产生信号衰减,导致远端像素接收的信号比近端像素接收的信号延迟,从而导致出现远端像素充电电压不足的情况,由此出现显示装置显示的明暗不均匀的问题。
为了解决上述问题,本申请实施例提供一种显示装置,以下将结合附图进行说明。
示例性的,请参阅图1,图1为本申请实施例提供的显示装置的结构示意图。本申请实施例提供一种显示装置1,显示装置1可以包括显示面板10和驱动电路20,驱动电路20与显示面板10电连接,以提供控制信号至显示面板10。驱动电路20可以理解为显示装置1的主控板,显示面板10集成有驱动单元和发光单元,驱动单元可以接收驱动电路20的控制信号,以驱动发光单元的发光,发光单元在不同区域发出不同颜色的光,以形成显示画面。发光单元也可以理解为像素,显示面板10内通常具有多个呈阵列排布的像素。示例性的,显示装置1可以是手机、平板电脑、笔记本电脑等可移动电子设备,显示装置1也可以是计算机设备、电视机、车载电脑等具有显示功能的设备。
其中,显示面板10可以包括多个像素电极100,多个像素电极100又可以包括靠近驱动电路20的近端像素101和远离驱动电路20的远端像素102。以图1中为例,在制作过程中,驱动电路20可以设置于显示面板10的一侧,则显示面板10中靠近驱动电路20的像素电极100称为近端像素101,相应的,显示面板10中远离驱动电路20的像素电极100称为远端像素102。需要说明的是,靠近驱动电路20的第一行像素电极100、第二行像素电极100、第三行像素电极100以及更多行像素电极100均可以称为近端像素101,同样的,远离驱动电路20的第一行像素电极100、第二行像素电极100、第三行像素电极100以及更多行像素电极100均可以称为远端像素102,也即是说,近端像素101和远端像素102并不限定具体的数量,它们均可以表示多行像素电极100。示例性的,为了方便说明本申请实施例的像素电极100的充电方式,多个像素电极100可以在显示面板10中呈M行N列阵列排布,在每一列像素电极100中,可以依次包括近端像素101、K个像素电极100和远端像素102。其中,M的值可以等于K+2。
其中,每一行像素电极100可以由一条栅极线连接,每一列像素电极100可以由一条数据线连接。各行栅极线由驱动电路20的对侧(远端)向靠近驱动电路20的一侧(近端)依次刷新,对于远端的一行像素电极100和近端的一行像素电极100,由于数据线将数据电压从近端到远端传输至每行像素电极100所经过的线长、时间存在差异,所以,在同一灰阶下,近端的像素电极100接收到的数据电压与远端像素电极100所接收到的数据电压有所差异,从而造成显示面板10的各行像素电极100的充电时间有差异,进而降低显示效果。
另一角度来说,由于同一列中远端像素102与驱动电路20的距离和近端像素101与驱动电路20的距离不同,也即远端像素102与驱动电路20之间的距离大于近端像素101与驱动电路20之间的距离,因此,驱动电路20中的信号传输至远端像素102比信号传输至近端像素101有延迟,若以相同电压充电相同的预设时长,则远端像素102的充电量小于近端像素101的充电量,则会导致远端像素102与近端像素101的发光亮度不同,也即导致了显示装置1的明暗显示不均匀问题。
为了解决上述问题,本申请实施例对驱动电路20进行了改进。
示例性的,请结合图1并参阅图2和图3,图2为图1所示的显示装置中驱动电路的第一种结构示意图,图3为图2所示的驱动电路中部分电路的结构示意图。驱动电路20可以包括电源时序电路21、TFT开关22、控制电路23和开关延时电路24。电源时序电路21用于产生开关信号。TFT开关22是一种选通开关,TFT开关22可以连接所有的栅极线,也即对每一行像素电极100进行控制。控制通过TFT开关22的开关信号的时序可以选择性导通任一像素电极100。示例性的,TFT开关22连接所有的像素电极100,TFT开关22能够选择导通像素电极100。再比如,TFT开关22能够选择性导通任一行像素电极100。控制电路23分别于电源时序电路21和TFT开关22连接,以将开关信号传输至TFT开关22,并控制TFT开关22的打开与关闭。开关延时电路24连接控制电路23,开关延时电路24用于调节开关信号的高电平占空比,以提高TFT开关22的关闭时长和增大远端像素102的充电时长,或者来减小TFT开关22的关闭时长和减小近端像素101的充电时长,并使远端像素102的充电量与近端像素101的充电量接近或相同。其中,控制电路23可以包括第一开关G1、第二开关G2和第三开关G3,第一开关G1连接于电源时序电路21和TFT开关22之间,第二开关G2连接于电源时序电路21和开关延时电路24之间,第三开关G3连接于开关延时电路24和TFT开关22之间。通过设置开关延时电路24对TFT开关22的关闭时长进行调整,可以使得远端像素102的充电时长大于近端像素101的充电时长,由于远端像素102的充电电压存在电压降而小于近端像素101的充电电压,因此,将远端像素102的充电时长提高或者将近端像素101的充电时长降低,可以使得远端像素102与近端像素101的充电量接近或者一致,从而提升显示装置1显示的均匀性。
其中,电源时序电路21用于产生TFT(Thin Film Transistor,薄膜晶体管)的开关信号,控制TFT开关22的打开与关闭。
TFT开关22的关闭时长可以控制像素电极100的充电时间。
控制电路23控制驱动电路20是否需要开关延时电路24调整TFT开关22的关闭时长,且控制电源时序电路21与TFT开关22直接连接。示例性的,控制电路23可以与电源管理芯片PMIC连接,由PMIC输出控制信号。
示例性的,请结合图1至图3并参阅图4,图4为图2所示的驱动电路中另一部分电路的结构示意图。开关延时电路24可以包括第一控制子路241、正向延时电路242和反向延时电路243,第一控制子路241可以包括输入端、第一输出端和第二输出端,第一控制子路241的输入端可以与电源时序电路21连接,以接收开关信号,第一控制子路241可以用于选择将正向延时电路242导通或者选择将反向延时电路243导通,从而产生使TFT开关22关闭时长提高的信号或者使TFT开关22关闭时长减小的信号。可以理解的是,第一控制子路241控制由电源时序电路21所产生的开关信号是要调高高电平占空比还是调低高电平占空比。正向延时电路242两端分别连接第一控制子路241的第一输出端和TFT开关22,以调高开关信号的高电平占空比,增大TFT开关22的关闭时长。反向延时电路243两端分别连接第一控制子路241的第二输出端和TFT开关,以调低开关信号的高电平占空比,减小TFT开关22的关闭时长。需要说明的是,第一控制子路241可以与电源管理芯片PMIC连接,由PMIC输出控制信号。
需要说明的是,根据Q=I2Rt,Q可以理解为充电量,I为电流,IR为充电电压,t为充电时间,也即是说,像素电极100的充电量可以与充电电压成正比关系,同样的,像素电极100的充电量与充电时间也成正比关系。示例性的,对于将远端像素102的充电量与近端像素101的充电量保持一致可以有两种方式,在充电电压一致的情况下,由于远端像素102相比于近端像素101存在电压降,因此远端像素102的收到充电信号的时刻会晚于近端像素101收到充电信号的时刻,因此,可以通过增大远端像素102的充电时长的方式或者通过减小近端像素101的充电时长的方式。
示例性的,请结合图1至图4并参阅图5,图5为图4所示的驱动电路中开关延时电路的结构示意图。正向延时电路242可以包括第四开关G4、缓冲器B和或门D1。第四开关G4的一端连接第一控制子路241的第一输出端,第四开关G4的另一端连接缓冲器B的一端。或门D1可以包括第一输入端、第二输入端和第一输出端,或门D1的第一输入端与第四开关G4的另一端连接,或门D1的第二输入端与缓冲器B的另一端连接,或门D1的第一输出端与TFT开关22连接。控制电路23通过控制第二开关G2导通和第三开关G3导通将开关信号传输至第一控制子路241,第一控制子路241控制第四开关G4导通,开关信号经过缓冲器B正向延时后与原开关信号通过逻辑或门D1输出,进而提高开关信号的高电平占空比,增大TFT开关22的关闭时长,并提高远端像素102的充电时长。其中,开关信号的变化波形图可以参照图6所示,图6为图2所示的驱动电路中开关信号的第一种时序变化图。需要说明的是,Vin可以表示开关信号输入到正向延时电路242的信号波形图,\Vin可以表示第一控制子路241输入到正向延时电路242的信号波形图,Vout可以表示输出到TFT开关22的信号波形图。
示例性的,反向延时电路243可以包括第五开关G5、反相器P和与门D2。第五开关G5的一端与第一控制子路241的第二输出端连接,第五开关G5的另一端与反相器P的一端连接。与门D2可以包括第一输入端、第二输入端和第一输出端,与门D2的第一输入端与第五开关G5的另一端连接,与门D2的第二输入端与反相器P的另一端连接,与门D2的第一输出端与TFT开关22连接。控制电路23通过控制第二开关G2导通和第三开关G3导通将开关信号传输至第一控制子路241,第一控制子路241控制第五开关G5导通,开关信号经过反相器P反向延时之后与原开关信号通过逻辑与门D2输出,进而减小开关信号的高电平占空比,减小TFT开关22的关闭时长,并减小近端像素101的充电时长。示例性的,开关信号的变化波形图可以参照图7所示,图7为图2所示的驱动电路中开关信号的第二种时序变化图。需要说明的是,Vin可以表示开关信号输入到反向延时电路243的信号波形图,\Vin可以表示第一控制子路241输入到反向延时电路243的信号波形图,Vout可以表示输出到TFT开关22的信号波形图。
其中,需要说明的是,由于每一列中远端像素102和近端像素101之间包含K个像素电极100,因此,可以通过预设程序控制使得开关延时电路24能够调节开关信号的高电平占空比以使得自近端像素101至远端像素102之间K个像素电极100得充电时长依次递增,从而保证每一列中的像素电极100无论处于哪一行均可以达到相同的充电量,进而实现相同的发光亮度,提高显示装置1的显示均匀性。
此外,由于显示面板10的扇形布线区导线阻抗不同,使得显示面板10容易出现与扇形布线区相关的明暗不均的问题。扇形布线区可以理解为将显示面板10内的数据线汇聚而与驱动电路20连接的区域,由于每一数据线与驱动电路20的距离不同,因此呈现出扇形连接,将这部分的线材连接区域称为扇形布线区。对于上述不同列之间的像素电极100充电量不同的解决,可以通过将不同列之间的近端像素101的充电时长设置为不同来解决,以使得不同列之间的近端像素101的充电量相同,以提高显示装置1显示的均匀性。示例性的,开关延时电路24还可以调节开关信号的高电平占空比,以调节相邻两列像素电极100中的近端像素101的充电时长,从而使相邻两列像素电极100中的近端像素101的充电量接近或相同,来提高显示装置1的显示均匀性。
需要说明的是,将远端像素102的充电量与近端像素101的充电量设置为相同来提高显示装置1显示的均匀性并不限于上述方式。比如,可以通过提高远端像素102的充电电压,以使得在单位时间内,远端像素102的充电速率大于近端像素101的充电速率。
示例性的,请结合图1至图7并参阅图8,图8为图1所示的显示装置种驱动电路的第二种结构示意图。本申请实施例还提供一种显示装置1,显示装置1可以包括显示面板10和驱动电路20,驱动电路20与显示面板10电连接,以提供控制信号至显示面板10。其中,显示面板10以及像素电极100可以参照图1至图7及上述说明,这里不再赘述。本申请实施例与上述方式的区别在于,利用电压调整电路25来代替上述开关延时电路24。电压调整电路25可以用来调整开关信号的电压幅度,进而调整像素电极100的充电速率。
其中,请结合图1至图8并参阅图9,图9为图8所示的驱动电路中部分电路的结构示意图。控制电路23可以包括第一开关G1、第六开关G6和第七开关G7。第一开关G1连接于电源时序电路21和TFT开关22之间,第六开关G6连接于电源时序电路21和电压调整电路25之间,第七开关G7连接于电压调整电路25和TFT开关22之间。控制电路23控制驱动电路20是否需要电压调整电路25调整开关信号的电压幅度,且控制电源时序电路21与TFT开关22直接连接。
示例性的,请结合图1至图9并参阅图10和图11,图10为图8所示的驱动电路中另一部分电路的结构示意图,图11为图10所示的驱动电路中电压调整电路的结构示意图。驱动电路20可以包括电源时序电路21、TFT开关22、控制电路23和电压调整电路25,电源时序电路21和TFT开关22可以参照上述说明。电压调整电路25分别与控制电路23和TFT开关22连接,以调整开关信号的电压幅度,并使远端像素102的充电速率大于近端像素101的充电速率,使远端像素102的充电量与近端像素101的充电量接近或相同,进而使得显示装置1的画面显示均匀。
示例性的,电压调整电路25可以包括第二控制子路251、升压电路252和降压电路253,第二控制子路251可以包括输入端、第一输出端和第二输出端,第二控制子路251的输入端可以与电源时序电路21连接,以接收开关信号,第二控制子路251可以用于选择将升压电路252导通或者选择降压电路253导通,从而产生使开关信号电压幅度提高的信号或者使开关信号电压幅度降低的信号。可以理解的是,第二控制子路251控制由电源时序电路21所产生的开关信号是要调高电压还是调低电压。升压电路252两端分别连接第二控制子路251的第一输出端和TFT开关22,以调高开关信号的电压幅度,增大远端像素102的充电速率。降压电路253两端分别连接第二控制子路251的第二输出端和TFT开关,以调低开关信号的电压幅度,减小近端像素101的充电速率。需要说明的是,第二控制子路251可以与电源管理芯片PMIC连接,由PMIC输出控制信号。
对于将远端像素102的充电量与近端像素101的充电量保持一致可以有两种方式,在充电时长一致的情况下,由于远端像素102接收充电信号的时刻晚于近端像素101接收充电信号的时刻,因此,可以通过调高远端像素102的充电电压或者通过调低近端像素101的充电电压,来使得远端像素102的充电速率的方式大于近端像素101的充电速率。
示例性的,升压电路252可以包括第八开关G8、第一电阻R1、第二电阻R2和第十开关G10。第八开关G8的一端连接第二控制子路251的第一输出端。第一电阻R1的一端连接第八开关G8的另一端,第一电阻R1的另一端接地GND。第二电阻R2的一端连接第八开关G8的另一端,第二电阻R2的另一端连接第十开关G10的一端,第十开关G10的另一端连接TFT开关22。控制电路23通过控制第六开关G6导通和第七开关G7导通将开关信号传输至第二控制子路251,第二控制子路251控制第八开关G8导通和第十开关G10导通,升压电路252输出的电压Vout由以下公式计算得到:
其中,Vin表示由第二控制子路251输入到升压电路252的电压。对于第一电阻R1和第二电阻R2的取值没有限制,能满足对开关信号进行调高电压幅度的值均可以。此外,这里以升压电路252包括第一电阻R1和第二电阻R2为例进行说明,而不应理解为升压电路252仅包括第一电阻R1和第二电阻R2。
开关信号经过升压电路252把电压幅度调高后输出至TFT开关22,以使得远端像素102的充电电压变大,进而使得远端像素102的充电速率提高,以使得在相同的充电时间内,远端像素102与近端像素101的充电量接近或相同。
示例性的,降压电路253可以包括第九开关G9、第三电阻R3、第四电阻R4和第十一开关G11。第九开关G9的一端连接第二控制子路251的第二输出端,第三电阻R3的一端连接第九开关G9的另一端,第三电阻R3的另一端连接第四电阻R4的一端,第四电阻R4的另一端接地,第十一开关G11的一端连接第三电阻R3的另一端,第十一开关G11的另一端连接TFT开关22。控制电路23通过控制第六开关G6导通和第七开关G7导通将开关信号传输至第二控制子路251,第二控制子路251控制第九开关G9导通和第十一开关G11导通,降压电路253输出的电压Vout由以下公式计算得到:
其中,Vin表示由第二控制子路251输入到降压电路253的电压。其中,对于第三电阻R3和第四电阻R4的取值没有限制,能满足对开关信号进行调低电压幅度的值均可以。此外,这里以降压电路253包括第三电阻R3和第四电阻R4为例进行说明,而不应理解为降压电路253仅包括第三电阻R3和第四电阻R4。
开关信号经过降压电路253把电压幅度调低后输出至TFT开关22,以使得近端像素101接收到的充电电压降低,进而使得近端像素101的充电速率降低,以使得在相同的充电时间内,远端像素102与近端像素101的充电量接近或相同。
其中,需要说明的是,第一开关G1、第二开关G2、第三开关G3、第四开关G4、第五开关G5、第六开关G6、第七开关G7、第八开关G8、第九开关G9、第十开关G10和第十一开关G11可以均采用TFT,在制备时,第一开关G1至第十一开关G11均可以与显示面板10的驱动层的薄膜晶体管一同制备,然后再通过导线将这些开关连接起来,这样可以节省驱动电路20的制备流程。
需要说明的是,对于每一列中远端像素102、K个像素电极100以及近端像素101的充电速率可以依次递减,此时电压调整电路25可以根据需要进行调节每一列中远端像素102、K个像素电极100以及近端像素101的TFT开关22的充电电压。同样的,对于每一列中近端像素101的充电速率调节与上述开关延时电路24的调节相似,这里不再展开叙述。
此外,需要说明的是,将远端像素102的充电量与近端像素101的充电量设置为相同来提高显示装置1显示的均匀性还可以是上述两种方式的结合,也即驱动电路20可以包括电源时序电路21、TFT开关22、控制电路23、开关延时电路24和电压调整电路25。此时控制电路23可以包括第一开关G1、第二开关G2、第三开关G3、第六开关G6和第七开关G7,其连接关系可以是上述两种方式中连接关系的组合,可以结合图1至图11并参阅图12和图13中所示,图12为图1所示的显示装置中驱动电路的第三种结构示意图,图13为图12所示的驱动电路中部分电路的结构示意图。
在这种情况下,当需要调整远端像素102的充电量与近端像素101的充电量接近或一致时,可以同时调高开关信号的高电平占空比和开关信号的电压幅度,使得远端像素102的充电时长变长以及使得远端像素102的充电速率提高;或者同时调低开关信号的高电平占空比和开关信号的电压幅度,使得近端像素101的充电时长变短以及使得近端像素101的充电速率降低。示例性的,电源时序电路21产生的开关信号经过开关延时电路24和电压调整电路25,控制第二开关G2断开和第七开关G7断开,控制第一开关G1、第三开关G3和第六开关G6均导通,开关信号可以经过第一控制子路241和第二控制子路251,然后将远端像素102的充电时长变长以及将远端像素102的充电速率提高,可以进一步提升远端像素102的充电时长,使得远端像素102达到与近端像素101相同的充电量的时间更短。示例性的,上述三种情况中开关信号的调节以及变化情况的波形图可以结合图1至图13并参阅图14所示,图14为本申请实施例提供的驱动电路中开关信号的时序变化对比图。
本申请实施例的显示装置1中,通过设置开关延时电路24对TFT开关22的关闭时长进行调整,可以使得远端像素102的充电时长大于近端像素101的充电时长,由于远端像素102的充电电压存在电压降而小于近端像素101的充电电压,因此,将远端像素102的充电时长提高或者将近端像素101的充电时长降低,可以使得远端像素102与近端像素101的充电量接近或者一致,从而提升显示装置1显示的均匀性。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请的描述中,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个特征。
以上对本申请实施例所提供的显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上,本说明书内容不应理解为对本申请的限制。

Claims (7)

1.一种显示装置,其特征在于,所述显示装置包括显示面板和驱动电路,所述显示面板包括多个像素电极,所述多个像素电极包括靠近所述驱动电路的近端像素和远离所述驱动电路的远端像素;所述驱动电路包括:
电源时序电路,用于产生开关信号;
TFT开关,连接所有所述像素电极,所述TFT开关能够选择导通所述像素电极;
控制电路,分别与所述电源时序电路和所述TFT开关连接,以将所述开关信号传输至所述TFT开关,并控制所述TFT开关的打开与关闭;以及
开关延时电路,连接所述控制电路,所述开关延时电路用于调节所述开关信号的高电平占空比,以提高所述TFT开关的关闭时长和增大所述远端像素的充电时长,或者来减小所述TFT开关的关闭时长而减小所述近端像素的充电时长,并使所述远端像素的充电量与所述近端像素的充电量接近或相同;
电压调整电路,分别与所述控制电路和所述TFT开关连接,以调整所述开关信号的电压幅度,并使所述远端像素的充电速率大于所述近端像素的充电速率,以使得所述远端像素的充电量与所述近端像素的充电量接近或相同;
其中,所述控制电路包括第一开关、第二开关、第三开关、第六开关和第七开关,所述第一开关连接于所述电源时序电路和所述TFT开关之间,所述第二开关连接于所述电源时序电路和所述开关延时电路之间,所述第三开关连接于所述开关延时电路和所述TFT开关之间,所述第六开关连接于所述电源时序电路和所述电压调整电路之间,所述第七开关连接于所述开关延时电路和所述电压调整电路之间,所述开关信号经过所述开关延时电路延时后得到延时信号,所述控制电路控制所述第六开关导通和所述第七开关导通,以将所述延时信号和所述电压调整电路输出的电压升高信号整合后输出混合信号至所述TFT开关,并提高所述TFT开关的关闭时长和所述开关信号的电压幅度,使所述远端像素的充电速率大于所述近端像素的充电速率。
2.根据权利要求1所述的显示装置,其特征在于,所述开关延时电路包括:
第一控制子路,包括输入端、第一输出端和第二输出端,所述输入端与所述电源时序电路连接;
正向延时电路,两端分别连接所述第一控制子路的第一输出端和所述TFT开关,以调高所述开关信号的高电平占空比,增大所述TFT开关的关闭时长;
反向延时电路,两端分别连接所述第一控制子路的第二输出端和所述TFT开关,以调低所述开关信号的高电平占空比,减小所述TFT开关的关闭时长。
3.根据权利要求2所述的显示装置,其特征在于,所述正向延时电路包括:
第四开关,所述第四开关的一端连接所述第一控制子路的第一输出端;
缓冲器,所述缓冲器的一端与所述第四开关的另一端连接;
或门,包括第一输入端、第二输入端和第一输出端,所述或门的第一输入端与所述第四开关的另一端连接,所述或门的第二输入端与所述缓冲器的另一端连接,所述或门的第一输出端与所述TFT开关连接;和/或
所述反向延时电路包括:
第五开关,所述第五开关的一端与所述第一控制子路的第二输出端连接;
反相器,所述反相器的一端与所述第五开关的另一端连接;以及
与门,包括第一输入端、第二输入端和第一输出端,所述与门的第一输入端与所述第五开关的另一端连接,所述与门的第二输入端与所述反相器的另一端连接,所述与门的第一输出端与所述TFT开关连接。
4.根据权利要求3所述的显示装置,其特征在于,所述控制电路通过控制所述第二开关导通和所述第三开关导通将所述开关信号传输至所述第一控制子路,所述第一控制子路控制所述第四开关导通,以经过所述缓冲器和所述或门调高所述开关信号的高电平占空比,增大所述TFT开关的关闭时长,并提高所述远端像素的充电时长。
5.根据权利要求1所述的显示装置,其特征在于,多个所述像素电极还包括设置于所述远端像素和所述近端像素之间的K个像素电极,所述开关延时电路能够调节所述开关信号的高电平占空比,以使自所述近端像素至所述远端像素之间的K个所述像素电极的充电时长依次递增。
6.根据权利要求5所述的显示装置,其特征在于,多个所述像素电极呈M行N列阵列排布,每一列所述像素电极包括所述远端像素、K个所述像素电极和所述近端像素;所述开关延时电路能够调节所述开关信号的高电平占空比,以调节相邻两列所述像素电极中的近端像素的充电时长,从而使相邻两列所述像素电极中的近端像素的充电量接近或相同。
7.根据权利要求1所述的显示装置,其特征在于,所述电压调整电路包括:
第二控制子路,包括输入端、第一输出端和第二输出端,所述输入端与所述电源时序电路连接;
升压电路,包括第八开关、第一电阻、第二电阻和第十开关,所述第八开关的一端连接所述第二控制子路的第一输出端,所述第一电阻的一端连接所述第八开关的另一端,所述第一电阻的另一端接地,所述第二电阻的一端连接所述第八开关的另一端,所述第二电阻的另一端连接所述第十开关的一端,所述第十开关的另一端连接所述TFT开关;
降压电路,包括第九开关、第三电阻、第四电阻和第十一开关,所述第九开关的一端连接所述第二控制子路的第二输出端,所述第三电阻的一端连接所述第九开关的另一端,所述第三电阻的另一端连接所述第四电阻的一端,所述第四电阻的另一端接地,所述第十一开关的一端连接所述第三电阻的另一端,所述第十一开关的另一端连接所述TFT开关。
CN202210093954.6A 2022-01-26 2022-01-26 显示装置 Active CN114429747B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210093954.6A CN114429747B (zh) 2022-01-26 2022-01-26 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210093954.6A CN114429747B (zh) 2022-01-26 2022-01-26 显示装置

Publications (2)

Publication Number Publication Date
CN114429747A CN114429747A (zh) 2022-05-03
CN114429747B true CN114429747B (zh) 2023-10-17

Family

ID=81312329

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210093954.6A Active CN114429747B (zh) 2022-01-26 2022-01-26 显示装置

Country Status (1)

Country Link
CN (1) CN114429747B (zh)

Citations (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007156080A (ja) * 2005-12-05 2007-06-21 Casio Comput Co Ltd 駆動回路及び表示装置
CN101398584A (zh) * 2007-09-27 2009-04-01 北京京东方光电科技有限公司 液晶显示装置驱动方法
TW200919423A (en) * 2007-10-19 2009-05-01 Univ Nat Taiwan Dot matrix screen data refresh voltage charging control method and circuit system
JP2009230103A (ja) * 2008-02-28 2009-10-08 Panasonic Corp 液晶表示装置、液晶パネル制御装置およびタイミング制御回路
CN102402957A (zh) * 2011-11-15 2012-04-04 深圳市华星光电技术有限公司 Lcd数据驱动ic输出补偿电路及补偿方法
TW201218155A (en) * 2010-10-27 2012-05-01 Chunghwa Picture Tubes Ltd Display and driving method
CN102545844A (zh) * 2010-12-09 2012-07-04 中芯国际集成电路制造(上海)有限公司 延时电路及控制延时电路补偿电源电压漂移的方法及装置
CN102820005A (zh) * 2011-06-08 2012-12-12 索尼公司 显示装置、像素电路、电子设备和显示装置的驱动方法
CN103198803A (zh) * 2013-03-27 2013-07-10 京东方科技集团股份有限公司 一种显示基板的驱动控制单元、驱动电路及驱动控制方法
CN103544923A (zh) * 2012-07-11 2014-01-29 联咏科技股份有限公司 平板显示器的省电驱动电路与方法
CN104361872A (zh) * 2014-11-17 2015-02-18 京东方科技集团股份有限公司 一种像素驱动方法
CN104361877A (zh) * 2014-12-09 2015-02-18 京东方科技集团股份有限公司 一种显示面板的驱动方法、其驱动装置及显示装置
CN105139826A (zh) * 2015-10-22 2015-12-09 重庆京东方光电科技有限公司 信号调整电路和显示面板驱动电路
CN106710543A (zh) * 2015-11-17 2017-05-24 瑞鼎科技股份有限公司 显示面板驱动电路及其补偿方法
CN108172186A (zh) * 2018-01-03 2018-06-15 京东方科技集团股份有限公司 显示面板及其驱动方法
CN108172187A (zh) * 2018-01-03 2018-06-15 京东方科技集团股份有限公司 一种信号控制装置及控制方法、显示控制装置、显示装置
CN109147686A (zh) * 2018-07-30 2019-01-04 深圳市华星光电半导体显示技术有限公司 显示控制电路、方法及平面显示装置
CN109785810A (zh) * 2019-01-02 2019-05-21 惠科股份有限公司 扫描驱动电路、显示装置及扫描驱动方法
CN110085156A (zh) * 2019-04-12 2019-08-02 深圳市华星光电半导体显示技术有限公司 阵列基板驱动电路及驱动方法
CN110379382A (zh) * 2019-06-06 2019-10-25 惠科股份有限公司 一种显示面板及其驱动方法和显示装置
CN111883080A (zh) * 2020-07-29 2020-11-03 北京集创北方科技股份有限公司 显示驱动方法、装置、显示面板以及电子设备
CN112017595A (zh) * 2020-09-02 2020-12-01 Tcl华星光电技术有限公司 显示面板及电子设备
CN112951158A (zh) * 2021-02-18 2021-06-11 京东方科技集团股份有限公司 显示驱动方法、显示驱动装置及显示装置
CN113205776A (zh) * 2021-04-28 2021-08-03 北京大学深圳研究生院 数据线驱动单元、显示***及灰度相关远端辅助驱动方法
CN113516938A (zh) * 2021-06-23 2021-10-19 惠科股份有限公司 显示面板的驱动电路和驱动方法以及显示装置

Patent Citations (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007156080A (ja) * 2005-12-05 2007-06-21 Casio Comput Co Ltd 駆動回路及び表示装置
CN101398584A (zh) * 2007-09-27 2009-04-01 北京京东方光电科技有限公司 液晶显示装置驱动方法
TW200919423A (en) * 2007-10-19 2009-05-01 Univ Nat Taiwan Dot matrix screen data refresh voltage charging control method and circuit system
JP2009230103A (ja) * 2008-02-28 2009-10-08 Panasonic Corp 液晶表示装置、液晶パネル制御装置およびタイミング制御回路
TW201218155A (en) * 2010-10-27 2012-05-01 Chunghwa Picture Tubes Ltd Display and driving method
CN102545844A (zh) * 2010-12-09 2012-07-04 中芯国际集成电路制造(上海)有限公司 延时电路及控制延时电路补偿电源电压漂移的方法及装置
CN102820005A (zh) * 2011-06-08 2012-12-12 索尼公司 显示装置、像素电路、电子设备和显示装置的驱动方法
CN102402957A (zh) * 2011-11-15 2012-04-04 深圳市华星光电技术有限公司 Lcd数据驱动ic输出补偿电路及补偿方法
CN103544923A (zh) * 2012-07-11 2014-01-29 联咏科技股份有限公司 平板显示器的省电驱动电路与方法
CN103198803A (zh) * 2013-03-27 2013-07-10 京东方科技集团股份有限公司 一种显示基板的驱动控制单元、驱动电路及驱动控制方法
CN104361872A (zh) * 2014-11-17 2015-02-18 京东方科技集团股份有限公司 一种像素驱动方法
CN104361877A (zh) * 2014-12-09 2015-02-18 京东方科技集团股份有限公司 一种显示面板的驱动方法、其驱动装置及显示装置
CN105139826A (zh) * 2015-10-22 2015-12-09 重庆京东方光电科技有限公司 信号调整电路和显示面板驱动电路
CN106710543A (zh) * 2015-11-17 2017-05-24 瑞鼎科技股份有限公司 显示面板驱动电路及其补偿方法
CN108172186A (zh) * 2018-01-03 2018-06-15 京东方科技集团股份有限公司 显示面板及其驱动方法
CN108172187A (zh) * 2018-01-03 2018-06-15 京东方科技集团股份有限公司 一种信号控制装置及控制方法、显示控制装置、显示装置
CN109147686A (zh) * 2018-07-30 2019-01-04 深圳市华星光电半导体显示技术有限公司 显示控制电路、方法及平面显示装置
CN109785810A (zh) * 2019-01-02 2019-05-21 惠科股份有限公司 扫描驱动电路、显示装置及扫描驱动方法
CN110085156A (zh) * 2019-04-12 2019-08-02 深圳市华星光电半导体显示技术有限公司 阵列基板驱动电路及驱动方法
CN110379382A (zh) * 2019-06-06 2019-10-25 惠科股份有限公司 一种显示面板及其驱动方法和显示装置
CN111883080A (zh) * 2020-07-29 2020-11-03 北京集创北方科技股份有限公司 显示驱动方法、装置、显示面板以及电子设备
CN112017595A (zh) * 2020-09-02 2020-12-01 Tcl华星光电技术有限公司 显示面板及电子设备
CN112951158A (zh) * 2021-02-18 2021-06-11 京东方科技集团股份有限公司 显示驱动方法、显示驱动装置及显示装置
CN113205776A (zh) * 2021-04-28 2021-08-03 北京大学深圳研究生院 数据线驱动单元、显示***及灰度相关远端辅助驱动方法
CN113516938A (zh) * 2021-06-23 2021-10-19 惠科股份有限公司 显示面板的驱动电路和驱动方法以及显示装置

Also Published As

Publication number Publication date
CN114429747A (zh) 2022-05-03

Similar Documents

Publication Publication Date Title
CN111462685B (zh) 一种像素驱动电路及其驱动方法、显示面板和显示装置
US8072404B2 (en) Liquid crystal display device
US9530371B2 (en) GOA circuit for tablet display and display device
KR101710154B1 (ko) 액정표시장치용 전원회로 및 이를 포함하는 액정표시장치
CN107274850B (zh) 一种显示驱动电路及其驱动方法、显示装置
CN110010053B (zh) 栅极电压控制电路、栅极驱动电路、显示装置
WO2020168600A1 (zh) 改善背光频率变化引起亮暗带的液晶显示器
US11875726B2 (en) Drive circuit for display panel and display device
JP5837110B2 (ja) ディスプレイパネル駆動回路及びその駆動モジュール、ディスプレイ装置並びにその製造方法
CN114429747B (zh) 显示装置
CN213123730U (zh) 发光扫描信号线驱动电路、显示面板及电子设备
CN108877679A (zh) 像素电路、显示装置和像素驱动方法
CN210325164U (zh) 一种逻辑电压补偿电路和显示模组驱动***
US9153191B2 (en) Power management circuit and gate pulse modulation circuit thereof capable of increasing power conversion efficiency
WO2019061730A1 (zh) 显示装置及其驱动方法
WO2019061729A1 (zh) 显示装置及其驱动方法
CN113571001B (zh) 显示装置及显示***
US20040178983A1 (en) Compensation device and method for a display gate driver circuit
US9767736B2 (en) Backlight unit and display apparatus including the same
CN211124969U (zh) 一种灰阶调节电路及显示装置
CN108399905B (zh) 显示驱动电路及显示驱动方法
TWI353477B (en) Backlight module of a display panel
CN113674677B (zh) 显示面板及显示装置
KR102190441B1 (ko) 전원 공급부를 포함하는 액정표시장치
CN113870809B (zh) 脉冲频率调变的时序控制方法、时序控制器及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant