CN102693707B - 显示装置与其驱动方法 - Google Patents
显示装置与其驱动方法 Download PDFInfo
- Publication number
- CN102693707B CN102693707B CN201110078894.2A CN201110078894A CN102693707B CN 102693707 B CN102693707 B CN 102693707B CN 201110078894 A CN201110078894 A CN 201110078894A CN 102693707 B CN102693707 B CN 102693707B
- Authority
- CN
- China
- Prior art keywords
- driver circuit
- display driver
- signal
- receive
- described display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一种驱动方法,应用于包括多个显示驱动电路的一显示装置中。该驱动方法包括:所述显示驱动电路同步接收一起始脉冲并产生一同步时序信号;一前方显示驱动电路传送一第一信号给一后方显示驱动电路,以使得该后方显示驱动电路据以检测并储存一信号接收延迟,该信号接收延迟代表该同步时序信号与该后方显示驱动电路所接收的该第一信号间的一延迟;于储存该信号接收延迟后,该后方显示驱动电路暂时停止接收一***频率信号并暂时停止产生该同步时序信号;以及该前方显示驱动电路传送一第二信号给该后方显示驱动电路,以唤醒该后方显示驱动电路以准备接收一显示数据。
Description
【技术领域】
本申请是有关于一种显示装置与其驱动方法,且特别是有关于一种显示装置与其驱动方法,没有接收有效显示数据的显示驱动电路会被暂时关闭,在要接收数据前,所述显示驱动电路会回复至正常模式,以准备好同步时序信号并接收显示数据。
【背景技术】
以平面显示器而言,其可能会包括多个显示驱动电路(如源极驱动电路)。在具有多个显示驱动电路的平面显示器中,在大部份的操作时间中,大部份的显示驱动电路接收***频率信号并产生与维持同步时序信号,以便于所述显示驱动电路能维持时间同步,避免错失或抓错数据。但是,大部份的操作时间,大部份的显示驱动电路并未真正接收显示数据。在此,显示驱动电路接收显示数据以驱动该显示装置的一显示面板(未示出)。故而,***仍需提供功率给未真正在接收显示数据的所述显示驱动电路,导致***功率消耗无法降低。
图1显示根据现有技术的显示驱动电路的驱动时序图。如图1所示,假设于有五颗显示驱动电路110_1~110_5的显示器上,每个显示驱动电路的实际操作期间T必须至少维持到该显示驱动电路接收完显示数据为止。T1~T5分别代表显示驱动电路110_1~110_5的实际操作期间。X代表控制显示驱动电路接收数据而Y则代表起始脉冲(start pulse)。Y会由时序控制器(未示出)传送给第一颗显示驱动电路110_1,以告知要在何时开始接收显示数据;之后,由前方的显示驱动电路产生并传送信号X给后方的显示驱动电路。于画面开始时,信号Y会被传送给所有的显示驱动电路。
在期间T1内,显示驱动电路110_1接收显示数据,而显示驱动电路110_2~110_5虽没有接收显示数据但其仍必需产生同步时序信号。相似地,在期间T2内,显示驱动电路110_1已可被关闭(因其已接收完所需的显示数据),此时,乃是显示驱动电路110_2要接收显示数据,而显示驱动电路110_3~110_5虽没有接收显示数据但其仍必需产生同步时序信号。因此,越后面的显示驱动电路(亦即,距离时序控制器愈远的显示驱动电路,如显示驱动电路110_5),浪费在维持同步时序信号上的功率就会越多。
此外,在一个画面周期中,每个显示驱动电路在短时间内接收显示数据,但其却整个画面周期内都在接收***频率信号,这是造成耗电的另一原因。
【发明内容】
本申请系有关于一种显示装置与其驱动方法,其通过多个显示驱动电路间的X(输出入数据)信号线来传送真正X信号及唤醒信号等,使得尚未接收有效显示数据的显示驱动电路会被暂时关闭,在要接收数据前,所述显示驱动电路会回复至正常模式,以准备好同步时序信号并接收显示数据。
本申请的一示范例提出一种驱动方法,应用于包括多个显示驱动电路的一显示装置中。该驱动方法包括:所述显示驱动电路同步接收一起始脉冲,并产生一同步时序信号;所述显示驱动电路的一前方显示驱动电路传送一第一信号给所述显示驱动电路的一后方显示驱动电路,以使得该后方显示驱动电路据以检测并储存一信号接收延迟,该信号接收延迟代表该同步时序信号与该后方显示驱动电路所接收的该第一信号间的一延迟;于储存该信号接收延迟后,该后方显示驱动电路进入一暂时关闭模式,以暂时停止接收一***频率信号并暂时停止产生该同步时序信号;该前方显示驱动电路传送一第二信号给该后方显示驱动电路,以唤醒该后方显示驱动电路;该后方显示驱动电路恢复接收该***频率信号;以及该后方显示驱动电路重新产生该同步时序信号并准备接收一显示数据。
本申请的另一示范例提出一种显示装置,包括:多个串接显示驱动电路。所述显示驱动电路同步接收一起始脉冲,并产生一同步时序信号。所述显示驱动电路的一前方显示驱动电路传送一第一信号给所述显示驱动电路的一后方显示驱动电路,以使得该后方显示驱动电路据以检测并储存一信号接收延迟,该信号接收延迟代表该同步时序信号与该后方显示驱动电路所接收的该第一信号间的一延迟。于储存该信号接收延迟后,该后方显示驱动电路进入一暂时关闭模式,以暂时停止接收一***频率信号并暂时停止产生该同步时序信号。该前方显示驱动电路传送一第二信号给该后方显示驱动电路,以唤醒该后方显示驱动电路。该后方显示驱动电路恢复接收该***频率信号。该后方显示驱动电路重新产生该同步时序信号并准备接收一显示数据。
为了对本申请的上述及其它方面有更佳的了解,下文特举实施例,并配合所附图式,作详细说明如下:
【附图说明】
图1显示根据现有技术的显示驱动电路的驱动时序图。
图2显示根据本申请第一实施例的显示驱动电路的驱动时序图。
图3显示根据本申请第一实施例的信号接收延迟D。
图4显示本申请第一实施例的前一个显示驱动电路与下一个显示驱动电路间的X信号在线的信号时序图。
图5显示本申请第一实施例的如何检测与储存信号接收延迟D。
图6至图7显示本申请第一实施例的如何重新产生同步时序信号SYN_CLK。
图8显示根据本申请第一实施例的显示驱动电路的一种操作流程图。
图9显示根据本申请第二实施例的显示驱动电路的驱动时序图。
图10显示根据本申请第三实施例的显示驱动电路的驱动时序图。
【主要组件符号说明】
110_1~110_5、210_1~210_5:显示驱动电路
910:操作放大器 SW1~SW4:开关
1010:D型正反器 1020:反相器
1110~1165:步骤
【具体实施方式】
第一实施例
图2显示根据本申请第一实施例的显示驱动电路210_1~210_5的驱动时序图,T6~T10分别代表这五个显示驱动电路的实际操作期间。由于各显示驱动电路210_1~210_5间的信号走线的关系,由前一个显示驱动电路送出信号的时序与下一个显示驱动电路收到信号的时序之间出现延迟,如图3所示。于图3中,SYS_CLK代表***时序,而SYN_CLK则代表同步时序信号,X_N_OUT代表由第N个显示驱动电路所送出的X信号,而X_(N+1)_IN则代表由第(N+1)个显示驱动电路所接收的X信号,D_(N+1)代表第(N+1)个显示驱动电路的信号接收延迟。也就是说,D_(N+1)代表第(N+1)个显示驱动电路所接收的信号X与同步时序信号SYN_CLK间的延迟。于本实施例中,于时序T21内,显示驱动电路210_1~210_5同步产生X信号并传递X信号。各显示驱动电路会计算出其本身信号接收延迟D,储存此延迟D。于本实施例中,考虑延迟D,以使得显示驱动电路所各自产生的同步时序信号SYN_CLK之间同步。
请同时参考图2与图4。图4显示在前一个显示驱动电路与下一个显示驱动电路间的X信号在线的信号时序图。于时序T41内,显示驱动电路210_1会传送X信号给显示驱动电路210_2,以让显示驱动电路210_2计算并储存其本身的信号接收延迟D(时序T41即为图2中的时序T21)。显示驱动电路210_2可进入暂时关闭模式以节省功率消耗(亦即,显示驱动电路210_2不接收***频率SYS_CLK、不接收显示数据、也不产生同步时序信号SYN_CLK),如时序T42所示。显示驱动电路210_1要经由X信号线而送出唤醒信号(于时序T43),以唤醒下一个显示驱动电路210_2,使得下一个显示驱动电路210_2重新接收***频率信号SYS_CLK。接着,显示驱动电路210_1通过X信号线而传送一个X信号(于时序T44)以让下一个显示驱动电路210_2重新产生同步时序信号SYN_CLK。显示驱动电路210_1会通过X信号线而传送真正X信号(时序T45)以告知下一个显示驱动电路210_2要于何时开始接收显示数据。
虽然于图2中,对于显示驱动电路210_1~210_5,图4的时序T41于期间T21内完成,亦即T41长于T21,但本申请并不受限于此。比如,T41可长于、短于或等于T21,此皆在本申请精神范围内。以显示驱动电路210_2为例,图4的时序T42~T45于期间T71内完成。
接下来,将说明如何检测并储存信号接收延迟D。当知,本申请并不受限于此。在此以X信号的宽度为4T而显示数据为8位为例做说明。请参考图5,利用信号A1~A4来检测X_(N)_IN,其中X_(N)_IN是此显示驱动电路所接收到的X信号。对信号A1~A4的检测结果判断,即可得知D值的范围并储存。比如,若于信号A1为高位准期间内信号检测到X_(N)_IN信号,表示D=0~1T,此时设定参数B1~B4,比如但不受限于,B1=1,B2=B3=B4=0。若于信号A2为高位准期间内检测到X_(N)_IN信号,表示D=1~2T,此时设定参数B1~B4,比如但不受限于,B2=1,B1=B3=B4=0。若于信号A3为高位准期间内检测到X_(N)_IN信号,表示D=2~3T此时设定参数B1~B4,比如但不受限于,B3=1,B1=B2=B4=0。若于信号A4为高位准期间内检测到X_(N)_IN信号,表示D=3~4T,此时设定参数B1~B4,比如但不受限于,B4=1,B1=B2=B3=0。
如此就可判断出显示驱动电路的信号接收延迟D并储存;之后,可令显示驱动电路进入暂时关闭模式,以暂时不接收***频率信号也暂时不产生同步时序信号。
现将说明于进入暂时关闭模式后,显示驱动电路如何重新产生同步时序信号。由于已检测并储存信号接收延迟D,因此,下一个显示驱动电路可以通过接收由上一个显示驱动电路所传来的X信号(图4的时序T44)来重新产生同步时序信号SYN_CLK,使得显示驱动电路在接收显示数据前就恢复成正常状态。
图6至图7显示如何重新产生同步时序信号SYN_CLK。将前一个显示驱动电路所传送来的X_N_IN延迟1T~7T。于图6中,X_N_IN_3T是将信号X_N_IN延迟3T而得,其余可依此类推。信号B1~B4分别控制开关SW1~SW4,将X_N_IN_3T~X_N_IN_6T的一输入至操作放大器910,以产生触发信号RST。以信号RST来触发图7中的D型正反器1010,以重新产生正确的同步时序信号SYN_CLK。如图7所示,同步时序信号SYN_CLK更通过反相器1020而回授至D型正反器1010。
现请参考图8,其显示根据本申请第一实施例的显示驱动电路的一种操作流程图。如图8所示,于步骤1110中,判断所有显示驱动电路是否都接收到起始脉冲Y。原则上,所有显示驱动电路应该会同步接收到起始脉冲Y。所有显示驱动电路产生同步时序信号SYN_CLK,如步骤1115所示。接着,非第一个显示驱动电路(以图2为例,非第一个显示驱动电路指显示驱动电路210_2~210_5)执行步骤1120~1150;非最后一个显示驱动电路(以图2为例,非最后一个显示驱动电路指显示驱动电路210_1~210_4)执行步骤1155~1165。
于步骤1120中,非第一个显示驱动电路210_2~210_5接收到由前一个显示驱动电路所传来的第一X信号。于步骤1125中,根据所接收的第一X信号与同步时序信号SYN_CLK,非第一个显示驱动电路210_2~210_5检测并储存信号接收延迟D,其代表所接收的第一X信号与同步时序信号SYN_CLK间的延迟。于步骤1130中,非第一个显示驱动电路210_2~210_5进入暂时关闭模式(停止接收***频率SYS_CLK,并停止产生同步时序信号SYN_CLK)。于步骤1135与1140中,如果非第一个显示驱动电路210_2~210_5接收到由前一个显示驱动电路所传来的第二X信号(唤醒信号)的话,则非第一个显示驱动电路210_2~210_5恢复接收***频率信号SYS_CLK。于步骤1145与1150中,如果非第一个显示驱动电路210_2~210_5接收到由前一个显示驱动电路所传来的第三X信号的话,则非第一个显示驱动电路210_2~210_5根据信号接收延迟D而重新产生同步时序信号(这代表原本处于暂时关闭模式下的非第一个显示驱动电路210_2~210_5已回复至正常模式),并等待由前一个显示驱动电路所传来的第四X信号(告知何时要接收显示数据)以准备接收显示数据(比如,显示数据由时序控制器所传来)。
于步骤1150后,最后一个显示驱动电路210_5会回至步骤1110,而中间的显示驱动电路210_2~210_4(意指非第一个显示驱动电路210_1亦非最后一个显示驱动电路210_5)则接续至步骤1160。
于步骤1155中,当所有的显示驱动电路都产生同步时序信号SYN_CLK后,非最后一个显示驱动电路210_1~210_4会传送第一X信号给后面的显示驱动电路,以让后面的显示驱动电路能据以检测并储存信号接收延迟D。于步骤1160中,非最后一个显示驱动电路210_1~210_4传送第二X信号给后面的显示驱动电路以唤醒后面的显示驱动电路。于步骤1165中,非最后一个显示驱动电路210_1~210_4传送第三X信号给后面的显示驱动电路以让后面的显示驱动电路能重新产生同步时序信号SYN_CLK,且非最后一个显示驱动电路210_1~210_4传送第四X信号(真正X信号)给后面的显示驱动电路以告知后面的显示驱动电路要何时开始接收显示数据。
此外,本申请第一实施例的显示驱动电路有另一种操作流程,其不同于图8处在于,所有的显示驱动电路都执行步骤1155~1165但非第一个显示驱动电路仍执行步骤1120~1150。请注意,于图8中,非最后一个显示驱动电路执行步骤1155~1165,亦即,最后一个显示驱动电路并不执行1155~1165。
更甚者,本申请第一实施例的显示驱动电路有更另一种操作流程,其不同于图8处在于,所有的显示驱动电路都执行步骤1120~1165。请注意,于图8中,非最后一个显示驱动电路执行步骤1155~1165(亦即,最后一个显示驱动电路并不执行1155~1165);而且,于图8中,非第一个显示驱动电路执行步骤1120~1150(亦即,第一个显示驱动电路并不执行1120~1150)。
第二实施例
图9显示根据本申请第二实施例的显示驱动电路210_1~210_5的驱动时序图,T11~T15分别代表这五个显示驱动电路的实际操作期间。第二实施例与第一实施例的不同处在于,于第二实施例中,前一个显示驱动电路不需要传送第三X信号(于图4的时序T44所传的信号)给后方的显示驱动电路。也就是,在接收到前一个显示驱动电路所传来的唤醒信号之后,后方的显示驱动电路会接收到由前一个显示驱动电路所传来的真正X信号(告知后方的显示驱动电路要于何时开始接收显示数据)时,后方的显示驱动电路即会据以产生同步时序信号SYN_CLK。
为此,于第二实施例中,先得知,后方的显示驱动电路于收到唤醒信号后,多久才能准备好接收信号,如此一来,前一个显示驱动电路才能预估出,在送出真正的X信号的前,要何时送出第二个X信号(唤醒信号)。
第三实施例
图10显示根据本申请第三实施例的显示驱动电路210_1~210_5的驱动时序图,T16~T20分别代表这五个显示驱动电路的实际操作期间。第三实施例与第一实施例的不同处在于,于第三实施例中,前一个显示驱动电路不需要传送第三X和第四X信号(于图4的时序T44和T45所传的信号)给后方的显示驱动电路。也就是,在接收到前一个显示驱动电路所传来的唤醒信号之后,后方的显示驱动电路会唤醒并重新产生同时序信号SYN_CLK,同时通过第二X信号得知真正的X信号的时间点以正确的开始接收数据。
为此,于第三实施例中,必须先得知,后方的显示驱动电路于收到唤醒信号后,多久才能准备好接收信号,如此一来,前一个显示驱动电路才能预估第二个X信号的脉冲宽度,以将真正的X信号包含于其中。
基于上述说明,现有此技者当知如何改变上述第一实施例的做法,以适合于第二实施例,其细节于此不重述。
此外,虽于上述实施例中,第一个显示驱动电路210_1接收信号X,然而,于本申请其它可能实施例中,第一个显示驱动电路210_1可不用接收信号X,此仍在本申请精神范围内。
综上所述,虽然本申请已以实施例揭露如上,然其并非用以限定本申请。本申请所属技术领域中具有通常知识者,在不脱离本申请的精神和范围内,当可作各种的更动与润饰。因此,本申请的保护范围当视后附的申请专利范围所界定者为准。
Claims (16)
1.一种驱动方法,应用于包括多个显示驱动电路的一显示装置中,该驱动方法包括:
所述显示驱动电路同步接收一起始脉冲并产生一同步时序信号;
一前方显示驱动电路传送一第一信号给一后方显示驱动电路,以使得该后方显示驱动电路据以检测并储存一信号接收延迟,该信号接收延迟代表该同步时序信号与该后方显示驱动电路所接收的该第一信号间的一延迟;
于储存该信号接收延迟后,该后方显示驱动电路暂时停止接收一***频率信号并暂时停止产生该同步时序信号;以及
该前方显示驱动电路传送一第二信号给该后方显示驱动电路,以唤醒该后方显示驱动电路以准备接收一显示数据。
2.根据权利要求1所述的驱动方法,其特征在于,唤醒该后方显示驱动电路以准备接收该显示数据的该步骤包括:
该后方显示驱动电路接收该第二信号以恢复接收该***频率信号;
该后方显示驱动电路接收一第三信号以重新产生该同步时序信号;以及
该后方显示驱动电路接收一第四信号以准备接收该显示数据。
3.根据权利要求1所述的驱动方法,其特征在于,唤醒该后方显示驱动电路以准备接收该显示数据的该步骤包括:
在接收到该前方显示驱动电路所传来的该第二信号之后,该后方显示驱动电路接收到由该前方显示驱动电路所传来的一第三信号,以告知该后方显示驱动电路要于何时开始接收该显示数据,且该后方显示驱动电路据以恢复接收该***频率信号并重新产生该同步时序信号。
4.根据权利要求1所述的驱动方法,其特征在于,
所述显示驱动电路的一非第一个显示驱动电路接收由其紧邻的前一显示驱动电路所传来的该第一信号;
根据所接收的该第一信号与该同步时序信号,所述显示驱动电路的该非第一个显示驱动电路检测并储存该信号接收延迟;
于所述显示驱动电路的该非第一个显示驱动电路暂时停止接收该***频率信号并暂时停止产生该同步时序信号后,如果所述显示驱动电路的该非第一个显示驱动电路接收到该第二信号的话,则所述显示驱动电路的该非第一个显示驱动电路恢复接收该***频率信号;
如果所述显示驱动电路的该非第一个显示驱动电路接收到由其紧邻的前一显示驱动电路所传来的一第三信号,则所述显示驱动电路的该非第一个显示驱动电路根据该信号接收延迟而重新产生该同步时序信号;以及
所述显示驱动电路的该非第一个显示驱动电路接收由其前方显示驱动电路所传来的一第四信号以准备接收该显示数据。
5.根据权利要求4所述的驱动方法,其特征在于,
当所述显示驱动电路产生该同步时序信号后,所述显示驱动电路的一非最后一个显示驱动电路传送该第一信号给其紧邻的后一显示驱动电路,以让其后方显示驱动电路检测并储存该信号接收延迟;
所述显示驱动电路的该非最后一个显示驱动电路传送该第二信号给其紧邻的后一显示驱动电路以唤醒其紧邻的后一显示驱动电路;
所述显示驱动电路的该非最后一个显示驱动电路传送该第三信号给其紧邻的后一显示驱动电路以让其紧邻的后一显示驱动电路重新产生该同步时序信号;以及
所述显示驱动电路的该非最后一个显示驱动电路传送该第四信号给其紧邻的后一显示驱动电路以告知其紧邻的后一显示驱动电路要何时开始接收该显示数据。
6.根据权利要求4所述的驱动方法,其特征在于,
当所述显示驱动电路产生该同步时序信号后,所述显示驱动电路传送该第一信号给其后方显示驱动电路,以让其后方显示驱动电路检测并储存该信号接收延迟;
所述显示驱动电路传送该第二信号给其后方显示驱动电路以唤醒其后方显示驱动电路;
所述显示驱动电路传送该第三信号给其后方显示驱动电路以让其后方显示驱动电路重新产生该同步时序信号;以及
所述显示驱动电路传送该第四信号给其后方显示驱动电路以告知其后方显示驱动电路要何时开始接收该显示数据。
7.根据权利要求1所述的驱动方法,其特征在于,
所述显示驱动电路接收由其前方显示驱动电路所传来的该第一信号;
根据所接收的该第一信号与该同步时序信号,所述显示驱动电路检测并储存该信号接收延迟;
于所述显示驱动电路暂时停止接收该***频率信号并暂时停止产生该同步时序信号后,如果所述显示驱动电路接收到该第二信号的话,则所述显示驱动电路恢复接收该***频率信号;
如果所述显示驱动电路接收到由其前方显示驱动电路所传来的一第三信号的话,则所述显示驱动电路根据该信号接收延迟而重新产生该同步时序信号;以及
所述显示驱动电路等待由其前方显示驱动电路所传来的一第四信号以准备接收该显示数据。
8.根据权利要求7所述的驱动方法,其特征在于,
当所述显示驱动电路产生该同步时序信号后,所述显示驱动电路传送该第一信号给其后方显示驱动电路,以让其后方显示驱动电路检测并储存该信号接收延迟;
所述显示驱动电路传送该第二信号给其后方显示驱动电路以唤醒其后方显示驱动电路;
所述显示驱动电路传送该第三信号给其后方显示驱动电路以让其后方显示驱动电路重新产生该同步时序信号;以及
所述显示驱动电路传送该第四信号给其后方显示驱动电路以告知其后方显示驱动电路要何时开始接收该显示数据。
9.一种显示装置,包括:
多个串接显示驱动电路;
其中,
所述显示驱动电路同步接收一起始脉冲并产生一同步时序信号;
一前方显示驱动电路传送一第一信号给一后方显示驱动电路,以使得该后方显示驱动电路据以检测并储存一信号接收延迟,该信号接收延迟代表该同步时序信号与该后方显示驱动电路所接收的该第一信号间的一延迟;
于储存该信号接收延迟后,该后方显示驱动电路暂时停止接收一***频率信号并暂时停止产生该同步时序信号;以及
该前方显示驱动电路传送一第二信号给该后方显示驱动电路,以唤醒该后方显示驱动电路来准备接收一显示数据。
10.根据权利要求9所述的显示装置,其特征在于,
该后方显示驱动电路接收该第二信号以恢复接收该***频率信号;
该后方显示驱动电路接收一第三信号以重新产生该同步时序信号;以及
该后方显示驱动电路接收一第四信号以准备接收该显示数据。
11.根据权利要求9所述的显示装置,其特征在于,
在接收到该前方显示驱动电路所传来的该第二信号之后,该后方显示驱动电路接收到由该前方显示驱动电路所传来的一第三信号,以告知该后方显示驱动电路要于何时开始接收该显示数据,且该后方显示驱动电路据以恢复接收该***频率信号并重新产生该同步时序信号。
12.根据权利要求9所述的显示装置,其特征在于,
所述显示驱动电路的一非第一个显示驱动电路接收由其紧邻的前一显示驱动电路所传来的该第一信号;
根据所接收的该第一信号与该同步时序信号,所述显示驱动电路的该非第一个显示驱动电路检测并储存该信号接收延迟;
于所述显示驱动电路的该非第一个显示驱动电路暂时停止接收该***频率信号并暂时停止产生该同步时序信号后,如果所述显示驱动电路的该非第一个显示驱动电路接收到该第二信号的话,则所述显示驱动电路的该非第一个显示驱动电路恢复接收该***频率信号;
如果所述显示驱动电路的该非第一个显示驱动电路接收到由其紧邻的前一显示驱动电路所传来的一第三信号,则所述显示驱动电路的该非第一个显示驱动电路根据该信号接收延迟而重新产生该同步时序信号;以及
所述显示驱动电路的该非第一个显示驱动电路接收由其前方显示驱动电路所传来的一第四信号以准备接收该显示数据。
13.根据权利要求12所述的显示装置,其特征在于,
当所述显示驱动电路产生该同步时序信号后,所述显示驱动电路的一非最后一个显示驱动电路传送该第一信号给其紧邻的后一显示驱动电路,以让其紧邻的后一显示驱动电路检测并储存该信号接收延迟;
所述显示驱动电路的该非最后一个显示驱动电路传送该第二信号给其紧邻的后一显示驱动电路以唤醒其紧邻的后一显示驱动电路;
所述显示驱动电路的该非最后一个显示驱动电路传送该第三信号给其紧邻的后一显示驱动电路以让其紧邻的后一显示驱动电路重新产生该同步时序信号;以及
所述显示驱动电路的该非最后一个显示驱动电路传送该第四信号给其紧邻的后一显示驱动电路以告知其紧邻的后一显示驱动电路要何时开始接收该显示数据。
14.根据权利要求12所述的显示装置,其特征在于,
当所述显示驱动电路产生该同步时序信号后,所述显示驱动电路传送该第一信号给其后方显示驱动电路,以让其后方显示驱动电路检测并储存该信号接收延迟;
所述显示驱动电路传送该第二信号给其后方显示驱动电路以唤醒其后方显示驱动电路;
所述显示驱动电路传送该第三信号给其后方显示驱动电路以让其后方显示驱动电路重新产生该同步时序信号;以及
所述显示驱动电路传送该第四信号给其后方显示驱动电路以告知其后方显示驱动电路要何时开始接收该显示数据。
15.根据权利要求9所述的显示装置,其特征在于,
所述显示驱动电路接收由其前方显示驱动电路所传来的该第一信号;
根据所接收的该第一信号与该同步时序信号,所述显示驱动电路检测并储存该信号接收延迟;
于所述显示驱动电路暂时停止接收该***频率信号并暂时停止产生该同步时序信号后,如果所述显示驱动电路接收到该第二信号的话,则所述显示驱动电路恢复接收该***频率信号;
如果所述显示驱动电路接收到由其前方显示驱动电路所传来的一第三信号的话,则所述显示驱动电路根据该信号接收延迟而重新产生该同步时序信号;以及
所述显示驱动电路等待由其前方显示驱动电路所传来的一第四信号以准备接收该显示数据。
16.根据权利要求15所述的显示装置,其特征在于,
当所述显示驱动电路产生该同步时序信号后,所述显示驱动电路传送该第一信号给其后方显示驱动电路,以让其后方显示驱动电路检测并储存该信号接收延迟;
所述显示驱动电路传送该第二信号给其后方显示驱动电路以唤醒其后方显示驱动电路;
所述显示驱动电路传送该第三信号给其后方显示驱动电路以让其后方显示驱动电路重新产生该同步时序信号;以及
所述显示驱动电路传送该第四信号给其后方显示驱动电路以告知其后方显示驱动电路要何时开始接收该显示数据。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110078894.2A CN102693707B (zh) | 2011-03-22 | 2011-03-22 | 显示装置与其驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201110078894.2A CN102693707B (zh) | 2011-03-22 | 2011-03-22 | 显示装置与其驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN102693707A CN102693707A (zh) | 2012-09-26 |
CN102693707B true CN102693707B (zh) | 2014-11-05 |
Family
ID=46859094
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201110078894.2A Active CN102693707B (zh) | 2011-03-22 | 2011-03-22 | 显示装置与其驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102693707B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103366714B (zh) * | 2013-06-28 | 2016-03-02 | 广东威创视讯科技股份有限公司 | 拼接显示装置同步显示方法及*** |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000242240A (ja) * | 1999-02-24 | 2000-09-08 | Sharp Corp | 表示素子用駆動装置及びそれを用いた表示モジュール |
CN1287345C (zh) * | 2001-11-30 | 2006-11-29 | 富士通株式会社 | 半导体器件及液晶面板显示驱动器 |
CN101051448A (zh) * | 2006-03-31 | 2007-10-10 | 恩益禧电子股份有限公司 | 用于平面型显示装置的数据线驱动器中的半导体集成电路器件 |
CN1808554B (zh) * | 2004-12-01 | 2011-02-09 | 三星电子株式会社 | 利用最少布线将信号路由到显示设备的驱动器 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4907797B2 (ja) * | 2001-08-21 | 2012-04-04 | ルネサスエレクトロニクス株式会社 | 半導体集積回路および液晶表示装置 |
JP2007279399A (ja) * | 2006-04-06 | 2007-10-25 | Toshiba Corp | 表示制御装置 |
JP2011059492A (ja) * | 2009-09-11 | 2011-03-24 | Renesas Electronics Corp | 表示装置のソースドライバ及びその制御方法 |
-
2011
- 2011-03-22 CN CN201110078894.2A patent/CN102693707B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000242240A (ja) * | 1999-02-24 | 2000-09-08 | Sharp Corp | 表示素子用駆動装置及びそれを用いた表示モジュール |
CN1287345C (zh) * | 2001-11-30 | 2006-11-29 | 富士通株式会社 | 半导体器件及液晶面板显示驱动器 |
CN1808554B (zh) * | 2004-12-01 | 2011-02-09 | 三星电子株式会社 | 利用最少布线将信号路由到显示设备的驱动器 |
CN101051448A (zh) * | 2006-03-31 | 2007-10-10 | 恩益禧电子股份有限公司 | 用于平面型显示装置的数据线驱动器中的半导体集成电路器件 |
Also Published As
Publication number | Publication date |
---|---|
CN102693707A (zh) | 2012-09-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106033663B (zh) | 用于显示装置、显示驱动器和显示装置***的内部时钟信号控制 | |
CN105630234B (zh) | 一种触控显示装置及触控检测方法 | |
JP2018517987A (ja) | 50ナノ秒スパイクフィルタ用のテスト | |
CN103680378B (zh) | 时序控制器、显示装置及其驱动方法 | |
CN105786250A (zh) | 移位暂存电路及其驱动方法 | |
CN104103322B (zh) | 移位暂存器电路 | |
CN104537994B (zh) | 一种应用于平板显示器的goa驱动电路及平板显示器 | |
JP2008099482A (ja) | 組電池ブロックならびに電池パックシステムおよびそのアドレス設定方法 | |
CN101770404B (zh) | 可保存状态的看门狗电路及其保存重启状态方法 | |
CN102693707B (zh) | 显示装置与其驱动方法 | |
CN102760495B (zh) | 影像显示***、移位寄存器与移位寄存器控制方法 | |
CN103399832A (zh) | 总线间的乱序返回数据的归序方法 | |
KR102423645B1 (ko) | 신호 송수신 장치, 상태 정보 신호를 수신하는 소스 드라이버 및 그것을 포함하는 표시 장치 | |
CN102542976A (zh) | 一种触发源极驱动器的方法及显示器 | |
CN104992687A (zh) | 显示器及其驱动方法 | |
WO2016189578A1 (ja) | 通信装置、及び電力変換装置 | |
CN104036735A (zh) | 显示驱动装置及显示面板的驱动方法 | |
CN102508738B (zh) | 一种多核处理器业务信息的备份方法、内核和备份内核 | |
TWI459344B (zh) | 顯示裝置與其驅動方法 | |
CN102034409A (zh) | 用于传输数据的方法和应用此方法的显示器 | |
CN110707811A (zh) | 高压多变流器***的故障节点定位方法及装置 | |
TW201416855A (zh) | 系統啟動監控方法以及電子裝置 | |
CN114598566A (zh) | 一种基于spi总线的通信***及方法 | |
US8680892B2 (en) | Reset pulse encoding and decoding scheme with no internal clock | |
CN220820664U (zh) | 一种i2c从设备检测电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |