CN101383558A - 升压电源电路及升压方法 - Google Patents

升压电源电路及升压方法 Download PDF

Info

Publication number
CN101383558A
CN101383558A CNA200810128306XA CN200810128306A CN101383558A CN 101383558 A CN101383558 A CN 101383558A CN A200810128306X A CNA200810128306X A CN A200810128306XA CN 200810128306 A CN200810128306 A CN 200810128306A CN 101383558 A CN101383558 A CN 101383558A
Authority
CN
China
Prior art keywords
mentioned
voltage
circuit
signal
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA200810128306XA
Other languages
English (en)
Other versions
CN101383558B (zh
Inventor
藤原博史
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Electronics Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Publication of CN101383558A publication Critical patent/CN101383558A/zh
Application granted granted Critical
Publication of CN101383558B publication Critical patent/CN101383558B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0214Particular design considerations for integrated circuits for internal polarisation, e.g. I2L
    • H01L27/0218Particular design considerations for integrated circuits for internal polarisation, e.g. I2L of field effect structures
    • H01L27/0222Charge pumping, substrate bias generation structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明提供一种升压电源电路及升压方法,可以与负载状态无关地以一定周期进行供电泵的升压动作。控制供电泵(10)的调节器(30)具有:分频电路(31),生成升压时钟的2倍周期的分频时钟;分压电路(33),生成电压值不同的多个分压电压;比较电路(34),比较各个分压电压和基准电压,输出多个比较结果信号;选择信号生成电路(35),与分频时钟的边沿同步地读入各比较结果信号的逻辑,并输出选择信号;DUTY变换电路(32),输出占空比不同的多个时钟;选择器(36),根据选择信号选择多个时钟的某一个或“H”电平的逻辑作为PWN信号;及门电路(37),将分频时钟和PWM信号进行逻辑积运算,生成串并联切换的控制信号。

Description

升压电源电路及升压方法
技术领域
本申请请求在先的日本专利申请2007-176123号(2007年7月4日申请)的优先权,上述在先申请的全部记载内容均引用记载到本申请中。
本发明涉及一种供电泵型的升压电源电路及升压方法,特别是涉及具有将供电泵输出负反馈控制为目标电压的功能的升压电源电路及升压方法。
背景技术
移动电话、便携式信息终端(PDA:Personal Digital Assistants)等便携式信息设备,通常包括:显示信息的显示面板;和由半导体集成电路(IC:Integrated Circuit)构成的、驱动显示面板的电路(驱动器IC)。便携式信息设备使用比较低电压的蓄电池作为外部电源。因此,一般在驱动器IC中内置有电源电路,该电源电路使电源电压升压而产生需要的驱动电压。
专利文献1公开了相关电源电路的一例。该电源电路1为供电泵型,如图1所示具有供电泵10和调节器20。从而,通过调节器20与供电泵10的输出电压相对应地跳过使供电泵10执行升压动作的时钟信号CLK1的脉冲,从供电泵10输出将电源电压VDD升压为所需电压值的电压(目标电压)作为Vout。关于供电泵10及调节器20的具体结构及动作的说明,在上述专利文献1中有详细记载,在此省略。
专利文献1:日本专利特开2005-20971号公报(图3、图4)
上述电源电路1在轻负载时的升压动作,在时钟信号CLK1为“H”电平的期间,以取决于比较器22的动作速度的频率,由反复“L”电平和“H”电平的时钟信号CLK进行。基于该时钟信号CLK2的升压动作,根据Vout的输出电平,相对于时钟信号CLK1成为频率不定的动作。换言之,Vout的负载电流不固定,因此Vout的下降曲线的斜率也不固定。因此构成供电泵10的开关SW1~SW4的接通、断开周期也不固定。开关SW1~SW4中瞬时流过使升压电容器C1充电/放电的电流,因此需要使开关SW1~SW4为低阻抗。因此在驱动器IC的芯片布局内,开关SW1~SW4的尺寸非常大。由于开关SW1~SW4的尺寸很大,因此与开关SW1~SW4相邻的元件/布线数也很多。该大尺寸的开关SW1~SW4的频率不定动作成为噪声源,会导致引发驱动器IC内的相邻的逻辑电路等的误动作。
发明内容
在本发明的一个方面提供一种升压电源电路,其具有:供电泵,通过串并联切换将电容器与直流电源电压连接,通过电容器的充电电压使直流电源电压升压;和调节器,将上述供电泵的输出电压负反馈控制为目标电压。在该升压电源电路中,上述调节器检测出表示上述供电泵的输出电压与多个检测电压相比在各个检测电压以上或低于检测电压的信号,并根据上述检测信号的组合对上述串并联切换进行PWM控制。
在本发明的另一个方面提供一种升压方法。在该升压方法中准备升压电路,该升压电路具有供电泵和调节器,所述供电泵通过串并联切换将电容器与直流电压连接,通过电容器的充电电压使直流电压升压,所述调节器将上述供电泵的输出电压负反馈控制为目标电压。上述调节器检测出表示上述供电泵的输出电压与多个检测电压相比在各个检测电压以上或低于检测电压的信号,并根据上述检测信号的组合对上述串并联切换进行PWM控制。
上述检测信号优选为二值信号的形式。
优选的是,上述供电泵的输出电压的检测通过将上述输出电压的分压电压与基准电压比较来进行,上述分压电压和基准电压的比较,是在进行比较的双方中的一方的值不同的多个电压和另一方的值单一的电压之间进行的。
优选的是,上述调节器具有:分频电路,生成升压时钟的2倍周期的分频时钟;分压电路,生成上述分压电压;比较电路,比较上述分压电压和基准电压,输出多个比较结果信号;和选择信号生成电路,与上述分频时钟的边沿同步地读入上述各比较结果信号的逻辑,并输出上述二值信号作为选择信号。
进一步优选的是,上述调节器还具有:DUTY变换电路,输出与上述升压时钟的周期相同、占空比不同的多个时钟;选择器,根据上述选择信号选择上述多个时钟的某一个或“H”电平的逻辑来作为PWM信号;以及门电路,对上述分频时钟和PWM信号进行逻辑积运算,生成上述串并联切换的控制信号。
优选的是,通过上述分压电路生成多个不同的分压电压,作为上述不同的多个电压,通过上述比较电路将上述多个不同的分压电压和单一的基准电压进行比较。
发明效果
根据本发明,控制供电泵的开关的控制信号总是与分频时钟的频率相同,因此在轻负载时也可以使所有的开关在确定的频率下持续动作,不会产生频率不定的高频动作,可以防止产生噪声。从而,在构成电源电路的半导体集成电路内的相邻的逻辑电路等中,可以防止产生因噪声引起的误动作。
附图说明
图1是现有的供电泵型的一例的电源电路的电路图。
图2是本发明的第一实施方式的电源电路的电路图。
图3是图2所示的电源电路中使用的选择器的电路图。
图4是表示图1所示的电源电路的动作的信号波形图。
图5是本发明的第二实施方式的电源电路的电路图。
图6是图5所示的电源电路中使用的选择器的电路图。
图7是表示图5所示的电源电路的动作的信号波形图。
具体实施方式
以下参照附图详细说明本发明的实施方式。图2是本发明的第一实施方式的电源电路2的电路图。电源电路2具有供电泵10和调节器30,使电源电压VDD为所需的升压电压(目标电压),并作为输出电压Vout提供到负载电路(未图示)。
供电泵10具有开关SW1~SW4、升压电容器C1及平滑电容器C2。开关SW1~SW4由来自调节器30的控制信号S1~S4分别控制。通过开关SW1、SW2向升压电容器C1施加电源电压VDD而进行充电。通过开关SW3向被充电的升压电容器C1的低电位侧施加电源电压VDD,通过升压电容器C1的充电电压使电源电压VDD升压。通过开关SW4向平滑电容器C2施加升压电压而使升压电压平滑化,并且作为输出电压Vout提供到负载电路。另外,电源电路2是在半导体集成电路(即IC芯片)内与其他功能块一起构成,但升压电容器C1及平滑电容器C2是作为IC芯片的外部组件进行连接。
调节器30具有分频电路31、DUTY(占空比)变换电路32、分压电路33、比较电路34、选择信号生成电路35、选择器36及门电路37,通过对输出电压Vout进行负反馈并控制供电泵,而将输出电压Vout调节为目标电压。
分频电路31将来自未图示的振荡器的升压时钟CLK(占空比50%)分频为2倍周期的时钟(分频时钟)CLK1,并输出到选择信号生成电路35及门电路37。
DUTY变换电路32生成与升压时钟CLK周期相同但占空比不同的时钟CLK2、CLK3,并输出到选择器36。时钟CLK2、CLK3的占空比被设定为CLK2>CLK3。时钟CLK3用于接近无负载的轻负载时的供电泵10的开关控制,时钟CLK3的占空比被设定为能够以可以将输出电压Vout调节为目标电压的最小脉冲宽度(最小占空比)进行开关控制,详细情况在下文说明。此外,时钟CLK2用于中负载时的供电泵10的开关控制,时钟CLK2的占空比被设定为能够以小于占空比50%并大于最小占空比的预定的占空比进行开关控制。
分压电路33,通过电阻R1、R2、R3对来自供电泵10的输出电压Vout进行分压,将其分压电压Vd1、Vd2从分压点P1、P2输出到比较电路34。
比较电路34具备具有迟滞特性的比较器COM1、COM2,将分压电压Vd1、Vd2与基准电压Vref比较,并将比较结果CPS1、CPS2输出到选择信号生成电路35。比较器COM1向反转输入端施加分压电压Vd1,向非反转输入端施加基准电压Vref。比较器COM2向反转输入端施加分压电压Vd2,向非反转输入端施加基准电压Vref。比较器COM1、COM2在分压电压Vd1、Vd2比基准电压Vref低时输出“H”电平的逻辑比较结果CPS1、CPS2,在分压电压Vd1、Vd2比基准电压Vref高时输出“L”电平的逻辑比较结果CPS1、CPS2。分压电压Vd1、Vd2用下式表示。
Vd1=Vout×(R2+R3)/(R1+R2+R3)
Vd2=Vout×R3/(R1+R2+R3)
Vout上升时比较器COM1、COM2的检测电压V(COM1)、V(COM2)用下式表示。
V(COM1)=Vref×{1+R1/(R2+R3)}
V(COM2)=Vref×{1+(R1+R2)/R3}
在此,检测电压V(COM2)被设定为输出电压Vout的升压目标电压。例如,设目标电压为5.5V时,如果Vref=2.75V,则设定为R1+R2=R3即可。此时如果设定为R1=R2,则检测电压V(COM1)=3.67V。即,V(COM2)=目标电压=5.5V>检测电压V(COM1)=3.67V。
选择信号生成电路35具有D型触发器(以下称为D触发器)FF1、FF2,根据比较结果CPS1、CPS2将选择信号SEL1、SEL2输出到选择器36。D触发器FF1、FF2在数据端子D输入比较结果CPS1、CPS2,在时钟端子CK输入时钟信号CLK1,在复位端子R输入复位信号RESET,从输出端子Q输出选择信号SEL1、SEL2。D触发器FF1、FF2在复位信号RESET的逻辑为“L”电平时被复位,输出端子Q的逻辑成为“L”电平。此外,D触发器FF1、FF2在复位信号RESET的逻辑为“H”电平时,与时钟CLK1的下降沿同步地读入数据端子D的逻辑、即比较结果CPS1、CPS2的逻辑,输出端子Q的逻辑成为其读入电平。
选择器36如图3所示,具有OR电路361、363和AND电路362,根据选择信号SEL1、SEL2选择“H”电平的逻辑及时钟CLK2、CLK3中的一个,并作为PWM信号输出到门电路37。选择信号SEL2和时钟CLK3被二输入到OR电路361,进行逻辑和(“或”)运算。OR电路361的输出与时钟CLK2被二输入到AND电路362,进行逻辑积(“与”)运算。AND电路362的输出与选择信号SEL1被二输入到OR电路363,进行逻辑和运算。OR电路363的输出被输出到门电路37。
(SEL1,SEL2)=(H,H)时,输出“H”电平的逻辑。
(SEL1,SEL2)=(L,H)时,输出CLK2。
(SEL1,SEL2)=(L,L)时,输出CLK3。
门电路37具有AND电路371、372和NOT电路373,对时钟CLK1和PMW信号进行逻辑处理,将控制信号S1~S4输出到供电泵10。AND电路371将时钟信号CLK1与PWM信号进行逻辑积运算,并作为控制信号S1输出。AND电路372将时钟信号CLK1经由NOT电路373与PWM信号进行逻辑积运算,并作为控制信号S4输出。此外,时钟信号CLK1直接作为控制信号S2输出,并且经由NOT电路373作为控制信号S3输出。
参照图4说明上述结构的电源电路2的动作。在电源电路2的动作状态(时刻t1~t4)中,向电源电路2提供电源电压VDD、基准电压Vref及复位信号RESET(未图示),并且如图4(c)所示以周期T1提供升压时钟CLK,如图4(b)所示从电源电路2向负载电路提供输出电压Vout。
输出电压Vout通过分压电路33分压,并作为分压电压Vd1、Vd2从分压电路33输出到比较电路34。在比较电路34中,通过比较器COM1、COM2将分压电压Vd1、Vd2与基准电压Vref比较,并作为后述的与输出电压Vout的值对应的比较结果CPS1、CPS2如图4(g)、(i)所示输出。比较器COM1、COM2的检测电压V(COM1)、V(COM2)因比较器COM1、COM2的迟滞特性,而如图4(b)所示存在点线所示的上限和短划线所示的下限的迟滞宽度。因此,检测电压V(COM1)、V(COM2)在输出电压Vout上升时通过点线所示的上限检测,在输出电压Vout下降时通过短划线所示的下限检测。
升压时钟CLK被输入到分频电路并进行二分频,并如图4(d)所示从分频电路31作为周期2T1的时钟CLK1输出。此外,升压时钟CLK被输入到DUTY变换电路32,变换占空比,并如图4(e)、(f)所示从DUTY变换电路32作为时钟CLK2、CLK3输出。
来自分频电路31的时钟CLK1被输入到门电路37。在门电路37中,时钟CLK1如图4(m)所示直接作为控制信号S2输出,并且如图4(n)所示经由NOT电路373将时钟CLK1反转后的时钟CLK1B作为控制信号S3输出。此外,时钟CLK1在AND电路371中、以及经由NOT电路373在AND电路372中,与后述的与输出电压Vout的值对应的PWM信号一起被二输入,并进行逻辑积运算。AND电路371、372的输出分别如图4(l)、(o)所示作为控制信号S1、S4输出。
此外,来自分频电路31的时钟CLK1也被输入到选择信号生成电路35中。在选择信号生成电路35中,时钟CLK1被输入到D触发器FF1、FF2的时钟端子CK中。在D触发器FF1、FF2中,与时钟CLK1的下降沿同步地,读入数据端子D的逻辑、即后述的与输出电压Vout的值对应的CPS1、CPS2的逻辑,输出端子Q的逻辑成为其读入电平,并如图4(h)、(j)所示作为选择信号SEL1、SEL2输出。另外,D触发器FF1、FF2在时刻t1以前的电源电路2开始动作时,通过复位信号RESET的“L”电平的逻辑而被复位,之后固定为“H”电平的逻辑(未图示)。
来自DUTY变换电路32的时钟CLK2、CLK3被输入到选择器36。在选择器36中,根据后述的与输出电压Vout的值对应的选择信号SEL1、SEL2,选择时钟CLK2、CLK3中的某一个或“H”电平的逻辑,并如图4(k)所示作为PWM信号输出。
来自门电路37的控制信号S1~S4被输入到供电泵10。在供电泵10中,控制信号S1通过“H”电平的逻辑而接通控制开关SW1,控制信号S2通过“H”电平的逻辑而接通控制开关SW2,控制信号S3通过“H”电平的逻辑而接通控制开关SW3,控制信号S4通过“H”电平的逻辑而接通控制开关SW4。在开关SW1、SW2接通、开关SW3、SW4断开时,升压电容器C1由电源电压VDD充电。在开关SW1、SW2断开、开关SW3、SW4接通时,电源电压VDD通过升压电容器C1的充电电压而升压,升压电压通过平滑电容器C2而平滑化,并从供电泵10输出。
以下,对于生成与输出电压Vout的值对应的控制信号S1、S4的动作,按照负载电路的负载电平、即负载电流I0的电平划分并进行说明。如图4(a)所示,以负载电平随时间变为轻负载→中负载→重负载的情况为例进行说明。
(1)轻负载状态:负载电流I0=小(时刻t1~t2)
在时刻t1~t2中,输出电压Vout如图4(b)所示,为比较器COM2的检测电压V(COM2)的下限以上(Vref≤Vd2),比较结果CPS1、CPS2如图4(g)、(i)所示为“L”电平的逻辑。因此选择信号SEL1、SEL2如图4(h)、(j)所示仍为“L”电平的逻辑。其结果,作为PWM信号,如图4(k)所示选择时钟CLK3。从而如图4(l)所示,控制信号S1将时钟CLK3和时钟CLK1进行逻辑积运算,成为上升沿及周期与时钟CLK1相同、且占空比为时钟CLK3的一半的信号。此外如图4(o)所示,控制信号S4将时钟CLK3和时钟CLK1B进行逻辑积运算,成为上升沿及周期与时钟CLK1B相同、且占空比为时钟CLK3的一半的信号。
(2)中负载:负载电流I0=中(时刻t2~t3)
在变为时刻t21时,如图4(b)所示,输出电压Vout为比较器COM1的检测电压V(COM1)的下限以上(Vref≤Vd1),且低于比较器COM2的检测电压V(COM2)的下限(Vref>Vd2)。此时如图4(i)所示,比较结果CPS2成为“H”电平的逻辑。比较结果CPS1如图4(g)所示,仍为“L”电平的逻辑。在时刻t21~t3中,输出电压Vout为比较器COM1的检测电压V(COM1)的下限以上(Vref≤Vd1),且低于比较器COM2的检测电压V(COM2)的上限(Vref>Vd2)。此时如图4(g)所示比较结果CPS1仍为“L”电平的逻辑。如图4(i)所示比较结果CPS2仍为“H”电平的逻辑。因此如图4(j)所示,选择信号SEL2在时刻t22与时钟CLK1的下降沿同步地变为“H”电平的逻辑,且在时刻t22~t3中持续为“H”电平的逻辑。如图4(h)所示,选择信号SEL1在时刻t22~t3中仍为“L”电平的逻辑。其结果,在时刻t22~t3中,如图4(k)所示作为PWM信号选择时钟CLK2。从而如图4(l)所示,控制信号S1将时钟CLK2和时钟CLK1进行逻辑积运算,成为上升沿及周期与时钟CLK1相同、且占空比为时钟CLK2的一半的信号。此外如图4(o)所示,控制信号S4将时钟CLK2和时钟CLK1B进行逻辑积运算,成为上升沿及周期与时钟CLK1B相同、且占空比为时钟CLK2的一半的信号。
(3)重负载:负载电流I0=大(时刻t3~t4)
在变为时刻t31时,如图4(b)所示,输出电压Vout低于比较器COM1的检测电压V(COM1)的下限(Vref>Vd1)。此时如图4(g)所示比较结果CPS1成为“H”电平的逻辑。如图4(i)所示比较结果CPS2仍为“H”电平的逻辑。在时刻t31~t4中,输出电压Vout低于比较器COM1的检测电压V(COM1)的上限(Vref>Vd1)。此时如图4(g)、(i)所示,比较结果CPS1、CPS2仍为“H”电平的逻辑。因此如图4(h)所示,选择信号SEL1在时刻t32与时钟CLK1的下降沿同步地变为“H”电平的逻辑,且在时刻t32~t4中持续为“H”电平的逻辑。如图4(j)所示,选择信号SEL2在时刻t32~t4中仍为“H”电平的逻辑。其结果,在时刻t32~t4中,如图4(k)所示作为PWM信号选择“H”电平的逻辑。从而如图4(l)所示,时钟CLK1成为控制信号S1。此外如图4(o)所示,时钟CLK1B成为控制信号S4。
如上所述,电源电路2通过使供电泵10的开关控制对应于三种负载状态而为三种占空比的方式进行PWM控制。在升压时钟的2倍周期中,为重负载时,是50%的占空比;为接近无负载的轻负载时,是最小占空比;为中负载时,是小于50%且大于最小占空比的预定的占空比。因此不会进行频率不定的高频下的开关控制,不会产生噪声。
图5是本发明的第二实施方式的电源电路3的电路图。对与图2相同的构成要素标以相同的标记并省略其说明。电源电路3是在图2的电源电路2中将调节器30置换为调节器40。在调节器40中,进一步追加一个比较器以可以在比较器COM1的检测电压和比较器COM2的检测电压之间检测输出电压Vout,以两种占空比进行比较器COM1的检测电压和比较器COM2的检测电压之间的PWM控制。
调节器40是在图2的调节器30中,将DUTY变换电路32、分压电路33、比较电路34、选择信号生成电路35及选择器36,置换为DUTY变换电路42、分压电路43、比较电路44、选择信号生成电路45及选择器46。
DUTY变换电路42是在图2的DUTY变换电路32中将时钟CLK2的输出,置换为与升压时钟CLK周期相同但占空比不同的时钟CLK21、CLK22的输出。时钟CLK21、CLK22的占空比被设定为CLK21>CLK22。时钟CLK21、CLK22与时钟CLK2同样地,用于中负载时的供电泵10的开关控制,时钟CLK21、CLK22的占空比被设定为能够以小于占空比50%并大于最小占空比的预定的占空比进行开关控制。
分压电路43是在图2的分压电路33中将电阻R2分割为电阻R21、R22,从电阻R21、R22的分压点P12输出分压电压Vd12。
比较电路44是在图2的比较电路34中进一步追加具有迟滞特性的比较器COM12,将分压点P12的分压电压Vd12与基准电压Vref比较。其比较结果CPS12被输出到选择信号生成电路45。比较器COM12向反转输入端施加分压电压Vd12,向非反转输入端施加基准电压Vref。比较器COM12在分压电压Vd12比基准电压Vref低时输出“H”电平的逻辑比较结果CPS12,在分压电压Vd12比基准电压Vref高时输出“L”电平的逻辑比较结果CPS12。分压电压Vd12用下式表示。
Vd12=Vout×(R22+R3)/(R1+R21+R22+R3)
Vout上升时比较器COM12的检测电压V(COM12)用下式表示。
V(COM12)=Vref×{1+(R1+R21)/(R22+R3)}
在此,例如设定为R21=R22,则检测电压V(COM12)=4.4V。即,V(COM2)=目标电压=5.5V>V(COM12)=4.4V>V(COM1)=3.67V。
选择信号生成电路45是在图2的选择信号生成电路35中进一步追加D触发器FF12,根据比较结果CPS12将选择信号SEL12输出到选择器46。D触发器FF12在数据端子D输入比较结果CPS12,在时钟端子CK输入时钟信号CLK1,在复位端子R输入复位信号RESET,从输出端子Q输出选择信号SEL12。D触发器FF12与D触发器FF1、FF2同样地进行动作。
选择器46如图6所示,在图3的选择器36中,将AND电路363置换为三输入的AND电路462,并进一步追加OR电路464。根据选择信号生成电路45的选择信号SEL1、SEL12、SEL2,选择逻辑的“H”电平及时钟CLK21、CLK22、CLK3中的一个,并作为PWM信号输出到门电路37。选择信号SEL12和时钟CLK22被二输入到OR电路464,进行逻辑和运算。OR电路361、464的输出与时钟CLK21被三输入到AND电路462,进行逻辑积运算。AND电路462的输出与选择信号SEL1被二输入到OR电路363,进行逻辑和运算。
(SEL1,SEL12,SEL2)=(H,H,H)时,输出“H”电平的逻辑。
(SEL1,SEL12,SEL2)=(L,H,H)时,输出CLK21。
(SEL1,SEL12,SEL2)=(L,L,H)时,输出CLK22。
(SEL1,SEL12,SEL2)=(L,L,L)时,输出CLK3。
参照图7说明上述结构的电源电路3的动作。在电源电路3的动作状态(时刻t1~t5)中,关于与电源电路2相同结构的电路的动作,与电源电路2的动作相同,仅对不同的动作进行说明。
将分压电压Vd12从分压电路43的分压点P12输出到比较电路44。在比较电路44中,通过比较器COM12将分压电压Vd12与基准电压Vref比较,并作为后述的与输出电压Vout的值对应的比较结果CPS12如图7(gi)所示输出。
比较器COM12的检测电压V(COM12)因比较器COM12的迟滞特性,而如图7(b)所示存在点线所示的上限和短划线所示的下限的迟滞宽度,在输出电压Vout上升时通过点线所示的上限检测,在输出电压Vout下降时通过短划线所示的下限检测。
如图7(e1)、(e2)所示从DUTY变换电路42作为时钟CLK21、CLK22输出。
在选择信号生成电路45中,时钟CLK1被输入到D触发器FF12的时钟端子CK中。在D触发器FF12中,与时钟CLK1的下降沿同步地,读入数据端子D的逻辑、即后述的与输出电压Vout的值对应的CPS12的逻辑,输出端子Q的逻辑成为其读入电平,并如图7(hj)所示作为选择信号SEL12输出。另外,复位信号RESET下的动作与D触发器FF1、FF2相同。
来自DUTY变换电路42的时钟CLK21、CLK22被输入到选择器46。在选择器46中,根据后述的与输出电压Vout的值对应的选择信号SEL1、SEL12、SEL2,选择时钟CLK21、CLK22、CLK3中的某一个或“H”电平的逻辑,并如图7(k)所示作为PWM信号输出。
以下,对于生成与输出电压Vout的值对应的控制信号S1、S4的动作,按照负载电路的负载电平、即负载电流I0的电平划分并进行说明。如图7(a)所示,以负载电平随时间变为轻负载→中负载→重负载的情况为例进行说明。
(1)轻负载状态:负载电流I0=小(时刻t1~t2)
在时刻t1~t2中,输出电压Vout如图7(b)所示,为比较器COM2的检测电压V(COM2)的下限以上(Vref≤Vd2),比较结果CPS1、CPS12、CPS2如图7(g)、(gi)、(i)所示为“L”电平的逻辑。因此选择信号SEL1、SEL12、SEL2如图7(h)、(hj)、(j)所示仍为“L”电平的逻辑。其结果,作为PWM信号,如图7(k)所示选择时钟CLK3。从而如图7(l)、(o)所示,控制信号S1、S4为与电源电路2相同的占空比的信号。
(2)中小负载:负载电流I0=中小(时刻t2~t3)
在变为时刻t21时,如图7(b)所示,输出电压Vout为比较器COM12的检测电压V(COM12)的下限以上(Vref≤Vd12),且低于比较器COM2的检测电压V(COM2)的下限(Vref>Vd2)。此时如图7(i)所示,比较结果CPS2成为“H”电平的逻辑。比较结果CPS1、CPS12如图7(g)、(gi)所示,仍为“L”电平的逻辑。在时刻t21~t3中,输出电压Vout为比较器COM12的检测电压V(COM12)的下限以上(Vref≤Vd12),且低于比较器COM2的检测电压V(COM2)的上限(Vref>Vd2)。此时如图7(g)、(gi)所示比较结果CPS1、CPS12仍为“L”电平的逻辑。如图7(i)所示比较结果CPS2仍为“H”电平的逻辑。因此如图7(j)所示,选择信号SEL2在时刻t22与时钟CLK1的下降沿同步地变为“H”电平的逻辑,且在时刻t22~t3中持续为“H”电平的逻辑。如图7(h)、(hj)所示,选择信号SEL1、SEL12在时刻t22~t3中仍为“L”电平的逻辑。其结果,在时刻t22~t3中,如图7(k)所示作为PWM信号选择时钟CLK22。从而控制信号S1、S4成为图7(l)、(o)所示的占空比的信号。
(3)中大负载:负载电流I0=中大(时刻t3~t4)
在变为时刻t31时,如图7(b)所示,输出电压Vout为比较器COM1的检测电压V(COM1)的下限以上(Vref≤Vd1),且低于比较器COM12的检测电压V(COM2)的下限(Vref>Vd12)。此时如图7(gi)所示,比较结果CPS12成为“H”电平的逻辑。比较结果CPS1如图7(g)所示,仍为“L”电平的逻辑。比较结果CPS2如图7(i)所示,仍为“H”电平的逻辑。在时刻t31~t4中,输出电压Vout为比较器COM1的检测电压V(COM1)的下限以上(Vref≤Vd1),且低于比较器COM12的检测电压V(COM12)的上限(Vref>Vd12)。此时如图7(g)所示比较结果CPS1仍为“L”电平的逻辑。如图7(i)所示比较结果CPS2仍为“H”电平的逻辑。因此如图7(hj)所示,选择信号SEL12在时刻t32与时钟CLK1的下降沿同步地变为“H”电平的逻辑,且在时刻t32~t4中持续为“H”电平的逻辑。如图7(h)所示,选择信号SEL1在时刻t32~t4中仍为“L”电平的逻辑。如图7(hj)所示,选择信号SEL12在时刻t32~t4中仍为“H”电平的逻辑。其结果,在时刻t32~t4中,如图7(k)所示作为PWM信号选择时钟CLK22。从而控制信号S1、S4成为图7(l)、(o)所示的占空比的信号。
(4)重负载:负载电流I0=大(时刻t4~t5)
在变为时刻t41时,如图7(b)所示,输出电压Vout低于比较器COM1的检测电压V(COM1)的下限(Vref>Vd1)。此时如图7(g)所示比较结果CPS1成为“H”电平的逻辑。如图7(i)、(gi)所示比较结果CPS2、CPS12仍为“H”电平的逻辑。在时刻t41~t5中,输出电压Vout低于比较器COM1的检测电压V(COM1)的上限(Vref>Vd1)。此时如图7(i)、(gi)所示,比较结果CPS2、CPS12仍为“H”电平的逻辑。因此如图7(h)所示,选择信号SEL1在时刻t42与时钟CLK1的下降沿同步地变为“H”电平的逻辑,且在时刻t42~t5中持续为“H”电平的逻辑。如图7(h)、(hj)所示,选择信号SEL2、SEL12在时刻t42~t5中仍为“H”电平的逻辑。其结果,在时刻t42~t5中,如图7(k)所示作为PWM信号选择“H”电平的逻辑。从而如图7(l)所示,时钟CLK1成为控制信号S1。此外如图7(o)所示,时钟CLK1B成为控制信号S4。
如上所述,电源电路3通过两种占空比进行比较器COM1的检测电压和比较器COM2的检测电压之间的PWM控制。从而,除了电源电路2的效果之外,与电源电路2的情况相比可以将输出电压Vout的波动抑制得较低。
另外,在上述第一及第二实施方式中,以将电压值不同的多个分压电压与单一的基准电压比较的结构为例进行了说明,但也可以是将单一的分压电压与多个基准电压比较的结构。此外,在第二实施方式中,以通过两种占空比进行比较器COM1的检测电压和比较器COM2的检测电压之间的PWM控制的情况为例进行了说明,但也可以通过三种以上的占空比进行。

Claims (10)

1.一种升压电源电路,具有:供电泵,通过串并联切换将电容器与直流电源电压连接,通过电容器的充电电压使直流电源电压升压;和
调节器,将上述供电泵的输出电压负反馈控制为目标电压,
上述升压电源电路的特征在于,
上述调节器检测出表示上述供电泵的输出电压与多个检测电压相比在各个检测电压以上或低于检测电压的信号,并根据上述检测信号的组合对上述串并联切换进行PWM控制。
2.根据权利要求1所述的升压电源电路,其特征在于,
上述检测信号为二值信号。
3.根据权利要求1所述的升压电源电路,其特征在于,
上述供电泵的输出电压的检测通过将上述输出电压的分压电压与基准电压比较来进行,
上述分压电压和基准电压的比较,是在进行比较的双方中的一方的值不同的多个电压和另一方的值单一的电压之间进行的。
4.根据权利要求3所述的升压电源电路,其特征在于,
上述调节器具有:
分频电路,生成升压时钟的2倍周期的分频时钟;
分压电路,生成上述分压电压;
比较电路,比较上述分压电压和基准电压,输出多个比较结果信号;
选择信号生成电路,与上述分频时钟的边沿同步地读入上述各比较结果信号的逻辑,并输出上述二值信号作为选择信号;
DUTY变换电路,输出与上述升压时钟的周期相同、占空比不同的多个时钟;
选择器,根据上述选择信号选择上述多个时钟的某一个或“H”电平的逻辑来作为PWM信号;以及
门电路,对上述分频时钟和PWM信号进行逻辑积运算,生成上述串并联切换的控制信号。
5.根据权利要求4所述的升压电源电路,其特征在于,
通过上述分压电路生成多个不同的分压电压,作为上述不同的多个电压,
通过上述比较电路将上述多个不同的分压电压和单一的基准电压进行比较。
6.一种升压方法,其特征在于,包括以下工序:
准备升压电路,该升压电路具有供电泵和调节器,所述供电泵通过串并联切换将电容器与直流电压连接,通过电容器的充电电压使直流电压升压,所述调节器将上述供电泵的输出电压负反馈控制为目标电压;
通过上述调节器检测出表示上述供电泵的输出电压与多个检测电压相比在各个检测电压以上或低于检测电压的信号;以及
根据上述检测信号的组合对上述串并联切换进行PWM控制。
7.根据权利要求6所述的升压方法,其特征在于,
上述检测信号为二值信号。
8.根据权利要求6所述的升压方法,其特征在于,
上述供电泵的输出电压的检测通过将上述输出电压的分压电压与基准电压比较来进行,
上述分压电压和基准电压的比较,是在进行比较的双方中的一方的值不同的多个电压和另一方的值单一的电压之间进行的。
9.根据权利要求8所述的升压方法,其特征在于,
上述调节器执行以下工序:
分频工序,生成升压时钟的2倍周期的分频时钟;
分压工序,生成上述分压电压;
比较工序,比较上述分压电压和基准电压,输出多个比较结果信号;
选择信号生成工序,与上述分频时钟的边沿同步地读入上述各比较结果信号的逻辑,并输出上述二值信号作为选择信号;
DUTY变换工序,输出与上述升压时钟的周期相同、占空比不同的多个时钟;
选择工序,根据上述选择信号选择上述多个时钟的某一个或“H”电平的逻辑来作为PWM信号;以及
对上述分频时钟和PWM信号进行逻辑积运算,而生成上述串并联切换的控制信号的工序。
10.根据权利要求9所述的升压方法,其特征在于,
通过上述分压工序生成多个不同的分压电压,作为上述不同的多个电压,
通过上述比较工序将上述多个不同的分压电压和单一的基准电压进行比较。
CN200810128306XA 2007-07-04 2008-07-04 升压电源电路及升压方法 Expired - Fee Related CN101383558B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2007176123A JP5154152B2 (ja) 2007-07-04 2007-07-04 昇圧電源回路
JP2007176123 2007-07-04
JP2007-176123 2007-07-04

Publications (2)

Publication Number Publication Date
CN101383558A true CN101383558A (zh) 2009-03-11
CN101383558B CN101383558B (zh) 2012-10-10

Family

ID=40357891

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200810128306XA Expired - Fee Related CN101383558B (zh) 2007-07-04 2008-07-04 升压电源电路及升压方法

Country Status (3)

Country Link
US (1) US7741899B2 (zh)
JP (1) JP5154152B2 (zh)
CN (1) CN101383558B (zh)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102946193A (zh) * 2012-10-26 2013-02-27 华为技术有限公司 一种提高比较器电路比较速度的方法及比较器电路
CN103683908A (zh) * 2013-12-19 2014-03-26 矽力杰半导体技术(杭州)有限公司 开关电源控制电路、开关电源及其控制方法
CN104049663A (zh) * 2013-03-15 2014-09-17 慧荣科技股份有限公司 应用于高负载电流的电荷注入式开关电容稳压器
CN106253665A (zh) * 2016-08-29 2016-12-21 深圳市华星光电技术有限公司 增加升降压幅度的电荷泵
TWI607623B (zh) * 2016-10-07 2017-12-01 新唐科技股份有限公司 切換式電容型直流轉直流轉換器及其控制方法
CN108880231A (zh) * 2018-07-02 2018-11-23 华大半导体有限公司 一种用于调整电荷泵的输出电压的电路
CN109787471A (zh) * 2018-12-27 2019-05-21 西安紫光国芯半导体有限公司 快速建立、可实现低纹波的电荷泵***控制方法和电荷泵***
CN110635681A (zh) * 2018-06-21 2019-12-31 瑞萨电子株式会社 电源
CN112580280A (zh) * 2020-12-08 2021-03-30 海光信息技术股份有限公司 逻辑电路的优化方法、优化装置以及存储介质
CN115151884A (zh) * 2020-04-20 2022-10-04 华为技术有限公司 电压调节电路和方法、运算***、集成模块和电路

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5011182B2 (ja) * 2008-03-24 2012-08-29 ルネサスエレクトロニクス株式会社 チャージポンプ回路
US20100001788A1 (en) * 2008-07-06 2010-01-07 Barth Jr John E System to evaluate charge pump outputs and associated methods
CN101771340B (zh) * 2008-12-31 2012-10-31 中芯国际集成电路制造(上海)有限公司 电荷泵
US8502587B2 (en) * 2009-12-22 2013-08-06 Fairchild Semiconductor Corporation Fast recovery voltage regulator
US8134403B2 (en) * 2009-12-22 2012-03-13 Fairchild Semiconductor Corporation Reduced current charge pump
CN101841229B (zh) * 2010-02-10 2012-09-19 Bcd半导体制造有限公司 一种开关电源的时钟外同步装置
KR101102969B1 (ko) * 2010-02-25 2012-01-10 매그나칩 반도체 유한회사 반도체 장치
KR101852065B1 (ko) * 2011-02-17 2018-06-07 삼성전자주식회사 차지펌프의 래치업을 방지하기 위한 전원공급장치 및 그 방법
JP5697621B2 (ja) 2012-02-29 2015-04-08 株式会社東芝 Dc−dcコンバータおよび音声出力装置
JP2013258895A (ja) * 2012-05-18 2013-12-26 Semiconductor Energy Lab Co Ltd 半導体装置及びその駆動方法
WO2014066405A1 (en) 2012-10-23 2014-05-01 Bounce Imaging, Inc. Remote surveillance sensor apparatus
CN103106882A (zh) * 2013-01-23 2013-05-15 深圳市华星光电技术有限公司 时钟控制电路、驱动电路以及液晶显示装置
US9553519B2 (en) * 2013-06-04 2017-01-24 Intel Corporation Small form factor voltage adapters and devices, platforms, and techniques for managing power boosts
US9177708B2 (en) 2013-06-14 2015-11-03 Varian Semiconductor Equipment Associates, Inc. Annular cooling fluid passage for magnets
US9246382B2 (en) * 2013-08-08 2016-01-26 Micron Technology, Inc. Charge pump including supply voltage-based control signal level
CN104518663B (zh) * 2014-07-18 2017-03-29 上海华虹宏力半导体制造有限公司 负压电荷泵反馈电路
WO2016131010A1 (en) * 2015-02-13 2016-08-18 Apple Inc. Charge pump having ac and dc outputs for touch panel bootstrapping and substrate biasing
KR102405182B1 (ko) * 2015-08-06 2022-06-08 삼성디스플레이 주식회사 부스팅 전압 발생 회로 및 이를 포함하는 표시 장치
CN106788398B (zh) * 2016-12-06 2020-06-02 矽力杰半导体技术(杭州)有限公司 时钟分频电路、控制电路以及电源管理集成电路
US11190182B2 (en) * 2017-02-13 2021-11-30 Skyworks Solutions, Inc. Control circuitry for silicon-on-insulator chip
US10401661B2 (en) * 2017-06-22 2019-09-03 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Method for manufacturing metal wire and array substrate using the same
US11637506B2 (en) * 2018-01-10 2023-04-25 Polaris Industries Inc. Low loss shunt regulator
CN113746163A (zh) * 2021-08-17 2021-12-03 芯海科技(深圳)股份有限公司 一种电源控制电路、集成电路、电源模组以及电子设备

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3607823B2 (ja) * 1998-11-19 2005-01-05 横河電機株式会社 スイッチング電源装置
JP3696125B2 (ja) * 2000-05-24 2005-09-14 株式会社東芝 電位検出回路及び半導体集積回路
JP4073192B2 (ja) * 2000-11-17 2008-04-09 三洋電機株式会社 昇圧システム
JP2005020971A (ja) 2003-06-30 2005-01-20 Nec Kansai Ltd 電源回路
US7265606B1 (en) * 2004-09-02 2007-09-04 National Semiconductor Corporation Apparatus and method for a boot strap circuit for a boost voltage converter
JP4791094B2 (ja) * 2005-07-05 2011-10-12 ルネサスエレクトロニクス株式会社 電源回路
JP4693047B2 (ja) * 2005-12-02 2011-06-01 ルネサスエレクトロニクス株式会社 電源回路
CN100483289C (zh) * 2006-08-23 2009-04-29 深圳创维-Rgb电子有限公司 升压装置
US7403062B2 (en) * 2006-12-19 2008-07-22 Aimtron Technology Corp. Dual edge modulated charge pumping circuit and method

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102946193A (zh) * 2012-10-26 2013-02-27 华为技术有限公司 一种提高比较器电路比较速度的方法及比较器电路
CN104049663A (zh) * 2013-03-15 2014-09-17 慧荣科技股份有限公司 应用于高负载电流的电荷注入式开关电容稳压器
CN103683908A (zh) * 2013-12-19 2014-03-26 矽力杰半导体技术(杭州)有限公司 开关电源控制电路、开关电源及其控制方法
CN103683908B (zh) * 2013-12-19 2015-11-25 矽力杰半导体技术(杭州)有限公司 开关电源控制电路、开关电源及其控制方法
CN106253665B (zh) * 2016-08-29 2019-06-25 深圳市华星光电技术有限公司 增加升降压幅度的电荷泵
CN106253665A (zh) * 2016-08-29 2016-12-21 深圳市华星光电技术有限公司 增加升降压幅度的电荷泵
TWI607623B (zh) * 2016-10-07 2017-12-01 新唐科技股份有限公司 切換式電容型直流轉直流轉換器及其控制方法
CN110635681A (zh) * 2018-06-21 2019-12-31 瑞萨电子株式会社 电源
CN108880231A (zh) * 2018-07-02 2018-11-23 华大半导体有限公司 一种用于调整电荷泵的输出电压的电路
CN109787471A (zh) * 2018-12-27 2019-05-21 西安紫光国芯半导体有限公司 快速建立、可实现低纹波的电荷泵***控制方法和电荷泵***
CN109787471B (zh) * 2018-12-27 2021-08-20 西安紫光国芯半导体有限公司 快速建立、可实现低纹波的电荷泵***控制方法和电荷泵***
CN115151884A (zh) * 2020-04-20 2022-10-04 华为技术有限公司 电压调节电路和方法、运算***、集成模块和电路
CN115151884B (zh) * 2020-04-20 2024-04-26 华为技术有限公司 电压调节电路和方法、运算***、集成模块和电路
CN112580280A (zh) * 2020-12-08 2021-03-30 海光信息技术股份有限公司 逻辑电路的优化方法、优化装置以及存储介质

Also Published As

Publication number Publication date
CN101383558B (zh) 2012-10-10
US20090066408A1 (en) 2009-03-12
US7741899B2 (en) 2010-06-22
JP5154152B2 (ja) 2013-02-27
JP2009017668A (ja) 2009-01-22

Similar Documents

Publication Publication Date Title
CN101383558B (zh) 升压电源电路及升压方法
US7394673B2 (en) Switching power supply apparatus provided with series-connected charge pump circuits
US8723492B2 (en) Autonomous controlled headroom low dropout regulator for single inductor multiple output power supply
US8044705B2 (en) Bottom plate regulation of charge pumps
CN101369775B (zh) 电荷泵dc到dc转换器电路和方法
CN102570538B (zh) 充电电路和利用它的电子设备
US6696821B2 (en) DC-DC converter, duty-ratio setting circuit and electric appliance using them
JP4895694B2 (ja) 電源回路
CN102857100B (zh) 电源单元
US7843712B2 (en) Charge pump for positive pumping and negative pumping
JP4976086B2 (ja) 昇降圧dc−dcコンバータ
JP2004274861A (ja) 昇圧回路
CN106664020A (zh) 用于多相位降压转换器电路的共享式自举电容器及方法
CN101218735A (zh) 降压型开关调节器及其控制电路、使用了它的电子设备
CN102651608A (zh) 用于控制电源的控制电路、电子设备及方法
JP2009033867A (ja) チャージポンプ回路ならびにその制御回路および制御方法
JP2010022119A (ja) 内部電圧発生回路
KR20070032927A (ko) 차지 펌프식 승압 회로를 갖는 반도체 장치
US20030164728A1 (en) Capacitor charge sharing charge pump
JP2005354860A (ja) 昇降圧型dc−dcコンバータの制御装置
US20220247318A1 (en) Synchronization of an electronic device
JP4807492B2 (ja) チャージポンプ式ledドライバおよびチャージポンプ回路の制御方法
JP3475173B2 (ja) チャージポンプ回路
JP2009124824A (ja) チャージポンプ回路ならびにその制御回路、制御方法
JP2800741B2 (ja) 電源回路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
ASS Succession or assignment of patent right

Owner name: RENESAS ELECTRONICS CO., LTD.

Free format text: FORMER OWNER: NEC CORP.

Effective date: 20101124

C41 Transfer of patent application or patent right or utility model
TA01 Transfer of patent application right

Effective date of registration: 20101124

Address after: Kanagawa, Japan

Applicant after: Renesas Electronics Corporation

Address before: Kanagawa, Japan

Applicant before: NEC Corp.

C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20121010

Termination date: 20160704

CF01 Termination of patent right due to non-payment of annual fee