WO2022014005A1 - 電子機器、及び接続検査方法 - Google Patents

電子機器、及び接続検査方法 Download PDF

Info

Publication number
WO2022014005A1
WO2022014005A1 PCT/JP2020/027653 JP2020027653W WO2022014005A1 WO 2022014005 A1 WO2022014005 A1 WO 2022014005A1 JP 2020027653 W JP2020027653 W JP 2020027653W WO 2022014005 A1 WO2022014005 A1 WO 2022014005A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit unit
port
unit
signal line
electronic device
Prior art date
Application number
PCT/JP2020/027653
Other languages
English (en)
French (fr)
Inventor
繁樹 北浦
Original Assignee
シャープNecディスプレイソリューションズ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープNecディスプレイソリューションズ株式会社 filed Critical シャープNecディスプレイソリューションズ株式会社
Priority to US18/015,681 priority Critical patent/US20230260435A1/en
Priority to JP2022536064A priority patent/JP7371260B2/ja
Priority to CN202080104824.7A priority patent/CN116134796A/zh
Priority to PCT/JP2020/027653 priority patent/WO2022014005A1/ja
Publication of WO2022014005A1 publication Critical patent/WO2022014005A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Definitions

  • the present invention relates to an electronic device and a connection inspection method.
  • Patent Document 1 A technique for detecting a connection state when connecting two electronic circuits with a cable is known (see, for example, Patent Document 1).
  • a dedicated detection circuit is added to detect the connection state, and a warning is output when an abnormality is detected in the connection state.
  • the present invention has been made to solve the above problems, and an object of the present invention is to provide an electronic device capable of appropriately determining the cause of a communication abnormality, and a connection inspection method.
  • one aspect of the present invention is a first circuit unit having at least a transmission port for transmitting data and a reception port for receiving data, wherein the transmission port and the reception port are used for the first circuit unit.
  • a first circuit unit capable of data communication with two circuit units is provided, and the first circuit unit is in a state where the second circuit unit can communicate with the first circuit unit when data communication with the second circuit unit is not possible. It is determined whether or not the detection signal is detected, and when the detection signal is not detected, the potential of the reception signal line connected to the reception port between the second circuit unit and the reception port.
  • one aspect of the present invention includes a first circuit unit having at least a transmission port for transmitting data and a reception port for receiving data, and a second circuit unit capable of data communication by the transmission port and the reception port. It is a connection inspection method between, and when the inspection processing unit cannot communicate data with the second circuit unit, it indicates that the second circuit unit is in a state of being able to communicate with the first circuit unit. It is determined whether or not a signal has been detected, and if the detected signal is not detected, the potential of the received signal line connected to the receiving port with the second circuit unit is in a communicable state. This is a connection inspection method for determining whether or not.
  • the cause of the communication abnormality can be appropriately determined.
  • FIG. 1 is a block diagram showing an example of the electronic device 1 according to the first embodiment. As shown in FIG. 1, the electronic device 1 includes a first circuit unit 10 and a display unit 11.
  • the first circuit unit 10 is a circuit that can be connected to the second circuit unit 20 via the connection cable CB1.
  • the first circuit unit 10 performs data communication with the second circuit unit 20 by, for example, RS-232C which is an interface for serial data communication.
  • the first circuit unit 10 includes a microcontroller 30.
  • the serial data communication interface may be referred to as a serial communication interface.
  • the connection cable CB1 is a cable for connecting the first circuit unit 10 and the second circuit unit 20.
  • the connection cable CB1 has a transmission signal line LTX, a reception signal line LRX, and a detection signal line LSA for performing serial data communication by RS-232C.
  • the transmission signal line LTX is a signal line for transmitting serial data from the first circuit unit 10 to the second circuit unit 20
  • the reception signal line LRX is a signal line from the second circuit unit 20 to the first circuit unit 10.
  • This is a signal line for receiving the serial data transmitted to the first circuit unit 10.
  • the detection signal line LSA is a signal line for the first circuit unit 10 to detect a detection signal (signal A) output from the second circuit unit 20 to the first circuit unit 10.
  • the second circuit unit 20 is a circuit that can be connected to the first circuit unit 10 by the connection cable CB1 and includes a microcontroller 21.
  • the microcontroller 21 is, for example, a processor including a CPU (Central Processing Unit) and the like, and controls the second circuit unit 20 in an integrated manner.
  • the microcontroller 21 controls communication with the first circuit unit 10.
  • the received signal line LRX (the signal line for transmission in the second circuit unit 20) is ready for data communication. It is set to the High state (high state) indicating.
  • the High state indicates a state in which the potential (voltage) of the signal line is equal to or higher than a predetermined threshold potential (threshold voltage).
  • the microcontroller 21 when the microcontroller 21 is in a state where it can communicate with the first circuit unit 10, it detects a detection signal (for example, a signal in a high state) indicating that it is in a state where it can communicate with the first circuit unit 10. Output to line LSA.
  • a detection signal for example, a signal in a high state
  • the microcontroller 21 when the microcontroller 21 is in a state where it can communicate with the first circuit unit 10, it outputs a detection signal indicating that it is in a state where it can communicate with the first circuit unit 10 to the detection signal line LSA. For example, when the high state is detected on the transmission signal line LTX, the microcontroller 21 outputs the high state as a detection signal (detection signal A) to the detection signal line LSA.
  • the display unit 11 is, for example, a display device such as a liquid crystal display, and is an example of an output unit.
  • the display unit 11 displays (outputs) information indicating a determination result determined by the inspection processing unit 331, which will be described later, in the display unit 11 relating to the electronic device 1.
  • the microcontroller 30 is a processor including, for example, a CPU, and controls the first circuit unit 10 in an integrated manner.
  • the microcontroller 30 includes a UART 31 (Universal Asynchronous Receiver Transmitter), a switching unit 32, a control unit 33, a transmission port P1, a reception port P2, and an input port P3.
  • UART 31 Universal Asynchronous Receiver Transmitter
  • the transmission port P1 is a serial transmission port that is connected to the UART 31 and is a port for transmitting serial data of the serial communication interface. Further, the transmission signal line LTX of the connection cable CB1 is connected to the transmission port P1.
  • the receiving port P2 is a serial receiving port that is connected to the UART 31 and is a port for receiving serial data of the serial communication interface. Further, the reception signal line LRX of the connection cable CB1 is connected to the reception port P2. Further, the receiving port P2 is configured so that the function of the receiving port and the function of the general-purpose input port can be switched by the switching unit 32 described later.
  • the input port P3 is a general-purpose input port, and the detection signal line LSA of the connection cable CB1 is connected to it.
  • the UART 31 performs parallel-serial conversion and serial-parallel conversion for the serial communication interface.
  • the UART 31 includes a shift register 311 and a shift register 312.
  • the shift register 311 is a shift register for transmission of serial data communication, and converts the parallel data supplied by the control unit 33 into serial data and outputs it.
  • the serial data output by the shift register 311 is output to the transmission signal line LTX connected via the transmission port P1.
  • the shift register 312 is a shift register for receiving serial data communication, receives serial data from the reception signal line LRX connected via the reception port P2 and the switching unit 32, converts the serial data into parallel data, and controls the control unit. Supply to 33.
  • the switching unit 32 switches the receiving port P2 to either the function of the receiving port or the function of the general-purpose input port.
  • the switching unit 32 switches the receiving port P2 to either a receiving port function or a general-purpose input port function, for example, by setting a control register (not shown) of the microcontroller 30.
  • the control unit 33 is, for example, a functional unit realized by causing a CPU (not shown) to execute a program, and executes various processes of the first circuit unit 10 and the electronic device 1.
  • the control unit 33 controls, for example, serial data communication with the second circuit unit 20, and also executes an inspection process for inspecting the communication state and determining a factor for which communication is not possible when serial data communication is not possible. For example, when serial data communication is performed with the second circuit unit 20, the control unit 33 sets the transmission port P1 and the transmission signal line LTX to a high state indicating that the data communication is ready. Further, the control unit 33 includes an inspection processing unit 331.
  • the inspection processing unit 331 indicates that the second circuit unit 20 is in a state of being able to communicate with the first circuit unit 10 when the first circuit unit 10 cannot communicate with the second circuit unit 20 (for example, the detection signal). It is determined whether or not the detection signal line LSA has detected a high state signal). The inspection processing unit 331 may determine whether or not data communication can be performed with the second circuit unit 20 based on whether or not data can be received by the UART 31 via the reception signal line LRX and the reception port P2. However, it may be determined depending on whether or not the potential of the received signal line LRX is in the High state.
  • the inspection processing unit 331 when the inspection processing unit 331 cannot detect the detection signal (for example, High state) of the detection signal line LSA, the inspection processing unit 331 of the reception signal line LRX connected to the reception port P2 between the second circuit unit 20 and the reception port P2. It is determined whether or not the potential is in a communicable state.
  • the state in which the potential of the received signal line LRX is communicable is the case where the potential of the received signal line LRX is in the High state. That is, when the detection signal (for example, High state) of the detection signal line LSA cannot be detected, the inspection processing unit 331 determines whether or not the potential of the reception signal line LRX is in the High state.
  • the inspection processing unit 331 detects the detection signal (for example, High state) of the detection signal line LSA, an abnormality is found in the communication line on the second circuit unit 20 side related to the signal of the signal line of the reception port P2. Judge that there is.
  • the communication line on the second circuit unit 20 side is, for example, a signal line and a control line related to the reception signal line LRX on the second circuit unit 20 side.
  • the inspection processing unit 331 includes the first circuit unit 10 and the second circuit unit 20. Judge that there is an abnormality in the connection between them.
  • the Low state indicates a state in which the potential (voltage) of the signal line is less than a predetermined threshold potential (threshold voltage).
  • an abnormality in the connection between the first circuit unit 10 and the second circuit unit 20 means, for example, a connection failure of the connection cable CB1, a disconnection of the signal line of the connection cable CB1, and an error of the connection cable CB1. Connection etc.
  • the inspection processing unit 331 determines that the second circuit unit 20 has an abnormality when the potential of the received signal line LRX is in a communicable state (for example, a high state). In this case, the inspection processing unit 331 determines, for example, that the second circuit unit 20 is not operating normally.
  • the switching unit 32 switches the receiving port P2 from the function of the receiving port for receiving the serial data communication to the function of the general-purpose input port.
  • the inspection processing unit 331 determines whether or not the potential of the received signal line LRX is in a communicable state (for example, the Hifh state) by the function of the general-purpose input port of the receiving port P2.
  • the inspection processing unit 331 outputs the information indicating the above-mentioned determination result to the display unit 11 (output unit). That is, the inspection processing unit 331 causes the display unit 11 to display information indicating the determination result of the cause of the communication abnormality between the first circuit unit 10 and the second circuit unit 20, and notifies the user.
  • FIG. 2 is a flowchart showing an example of the operation of the electronic device 1 according to the present embodiment.
  • the inspection process communication abnormality detection and factor determination process
  • the inspection processing unit 331 of the electronic device 1 first determines whether or not communication with the second circuit unit 20 is possible (step S101).
  • the inspection processing unit 331 communicates data with the second circuit unit 20, for example, and determines whether or not it is possible to communicate with the second circuit unit 20 depending on whether or not there is a normal response from the second circuit unit 20. judge.
  • step S101: YES When the inspection processing unit 331 can communicate with the second circuit unit 20 (step S101: YES), the inspection processing unit 331 advances the processing to step S102. Further, when the inspection processing unit 331 cannot communicate with the second circuit unit 20 (step S101: NO), the inspection processing unit 331 advances the processing to step S103.
  • step S102 the inspection processing unit 331 determines that the serial data communication with the second circuit unit 20 is normal operation.
  • the inspection processing unit 331 ends the processing after the processing in step S102.
  • step S103 the inspection processing unit 331 determines whether or not the detection signal has been detected. That is, the inspection processing unit 331 determines whether or not the detection signal line LSA is in the High state.
  • step S103: YES the inspection processing unit 331 advances the processing to step S104.
  • step S103: NO the inspection processing unit 331 advances the processing to step S105.
  • step S104 the inspection processing unit 331 determines that there is an abnormality in the communication line on the second circuit unit 20 side. That is, since the detection signal line LSA is in the high state, the inspection processing unit 331 can confirm that the high state of the transmission signal line LTX from the first circuit unit 10 is transmitted to the second circuit unit 20. It is determined that the communication line on the second circuit unit 20 side (for example, the received signal line LRX or the like) is abnormal. The inspection processing unit 331 advances the processing to step S109 after the processing in step S104.
  • step S105 the inspection processing unit 331 switches the receiving port P2 to the function of the general-purpose input port. That is, the inspection processing unit 331 switches the receiving port P2 from the function of the receiving port for serial data communication to the function of the general-purpose input port by the switching unit 32.
  • the inspection processing unit 331 determines whether or not the general-purpose input port is in the High state (step S106). That is, the inspection processing unit 331 uses the function of the general-purpose input port of the reception port P2 to determine whether or not the reception signal line LRX is in the High state.
  • the inspection processing unit 331 advances the processing to step S107. Further, the inspection processing unit 331 advances the processing to step S108 when the general-purpose input port is in the Low state (received signal line LRX is in the Low state) (step S106: NO).
  • step S107 the inspection processing unit 331 determines that there is an abnormality on the second circuit unit 20 side.
  • the inspection processing unit 331 determines that there is no problem in connecting with the connection cable CB1 because the received signal line LRX is in the High state, and further, since the detection signal line LSA is in the Low state, the second circuit unit 20 operates. Judge that it is not.
  • the inspection processing unit 331 advances the processing to step S109 after the processing in step S107.
  • step S108 the inspection processing unit 331 determines that there is an abnormality in the connection. That is, the inspection processing unit 331 determines that there is a problem in the connection of the connection cable CB1 or the like because the reception signal line LRX is in the Low state and the detection signal line LSA is in the Low state.
  • step S109 the inspection processing unit 331 causes the display unit 11 to display information indicating the determination result.
  • the inspection processing unit 331 ends the processing after the processing in step S109.
  • the electronic device 1 includes the first circuit unit 10.
  • the first circuit unit 10 has at least a transmission port P1 for transmitting data via the shift register 311 and a reception port P2 for receiving data via the shift register 312, and the transmission port P1 and the reception port P2 are used for the first circuit unit 10. Data communication is possible with the two circuit units 20.
  • the first circuit unit 10 includes an inspection processing unit 331.
  • the inspection processing unit 331 indicates that the second circuit unit 20 is in a state of being able to communicate with the first circuit unit 10 when data communication with the second circuit unit 20 is not possible (for example, High of the detection signal line LSA). It is determined whether or not the state) is detected.
  • the inspection processing unit 331 does not detect the detection signal (for example, the detection signal line LSA is in the Low state)
  • the reception signal line connected to the reception port P2 between the second circuit unit 20 and the reception port P2. It is determined whether or not the potential of the LRX is in a communicable state (for example, a high state).
  • the electronic device 1 determines whether or not the detection signal (for example, the high state of the detection signal line LSA) has been detected, so that the transmission from the first circuit unit 10 side is the second circuit. It is transmitted to the unit 20 and can determine whether or not the second circuit unit 20 is in a communicable state. Further, in the electronic device 1 according to the present embodiment, whether or not the potential of the received signal line LRX is in a communicable state (for example, High state) when the inspection processing unit 331 does not detect the detection signal. By determining whether or not, for example, it is possible to distinguish whether there is a problem in the connection with the second circuit unit 20 or whether there is a problem in the operation of the second circuit unit 20. Therefore, the electronic device 1 according to the present embodiment can appropriately determine the cause of the communication abnormality.
  • the detection signal for example, the high state of the detection signal line LSA
  • the electronic device 1 according to the present embodiment since the cause of the communication abnormality can be appropriately determined, the part of the defect factor can be identified, and the period and labor until the user or the maintenance service worker solves the defect can be minimized. Can be transformed into. Further, the electronic device 1 according to the present embodiment can be easily realized only by changing the software as long as it is a device having the above-mentioned configuration.
  • the inspection processing unit 331 when the inspection processing unit 331 detects the detection signal, it determines that there is an abnormality in the communication line on the second circuit unit 20 side related to the signal of the reception port P2. That is, when the inspection processing unit 331 detects the detection signal, it determines that there is an abnormality in the communication line of the second circuit unit 20. Further, the inspection processing unit 331 determines that there is an abnormality in the connection between the first circuit unit 10 and the second circuit unit 20 when the potential of the received signal line LRX is not in a communicable state.
  • the inspection processing unit 331 determines that the second circuit unit 20 has an abnormality when the potential of the received signal line LRX is in a communicable state (for example, a high state). As a result, the inspection processing unit 331 can appropriately determine the case where the second circuit unit 20 has an abnormality as a cause of the communication abnormality.
  • the first circuit unit 10 includes shift registers (311 and 312) connected to the transmission port P1 and the reception port P2, respectively, and includes the first circuit unit 10 and the second circuit unit 20. Serial data communication is performed between the two. Thereby, the electronic device 1 according to the present embodiment can appropriately determine the cause of the communication abnormality in the serial data communication.
  • the first circuit unit 10 is configured so that the function of the receiving port and the function of the input port can be switched by the same port (reception port P2).
  • the inspection processing unit 331 switches the receiving port P2 from the function of the receiving port to the function of the input port, and whether or not the potential of the received signal line LRX can communicate by the function of the input port (for example, High state). Is determined.
  • the electronic device 1 according to the present embodiment since the electronic device 1 according to the present embodiment switches to the same port (reception port P2) and is used for checking the cause of the communication abnormality, the cause of the communication abnormality is appropriately determined while suppressing the increase in the number of inspection ports. be able to.
  • the electronic device 1 according to the present embodiment can switch the receiving port P2, for example, by controlling the software, and can easily and appropriately determine the cause of the communication abnormality without requiring additional parts such as discrete parts. Can be done.
  • the inspection processing unit 331 causes the display unit 11 (output unit) to output information indicating the determination result.
  • the electronic device 1 can notify the user of the cause of the determined communication abnormality, so that the recovery of the communication abnormality can be facilitated and the recovery period can be shortened.
  • connection inspection method includes a first circuit unit 10 having at least a transmission port P1 for transmitting data via the shift register 311 and a reception port P2 for receiving data via the shift register 312. It is a connection inspection method between the second circuit unit 20 capable of data communication by the transmission port P1 and the reception port P2, and includes an inspection processing step.
  • the inspection processing step when the inspection processing unit 331 cannot communicate with the second circuit unit 20, a detection signal indicating that the second circuit unit 20 can communicate with the first circuit unit 10 (for example, detection).
  • connection inspection method according to the present embodiment can be disclosed in the same manner as the above-mentioned electronic device 1, and the cause of the communication abnormality can be appropriately determined.
  • FIG. 3 is a block diagram showing an example of the electronic device 1a according to the second embodiment.
  • the electronic device 1a includes a first circuit unit 10a and a display unit 11.
  • the same reference numerals are given to the same configurations as those in FIG. 1 described above, and the description thereof will be omitted.
  • the first circuit unit 10a is a circuit that can be connected to the second circuit unit 20a via the connection cable CB2.
  • the first circuit unit 10a performs data communication with the second circuit unit 20a by, for example, RS-232C which is an interface for serial data communication.
  • the first circuit unit 10a includes a microcontroller 30a.
  • connection cable CB2 is a cable for connecting the first circuit unit 10a and the second circuit unit 20a.
  • the connection cable CB2 is the same as the connection cable CB1 of the first embodiment except that the detection signal line LSB is added.
  • the detection signal line LSB (an example of the power supply detection signal line) is a signal line for the first circuit unit 10a to detect a detection signal (signal B) output from the second circuit unit 20a to the first circuit unit 10a.
  • the detection signal (signal B) is a signal indicating whether or not the power supply voltage of the second circuit unit 20a is normally supplied, and when the power supply voltage of the second circuit unit 20a is normally supplied. In addition, it becomes a High state.
  • the second circuit unit 20a is a circuit that can be connected to the first circuit unit 10a by the connection cable CB2, and includes a microcontroller 21. Further, the second circuit unit 20a is configured so that the power supply line of the second circuit unit 20a is connected to the detection signal line LSB, and the power supply voltage of the second circuit unit 20a is increased by the detection signal line LSB. A detection signal (signal B) indicating whether or not it is normally supplied is output to the first circuit unit 10a.
  • the microcontroller 30a is a processor including, for example, a CPU, and controls the first circuit unit 10a in an integrated manner.
  • the microcontroller 30a includes a UART 31, a switching unit 32, a control unit 33a, a transmission port P1, a reception port P2, an input port P3, and an input port P4.
  • the input port P4 is a general-purpose input port, and the power supply detection signal line LRB of the connection cable CB2 is connected to it.
  • control unit 33a is, for example, a functional unit realized by causing a CPU (not shown) to execute a program, and includes an inspection processing unit 331a.
  • the basic functions of the control unit 33a and the inspection processing unit 331a are the same as those of the control unit 33 and the inspection processing unit 331 of the first embodiment described above, but the processing for the detection signal line LSB is added. different.
  • the inspection processing unit 331a detects a power supply detection signal (for example, a signal in which the detection signal line LSB is in the High state) indicating whether or not the power supply voltage of the second circuit unit 20a is supplied, and the power supply of the second circuit unit 20a. Determine if there is an abnormality in.
  • the inspection processing unit 331a determines, for example, that the power supply of the second circuit unit 20a has an abnormality when the detection signal line LSB is in the Low state.
  • the inspection process (communication abnormality detection and factor determination process) of serial data communication by the electronic device 1a will be described.
  • the detection signal of the detection signal line LSA will be referred to as a first detection signal
  • the power supply detection signal of the detection signal line LSB will be described as a second detection signal.
  • steps S201 to S206 and S208 are the same as the processes of steps S101 to S106 and step S108 shown in FIG. 2 described above, and thus the description thereof will be omitted here.
  • the inspection processing unit 331a advances the processing to step S211.
  • step S206 the inspection processing unit 331a of the electronic device 1a advances the processing to step S207 when the general-purpose input port is in the High state (received signal line LRX is in the High state) (step S206: YES).
  • step S207 the inspection processing unit 331a determines whether or not the second detection signal has been detected. That is, the inspection processing unit 331a determines whether or not the detection signal line LSB is in the High state.
  • step S207: YES the inspection processing unit 331 advances the processing to step S209. Further, when the inspection processing unit 331a has not detected the second detection signal (the detection signal line LSB is in the Low state) (step S207: NO), the inspection processing unit 331 advances the processing to step S210.
  • step S209 the inspection processing unit 331a determines that there is another abnormality on the second circuit unit 20a side. That is, since the detection signal line LSB is in the High state, the inspection processing unit 331a can confirm that the power is normally supplied to the second circuit unit 20a, and the second circuit unit 20a is other than the power supply. Judge that there are other abnormalities.
  • the inspection processing unit 331a advances the processing to step S211 after the processing in step S209.
  • step S210 the inspection processing unit 331a determines that there is an abnormality in the power supply of the second circuit unit 20a. That is, since the detection signal line LSB is in the Low state, the inspection processing unit 331a can confirm that the power is not normally supplied to the second circuit unit 20a, and the power supply abnormality occurs in the second circuit unit 20a. Judge that there is.
  • step S211 the inspection processing unit 331a causes the display unit 11 to display information indicating the determination result.
  • the inspection processing unit 331a ends the processing after the processing in step S211.
  • the electronic device 1a according to the present embodiment includes the first circuit unit 10a, and the first circuit unit 10a includes the inspection processing unit 331a described above.
  • the electronic device 1a according to the present embodiment has the same effect as that of the first embodiment, and the cause of the communication abnormality can be appropriately determined.
  • the inspection processing unit 331a detects a power supply detection signal (for example, a signal in which the detection signal line LSB is in the High state) indicating whether or not the power supply voltage of the second circuit unit 20a is supplied. It is determined whether or not there is an abnormality in the power supply of the second circuit unit 20a. Thereby, the electronic device 1a according to the present embodiment can appropriately determine the case where the power supply of the second circuit unit 20a has an abnormality as a cause of the communication abnormality.
  • a power supply detection signal for example, a signal in which the detection signal line LSB is in the High state
  • FIG. 5 is a block diagram showing an example of the electronic device 1b according to the third embodiment.
  • the electronic device 1b includes a first circuit unit 10b and a display unit 11.
  • the same reference numerals are given to the same configurations as those in FIG. 1 described above, and the description thereof will be omitted.
  • the first circuit unit 10b is a circuit that can be connected to the second circuit unit 20 via the connection cable CB3.
  • the first circuit unit 10b performs data communication with the second circuit unit 20 by, for example, RS-232C which is an interface for serial data communication.
  • the first circuit unit 10b includes a microcontroller 30b.
  • connection cable CB3 is a cable for connecting the first circuit unit 10b and the second circuit unit 20.
  • the reception signal line LRX is branched on the first circuit unit 10b side, and the voltage of the reception signal line LRX can be detected by an input port P5 different from the reception port P2.
  • the microcontroller 30b is a processor including, for example, a CPU, and controls the first circuit unit 10b in an integrated manner.
  • the microcontroller 30b includes a UART 31, a control unit 33b, a transmission port P1, a reception port P2, an input port P3, and an input port P5.
  • the input port P5 is a general-purpose input port, and the reception signal line LRX of the connection cable CB3 is connected to it.
  • control unit 33b is, for example, a functional unit realized by causing a CPU (not shown) to execute a program, and includes an inspection processing unit 331b.
  • the basic functions of the control unit 33b and the inspection processing unit 331b are the same as those of the control unit 33 and the inspection processing unit 331 of the first embodiment described above, but the input port P5 is used without using the switching unit 32. The difference is that the potential of the received signal line LRX is detected.
  • the inspection processing unit 331b cannot detect the detection signal (for example, High state) of the detection signal line LSA, whether or not the potential of the reception signal line LRX can communicate using the input port P5. Is determined.
  • step S301 to step S304 is the same as the processing from step S101 to step S104 shown in FIG. 2 described above, and thus the description thereof will be omitted here.
  • the inspection processing unit 331b advances the processing to step S308.
  • step S305 the inspection processing unit 331b of the electronic device 1b determines whether or not the general-purpose input port is in the High state. That is, the inspection processing unit 331b uses the input port P5 to determine whether or not the received signal line LRX is in the High state.
  • the inspection processing unit 331b advances the processing to step S306. Further, the inspection processing unit 331b advances the processing to step S307 when the input port P5 is in the Low state (received signal line LRX is in the Low state) (step S305: NO).
  • step S306 to step S308 Since the subsequent processing from step S306 to step S308 is the same as the processing from step S107 to step S109 shown in FIG. 2 described above, the description thereof will be omitted here.
  • the electronic device 1b includes the first circuit unit 10b, and the first circuit unit 10b includes the inspection processing unit 331b described above.
  • the first circuit unit 10b includes an input port P5 for detecting the potential of the received signal line LRX, and the inspection processing unit 331b uses the input port P5 to determine whether or not the received signal line LRX is in the High state. ..
  • the electronic device 1b according to the present embodiment has the same effect as that of the first embodiment, and the cause of the communication abnormality can be appropriately determined.
  • FIG. 7 is a block diagram showing an example of the electronic device 100 according to the fourth embodiment. As shown in FIG. 7, the electronic device 100 includes a first circuit unit 110. In FIG. 7, the same reference numerals are given to the same configurations as those in FIG. 1 described above, and the description thereof will be omitted.
  • the first circuit unit 110 has a transmission port P1 for transmitting data and a reception port P2 for receiving data. Further, the first circuit unit 110 can perform data communication with the second circuit unit 20 by the transmission port P1 and the reception port P2. Further, the first circuit unit 110 includes an inspection processing unit 111.
  • the inspection processing unit 111 determines whether or not the second circuit unit 20 has detected a detection signal indicating that the second circuit unit 20 can communicate with the first circuit unit 110 when data communication with the second circuit unit 20 is not possible. .. Further, if the inspection processing unit 111 does not detect the detection signal, whether or not the potential of the reception signal line LRX connected between the reception port P2 and the second circuit unit 20 is in a communicable state. Is determined.
  • the electronic device 100 can appropriately determine the cause of the communication abnormality by using the detection signal (for example, the high state of the detection signal line LSA) and the potential of the reception signal line LRX.
  • the detection signal for example, the high state of the detection signal line LSA
  • the potential of the reception signal line LRX for example, the high state of the detection signal line LSA
  • the present invention is not limited to the above embodiment, and can be modified without departing from the spirit of the present invention.
  • the first circuit unit 10 (10a, 10b, 110) and the second circuit unit 20 (20a, 20b) are connected by a connection cable CB1 (CB2, CB3).
  • the first circuit unit 10 (10a, 10b, 110) and the second circuit unit 20 (20a, 20b) may be connected by, for example, a connector (Board to Board connector or the like) or a card slot. , It may be connected by the wiring of the board pattern on the same board, or it may be connected by other means.
  • the second circuit unit 20 (20a, 20b) is provided outside the electronic device 1 (1a, 1b, 100)
  • the present invention is not limited thereto.
  • the second circuit unit 20 (20a, 20b) may be provided inside the electronic device 1 (1a, 1b, 100).
  • the data communication interface is not limited to RS-232C, and may be another interface such as an I2C bus interface, an SPI (Serial Peripheral Interface), or a USB (Universal Serial Bus) interface.
  • the present invention is not limited to this, and other circuits may be provided. ..
  • the present invention is not limited to this, and for example, The determination result may be output to a speaker or the like by sound.
  • the display unit 11 is a display device such as a liquid crystal display
  • the present invention is not limited to this, and determination is made by lighting a light emitting diode or the like. The result may be output.
  • the electronic device 1 (1a, 1b) has described an example in which the determination result when a communication abnormality occurs is output to the display unit 11, but the electronic device 1 (1a, 1b) operates normally.
  • the determination result of the presence may be output to the display unit 11 (or a light emitting diode or the like).
  • Each configuration of the above-mentioned electronic device 1 (1a, 1b, 100) has a computer system inside. Then, a program for realizing the functions of each configuration included in the above-mentioned electronic device 1 (1a, 1b, 100) is recorded on a computer-readable recording medium, and the program recorded on the recording medium is stored in the computer system. By reading and executing, the processing in each configuration provided in the above-mentioned electronic device 1 (1a, 1b, 100) may be performed.
  • "loading and executing a program recorded on a recording medium into a computer system” includes installing the program in the computer system.
  • computer system includes hardware such as an OS and peripheral devices.
  • the "computer system” may include a plurality of computer devices connected via a network including a communication line such as the Internet, WAN, LAN, and a dedicated line.
  • the "computer-readable recording medium” refers to a portable medium such as a flexible disk, a magneto-optical disk, a ROM, or a CD-ROM, and a storage device such as a hard disk built in a computer system.
  • the recording medium in which the program is stored may be a non-transient recording medium such as a CD-ROM.
  • the recording medium also includes an internal or external recording medium accessible from the distribution server for distributing the program.
  • a "computer-readable recording medium” is a volatile memory (RAM) inside a computer system that serves as a server or client when a program is transmitted via a network, and holds the program for a certain period of time. It shall include things.
  • the above program may be for realizing a part of the above-mentioned functions.
  • a so-called difference file (difference program) may be used, which can realize the above-mentioned function in combination with a program already recorded in the computer system.
  • a part or all of the above-mentioned functions may be realized as an integrated circuit such as an LSI (Large Scale Integration).
  • LSI Large Scale Integration
  • Each of the above-mentioned functions may be made into a processor individually, or a part or all of them may be integrated into a processor.
  • the method of making an integrated circuit is not limited to the LSI, and may be realized by a dedicated circuit or a general-purpose processor. Further, when an integrated circuit technology that replaces an LSI appears due to advances in semiconductor technology, an integrated circuit based on this technology may be used.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)
  • Dc Digital Transmission (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

電子機器は、データを送信する送信ポートと、データを受信する受信ポートとを少なくとも有する第1回路部であって、前記送信ポート及び前記受信ポートにより第2回路部とデータ通信可能な第1回路部を備え、前記第1回路部は、前記第2回路部とデータ通信できない場合に、前記第2回路部が前記第1回路部と通信可能な状態であることを示す、検出信号を検出したか否かを判定し、前記検出信号を検出しなかった場合に、前記受信ポートに前記第2回路部との間に接続された受信信号線の電位が通信可能な状態であるか否かを判定する検査処理部を備える。

Description

電子機器、及び接続検査方法
 本発明は、電子機器、及び接続検査方法に関する。
 2つの電子回路をケーブルにより接続する際に、接続状態を検出する技術が知られている(例えば、特許文献1を参照)。特許文献1に示す従来技術では、専用の検出回路を追加して接続状態を検出し、接続状態に異常を検出した場合に、警告を出力するものであった。
特開H4-315781号公報
 しかしながら、上述した従来技術では、接続状態を検出することは可能であるが、例えば、接続される2つの電子回路の間で正常に通信できない場合に、通信異常の要因を判定することは困難であった。
 本発明は、上記問題を解決すべくなされたもので、その目的は、通信異常の要因を適切に判定することができる電子機器、及び接続検査方法を提供することにある。
 上記問題を解決するために、本発明の一態様は、データを送信する送信ポートと、データを受信する受信ポートとを少なくとも有する第1回路部であって、前記送信ポート及び前記受信ポートにより第2回路部とデータ通信可能な第1回路部を備え、前記第1回路部は、前記第2回路部とデータ通信できない場合に、前記第2回路部が前記第1回路部と通信可能な状態であることを示す、検出信号を検出したか否かを判定し、前記検出信号を検出しなかった場合に、前記受信ポートに前記第2回路部との間に接続された受信信号線の電位が通信可能な状態であるか否かを判定する検査処理部を備える電子機器である。
 また、本発明の一態様は、データを送信する送信ポートと、データを受信する受信ポートとを少なくとも有する第1回路部と、前記送信ポート及び前記受信ポートによりデータ通信可能な第2回路部との間の接続検査方法であって、検査処理部が、前記第2回路部とデータ通信できない場合に、前記第2回路部が前記第1回路部と通信可能な状態であることを示す、検出信号を検出したか否かを判定し、前記検出信号を検出しなかった場合に、前記受信ポートに前記第2回路部との間に接続された受信信号線の電位が通信可能な状態であるか否かを判定する接続検査方法である。
 本発明によれば、通信異常の要因を適切に判定することができる。
第1の実施形態による電子機器の一例を示すブロック図である。 第1の実施形態による電子機器の動作の一例を示すフローチャートである。 第2の実施形態による電子機器の一例を示すブロック図である。 第2の実施形態による電子機器の動作の一例を示すフローチャートである。 第3の実施形態による電子機器の一例を示すブロック図である。 第3の実施形態による電子機器の動作の一例を示すフローチャートである。 第4の実施形態による電子機器の一例を示すブロック図である。
 以下、本発明の一実施形態による電子機器、及び接続検査方法について、図面を参照して説明する。
 [第1の実施形態]
 図1は、第1の実施形態による電子機器1の一例を示すブロック図である。
 図1に示すように、電子機器1は、第1回路部10と、表示部11とを備える。
 第1回路部10は、接続ケーブルCB1を介して、第2回路部20と接続可能な回路である。第1回路部10は、例えば、シリアルデータ通信のインターフェースであるRS-232Cにより、第2回路部20との間でデータ通信を行う。第1回路部10は、マイクロコントローラ30を備える。なお、以下の説明において、シリアルデータ通信のインターフェースのことをシリアル通信インターフェースということがある。
 接続ケーブルCB1は、第1回路部10と第2回路部20とを接続するためのケーブルである。接続ケーブルCB1は、RS-232Cによるシリアルデータ通信を行うための、送信信号線LTX、受信信号線LRX、及び検出信号線LSAを有している。ここで、送信信号線LTXは、第1回路部10から第2回路部20へのシリアルデータの送信を行う信号線であり、受信信号線LRXは、第2回路部20から第1回路部10に送信したシリアルデータを第1回路部10が受信する信号線である。また、検出信号線LSAは、第2回路部20から第1回路部10に出力する検出信号(信号A)を第1回路部10が検出するための信号線である。
 第2回路部20は、接続ケーブルCB1により第1回路部10と接続可能な回路であり、マイクロコントローラ21を備える。
 マイクロコントローラ21は、例えば、CPU(Central Processing Unit)などを含むプロセッサであり、第2回路部20を統括的に制御する。マイクロコントローラ21は、第1回路部10との間の通信を制御する。マイクロコントローラ21は、例えば、第1回路部10との間の通信を行う際に、受信信号線LRX(第2回路部20においては送信用の信号線)を、データ通信の準備ができたことを示すHigh状態(ハイ状態)にする。ここで、High状態とは、信号線の電位(電圧)が、所定の閾値電位(閾値電圧)以上である状態を示す。また、マイクロコントローラ21は、第1回路部10と通信可能な状態である場合に、第1回路部10と通信可能な状態であることを示す検出信号(例えば、High状態の信号)を検出信号線LSAに出力する。
 また、マイクロコントローラ21は、第1回路部10と通信可能な状態である場合に、第1回路部10と通信可能な状態であることを示す検出信号を検出信号線LSAに出力する。マイクロコントローラ21は、例えば、送信信号線LTXに、High状態を検出した場合に、検出信号線LSAに検出信号(検出信号A)として、High状態を出力する。
 表示部11は、例えば、液晶ディスプレイなどの表示装置であり、出力部の一例である。表示部11は、電子機器1に関する表示部11は、後述する検査処理部331が判定した判定結果を示す情報を表示(出力)する。
 マイクロコントローラ30は、例えば、CPUなどを含むプロセッサであり、第1回路部10を統括的に制御する。マイクロコントローラ30は、UART31(Universal Asynchronous Receiver Transmitter)と、切替部32と、制御部33と、送信ポートP1と、受信ポートP2と、入力ポートP3とを備える。
 送信ポートP1は、UART31に接続されており、シリアル通信インターフェースのシリアルデータの送信用のポートであるシリアル送信ポートである。また、送信ポートP1には、接続ケーブルCB1の送信信号線LTXが接続される。
 受信ポートP2は、UART31に接続されており、シリアル通信インターフェースのシリアルデータの受信用のポートであるシリアル受信ポートである。また、受信ポートP2には、接続ケーブルCB1の受信信号線LRXが接続される。また、受信ポートP2は、後述する切替部32により、受信ポートの機能と、汎用入力ポートの機能とを切り替え可能に構成されている。
 入力ポートP3は、汎用入力ポートであり、接続ケーブルCB1の検出信号線LSAが接続される。
 UART31は、シリアル通信インターフェース用に、パラレル-シリアル変換、及びシリアル-パラレル変換を実行する。UART31は、シフトレジスタ311と、シフトレジスタ312とを備える。
 シフトレジスタ311は、シリアルデータ通信の送信用のシフトレジスタであり、制御部33が供給するパラレルデータをシリアルデータに変換して出力する。シフトレジスタ311が出力するシリアルデータは、送信ポートP1を介して接続される送信信号線LTXに出力される。
 シフトレジスタ312は、シリアルデータ通信の受信用のシフトレジスタであり、受信ポートP2及び切替部32を介して接続される受信信号線LRXからシリアルデータを受信して、パラレルデータに変換して制御部33に供給する。
 切替部32は、受信ポートP2を、受信ポートの機能と汎用入力ポートの機能とのいずれかに切り替える。切替部32は、例えば、マイクロコントローラ30の不図示の制御レジスタの設定により、受信ポートP2を、受信ポートの機能と汎用入力ポートの機能とのいずれかに切り替える。
 制御部33は、例えば、不図示のCPUにプログラムを実行させることで実現される機能部であり、第1回路部10及び電子機器1の各種処理を実行する。制御部33は、例えば、第2回路部20との間のシリアルデータ通信を制御するとともに、シリアルデータ通信ができない場合に、通信状態を検査して通信できない要因を判定する検査処理を実行する。制御部33は、例えば、第2回路部20と間でシリアルデータ通信を行う場合に、送信ポートP1及び送信信号線LTXを、データ通信の準備ができたことを示すHigh状態にする。
 また、制御部33は、検査処理部331を備える。
 検査処理部331は、第1回路部10が第2回路部20とデータ通信できない場合に、第2回路部20が第1回路部10と通信可能な状態であることを示す検出信号(例えば、検出信号線LSAがHigh状態の信号)を検出したか否かを判定する。なお、検査処理部331は、第2回路部20とデータ通信できるか否かの判定を、受信信号線LRX及び受信ポートP2を介してUART31によりデータを受信できるか否かによって判定してもよいし、受信信号線LRXの電位がHigh状態であるか否かによって判定してもよい。
 また、検査処理部331は、検出信号線LSAの検出信号(例えば、High状態)を検出できなかった場合に、受信ポートP2に第2回路部20との間に接続された受信信号線LRXの電位が通信可能な状態であるか否かを判定する。ここで、受信信号線LRXの電位が通信可能な状態であるとは、受信信号線LRXの電位がHigh状態である場合である。すなわち、検査処理部331は、検出信号線LSAの検出信号(例えば、High状態)を検出できなかった場合に、受信信号線LRXの電位がHigh状態であるか否かを判定する。
 また、検査処理部331は、検出信号線LSAの検出信号(例えば、High状態)を検出した場合に、受信ポートP2の信号線の信号に関連する第2回路部20側の通信線に異常があると判定する。ここで、第2回路部20側の通信線とは、例えば、第2回路部20側の受信信号線LRXに関連する信号線及び制御線などである。
 また、検査処理部331は、受信信号線LRXの電位が通信可能な状態でない場合(受信信号線LRXの電位がLow状態である場合)に、第1回路部10と第2回路部20との間の接続に異常があると判定する。ここで、Low状態とは、信号線の電位(電圧)が、所定の閾値電位(閾値電圧)未満である状態を示す。また、第1回路部10と第2回路部20との間の接続に異常があるとは、例えば、接続ケーブルCB1の接続不良、接続ケーブルCB1の信号線の断線、及び、接続ケーブルCB1の誤接続などである。
 また、検査処理部331は、受信信号線LRXの電位が通信可能な状態(例えば、High状態)である場合に、第2回路部20に異常があると判定する。この場合、検査処理部331は、例えば、第2回路部20が正常に動作していないと判定する。
 なお、検査処理部331は、受信信号線LRXの電位を検出する際に、切替部32によって、受信ポートP2をシリアルデータ通信を受信する受信ポートの機能から汎用入力ポートの機能に切り替える。検査処理部331は、受信ポートP2の汎用入力ポートの機能によって受信信号線LRXの電位が通信可能な状態(例えば、Hifh状態)であるか否かを判定する。
 また、検査処理部331は、上述した判定結果を示す情報を表示部11(出力部)に出力させる。すなわち、検査処理部331は、第1回路部10と第2回路部20との間の通信異常の要因の判定結果を示す情報を、表示部11に表示させて、利用者に通知する。
 次に、図面を参照して、本実施形態による電子機器1の動作について説明する。
 図2は、本実施形態による電子機器1の動作の一例を示すフローチャートである。この図において、電子機器1によるシリアルデータ通信の検査処理(通信異常の検出及び要因の判定処理)について説明する。
 図2に示すように、電子機器1の検査処理部331は、まず、第2回路部20と通信可能であるか否かを判定する(ステップS101)。検査処理部331は、例えば、第2回路部20にデータを通信して、第2回路部20から正常なレスポンスがあるか否かによって、第2回路部20と通信可能であるか否かを判定する。
 検査処理部331は、第2回路部20と通信可能である場合(ステップS101:YES)に、処理をステップS102に進める。また、検査処理部331は、第2回路部20と通信できない場合(ステップS101:NO)に、処理をステップS103に進める。
 ステップS102において、検査処理部331は、第2回路部20との間のシリアルデータ通信が正常動作であると判定する。検査処理部331は、ステップS102の処理後に、処理を終了する。
 また、ステップS103において、検査処理部331は、検出信号を検出したか否かを判定する。すなわち、検査処理部331は、検出信号線LSAがHigh状態であるか否かを判定する。検査処理部331は、検出信号を検出した(検出信号線LSAがHigh状態である)場合(ステップS103:YES)に、処理をステップS104に進める。また、検査処理部331は、検出信号を検出していない(検出信号線LSAがLow状態である)場合(ステップS103:NO)に、処理をステップS105に進める。
 ステップS104において、検査処理部331は、第2回路部20側の通信線に異常があると判定する。すなわち、検査処理部331は、検出信号線LSAがHigh状態であることから、第1回路部10からの送信信号線LTXのHigh状態が第2回路部20に伝達されていることが確認でき、第2回路部20側の通信線(例えば、受信信号線LRXなど)の異常であると判定する。検査処理部331は、ステップS104の処理後に、処理をステップS109に進める。
 また、ステップS105において、検査処理部331は、受信ポートP2を、汎用入力ポートの機能に切り替える。すなわち、検査処理部331は、切替部32によって、受信ポートP2を、シリアルデータ通信用の受信ポートの機能から汎用入力ポートの機能に切り替える。
 次に、検査処理部331は、汎用入力ポートがHigh状態であるか否かを判定する(ステップS106)。すなわち、検査処理部331は、受信ポートP2の汎用入力ポートの機能を用いて、受信信号線LRXがHigh状態であるか否かを判定する。検査処理部331は、汎用入力ポートがHigh状態(受信信号線LRXがHigh状態)である場合(ステップS106:YES)に、処理をステップS107に進める。また、検査処理部331は、汎用入力ポートがLow状態(受信信号線LRXがLow状態)である場合(ステップS106:NO)に、処理をステップS108に進める。
 ステップS107において、検査処理部331は、第2回路部20側に異常があると判定する。検査処理部331は、受信信号線LRXがHigh状態であるため、接続ケーブルCB1による接続は問題ないと判定し、さらに、検出信号線LSAがLow状態であるため、第2回路部20が動作していないと判定する。検査処理部331は、ステップS107の処理後に、処理をステップS109に進める。
 また、ステップS108において、検査処理部331は、接続に異常があると判定する。すなわち、検査処理部331は、受信信号線LRXがLow状態であり、且つ、検出信号線LSAがLow状態であるため、接続ケーブルCB1などの接続に問題があると判定する。
 次に、ステップS109において、検査処理部331は、判定結果を示す情報を表示部11に表示させる。検査処理部331は、ステップS109の処理後に、処理を終了する。
 以上説明したように、本実施形態による電子機器1は、第1回路部10を備える。第1回路部10は、シフトレジスタ311を介してデータを送信する送信ポートP1と、シフトレジスタ312を介してデータを受信する受信ポートP2とを少なくとも有し、送信ポートP1及び受信ポートP2により第2回路部20とデータ通信可能である。また、第1回路部10は、検査処理部331を備える。検査処理部331は、第2回路部20とデータ通信できない場合に、第2回路部20が第1回路部10と通信可能な状態であることを示す検出信号(例えば、検出信号線LSAのHigh状態)を検出したか否かを判定する。また、検査処理部331は、検出信号を検出しなかった(例えば、検出信号線LSAがLow状態である)場合に、受信ポートP2に第2回路部20との間に接続された受信信号線LRXの電位が通信可能な状態(例えば、High状態)であるか否かを判定する。
 これにより、本実施形態による電子機器1は、検出信号(例えば、検出信号線LSAのHigh状態)を検出したか否かを判定することにより、第1回路部10側からの送信が第2回路部20に伝達され、第2回路部20が通信可能な状態であるか否かを判定することができる。また、本実施形態による電子機器1は、さらに、検査処理部331は、検出信号を検出しなかった場合に、受信信号線LRXの電位が通信可能な状態(例えば、High状態)であるか否かを判定することで、例えば、第2回路部20との接続に問題があるのか、第2回路部20の動作に問題があるのかを切り分けることができる。よって、本実施形態による電子機器1は、通信異常の要因を適切に判定することができる。
 また、本実施形態による電子機器1は、通信異常の要因を適切に判定することができるため、不具合要因の部位を特定でき、ユーザーや保守サービス員が不具合解消するまでの期間、及び労力を最小化することができる。また、本実施形態による電子機器1は、上述した構成を有する機器であれば、ソフトウェアの変更だけで容易に実現することができる。
 また、本実施形態では、検査処理部331は、検出信号を検出した場合に、受信ポートP2の信号に関連する第2回路部20側の通信線に異常があると判定する。すなわち、検査処理部331は、検出信号を検出した場合に、第2回路部20の通信線に異常があると判定する。また、検査処理部331は、受信信号線LRXの電位が通信可能な状態でない場合に、第1回路部10と第2回路部20との間の接続に異常があると判定する。
 これにより、本実施形態による電子機器1は、通信異常の要因として、第2回路部20側の通信線に異常がある場合、及び第1回路部10と第2回路部20との間の接続に異常がある場合を、適切に判定することができる。
 また、本実施形態では、検査処理部331は、受信信号線LRXの電位が通信可能な状態(例えば、High状態)である場合に、第2回路部20に異常があると判定する。
 これにより、検査処理部331は、通信異常の要因として、第2回路部20に異常がある場合を、適切に判定することができる。
 また、本実施形態では、第1回路部10は、送信ポートP1と受信ポートP2とのそれぞれに接続されたシフトレジスタ(311、312)を備え、第1回路部10と第2回路部20との間でシリアルデータ通信を行う。
 これにより、本実施形態による電子機器1は、シリアルデータ通信における通信異常の要因を適切に判定することができる。
 また、本実施形態では、第1回路部10は、受信ポートの機能と入力ポートの機能とが同一のポート(受信ポートP2)で切り替え可能に構成されている。検査処理部331は、受信ポートP2を、受信ポートの機能から入力ポートの機能に切り替えて、入力ポートの機能によって受信信号線LRXの電位が通信可能な状態(例えば、High状態)であるか否かを判定する。
 これにより、本実施形態による電子機器1は、同一のポート(受信ポートP2)切り替えて通信異常の要因検査に使用するため、検査用ポートの増加を抑えつつ、通信異常の要因を適切に判定することができる。本実施形態による電子機器1は、例えば、ソフトウェアの制御により、受信ポートP2を切り替えることができ、例えば、ディスクリート部品などの追加部品を必要とせずに容易に通信異常の要因を適切に判定することができる。
 また、本実施形態では、検査処理部331は、判定結果を示す情報を表示部11(出力部)に出力させる。
 これにより、本実施形態による電子機器1は、判定した通信異常の要因を利用者に通知することができるため、通信異常の復旧を容易にし、復旧期間を短縮することができる。
 また、本実施形態による接続検査方法は、シフトレジスタ311を介してデータを送信する送信ポートP1と、シフトレジスタ312を介してデータを受信する受信ポートP2とを少なくとも有する第1回路部10と、送信ポートP1及び受信ポートP2によりデータ通信可能な第2回路部20との間の接続検査方法であって、検査処理ステップを含む。検査処理ステップにおいて、検査処理部331が、第2回路部20とデータ通信できない場合に、第2回路部20が第1回路部10と通信可能な状態であることを示す検出信号(例えば、検出信号線LSAのHigh状態)を検出したか否かを判定し、検出信号を検出しなかった場合に、受信ポートP2に第2回路部20との間に接続された受信信号線LRXの電位が通信可能な状態であるか否かを判定する。
 これにより、本実施形態による接続検査方法は、上述した電子機器1と同様の公開を奏し、通信異常の要因を適切に判定することができる。
 [第2の実施形態]
 次に、図面を参照して、第2の実施形態による電子機器1aについて説明する。本実施形態では、第1の実施形態に第2回路部20aの電源電圧が正常に供給されているか否かを検出する電源検出信号による判定を追加した変形例について説明する。
 図3は、第2の実施形態による電子機器1aの一例を示すブロック図である。
 図3に示すように、電子機器1aは、第1回路部10aと、表示部11とを備える。なお、図3において、上述した図1と同一の構成には、同一の符号を付与してその説明を省略する。
 第1回路部10aは、接続ケーブルCB2を介して、第2回路部20aと接続可能な回路である。第1回路部10aは、例えば、シリアルデータ通信のインターフェースであるRS-232Cにより、第2回路部20aとの間でデータ通信を行う。第1回路部10aは、マイクロコントローラ30aを備える。
 接続ケーブルCB2は、第1回路部10aと第2回路部20aとを接続するためのケーブルである。接続ケーブルCB2は、検出信号線LSBが追加になっている点を除いて、第1の実施形態の接続ケーブルCB1と同様である。
 検出信号線LSB(電源検出信号線の一例)は、第2回路部20aから第1回路部10aに出力する検出信号(信号B)を第1回路部10aが検出するための信号線である。ここで、検出信号(信号B)は、第2回路部20aの電源電圧が正常に供給されているか否かを示す信号であり、第2回路部20aの電源電圧が正常に供給されている場合に、High状態になる。
 第2回路部20aは、接続ケーブルCB2により第1回路部10aと接続可能な回路であり、マイクロコントローラ21を備える。また、第2回路部20aは、第2回路部20aの電源供給線が、検出信号線LSBに接続されるように構成されており、検出信号線LSBにより、第2回路部20aの電源電圧が正常に供給されているか否かを示す検出信号(信号B)を第1回路部10aに出力する。
 マイクロコントローラ30aは、例えば、CPUなどを含むプロセッサであり、第1回路部10aを統括的に制御する。マイクロコントローラ30aは、UART31と、切替部32と、制御部33aと、送信ポートP1と、受信ポートP2と、入力ポートP3と、入力ポートP4とを備える。
 入力ポートP4は、汎用入力ポートであり、接続ケーブルCB2の電源検出信号線LRBが接続される。
 また、制御部33aは、例えば、不図示のCPUにプログラムを実行させることで実現される機能部であり、検査処理部331aを備える。制御部33a及び検査処理部331aの基本的な機能は、上述した第1の実施形態の制御部33及び検査処理部331と同様であるが、検出信号線LSBに対する処理が追加されている点が異なる。
 検査処理部331aは、第2回路部20aの電源電圧が供給されているか否かを示す電源検出信号(例えば、検出信号線LSBがHigh状態の信号)を検出し、第2回路部20aの電源に異常があるか否かを判定する。検査処理部331aは、例えば、検出信号線LSBがLow状態である場合に、第2回路部20aの電源に異常があると判定する。
 次に、図4を参照して、本実施形態による電子機器1aの動作について説明する。この図において、電子機器1aによるシリアルデータ通信の検査処理(通信異常の検出及び要因の判定処理)について説明する。なお、この図において、検出信号線LSAの検出信号を、第1検出信号とし、検出信号線LSBの電源検出信号を第2検出信号として説明する。
 図4において、ステップS201からステップS206、及びステップS208の処理は、上述した図2に示すステップS101からステップS106、及びステップS108の処理と同様であるため、ここではその説明を省略する。なお、ステップS204及びステップS208の処理後に、検査処理部331aは、処理をステップS211に進める。
 また、ステップS206において、電子機器1aの検査処理部331aは、汎用入力ポートがHigh状態(受信信号線LRXがHigh状態)である場合(ステップS206:YES)に、処理をステップS207に進める。
 ステップS207において、検査処理部331aは、第2検出信号を検出したか否かを判定する。すなわち、検査処理部331aは、検出信号線LSBがHigh状態であるか否かを判定する。検査処理部331aは、第2検出信号を検出した(検出信号線LSBがHigh状態である)場合(ステップS207:YES)に、処理をステップS209に進める。また、検査処理部331aは、第2検出信号を検出していない(検出信号線LSBがLow状態である)場合(ステップS207:NO)に、処理をステップS210に進める。
 ステップS209において、検査処理部331aは、第2回路部20a側にその他の異常があると判定する。すなわち、検査処理部331aは、検出信号線LSBがHigh状態であることから、第2回路部20aに正常に電源供給がされていることが確認でき、第2回路部20aにおいて、電源供給以外のその他の異常があると判定する。検査処理部331aは、ステップS209の処理後に、処理をステップS211に進める。
 また、ステップS210において、検査処理部331aは、第2回路部20aの電源の異常があると判定する。すなわち、検査処理部331aは、検出信号線LSBがLow状態であることから、第2回路部20aに正常に電源供給がされていないことが確認でき、第2回路部20aにおいて、電源の異常があると判定する。
次に、ステップS211において、検査処理部331aは、判定結果を示す情報を表示部11に表示させる。検査処理部331aは、ステップS211の処理後に、処理を終了する。
 以上説明したように、本実施形態による電子機器1aは、第1回路部10aを備え、第1回路部10aは、上述した検査処理部331aを備える。
 これにより、本実施形態による電子機器1aは、第1の実施形態と同様の効果を奏し、通信異常の要因を適切に判定することができる。
 また、本実施形態では、検査処理部331aは、第2回路部20aの電源電圧が供給されているか否かを示す電源検出信号(例えば、検出信号線LSBがHigh状態の信号)を検出し、第2回路部20aの電源に異常があるか否かを判定する。
 これにより、本実施形態による電子機器1aは、通信異常の要因として、第2回路部20aの電源に異常がある場合を、適切に判定することができる。
 [第3の実施形態]
 次に、図面を参照して、第3の実施形態による電子機器1bについて説明する。本実施形態では、第1の実施形態の切替部32を備えずに、受信信号線LRXの電位(電圧)を検出する入力ポートP5を追加した変形例について説明する。
 図5は、第3の実施形態による電子機器1bの一例を示すブロック図である。
 図5に示すように、電子機器1bは、第1回路部10bと、表示部11とを備える。なお、図5において、上述した図1と同一の構成には、同一の符号を付与してその説明を省略する。
 第1回路部10bは、接続ケーブルCB3を介して、第2回路部20と接続可能な回路である。第1回路部10bは、例えば、シリアルデータ通信のインターフェースであるRS-232Cにより、第2回路部20との間でデータ通信を行う。第1回路部10bは、マイクロコントローラ30bを備える。
 接続ケーブルCB3は、第1回路部10bと第2回路部20とを接続するためのケーブルである。接続ケーブルCB3は、第1回路部10b側で、受信信号線LRXが分岐しており、受信信号線LRXの電圧を受信ポートP2とは異なる入力ポートP5により検出可能になっている。
 マイクロコントローラ30bは、例えば、CPUなどを含むプロセッサであり、第1回路部10bを統括的に制御する。マイクロコントローラ30bは、UART31と、制御部33bと、送信ポートP1と、受信ポートP2と、入力ポートP3と、入力ポートP5とを備える。
 入力ポートP5は、汎用入力ポートであり、接続ケーブルCB3の受信信号線LRXが接続される。
 また、制御部33bは、例えば、不図示のCPUにプログラムを実行させることで実現される機能部であり、検査処理部331bを備える。制御部33b及び検査処理部331bの基本的な機能は、上述した第1の実施形態の制御部33及び検査処理部331と同様であるが、切替部32を用いずに、入力ポートP5を用いて受信信号線LRXの電位を検出する点が異なる。
 検査処理部331bは、検出信号線LSAの検出信号(例えば、High状態)を検出できなかった場合に、入力ポートP5を用いて、受信信号線LRXの電位が通信可能な状態であるか否かを判定する。
 次に、図6を参照して、本実施形態による電子機器1bの動作について説明する。この図において、電子機器1bによるシリアルデータ通信の検査処理(通信異常の検出及び要因の判定処理)について説明する。
 図6において、ステップS301からステップS304までの処理は、上述した図2に示すステップS101からステップS104までの処理と同様であるため、ここではその説明を省略する。なお、ステップS304の処理後に、検査処理部331bは、処理をステップS308に進める。
 ステップS305において、電子機器1bの検査処理部331bは、汎用入力ポートがHigh状態であるか否かを判定する。すなわち、検査処理部331bは、入力ポートP5を用いて、受信信号線LRXがHigh状態であるか否かを判定する。検査処理部331bは、入力ポートP5がHigh状態(受信信号線LRXがHigh状態)である場合(ステップS305:YES)に、処理をステップS306に進める。また、検査処理部331bは、入力ポートP5がLow状態(受信信号線LRXがLow状態)である場合(ステップS305:NO)に、処理をステップS307に進める。
 続く、ステップS306からステップS308までの処理は、上述した図2に示すステップS107からステップS109までの処理と同様であるため、ここではその説明を省略する。
 以上説明したように、本実施形態による電子機器1bは、第1回路部10bを備え、第1回路部10bは、上述した検査処理部331bを備える。第1回路部10bは、受信信号線LRXの電位を検出する入力ポートP5を備え、検査処理部331bは、入力ポートP5を用いて、受信信号線LRXがHigh状態であるか否かを判定する。
 これにより、本実施形態による電子機器1bは、第1の実施形態と同様の効果を奏し、通信異常の要因を適切に判定することができる。
 [第4の実施形態]
 次に、図7を参照して、第4の実施形態による電子機器100について説明する。なお、本実施形態では、本発明の基本構成例について説明する。
 図7は、第4の実施形態による電子機器100の一例を示すブロック図である。
 図7に示すように、電子機器100は、第1回路部110を備える。なお、図7において、上述した図1と同一の構成には、同一の符号を付与してその説明を省略する。
 第1回路部110は、データを送信する送信ポートP1と、データを受信する受信ポートP2とを有する。また、第1回路部110は、送信ポートP1及び受信ポートP2により第2回路部20とデータ通信可能である。また、第1回路部110は、検査処理部111を備える.
 検査処理部111は、第2回路部20とデータ通信できない場合に、第2回路部20が第1回路部110と通信可能な状態であることを示す検出信号を検出したか否かを判定する。また、検査処理部111は、検出信号を検出しなかった場合に、受信ポートP2に第2回路部20との間に接続された受信信号線LRXの電位が通信可能な状態であるか否かを判定する。
 これにより、電子機器100は、検出信号(例えば、検出信号線LSAのHigh状態)と、受信信号線LRXの電位とを用いて、通信異常の要因を適切に判定することができる。
 なお、本発明は、上記の実施形態に限定されるものではなく、本発明の趣旨を逸脱しない範囲で変更可能である。
 例えば、上記の各実施形態において、第1回路部10(10a、10b、110)と、第2回路部20(20a、20b)との間は、接続ケーブルCB1(CB2、CB3)により接続する例を説明したが、これに限定されるものではない。第1回路部10(10a、10b、110)と、第2回路部20(20a、20b)との間は、例えば、コネクタ(Board to Boardコネクタなど)やカードスロットなどにより接続されてもよいし、同一基板上の基板パターンの配線により接続されてもよいし、他の手段により接続されるようにしてもよい。
 また、上記の各実施形態において、第2回路部20(20a、20b)を、電子機器1(1a、1b、100)の外部に備える例を説明したが、これに限定されるものではなく、電子機器1(1a、1b、100)の内部に、第2回路部20(20a、20b)を備えるようにしてもよい。
 また、上記の各実施形態において、第1回路部10(10a、10b、110)と、第2回路部20(20a、20b)との間のデータ通信は、シリアルデータ通信である例を説明したが、これに限定されるものではなく、パラレルデータ通信であってもよい。また、データ通信のインターフェースは、RS-232Cに限定されるものではなく、例えば、I2Cバスインターフェース、SPI(Serial Peripheral Interface)、USB(Universal Serial Bus)インターフェースなどの他のインターフェースであってもよい。
 また、上記の第1~第3の実施形態において、電子機器1(1a、1b)は、UART31を備える例を説明したが、これに限定されるのではなく、他の回路を備えてもよい。
 また、上記の第1~第3の実施形態において、電子機器1(1a、1b)は、判定結果を表示部11に出力する例を説明したが、これに限定されるものではなく、例えば、スピーカなどに音により判定結果を出力するようにしてもよい。
 また、上記の第1~第3の実施形態において、表示部11は、液晶ディスプレイなどの表示装置である例を説明したが、これに限定されるものではなく、発光ダイオードなどの点灯により、判定結果を出力するようにしてもよい。
 また、上記の第1~第3の実施形態において、電子機器1(1a、1b)は、通信異常が発生した場合の判定結果を表示部11に出力する例を説明したが、正常動作しているという判定結果を表示部11(又は発光ダイオードなど)に出力するようにしてもよい。
 なお、上述した電子機器1(1a、1b、100)が備える各構成は、内部に、コンピュータシステムを有している。そして、上述した電子機器1(1a、1b、100)が備える各構成の機能を実現するためのプログラムをコンピュータ読み取り可能な記録媒体に記録して、この記録媒体に記録されたプログラムをコンピュータシステムに読み込ませ、実行することにより上述した電子機器1(1a、1b、100)が備える各構成における処理を行ってもよい。ここで、「記録媒体に記録されたプログラムをコンピュータシステムに読み込ませ、実行する」とは、コンピュータシステムにプログラムをインストールすることを含む。ここでいう「コンピュータシステム」とは、OSや周辺機器等のハードウェアを含むものとする。
 また、「コンピュータシステム」は、インターネットやWAN、LAN、専用回線等の通信回線を含むネットワークを介して接続された複数のコンピュータ装置を含んでもよい。また、「コンピュータ読み取り可能な記録媒体」とは、フレキシブルディスク、光磁気ディスク、ROM、CD-ROM等の可搬媒体、コンピュータシステムに内蔵されるハードディスク等の記憶装置のことをいう。このように、プログラムを記憶した記録媒体は、CD-ROM等の非一過性の記録媒体であってもよい。
 また、記録媒体には、当該プログラムを配信するために配信サーバからアクセス可能な内部又は外部に設けられた記録媒体も含まれる。なお、プログラムを複数に分割し、それぞれ異なるタイミングでダウンロードした後に電子機器1(1a、1b、100)が備える各構成で合体される構成や、分割されたプログラムのそれぞれを配信する配信サーバが異なっていてもよい。さらに「コンピュータ読み取り可能な記録媒体」とは、ネットワークを介してプログラムが送信された場合のサーバやクライアントとなるコンピュータシステム内部の揮発性メモリ(RAM)のように、一定時間プログラムを保持しているものも含むものとする。また、上記プログラムは、上述した機能の一部を実現するためのものであってもよい。さらに、上述した機能をコンピュータシステムに既に記録されているプログラムとの組み合わせで実現できるもの、いわゆる差分ファイル(差分プログラム)であってもよい。
 また、上述した機能の一部又は全部を、LSI(Large Scale Integration)等の集積回路として実現してもよい。上述した各機能は個別にプロセッサ化してもよいし、一部、又は全部を集積してプロセッサ化してもよい。また、集積回路化の手法はLSIに限らず専用回路、又は汎用プロセッサで実現してもよい。また、半導体技術の進歩によりLSIに代替する集積回路化の技術が出現した場合、当該技術による集積回路を用いてもよい。
 1、100 電子機器
 10、10a、10b、110 第1回路部
 11 表示部
 20、20a、 第2回路部
 21、30、30a、30b マイクロコントローラ
 31 UART
 32 切替部
 33、33a、33b 制御部
 311、312 シフトレジスタ
 331、331a、331b、111 検査処理部
 CB1、CB2、CB3 接続ケーブル
 LTX 送信信号線
 LRX 受信信号線
 LSA、LSB 検出信号線
 P1 送信ポート
 P2 受信ポート
 P3、P4、P5 入力ポート

Claims (9)

  1.  データを送信する送信ポートと、データを受信する受信ポートとを少なくとも有する第1回路部であって、前記送信ポート及び前記受信ポートにより第2回路部とデータ通信可能な第1回路部を備え、
     前記第1回路部は、
     前記第2回路部とデータ通信できない場合に、前記第2回路部が前記第1回路部と通信可能な状態であることを示す、検出信号を検出したか否かを判定し、前記検出信号を検出しなかった場合に、前記受信ポートに前記第2回路部との間に接続された受信信号線の電位が通信可能な状態であるか否かを判定する検査処理部を備える
     電子機器。
  2.  前記検査処理部は、
     前記検出信号を検出した場合に、前記第2回路部の通信線に異常があると判定する、
     請求項1に記載の電子機器。
  3.  前記検査処理部は、
     前記受信信号線の電位が通信可能な状態でない場合に、前記第1回路部と前記第2回路部との間の接続に異常があると判定する
     請求項1又は請求項2に記載の電子機器。
  4.  前記検査処理部は、
     前記受信信号線の電位が通信可能な状態である場合に、前記第2回路部に異常があると判定する
     請求項1から請求項3のいずれか一項に記載の電子機器。
  5.  前記第1回路部は、前記送信ポートと前記受信ポートとのそれぞれに接続されたシフトレジスタを備え、前記第1回路部と前記第2回路部との間でシリアルデータ通信を行う
     請求項1から請求項4のいずれか一項に記載の電子機器。
  6.  前記第1回路部は、
     前記受信ポートの機能と入力ポートの機能とが同一のポートで切り替え可能に構成されており、
     前記検査処理部は、
     前記受信ポートの機能から前記入力ポートの機能に切り替えて、前記入力ポートの機能によって受信信号線の電位が通信可能な状態であるか否かを判定する
     請求項1から請求項5のいずれか一項に記載の電子機器。
  7.  前記検査処理部は、
     前記第2回路部の電源電圧が供給されているか否かを示す電源検出信号を検出し、前記第2回路部の電源に異常があるか否かを判定する
     請求項1から請求項6のいずれか一項に記載の電子機器。
  8.  前記検査処理部は、判定結果を示す情報を出力部に出力させる
     請求項1から請求項5のいずれか一項に記載の電子機器。
  9.  データを送信する送信ポートと、データを受信する受信ポートとを少なくとも有する第1回路部と、前記送信ポート及び前記受信ポートによりデータ通信可能な第2回路部との間の接続検査方法であって、
     検査処理部が、
     前記第2回路部とデータ通信できない場合に、前記第2回路部が前記第1回路部と通信可能な状態であることを示す、検出信号を検出したか否かを判定し、
     前記検出信号を検出しなかった場合に、前記受信ポートに前記第2回路部との間に接続された受信信号線の電位が通信可能な状態であるか否かを判定する
     接続検査方法。
PCT/JP2020/027653 2020-07-16 2020-07-16 電子機器、及び接続検査方法 WO2022014005A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US18/015,681 US20230260435A1 (en) 2020-07-16 2020-07-16 Electronic device and connection inspection method
JP2022536064A JP7371260B2 (ja) 2020-07-16 2020-07-16 電子機器、及び接続検査方法
CN202080104824.7A CN116134796A (zh) 2020-07-16 2020-07-16 电子设备及连接检查方法
PCT/JP2020/027653 WO2022014005A1 (ja) 2020-07-16 2020-07-16 電子機器、及び接続検査方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2020/027653 WO2022014005A1 (ja) 2020-07-16 2020-07-16 電子機器、及び接続検査方法

Publications (1)

Publication Number Publication Date
WO2022014005A1 true WO2022014005A1 (ja) 2022-01-20

Family

ID=79554531

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2020/027653 WO2022014005A1 (ja) 2020-07-16 2020-07-16 電子機器、及び接続検査方法

Country Status (4)

Country Link
US (1) US20230260435A1 (ja)
JP (1) JP7371260B2 (ja)
CN (1) CN116134796A (ja)
WO (1) WO2022014005A1 (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009066607A1 (ja) * 2007-11-22 2009-05-28 Sony Corporation インターフェース回路
WO2018163358A1 (ja) * 2017-03-09 2018-09-13 Necディスプレイソリューションズ株式会社 電子機器および表示方法
JP2018151915A (ja) * 2017-03-14 2018-09-27 オムロン株式会社 電気機器および受信機器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009066607A1 (ja) * 2007-11-22 2009-05-28 Sony Corporation インターフェース回路
WO2018163358A1 (ja) * 2017-03-09 2018-09-13 Necディスプレイソリューションズ株式会社 電子機器および表示方法
JP2018151915A (ja) * 2017-03-14 2018-09-27 オムロン株式会社 電気機器および受信機器

Also Published As

Publication number Publication date
CN116134796A (zh) 2023-05-16
JP7371260B2 (ja) 2023-10-30
US20230260435A1 (en) 2023-08-17
JPWO2022014005A1 (ja) 2022-01-20

Similar Documents

Publication Publication Date Title
US7709975B2 (en) Redundant power supply system
WO2022014005A1 (ja) 電子機器、及び接続検査方法
US20210119762A1 (en) Serial bidirectional communication circuit and method thereof
US20100229041A1 (en) Device and method for expediting feedback on changes of connection status of monitioring equipments
CN116261067A (zh) 以太网光链路故障的处理方法及装置
CN114257462B (zh) 用于以太网供电接口的断电的方法和装置以及网络装置
JPS608964A (ja) インタフエ−ス検査装置
US20230032310A1 (en) Power down of power over ethernet interfaces
KR101066791B1 (ko) 인쇄회로기판 상호간의 결합상태 검출방법 및 장치
JP5218968B2 (ja) カード型情報機器、機器接合補助システム、およびカード型情報機器の制御方法
JP4593135B2 (ja) コンピュータシステムおよび周辺装置並びに周辺装置の試験方法
CN111338993B (zh) 硬盘控制***
CN101493800A (zh) 利用通用输入输出实现多个输入输出卡通信的***及方法
JP2007010552A (ja) バックワイヤリングボードの診断方式
US6452965B1 (en) Fault detection circuit in loop network
JP2876594B1 (ja) インターコネクションにおける障害検出システム
US20080005605A1 (en) PCI bus system and PCI device connection method
CN114978787A (zh) 以太网供电接口的断电
TW202144940A (zh) 增設基座單元、控制裝置、控制系統及控制方法
KR20000066429A (ko) 공간 스위치 보드 상태 점검 방법
CN116166108A (zh) 保护电路及服务器***
JP2020035357A (ja) 情報処理装置
CN111382096A (zh) 信息处理***及中继装置
JP2021013084A (ja) 中継装置
JPH06332825A (ja) 自動障害検出システム

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20945194

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2022536064

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20945194

Country of ref document: EP

Kind code of ref document: A1