WO2020017385A1 - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
WO2020017385A1
WO2020017385A1 PCT/JP2019/027017 JP2019027017W WO2020017385A1 WO 2020017385 A1 WO2020017385 A1 WO 2020017385A1 JP 2019027017 W JP2019027017 W JP 2019027017W WO 2020017385 A1 WO2020017385 A1 WO 2020017385A1
Authority
WO
WIPO (PCT)
Prior art keywords
region
anode
active layer
cathode
semiconductor device
Prior art date
Application number
PCT/JP2019/027017
Other languages
English (en)
French (fr)
Inventor
良一 片岡
Original Assignee
株式会社東海理化電機製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社東海理化電機製作所 filed Critical 株式会社東海理化電機製作所
Priority to US17/260,514 priority Critical patent/US11444074B2/en
Publication of WO2020017385A1 publication Critical patent/WO2020017385A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/8611Planar PN junction diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • H01L21/76283Lateral isolation by refilling of trenches with dielectric material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0255Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using diodes as protective elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • H01L29/66128Planar diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/6609Diodes
    • H01L29/66136PN junction diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout

Definitions

  • the present invention relates to a semiconductor device and a method of manufacturing the same, and more particularly, to a technique effective when applied to a semiconductor device having a protection element and a method of manufacturing the same.
  • Japanese Patent No. 4354876 discloses a semiconductor device employing an SOI (Silicon On Insulator) substrate.
  • the SOI substrate is formed by stacking a silicon substrate, a buried oxide film on the silicon substrate, and a p-type active layer on the buried oxide film.
  • a MOSFET Metal Oxide Semiconductor Field Effect Transistor
  • MOSFET Metal Oxide Semiconductor Field Effect Transistor
  • the silicon substrate of the SOI substrate is in a floating state where no potential is applied, or a ground potential is applied to the silicon substrate.
  • a pn junction diode having a high breakdown voltage structure is formed as a protection element in the p-type active layer of the SOI substrate, it is necessary to set the impurity density of the p-type active layer low and increase the junction breakdown voltage of the pn junction.
  • a negative surge voltage is applied to the anode region.
  • the impurity density of the anode region is set low, the depletion layer can be expanded from the pn junction to the anode region side, and the junction breakdown voltage of the pn junction diode can be improved.
  • the threshold voltage (V th ) of the MOSFET changes, and the like. The characteristics will fluctuate.
  • the present invention provides a semiconductor device capable of improving the withstand voltage of a protection element without affecting the characteristics of other elements, and a method of manufacturing the same, in consideration of the above facts.
  • a semiconductor device includes a pn junction diode of an anode region and a cathode region, which is disposed on an active layer of a substrate having an active layer formed on a supporting substrate with an insulating layer interposed therebetween.
  • a contact region which is set to have the same conductivity type as the anode region and has a higher impurity density than the anode region, and between the cathode region and the contact region, from the main surface of the anode region to the contact region. Region that is deeper than the depth of the anode region and that is shallower than the anode region, and that includes a semiconductor region of the opposite conductivity type to the anode region. , And a.
  • the semiconductor device includes a protection element and an element isolation region on a substrate.
  • the substrate has a supporting substrate, an insulating layer on the supporting substrate, and an active layer on the insulating layer.
  • the protection element is provided on the active layer and includes a pn junction diode between the anode region and the cathode region.
  • the element isolation region is provided in the active layer so as to surround the pn junction diode. This element isolation region electrically isolates the pn junction diode from the elements disposed around it.
  • a contact region is provided on the main surface of the anode region. The contact region has the same conductivity type as the anode region, and has a higher impurity density than the anode region.
  • the semiconductor device further includes a shielding region.
  • the shielding region is provided between the cathode region and the contact region, from the main surface of the anode region to a region deeper than the depth of the contact region and shallower than the anode region.
  • the shielding region includes a semiconductor region of a conductivity type opposite to that of the anode region. If a negative surge voltage is applied to the anode region, the depletion layer can be expanded toward the anode region along the shield region from the pn junction between the cathode region and the anode region, further bypassing the shield region. Therefore, the junction breakdown voltage of the pn junction diode can be improved. For this reason, since the impurity density of the active layer is not set low, the junction breakdown voltage of the pn junction diode can be improved without affecting the characteristics of elements other than the pn junction diode.
  • the shield region is set to have the same impurity density as the impurity concentration of the cathode region, and the pn between the cathode region and the anode region is different.
  • the pn junction depth is set to be the same as the junction depth.
  • the shield region is set to have the same impurity density as the cathode region and the same pn junction depth as the cathode region. For this reason, the shielding region can be simply configured by the same structure as the cathode region, and the junction breakdown voltage of the pn junction diode can be easily improved.
  • the element isolation region includes a trench extending from the surface of the active layer to at least the insulating layer and a side wall of the trench.
  • An insulating member disposed on the side wall of the trench, and a conductor disposed on the side wall of the trench via the insulating member, wherein the shielding region extends along a region between the cathode region and the contact region; Both ends in the installation direction are arranged in contact with the element isolation region.
  • the element isolation region includes the trench, the insulator, and the conductor.
  • the trench extends from the surface of the active layer to at least the insulating layer, and the insulator is disposed on a sidewall of the trench.
  • the conductor is disposed on the side wall of the trench via an insulator.
  • the shielding region extends along the gap between the cathode region and the contact region, and is disposed such that both ends in the extending direction are in contact with the element isolation region. For this reason, even at a position where the shielding region is in contact with the element isolation region, the depletion layer from the pn junction to the anode region can be expanded, and the junction breakdown voltage of the pn junction diode can be further improved.
  • the shielding region is provided so as to surround the cathode region.
  • the shielding region since the shielding region is provided so as to surround the periphery of the cathode region, the shielding region extends from the pn junction between the cathode region and the anode region to the anode region side, over the entire region around the cathode region.
  • the depletion layer can be expanded. For this reason, the junction breakdown voltage of the pn junction diode can be further improved.
  • the method of manufacturing a semiconductor device is directed to a method of manufacturing a semiconductor device, comprising: forming an active layer of a substrate having an active layer formed on a supporting substrate with an insulating layer interposed therebetween; Forming an element isolation region surrounding the element isolation region, and forming an anode region in the active layer surrounded by the element isolation region; Forming a pn junction diode; and forming, on a main surface portion of the anode region different from the cathode region, a contact region having the same conductivity type as the anode region and having a higher impurity density than the anode region.
  • an element isolation region is formed in a substrate, and an anode region of a pn junction diode that forms a protection element is formed.
  • the substrate has a supporting substrate, an insulating layer on the supporting substrate, and an active layer on the insulating layer.
  • the element isolation region is formed in the active layer surrounding the formation region of the pn junction diode.
  • the anode region is formed in an active layer whose periphery is surrounded by the element isolation region.
  • a cathode region is formed on the main surface of the anode region, and a pn junction diode having the anode region and the cathode region is formed.
  • the cathode region is set to a conductivity type opposite to that of the anode region.
  • a contact region is formed on a main surface portion of the anode region different from the cathode region.
  • the contact region is set to have the same conductivity type as the anode region, and the impurity density of the contact region is set higher than that of the anode region.
  • the shielding region is formed by the same process as the process of forming the cathode region.
  • the shielding region is provided between the cathode region and the contact region, from the main surface of the anode region to a region deeper than the depth of the contact region and shallower than the anode region.
  • the shielding region includes a semiconductor region of a conductivity type opposite to that of the anode region. For this reason, since the shielding region is formed using the step of forming the cathode region, the number of manufacturing steps can be reduced by an amount corresponding to the step of forming the shielding region. Moreover, the junction breakdown voltage of the pn junction diode can be improved.
  • the present invention it is possible to provide a semiconductor device capable of improving the withstand voltage of a protection element without affecting the characteristics of other elements, and a method for manufacturing the same.
  • FIG. 3 is an enlarged schematic longitudinal sectional view (a sectional view cut along line AA shown in FIG. 2) of a main part of the semiconductor device according to the first embodiment of the present invention.
  • FIG. 2 is an enlarged plan view schematically showing a main part of the semiconductor device shown in FIG. 1.
  • FIG. 2 is a first process sectional view illustrating the method for manufacturing the semiconductor device illustrated in FIG. 1.
  • FIG. 8 is a second process sectional view illustrating the method for manufacturing the semiconductor device.
  • FIG. 13 is a plan view corresponding to FIG. 2 and schematically showing an enlarged main part of a semiconductor device according to a second embodiment of the present invention.
  • a semiconductor device 1 As shown in FIGS. 1 and 2, a semiconductor device 1 according to the present embodiment mainly includes a substrate (semiconductor pellet or semiconductor chip) 2.
  • a pn junction diode D (hereinafter simply referred to as “diode D”) as a protection element is disposed on the main surface of the substrate 2, and the diode D is electrically connected to the external terminal BP in a forward connection.
  • the substrate 2 has a structure in which a supporting substrate 20 having conductivity, an insulating layer 21 formed on the supporting substrate 20, and an active layer 22 formed on the insulating layer 21 are sequentially stacked.
  • the support substrate 20 is formed of a silicon single crystal substrate, and is set to a p-type with a low impurity density.
  • the support substrate 20 may be set to a p-type with a medium impurity density or a high impurity density, or may be set to an n-type.
  • the insulating layer 21 is formed as a buried oxide film (BOX: Buried Oxide), specifically, a silicon oxide film.
  • the insulating layer 21 is formed, for example, by injecting oxygen into the support substrate 20 by using an ion implantation method and partially oxidizing silicon inside the support substrate 20.
  • the active layer 22 is formed of a silicon single crystal layer similarly to the support substrate 20, and is set to a p-type with a low impurity density.
  • the active layer 22 is formed using a part of the surface layer of the support substrate 20, and is separated (electrically separated) from the support substrate 20 with the insulating layer 21 as a boundary by forming the insulating layer 21. .
  • a diode D is provided, and a semiconductor element other than the diode D for constructing a circuit is provided.
  • an insulated gate field effect transistor Tr IGFET: hereinafter simply referred to as “transistor Tr”
  • the IGFET is used in a sense including both a MOSFET and a MISFET (Metal Insulator Semiconductor Field Effect Transistor).
  • the active layer 22 is provided with an element isolation region 3 in a region surrounding the periphery of the diode D. Further, as shown in FIG. 1, an element isolation region 3 is provided in the active layer 22 in a region surrounding the periphery of the transistor Tr.
  • the element isolation region 3 is configured to electrically isolate elements such as a diode D and a semiconductor element other than the diode D disposed therearound, here, such as a transistor Tr.
  • the element isolation region 3 is configured to include a trench 30, an insulator 31, and a conductor 32, and is configured as a so-called trench isolation structure.
  • the trench 30 surrounds the periphery of the diode D, and extends from the surface of the active layer 22 to at least the surface of the insulating layer 21.
  • the groove opening width is set smaller (the aspect ratio is larger) than the groove depth. That is, when the element isolation region 3 having the trench 30 is employed, the area occupied by the element isolation region 3 on the surface of the active layer 22 is reduced, so that the degree of integration of the semiconductor device 1 can be improved.
  • the trench 30 is formed using anisotropic etching such as reactive ion etching (RIE) in the manufacturing process of the semiconductor device 1.
  • RIE reactive ion etching
  • the groove width of the trench 30 shown in FIG. 1 is set to, for example, 3 ⁇ m.
  • the thickness of the active layer 22 of the substrate 2 (the thickness of the anode region) is the same as the depth of the trench 30, and the depth of the trench 30 is set to, for example, 15 ⁇ m.
  • the insulator 31 is provided on the side wall of the trench 30.
  • the insulator 31 is formed of, for example, a silicon oxide film, and the silicon oxide film is formed by using, for example, a chemical vapor deposition (CVD) method.
  • CVD chemical vapor deposition
  • the conductor 32 is embedded in the trench 30 via the insulator 31.
  • a polycrystalline silicon film is used as the conductor 32. Impurities are introduced into the polycrystalline silicon film as required, for example, when applied to a ground potential, so that the polycrystalline silicon film is adjusted to a low resistance value.
  • a silicon polycrystalline film is deposited by using, for example, a CVD method until the surface of the active layer 22 becomes flat while burying the inside of the trench 30. Then, the silicon polycrystalline film on the active layer 22 is removed while the inside of the trench 30 is completely buried. For removing the silicon polycrystal, an etching method or a chemical mechanical polishing (CMP) method can be used.
  • CMP chemical mechanical polishing
  • the diode D is formed at a pn junction between a p-type active layer 22 as an anode region and an n-type semiconductor region 4 as a cathode region.
  • the active layer 22 as an anode region has the bottom surface surrounded by the insulating layer 21 (see FIG. 1), and the entire periphery of the side surface surrounded by the element isolation region 3 (see FIGS. 1 and 2).
  • the planar shape is not particularly limited, here, as shown in FIG. 2, the planar shape of the active layer 22 is formed in a rectangular shape that is long in the left and right directions.
  • the active layer 22 is formed in a rectangular shape having the left-right direction as a longitudinal direction because the n-type semiconductor region 4 as a cathode region and a contact region (p-type semiconductor region 5) described later are arranged in the left-right direction. Have been.
  • the anode region uses the active layer 22, the depth from the surface of the anode region corresponds to the surface depth from the active layer 22.
  • the n-type semiconductor region 4 is formed by introducing an n-type impurity from the surface of the active layer 22 to the inside thereof using an ion implantation method or a solid-phase diffusion method and activating the n-type impurity.
  • the impurity density of the n-type semiconductor region 4 is set higher than that of the active layer 22.
  • the pn junction depth d1 of the n-type semiconductor region 4 with the active layer 22 is set to be smaller than the depth of the active layer 22.
  • the pn junction depth d1 is configured to be deeper than the depth of a contact region (p-type semiconductor region 5) described later.
  • a p-type semiconductor region 5 used as a contact region of the same conductivity type as the active layer 22 is provided on a main surface of the active layer 22 as an anode region.
  • the p-type semiconductor region 5 is set to have an impurity density higher than that of the n-type semiconductor region 4.
  • the depth of the p-type semiconductor region 5 from the surface of the active layer 22 is set to be smaller than the pn junction depth d1 of the n-type semiconductor region 4.
  • the pn junction depth d1 of the n-type semiconductor region 4 is provided to a region deeper than the depth of the p-type semiconductor region 5 and shallower than the depth of the anode region.
  • a passivation film 10 is provided on the entire surface of the substrate 2 including the diode D and the element isolation region 3.
  • the passivation film 10 is formed of, for example, a single layer of a silicon oxide film or a silicon nitride film, or a composite film obtained by laminating them.
  • a wiring 12 is provided on the passivation film 10.
  • the wiring 12 has a single-layer wiring structure here, but may have a wiring structure of two or more layers.
  • an aluminum alloy film to which copper (Cu) and silicon (Si) are added is used for the wiring 12, for example, an aluminum alloy film to which copper (Cu) and silicon (Si) are added is used.
  • one end of the wiring 12 shown on the left side is electrically connected to the n-type semiconductor region 4 as a cathode region through a connection hole 11 formed through the passivation film 10 in the thickness direction. Have been.
  • the other end of the wiring 12 extends on the active layer 22 via the passivation film 10 and is connected to an internal circuit (not shown) across the element isolation region 3.
  • One end of the wiring 12 shown on the right side is electrically connected to the p-type semiconductor region 5 through the connection hole 11, and the p-type semiconductor region 5 is electrically connected to the p-type active layer 22 as an anode region.
  • the other end of the wiring 12 extends on the active layer 22 via the passivation film 10 and is connected to an external terminal BP (not shown) across the element isolation region 3.
  • the transistor Tr is provided on the main surface of the active layer 22 in a region surrounded by the element isolation region 3.
  • the transistor Tr includes an active layer 22 used as a channel formation region, an n-type semiconductor region 8 forming a pair of main electrodes as source and drain regions, a gate insulating film 6, and a gate electrode 7. It is configured.
  • the pair of n-type semiconductor regions 8 are arranged on the main surface of the active layer 22 so as to be separated from each other in the gate width direction.
  • the n-type semiconductor region 8 has a conductivity type opposite to that of the p-type semiconductor region 5, but is set to have an impurity density similar to that of the p-type semiconductor region 5.
  • Gate insulating film 6 is formed at least between a pair of n-type semiconductor regions 8 on the main surface of active layer 22.
  • Gate electrode 7 is provided on gate insulating film 6.
  • the gate electrode 7 is, for example, a single-layer film of a silicon polycrystalline film in which an impurity is introduced and adjusted to a low resistance value, or a composite in which a high-melting-point metal film or a high-melting-point metal silicide film is laminated on a silicon polycrystalline film.
  • a membrane can be used.
  • the transistor Tr thus configured is set to an n-channel conductivity type. Note that, in the present embodiment, a p-channel conductive transistor (not shown) is provided in the active layer 22, and a complementary transistor is constructed.
  • the active layer in which the p-type channel conductivity type transistor is provided is set to n-type.
  • the shielding region 35 is provided on the main surface of the p-type active layer 22 as the anode region.
  • the shield region 35 is configured to include an n-type semiconductor region of the opposite conductivity type to the anode region (p-type semiconductor region 5), that is, the same conductivity type as the cathode region (n-type semiconductor region 4).
  • the shielding region 35 is provided between the cathode region and the contact region in the depth direction from the main surface of the anode region.
  • the pn junction depth d2 of the shielding region 35 from the surface of the active layer 22 is deeper than the depth of the contact region, and further, is larger than the depth of the anode region and the depth of the element isolation region. Also shallow.
  • the pn junction depth d2 of the shielding region 35 is set to the same junction depth as the pn junction depth d1 of the n-type semiconductor region 4 as the cathode region. For example, assume that a negative surge voltage is applied to the anode region.
  • the depth d2 of the shield region 35 By setting the depth d2 of the shield region 35 deeper than the depth of the contact region, the lateral direction of the depletion layer Ip from the pn junction between the cathode region and the anode region toward the contact region (the main surface of the active layer 22). (In a direction parallel to the direction of rotation).
  • the depth d2 of the shield region 35 By setting the depth d2 of the shield region 35 to be shallower than the depth of the anode region, a region that promotes the spread of the depletion layer Ip can be formed in a region below the shield region 35. That is, the depletion layer Ip can be expanded from the pn junction toward the anode region along the shield region 35, bypassing the shield region 35.
  • the shielding region 35 has a vertical direction as an extending direction, and a direction intersecting with the extending direction, here, a direction orthogonal to the extending direction, as a width direction.
  • the width of the shielding region 35 is not particularly designated, but is set smaller than the groove width of the trench 30 in the element isolation region 3 as shown in FIGS.
  • the width of the shielding region 35 is set to, for example, 1 ⁇ m.
  • the shield region 35 extends between the cathode region and the contact region, and both ends (upper and lower ends) in the extending direction are disposed in contact with the element isolation region 3. Have been.
  • the method for manufacturing the semiconductor device 1 according to the present embodiment, particularly, the method for manufacturing the shield region 35 is as follows. First, the substrate 2 is prepared (see FIG. 3). An SOI substrate is used as the substrate 2, and the substrate 2 has an active layer 22 on a supporting substrate 20 via an insulating layer 21. The active layer 22 is set to a p-type and has a low impurity density.
  • the element isolation region 3 is formed in the active layer 22 so as to surround each of the formation region DR of the diode D and the formation region TR of the transistor Tr.
  • a trench 30 is formed.
  • the trench 30 is formed by forming a mask (not shown) using a photolithography technique and etching the active layer 22 using the mask. As described above, for example, anisotropic etching such as RIE is used for etching.
  • anisotropic etching such as RIE is used for etching.
  • the insulator 31 is formed on at least the side wall of the trench 30.
  • the conductor 32 is buried in the trench 30, thereby forming the element isolation region 3.
  • the periphery of the active layer 22 is surrounded by the element isolation region 3 in the formation region DR of the diode D, and the active layer 22 surrounded by the periphery is formed as an anode region. That is, in the method for manufacturing the semiconductor device 1 according to the present embodiment, a step of forming the element isolation region 3 is incorporated after the step of forming the active layer 22 as the anode region. Further, assuming that the anode region is formed only in the formation region DR, in this manufacturing method, the anode region is formed in the same step as the step of forming the element isolation region 3.
  • a p-type impurity having an appropriate impurity density is implanted into the active layer 22 so that the anode region is formed after the step of forming the element isolation region 3. Can be formed.
  • a formation region TR of the transistor Tr is formed.
  • an n-type impurity is introduced into the main surface of the active layer 22 to form the n-type semiconductor region 4 as a cathode region.
  • the n-type semiconductor region 4 is formed by introducing an n-type impurity by an ion implantation method or a solid-phase diffusion method using a mask formed by a photolithography technique (not shown) and activating the n-type impurity. .
  • the diode D is substantially completed.
  • the n-type semiconductor region is formed between the cathode region and the contact region by the same process as that for forming the cathode region (n-type semiconductor region 4).
  • the shielding region 35 including and including is formed.
  • the shielding region 35 is formed by using the same mask as that for forming the cathode region, and introducing an n-type impurity in the same step as the introduction of the n-type impurity for forming the cathode region.
  • the gate insulating film 6 and the gate electrode 7 are sequentially formed on the main surface of the active layer 22 (see FIG. 1). Then, an n-type semiconductor region 8 used as a pair of main electrodes is formed on the main surface of the active layer 22 (see FIG. 1). Similar to the step of forming the n-type semiconductor region 4, the n-type semiconductor region 8 is formed by introducing an n-type impurity by an ion implantation method using a mask (not shown) and activating the n-type impurity. When the n-type semiconductor region 8 is formed, the transistor Tr is substantially completed.
  • the p-type semiconductor region 5 as a contact region is formed on the main surface portion (of the anode region) of the active layer 22 (see FIG. 1).
  • the p-type semiconductor region 5 is formed by introducing a p-type impurity using a mask (not shown) and activating the p-type impurity, as in the step of forming the n-type semiconductor region 4.
  • a passivation film 10 is formed on the diode D and the transistor Tr, on the active layer 22 and on the element isolation region 3, and subsequently on the n-type semiconductor region 4, on the p-type semiconductor region 5, and on the n-type semiconductor.
  • a connection hole 11 is formed in the passivation film 10 on the region 8 (see FIG. 1).
  • a plurality of wirings 12 connected to the n-type semiconductor region 4, the p-type semiconductor region 5, and the n-type semiconductor region 8 through the connection holes 11 are formed on the passivation film 10. Although illustration and description are omitted, an upper layer wiring, a final passivation film, and the like are formed thereafter.
  • the semiconductor device 1 includes a protection element and an element isolation region 3 on a substrate 2 as shown in FIGS.
  • the substrate 2 has a support substrate 20, an insulating layer 21 on the support substrate 20, and an active layer 22 on the insulating layer 21.
  • the protection element is provided on the active layer 22 and includes a diode D of an anode region (p-type active layer 22) and a cathode region (n-type semiconductor region 4).
  • the element isolation region 3 is provided in the active layer 22 so as to surround the periphery of the diode D.
  • the element isolation region 3 electrically isolates the diode D from the elements disposed therearound.
  • a contact region (p-type semiconductor region 5) is provided on the main surface of the anode region.
  • the contact region has the same conductivity type as the anode region, and has a higher impurity density than the anode region.
  • the semiconductor device 1 further includes a shielding region 35.
  • the shield region 35 is provided between the cathode region and the contact region with a pn junction depth d2 from the main surface of the anode region to a region deeper than the depth of the contact region and shallower than the anode region.
  • the shielding region 35 is configured to include a semiconductor region of a conductivity type opposite to that of the anode region.
  • a negative surge voltage is applied to the anode region.
  • a depletion layer In from the pn junction between the cathode region (n-type semiconductor region 4) and the anode region (p-type active layer 22) to the cathode region side.
  • the depletion layer Ip spreads from the pn junction toward the anode region.
  • a ground potential (0 V) is applied to each of the support substrate 20 of the substrate 2 and the conductor 32 of the element isolation region 3.
  • the support substrate 20, the insulating layer 21, and the active layer 22 of the substrate 2 form a field plate structure
  • the conductor 32, the insulator 31, and the active layer 22 of the element isolation region 3 similarly form a field plate structure. . Therefore, the expansion of the depletion layer Ip can be improved. Since the shielding region 35 is provided, the depletion layer Ip can be expanded toward the anode region along the shielding region 35 from the pn junction between the cathode region and the anode region, and further bypassing the shielding region 35. . Thereby, the junction withstand voltage of the diode D can be improved.
  • the characteristics other than the diode D specifically, the characteristics of the transistor Tr shown in FIG. Can be improved.
  • the characteristics of the transistor Tr include a change in threshold voltage, a change in parasitic capacitance, and the like.
  • the shielding region 35 is set to have the same impurity density as the cathode region, and has the pn junction depth d1 of the cathode region.
  • the same pn junction depth d2 is set.
  • the shielding region 35 can be simply configured with the same structure as the cathode region, and the junction breakdown voltage of the diode D can be easily improved.
  • the element isolation region 3 includes the trench 30, the insulator 31, and the conductor 32.
  • the trench 30 extends from the surface of the active layer 22 to at least the insulating layer 21, and the insulator 31 is provided on a side wall of the trench 30.
  • the conductor 32 is provided on the side wall of the trench 30 via the insulator 31.
  • the shielding region 35 extends between the cathode region (n-type semiconductor region 4) and the contact region (p-type semiconductor region 5), and both ends in the extending direction are in contact with the element isolation region 3. Is arranged. Therefore, even at a position where the shield region 35 is in contact with the element isolation region 3, the depletion layer Ip from the pn junction to the anode region can be expanded, and the junction breakdown voltage of the diode D can be further improved.
  • the element isolation region 3 is formed on the substrate 2 and the anode region (p-type active layer 22) of the diode D that forms the protection element is formed. (See FIGS. 1 and 3).
  • the substrate 2 has a support substrate 20, an insulating layer 21 on the support substrate 20, and an active layer 22 on the insulating layer 21.
  • the element isolation region 3 is formed in the active layer 22 surrounding the formation region DR of the diode D.
  • the anode region is formed in the active layer 22 surrounded by the element isolation region 3.
  • a cathode region (n-type semiconductor region 4) is formed on the main surface of the anode region, and a diode D having an anode region and a cathode region is formed.
  • the cathode region is set to a conductivity type opposite to that of the anode region.
  • a contact region (p-type semiconductor region 5) is formed in a main surface portion of the anode region different from the cathode region.
  • the contact region is set to have the same conductivity type as the anode region, and the impurity density of the contact region is set higher than that of the anode region.
  • the shielding region 35 is formed by the same process as the process of forming the cathode region. More specifically, as shown in FIG. 4, the n-type semiconductor region of the shielding region 35 is formed by the same process as the process of forming the n-type semiconductor region 4 of the cathode region.
  • the shielding region 35 is provided between the cathode region and the contact region with a pn junction depth d2 from the main surface of the anode region to a region deeper than the depth of the contact region and shallower than the anode region. For this reason, since the shielding region 35 is formed using the step of forming the cathode region, the number of manufacturing steps can be reduced by an amount corresponding to the step of forming the shielding region 35. In addition, the junction breakdown voltage of the diode D can be improved.
  • the withstand voltage of the protection element can be improved without affecting other elements.
  • a semiconductor device 1 according to a second embodiment of the present invention and a method for manufacturing the same will be described with reference to FIG.
  • the same reference numerals are given to the same or substantially the same components as those in the semiconductor device 1 according to the first embodiment and the method of manufacturing the same, and the description is repeated. The description is omitted.
  • the layout of the shielding regions 35 is different from that in the semiconductor device 1 according to the first embodiment. That is, as shown in FIG. 5, the shielding region 35 is provided between the cathode region (n-type semiconductor region 4) and the contact region (p-type semiconductor region 5), and further covers all around the cathode region. It is arranged around.
  • the planar shape is not particularly limited, in plan view, the cathode region is formed in a rectangular shape, and the shielding region 35 is formed in a rectangular ring shape having no end in the extending direction.
  • the shielding region 35 includes a step of forming a cathode region. It is formed by the same process.
  • the same operation and effect as those obtained by the semiconductor device 1 according to the above-described first embodiment can be obtained.
  • the entire region around the cathode region is shifted from the pn junction between the cathode region and the anode region to the anode region side.
  • the depletion layer Ip (see FIG. 1) can be extended over the entire region. Therefore, the junction withstand voltage of the diode D can be further improved.
  • the shielding region 35 is formed by using the step of forming the cathode region, so that the number of manufacturing steps can be reduced.
  • the present invention is not limited to the above embodiment, and can be modified as follows, for example, without departing from the gist of the invention.
  • a plurality of shield regions are provided between the cathode region and the contact region of the diode in parallel in the width direction. May be provided.
  • the shielding region is formed mainly of the n-type semiconductor region.
  • a shallow trench may be formed, and the n-type semiconductor region may be formed along the side wall and the bottom surface of the trench. .
  • the shielding region includes a shallow trench and an n-type semiconductor region. Further, an insulator may be buried inside the shallow trench. In this case, the shielding region includes a shallow trench, an n-type semiconductor region, and an insulator. Further, a silicon oxide film (field insulating film) may be formed by selectively oxidizing the main surface of the n-type semiconductor region, and the shielding region may be configured to include the n-type semiconductor region and the silicon oxide film. Furthermore, in the present invention, a bipolar transistor, a resistor, a capacitor, and the like are included as semiconductor elements other than diodes.
  • the support substrate is not limited to a silicon single crystal substrate, and for example, a metal substrate or a compound semiconductor substrate may be used.
  • any of an IGFET, a bipolar transistor, and a diffusion resistor including a pn junction diode may be used as the protection element.
  • a diode is formed at a pn junction between one main electrode of the IGFET and the active layer.
  • a bipolar transistor a diode is formed at a pn junction between an emitter or collector region and a base region (active layer).
  • a diode is formed at a pn junction between the diffusion resistance and the active layer.
  • a protection element may be constructed by combining two or more elements, for example, a diode and an IGFET, or a diffusion resistor and an IGFET.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Element Separation (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

半導体装置(1)は、保護素子と、素子分離領域(3)と、コンタクト領域と、遮蔽領域(35)とを備える。保護素子は、基板(2)の活性層(22)に配設され、アノード領域とカソード領域とのpn接合ダイオード(D)を含んで構成される。ダイオードDの周囲は素子分離領域3に取り囲まれている。コンタクト領域は、アノード領域の主面部に配設され、アノード領域と同一導電型に設定され、かつ、アノード領域よりも不純物密度が高く設定されている。遮蔽領域(35)は、カソード領域とコンタクト領域との間に、アノード領域の主面からコンタクト領域の深さよりも深く、アノード領域よりも浅い領域まで配設されている。遮蔽領域(35)はアノード領域とは反対導電型の半導体領域を含んで構成されている。

Description

半導体装置及びその製造方法
 本発明は、半導体装置及びその製造方法に関し、特に保護素子を備えた半導体装置及びその製造方法に適用して有効な技術に関する。
 特許第4354876号公報には、SOI(Silicon On Insulator)基板を採用した半導体装置が開示されている。SOI基板は、シリコン基板と、シリコン基板上の埋込み酸化膜と、埋込み酸化膜上のp型活性層とを積層して形成されている。p型活性層にはMOSFET(Metal Oxide Semiconductor Field Effect Transistor)が形成されている。
 ここで、一般的に、SOI基板のシリコン基板は電位が印加されていないフローティング状態とされているか、又はシリコン基板にはグランド電位が印加されている。
 ところで、SOI基板のp型活性層に保護素子として高耐圧構造のpn接合ダイオードを形成する場合には、p型活性層の不純物密度を低く設定し、pn接合部の接合耐圧を高める必要がある。例えば、アノード領域に負のサージ電圧が印加されたと仮定する。アノード領域の不純物密度が低く設定されると、pn接合部からアノード領域側へ空乏層を広げることができ、pn接合ダイオードの接合耐圧を向上させることができる。
 しかしながら、p型活性層の不純物密度が変化すると、同一のSOI基板に搭載されているpn接合ダイオード以外の他の素子、具体的にはMOSFETの閾値電圧(Vth)等が変化し、素子の特性に変動が発生してしまう。
 本発明は、上記事実を考慮し、他の素子の特性に影響を及ぼすことがなく、保護素子の耐圧を向上させることができる半導体装置及びその製造方法を提供する。
 本発明の第1実施態様に係る半導体装置は、支持基板上に絶縁層を介在して活性層が形成された基板の活性層に配設され、アノード領域とカソード領域とのpn接合ダイオードを含んで構成される保護素子と、pn接合ダイオードの周囲を取り囲み活性層に配設され、pn接合ダイオードをその周囲に配設される素子から電気的に分離する素子分離領域と、アノード領域の主面部に配設され、アノード領域と同一導電型に設定され、かつ、アノード領域よりも不純物密度が高く設定されたコンタクト領域と、カソード領域とコンタクト領域との間において、アノード領域の主面からコンタクト領域の深さよりも深く、かつ、アノード領域よりも浅い領域まで配設され、アノード領域とは反対導電型の半導体領域を含んで構成される遮蔽領域と、を備えている。
 第1実施態様に係る半導体装置は、基板に保護素子及び素子分離領域を備える。基板は、支持基板と、この支持基板上の絶縁層と、絶縁層上の活性層とを有する。保護素子は、活性層に配設され、アノード領域とカソード領域とのpn接合ダイオードを含んで構成される。素子分離領域は、pn接合ダイオードの周囲を取り囲んで活性層に配設される。この素子分離領域は、pn接合ダイオードをその周囲に配設される素子から電気的に分離する。
 さらに、アノード領域の主面部にはコンタクト領域が配設される。コンタクト領域は、アノード領域と同一導電型に設定され、かつ、アノード領域よりも不純物密度が高く設定される。
 ここで、半導体装置は、更に遮蔽領域を備える。遮蔽領域は、カソード領域とコンタクト領域との間において、アノード領域の主面からコンタクト領域の深さよりも深く、かつ、アノード領域よりも浅い領域まで配設される。この遮蔽領域は、アノード領域とは反対導電型の半導体領域を含んで構成される。仮に、アノード領域に負のサージ電圧が印加されると、カソード領域とアノード領域とのpn接合部から遮蔽領域に沿い、更に遮蔽領域を迂回して、アノード領域側へ空乏層を広げることができるので、pn接合ダイオードの接合耐圧を向上させることができる。
 このため、活性層の不純物密度を低く設定することがないので、pn接合ダイオード以外の素子の特性に影響を与えることがなく、pn接合ダイオードの接合耐圧を向上させることができる。
 本発明の第2実施態様に係る半導体装置では、第1実施態様に係る半導体装置において、遮蔽領域は、カソード領域の不純物密度と同一不純物密度に設定され、かつ、カソード領域のアノード領域とのpn接合深さと同一のpn接合深さに設定されている。
 第2実施態様に係る半導体装置によれば、遮蔽領域が、カソード領域の不純物密度と同一不純物密度に設定され、かつ、カソード領域のpn接合深さと同一のpn接合深さに設定される。
 このため、カソード領域と同様な構造により遮蔽領域を簡易に構成することができ、pn接合ダイオードの接合耐圧を簡易に向上させることができる。
 本発明の第3実施態様に係る半導体装置では、第1実施態様又は第2実施態様に係る半導体装置において、素子分離領域は、活性層の表面から少なくとも絶縁層へ至るトレンチと、トレンチの側壁に配設された絶縁体と、トレンチの側壁に絶縁体を介して配設された導電体と、を備え、遮蔽領域は、カソード領域とコンタクト領域との間に沿って延設し、かつ、延設方向の両端を素子分離領域に接して配設されている。
 第3実施態様に係る半導体装置によれば、素子分離領域がトレンチ、絶縁体及び導電体を備える。トレンチは活性層の表面から少なくとも絶縁層へ至り、絶縁体はトレンチ側壁に配設される。導電体はトレンチの側壁に絶縁体を介して配設される。
 一方、遮蔽領域は、カソード領域とコンタクト領域との間に沿って延設し、かつ、延設方向の両端を素子分離領域に接して配設される。
 このため、遮蔽領域が素子分離領域に接する箇所においても、pn接合部からアノード領域側への空乏層を広げることができ、pn接合ダイオードの接合耐圧をより一層向上させることができる。
 本発明の第4実施態様に係る半導体装置では、第1実施態様又は第2実施態様に係る半導体装置において、遮蔽領域は、カソード領域の周囲を取り囲んで配設されている。
 第4実施態様に係る半導体装置によれば、遮蔽領域がカソード領域の周囲を取り囲んで配設されるので、カソード領域とアノード領域とのpn接合部からアノード領域側へ、カソード領域の周囲全域にわたって空乏層を広げることができる。このため、pn接合ダイオードの接合耐圧をより一層向上させることができる。
 本発明の第5実施態様に係る半導体装置の製造方法は、支持基板上に絶縁層を介在して活性層が形成された基板の活性層において、保護素子を構成するpn接合ダイオードの形成領域を取り囲んで素子分離領域を形成し、素子分離領域により周囲が取り囲まれた活性層にアノード領域を形成する工程と、アノード領域の主面部に、pn接合ダイオードのアノード領域とは逆導電型のカソード領域を形成し、pn接合ダイオードを形成する工程と、アノード領域のカソード領域とは異なる主面部に、アノード領域と同一導電型に設定され、かつ、アノード領域よりも不純物密度が高く設定されたコンタクト領域を形成する工程と、を備え、カソード領域を形成する工程と同一工程によって、カソード領域とコンタクト領域との間に、アノード領域の主面からコンタクト領域の深さよりも深く、かつ、アノード領域よりも浅い領域まで配設され、アノード領域とは反対導電型の半導体領域を含んで構成される遮蔽領域と、を形成する工程と、を備えている。
 第5実施態様に係る半導体装置の製造方法では、最初に、基板に素子分離領域が形成され、保護素子を構成するpn接合ダイオードのアノード領域が形成される。基板は、支持基板と、この支持基板上の絶縁層と、絶縁層上の活性層とを有する。素子分離領域は、pn接合ダイオードの形成領域を取り囲んで活性層に形成される。アノード領域は、素子分離領域により周囲が取り囲まれた活性層に形成される。
 次に、カソード領域がアノード領域の主面部に形成され、アノード領域及びカソード領域を有するpn接合ダイオードが形成される。カソード領域はアノード領域とは逆導電型に設定される。
 アノード領域のカソード領域とは異なる主面部にコンタクト領域が形成される。コンタクト領域はアノード領域と同一導電型に設定され、かつ、コンタクト領域の不純物密度はアノード領域の不純物密度よりも高く設定される。
 ここで、カソード領域を形成する工程と同一工程によって、遮蔽領域が形成される。遮蔽領域は、カソード領域とコンタクト領域との間に、アノード領域の主面からコンタクト領域の深さよりも深く、かつ、アノード領域よりも浅い領域まで配設される。遮蔽領域は、アノード領域とは反対導電型の半導体領域を含んで構成される。
 このため、遮蔽領域がカソード領域を形成する工程を利用して形成されるので、遮蔽領域を形成する工程に相当する分、製造工程数を削減することができる。しかも、pn接合ダイオードの接合耐圧を向上させることができる。
 本発明によれば、他の素子の特性に影響を及ぼすことがなく、保護素子の耐圧を向上させることができる半導体装置及びその製造方法を提供することができる。
本発明の第1実施の形態に係る半導体装置の要部を拡大して概略的に示す縦断面構造図(図2に示されるA-A線において切断した断面図)である。 図1に示される半導体装置の要部を拡大して概略的に示す平面図である。 図1に示される半導体装置の製造方法を説明する第1工程断面図である。 半導体装置の製造方法を説明する第2工程断面図である。 本発明の第2実施の形態に係る半導体装置の要部を拡大して概略的に示す、図2に対応する平面図である。
 [第1実施の形態]
 以下、図1~図4を用いて、本発明の第1実施の形態に係る半導体装置及びその製造方法について説明する。
 (半導体装置1の基板断面構造)
 図1及び図2に示されるように、本実施の形態に係る半導体装置1は基板(半導体ペレット又は半導体チップ)2を主体に構成されている。基板2の主面部には保護素子としてのpn接合ダイオードD(以下、単に「ダイオードD」という。)が配設され、ダイオードDは順方向接続において外部端子BPに電気的に接続されている。
 基板2にはSOI基板が使用されている。すなわち、基板2は、導電性を有する支持基板20と、支持基板20上に形成された絶縁層21と、絶縁層21上に形成された活性層22とを順次積層した構造とされている。
 支持基板20は、ここでは、シリコン単結晶基板により形成され、低不純物密度のp型に設定されている。なお、支持基板20は、中不純物密度又は高不純物密度のp型に設定されてもよく、又はn型に設定されてもよい。
 絶縁層21は、埋込み酸化膜(BOX:Buried Oxide)として形成され、具体的にはシリコン酸化膜により形成されている。絶縁層21は、例えば、イオン注入法を用いて、支持基板20の内部に酸素を注入し、支持基板20内部のシリコンを部分的に酸化させることにより形成されている。
 活性層22は、ここでは支持基板20と同様にシリコン単結晶層により形成され、低不純物密度のp型に設定されている。活性層22は、支持基板20の表面層の一部を用いて形成され、絶縁層21が形成されることによってこの絶縁層21を境として支持基板20と区画(電気的に分離)されている。活性層22には、ダイオードDが配設されると共に、ダイオードD以外であって回路を構築する半導体素子が配設されている。
 特に限定されるものではないが、ここでは、半導体素子として、絶縁ゲート型電界効果トランジスタTr(IGFET:Insulated Gate Field Effect Transistor。以下、単に「トランジスタTr」という。)が配設されている。ここで、IGFETとは、MOSFET、MISFET(Metal Insulator Semiconductor Field Effect Transistor)のいずれも含む意味において使用されている。
 (素子分離領域3の構造)
 図1及び図2に示されるように、ダイオードDの周囲を取り囲む領域であって、活性層22には素子分離領域3が配設されている。また、図1に示されるように、トランジスタTrの周囲を取り囲む領域であって、活性層22には素子分離領域3が配設されている。素子分離領域3は、ダイオードDと、その周囲に配設されたダイオードD以外の半導体素子、ここではトランジスタTrとの間等、素子間を電気的に分離する構成とされている。 本実施の形態において、素子分離領域3は、トレンチ30と、絶縁体31と、導電体32とを含んで構成され、所謂、トレンチアイソレーション構造として構成されている。
 トレンチ30は、ダイオードDの周囲を取り囲み、活性層22の表面から絶縁層21の少なくとも表面に至る構成とされている。トレンチ30では、溝深さ寸法に対して、溝開口幅寸法が小さく(アスペクト比が大きく)設定されている。すなわち、トレンチ30を有する素子分離領域3が採用されると、活性層22の表面上での素子分離領域3の占有面積が小さくなるので、半導体装置1の集積度を向上させることができる。トレンチ30は、半導体装置1の製造プロセスにおいて、例えばリアクティブイオンエッチング(RIE)等の異方性エッチングを用いて形成されている。
 数値は一例であるが、図1に示されるトレンチ30の溝幅は、例えば3μmに設定されている。また、基板2の活性層22の厚さ(アノード領域の厚さ)はトレンチ30の深さと同一寸法とされ、トレンチ30の深さは例えば15μmに設定されている。
 絶縁体31は、トレンチ30の側壁に配設されている。この絶縁体31は例えばシリコン酸化膜により形成され、このシリコン酸化膜は例えば化学的気相析出(CVD)法を用いて形成されている。
 導電体32は、トレンチ30内部に絶縁体31を介して埋設されている。導電体32として、例えばシリコン多結晶膜が使用されている。接地電位に印加されるなどの必要に応じて、シリコン多結晶膜に不純物が導入されて、シリコン多結晶膜が低抵抗値に調整されている。半導体装置1の製造プロセスにおいて、シリコン多結晶膜は、例えばCVD法を用いて、トレンチ30内部を埋設しつつ、活性層22上が平坦になるまで堆積される。そして、トレンチ30内部が完全に埋設されつつ、活性層22上のシリコン多結晶膜が除去される。このシリコン多結晶の除去には、エッチング法又はケミカルメカニカルポリシング(CMP)法を使用することができる。
 (ダイオードDの構造)
 図1及び図2に示されるように、ダイオードDは、アノード領域としてのp型活性層22と、カソード領域としてのn型半導体領域4とのpn接合部に構成されている。
 アノード領域としての活性層22は、底面を絶縁層21により囲まれ(図1参照)、側面の周囲全体を素子分離領域3により囲まれている(図1及び図2参照)。特に平面形状が限定されるものではないが、ここでは、図2に示されるように、活性層22の平面形状は、左右に細長い矩形状に形成されている。詳しく説明すると、活性層22は、カソード領域としてのn型半導体領域4及び後述するコンタクト領域(p型半導体領域5)が左右方向に配置されるので、左右方向を長手方向とする長方形状に形成されている。
 ここで、図1に示されるように、アノード領域は活性層22を使用しているので、アノード領域の表面からの深さは活性層22からの表面の深さに相当する。
 n型半導体領域4は、活性層22の表面から内部へn型不純物をイオン注入法又は固相拡散法を用いて導入し、n型不純物を活性化することにより形成されている。n型半導体領域4の不純物密度は活性層22の不純物密度よりも高く設定されている。さらに、n型半導体領域4の活性層22とのpn接合深さd1は、活性層22の深さよりも浅く設定されている。加えて、pn接合深さd1は、後述するコンタクト領域(p型半導体領域5)の深さよりも深い構成とされている。
 アノード領域としての活性層22の主面部には、活性層22と同一導電型のコンタクト領域として使用されるp型半導体領域5が配設されている。p型半導体領域5はn型半導体領域4の不純物密度よりも高い不純物密度に設定されている。また、p型半導体領域5の活性層22の表面からの深さは、n型半導体領域4のpn接合深さd1よりも浅く設定されている。言い換えると、n型半導体領域4のpn接合深さd1は、p型半導体領域5の深さよりも深く、アノード領域の深さよりも浅い領域まで配設されている。
 p型半導体領域5が配設されることにより、アノード領域としての活性層22とそれに電気的に接続される配線(図1及び図2に示される配線12)との接触抵抗(接続抵抗)を小さくすることができる。
 図1に示されるように、ダイオードD上及び素子分離領域3上を含む基板2上の全面にパッシベーション膜10が配設されている。パッシベーション膜10は、例えばシリコン酸化膜若しくはシリコン窒化膜の単層、又はそれらを積層した複合膜により形成されている。
 図1及び図2に示されるように、パッシベーション膜10上には配線12が配設されている。配線12は、ここでは単層配線構造を示しているが、2層以上の配線構造であってもよい。配線12には、例えば、銅(Cu)、シリコン(Si)が添加されたアルミニウム合金膜が使用されている。
 図1及び図2中、左側に示される配線12の一端部は、パッシベーション膜10に膜厚方向に貫通して形成された接続孔11を通してカソード領域としてのn型半導体領域4に電気的に接続されている。この配線12の他端部は、活性層22上をパッシベーション膜10を介して延設し、素子分離領域3を跨いで、図示省略の内部回路に接続されている。
 また、右側に示される配線12の一端部は、接続孔11を通してp型半導体領域5に電気的に接続され、p型半導体領域5はアノード領域としてのp型活性層22に電気的に接続されている。この配線12の他端部は、活性層22上をパッシベーション膜10を介して延設し、素子分離領域3を跨いで、図示省略の外部端子BPに接続されている。
 (トランジスタTrの構造)
 図1に示されるように、トランジスタTrは、素子分離領域3に周囲を囲まれた領域内において、活性層22の主面部に配設されている。トランジスタTrは、チャネル形成領域として使用される活性層22と、ソース領域及びドレイン領域としての一対の主電極を形成するn型半導体領域8と、ゲート絶縁膜6と、ゲート電極7とを含んで構成されている。
 一対のn型半導体領域8は、活性層22の主面部においてゲート幅方向へ離間して配設されている。n型半導体領域8は、p型半導体領域5とは反対導電型であるが、p型半導体領域5と同程度の不純物密度に設定されている。活性層22において一対のn型半導体領域8間はチャネル形成領域として使用されている。
 ゲート絶縁膜6は活性層22の主面上において一対のn型半導体領域8間に少なくとも形成されている。ゲート絶縁膜6として、シリコン酸化膜の単層膜、又はシリコン酸化膜とシリコン窒化膜とを積層した複合膜を使用することができる。
 ゲート電極7はゲート絶縁膜6上に配設されている。ゲート電極7には、例えば、不純物が導入されて低抵抗値に調整されたシリコン多結晶膜の単層膜、又はシリコン多結晶膜上に高融点金属膜や高融点金属シリサイド膜を積層した複合膜を使用することができる。
 このように構成されるトランジスタTrはnチャネル導電型に設定されている。なお、本実施の形態では、活性層22に図示省略のpチャネル導電型トランジスタが配設されており、相補型トランジスタ(complementary transistor)が構築されている。また、p型チャネル導電型トランジスタが配設されている活性層はn型に設定されている。
 (遮蔽領域35の構造)
 このように構成される半導体装置1では、図1及び図2に示されるように、アノード領域としてのp型活性層22の主面部に遮蔽領域35が配設されている。遮蔽領域35は、アノード領域(p型半導体領域5)とは反対導電型、すなわちカソード領域(n型半導体領域4)と同一導電型のn型半導体領域を含んで構成されている。
 詳しく説明すると、遮蔽領域35は、カソード領域とコンタクト領域との間において、アノード領域の主面から深さ方向へ配設されている。ここで、図1に示されるように、遮蔽領域35の活性層22の表面からのpn接合深さd2は、コンタクト領域の深さよりも深く、更にアノード領域の深さ並びに素子分離領域の深さよりも浅い。本実施の形態においては、遮蔽領域35のpn接合深さd2は、カソード領域としてのn型半導体領域4のpn接合深さd1と同一の接合深さに設定されている。
 例えば、アノード領域に負のサージ電圧が印加されたと仮定する。コンタクト領域の深さよりも遮蔽領域35の深さd2が深く設定されることにより、カソード領域とアノード領域とのpn接合部からコンタクト領域側への空乏層Ipの横方向(活性層22の主面と平行な方向)の広がりを阻止することができる。一方、アノード領域の深さよりも遮蔽領域35の深さd2が浅く設定されることにより、遮蔽領域35下の領域に空乏層Ipの広がりを促進する領域を形成することができる。すなわち、pn接合部からアノード領域側へ、遮蔽領域35に沿ってこの遮蔽領域35を迂回して、空乏層Ipを広げることができる。
 図2に示されるように、遮蔽領域35は、上下方向を延設方向とし、この延設方向と交差する方向、ここでは直交する方向を幅方向としている。この遮蔽領域35の幅は、特に符号を付さないが、図1及び図2に示されるように、素子分離領域3のトレンチ30の溝幅よりも小さい設定とされている。例えば、遮蔽領域35の幅は例えば1μmに設定されている。
 また、図2に示されるように、遮蔽領域35は、カソード領域とコンタクト領域との間に沿って延設し、延設方向の両端(上端及び下端)を素子分離領域3に接して配設されている。
 (半導体装置1の製造方法)
 本実施の形態に係る半導体装置1の製造方法、特に遮蔽領域35の製造方法は以下の通りである。
 まず、基板2が準備される(図3参照)。基板2にはSOI基板が使用され、基板2は支持基板20上に絶縁層21を介して活性層22を有する。活性層22は、p型に設定され、低不純物密度に設定される。
 図3に示されるように、ダイオードDの形成領域DR、トランジスタTrの形成領域TRのそれぞれの周囲を取り囲んで活性層22に素子分離領域3が形成される。
 素子分離領域3は、まず最初にトレンチ30を形成する。トレンチ30は、フォトリソグラフィ技術を用いて図示省略のマスクを形成し、このマスクを用いて活性層22にエッチングを行うことにより形成される。エッチングには、前述の通り、例えばRIE等の異方性エッチングが使用される。
 引き続き、トレンチ30の少なくとも側壁に絶縁体31が形成される。そして、トレンチ30内部に導電体32が埋設され、これにより素子分離領域3が形成される。
 素子分離領域3が形成されると、ダイオードDの形成領域DRにおいて、素子分離領域3により活性層22の周囲が取り囲まれ、この周囲が取り囲まれた活性層22がアノード領域として形成される。すなわち、本実施の形態に係る半導体装置1の製造方法では、アノード領域としての活性層22を形成する工程の後に、素子分離領域3を形成する工程が組み込まれる。
 また、形成領域DRだけにアノード領域が形成されるとすれば、この製造方法では、素子分離領域3を形成する工程と同一工程において、アノード領域が形成される。
 なお、活性層22、素子分離領域3のそれぞれを形成した後、適正な不純物密度に設定されたp型不純物を活性層22に注入することによって、素子分離領域3を形成する工程の後にアノード領域を形成することができる。
 一方、前述の図1に示されるように、素子分離領域3が形成されると、トランジスタTrの形成領域TRが形成される。
 次に、図4に示されるように、形成領域DRにおいて、活性層22の主面部にn型不純物を導入し、カソード領域としてのn型半導体領域4が形成される。n型半導体領域4は、図示省略のフォトリソグラフィ技術により形成されたマスクを用いて、イオン注入法又は固相拡散法によりn型不純物を導入し、n型不純物を活性化することにより形成される。n型半導体領域4が形成されると、ダイオードDが実質的に完成する。
 ここで、同図4に示されるように、形成領域DRにおいて、カソード領域とコンタクト領域との間において、カソード領域(n型半導体領域4)を形成する工程と同一工程によって、n型半導体領域を含んで構成される遮蔽領域35が形成される。遮蔽領域35は、カソード領域を形成するマスクと同一のマスクを用い、かつ、カソード領域を形成するn型不純物の導入と同一工程によってn型不純物を導入することにより形成される。
 次に、形成領域TRにおいて、活性層22の主面上にゲート絶縁膜6、ゲート電極7のそれぞれが順次形成される(図1参照)。そして、活性層22の主面部に一対の主電極として使用されるn型半導体領域8が形成される(図1参照)。n型半導体領域8は、n型半導体領域4の形成工程と同様に、図示省略のマスクを用いてイオン注入法によりn型不純物を導入し、n型不純物を活性化することにより形成される。n型半導体領域8が形成されると、トランジスタTrが実質的に完成する。
 次に、形成領域DRにおいて、活性層22の(アノード領域の)主面部にコンタクト領域としてのp型半導体領域5が形成される(図1参照)。p型半導体領域5は、n型半導体領域4を形成する工程と同様に、図示省略のマスクを用いてp型不純物を導入し、p型不純物を活性化することにより形成される。
 次に、ダイオードD上及びトランジスタTr上であって活性層22上及び素子分離領域3上にパッシベーション膜10が形成され、引き続き、n型半導体領域4上、p型半導体領域5上及びn型半導体領域8上においてパッシベーション膜10に接続孔11が形成される(図1参照)。
 次に、接続孔11を通してn型半導体領域4、p型半導体領域5、n型半導体領域8のそれぞれに接続される複数の配線12がパッシベーション膜10上に形成される。
 図示並びに説明は省略するが、この後、上層配線や最終パッシベーション膜等が形成される。
 これら一連の製造工程が終了すると、本実施の形態に係る、ダイオードDを含んで構成される保護素子を有する半導体装置1が完成する。
 (本実施の形態の作用及び効果)
 本実施の形態に係る半導体装置1は、図1及び図2に示されるように、基板2に保護素子及び素子分離領域3を備える。基板2は、支持基板20と、この支持基板20上の絶縁層21と、絶縁層21上の活性層22とを有する。保護素子は、活性層22に配設され、アノード領域(p型活性層22)とカソード領域(n型半導体領域4)とのダイオードDを含んで構成される。素子分離領域3は、ダイオードDの周囲を取り囲んで活性層22に配設される。この素子分離領域3は、ダイオードDをその周囲に配設される素子から電気的に分離する。
 さらに、アノード領域の主面部にはコンタクト領域(p型半導体領域5)が配設される。コンタクト領域は、アノード領域と同一導電型に設定され、かつ、アノード領域よりも不純物密度が高く設定される。
 ここで、半導体装置1は、更に遮蔽領域35を備える。遮蔽領域35は、カソード領域とコンタクト領域との間において、アノード領域の主面からコンタクト領域の深さよりも深く、かつ、アノード領域よりも浅い領域までpn接合深さd2により配設される。遮蔽領域35は、アノード領域とは反対導電型の半導体領域を含んで構成される。
 例えば、アノード領域に負のサージ電圧が印加されると仮定する。図1に示されるように、まず、サージ電圧が印加されると、カソード領域(n型半導体領域4)とアノード領域(p型活性層22)とのpn接合部からカソード領域側へ空乏層Inが広がる。一方、pn接合部からアノード領域側へ空乏層Ipが広がる。
 ここで、基板2の支持基板20、素子分離領域3の導電体32のそれぞれには、例えば接地電位(0V)が印加される。すると、基板2の支持基板20、絶縁層21及び活性層22はフィールドプレート構造を構築し、更に素子分離領域3の導電体32、絶縁体31及び活性層22は同様にフィールドプレート構造を構築する。このため、空乏層Ipの広がりを向上させることができる。
 そして、遮蔽領域35が配設されるので、カソード領域とアノード領域とのpn接合部から遮蔽領域35に沿い、更に遮蔽領域35を迂回して、アノード領域側へ空乏層Ipを広げることができる。これにより、ダイオードDの接合耐圧を向上させることができる。
 このため、活性層22の不純物密度を低く設定することがないので、ダイオードD以外の素子、具体的には図1に示されるトランジスタTrの特性に影響を与えることがなく、ダイオードDの接合耐圧を向上させることができる。トランジスタTrの特性としては、閾値電圧の変動、寄生容量の変動等である。
 また、本実施の形態に係る半導体装置1では、図1に示されるように、遮蔽領域35が、カソード領域の不純物密度と同一不純物密度に設定され、かつ、カソード領域のpn接合深さd1と同一のpn接合深さd2に設定される。
 このため、カソード領域と同様な構造により遮蔽領域35を簡易に構成することができ、ダイオードDの接合耐圧を簡易に向上させることができる。
 さらに、本実施の形態に係る半導体装置1では、図1及び図2に示されるように、素子分離領域3がトレンチ30、絶縁体31及び導電体32を備える。トレンチ30は活性層22の表面から少なくとも絶縁層21へ至り、絶縁体31はトレンチ30側壁に配設される。導電体32はトレンチ30の側壁に絶縁体31を介して配設される。
 一方、遮蔽領域35は、カソード領域(n型半導体領域4)とコンタクト領域(p型半導体領域5)との間に沿って延設し、かつ、延設方向の両端を素子分離領域3に接して配設される。
 このため、遮蔽領域35が素子分離領域3に接する箇所においても、pn接合部からアノード領域側への空乏層Ipを広げることができ、ダイオードDの接合耐圧をより一層向上させることができる。
 また、本実施の形態に係る半導体装置1の製造方法では、最初に、基板2に素子分離領域3が形成され、保護素子を構成するダイオードDのアノード領域(p型活性層22)が形成される(図1及び図3参照)。基板2は、支持基板20と、この支持基板20上の絶縁層21と、絶縁層21上の活性層22とを有する。素子分離領域3は、ダイオードDの形成領域DRを取り囲んで活性層22に形成される。アノード領域は、素子分離領域3により周囲が取り囲まれた活性層22に形成される。
 次に、カソード領域(n型半導体領域4)がアノード領域の主面部に形成され、アノード領域及びカソード領域を有するダイオードDが形成される。カソード領域はアノード領域とは逆導電型に設定される。
 アノード領域のカソード領域とは異なる主面部にコンタクト領域(p型半導体領域5)が形成される。コンタクト領域はアノード領域と同一導電型に設定され、かつ、コンタクト領域の不純物密度はアノード領域の不純物密度よりも高く設定される。
 ここで、カソード領域を形成する工程と同一工程によって、遮蔽領域35が形成される。詳しく説明すると、図4に示されるように、カソード領域のn型半導体領域4を形成する工程と同一工程により、遮蔽領域35のn型半導体領域が形成される。遮蔽領域35は、カソード領域とコンタクト領域との間に、アノード領域の主面からコンタクト領域の深さよりも深く、かつ、アノード領域よりも浅い領域までpn接合深さd2により配設される。
 このため、遮蔽領域35がカソード領域を形成する工程を利用して形成されるので、遮蔽領域35を形成する工程に相当する分、製造工程数を削減することができる。しかも、ダイオードDの接合耐圧を向上させることができる。
 従って、本実施の形態に係る半導体装置1及びその製造方法によれば、他の素子に影響を及ぼすことがなく、保護素子の耐圧を向上させることができる。
 [第2実施の形態]
 図5を用いて、本発明の第2実施の形態に係る半導体装置1及びその製造方法を説明する。なお、本実施の形態において、第1実施の形態に係る半導体装置1及びその製造方法における構成要素と同一の構成要素、又は実質的に同一の構成要素には同一符号を付し、重複するので、その説明は省略する。
 本実施の形態に係る半導体装置1では、遮蔽領域35の配設レイアウトが、第1実施の形態に係る半導体装置1と異なる。すなわち、図5に示されるように、遮蔽領域35は、カソード領域(n型半導体領域4)とコンタクト領域(p型半導体領域5)との間に配設され、更にカソード領域の周囲のすべてを取り囲んで配設されている。
特に平面形状が限定されるものではないが、平面視において、カソード領域は矩形状に形成され、遮蔽領域35は延設方向に終端が無い矩形リング形状に形成されている。
 図示並びに説明は省略するが、第1実施の形態に係る半導体装置1の製造方法と同様に、本実施の形態に係る半導体装置1の製造方法では、遮蔽領域35はカソード領域を形成する工程と同一工程により形成される。
 このように構成される半導体装置1では、前述の第1実施の形態に係る半導体装置1により得られる作用効果と同様の作用効果を得ることができる。
 また、本実施の形態に係る半導体装置1では、遮蔽領域35がカソード領域の周囲を取り囲んで配設されるので、カソード領域とアノード領域とのpn接合部からアノード領域側へカソード領域の周囲全域にわたって空乏層Ip(図1参照)を広げることができる。このため、ダイオードDの接合耐圧をより一層向上させることができる。
 さらに、半導体装置1の製造方法では、遮蔽領域35がカソード領域を形成する工程を利用して形成されるので、製造工程を削減することができる。
 [上記実施の形態の補足説明]
 本発明は、上記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲において、例えば下記の通り変形可能である。
 例えば、上記実施の形態では、ダイオードに1つの遮蔽領域が配設された例について説明したが、本発明では、ダイオードのカソード領域とコンタクト領域との間に、幅方向に平行に複数の遮蔽領域が配設されてもよい。
 また、上記実施の形態では、遮蔽領域は、n型半導体領域を主体に形成されているが、浅いトレンチを形成してこのトレンチの側壁及び底面に沿ってn型半導体領域を形成してもよい。この場合、遮蔽領域は、浅いトレンチと、n型半導体領域とを含んで構成されている。さらに、浅いトレンチ内部に絶縁体が埋設されてもよい。この場合、遮蔽領域は、浅いトレンチと、n型半導体領域と、絶縁体とを含んで構成されている。
また、n型半導体領域の主面を選択的に酸化してシリコン酸化膜(フィールド絶縁膜)を形成し、このn型半導体領域とシリコン酸化膜とを含んで遮蔽領域が構成されてもよい。
 さらに、本発明では、ダイオード以外の半導体素子として、バイポーラトランジスタ、抵抗素子、容量素子等が含まれる。
 また、本発明は、半導体装置の基板において、支持基板はシリコン単結晶基板に限定されるものではなく、例えば金属基板や化合物半導体基板を使用してもよい。
 さらに、本発明は、保護素子として、pn接合ダイオードを含む、IGFET、バイポーラトランジスタ、拡散抵抗のいずれかであってもよい。具体的には、IGFETの一方の主電極と活性層とのpn接合部にダイオードが形成されている。バイポーラトランジスタでは、エミッタ領域又はコレクタ領域とベース領域(活性層)とのpn接合部にダイオードが形成されている。拡散抵抗では、拡散抵抗と活性層とのpn接合部にダイオードが形成されている。
 また、本発明は、2以上の素子、例えばダイオードとIGFETとを組み合わせて、又は拡散抵抗とIGFETとを組み合わせて保護素子を構築してもよい。
 2018年7月18日に出願された日本国特許出願2018-135264号の開示は、その全体が参照により本明細書に取り込まれる。

Claims (5)

  1.  支持基板上に絶縁層を介在して活性層が形成された基板の前記活性層に配設され、アノード領域とカソード領域とのpn接合ダイオードを含んで構成される保護素子と、
     前記pn接合ダイオードの周囲を取り囲み前記活性層に配設され、前記pn接合ダイオードをその周囲に配設される素子から電気的に分離する素子分離領域と、
     前記アノード領域の主面部に配設され、前記アノード領域と同一導電型に設定され、かつ、前記アノード領域よりも不純物密度が高く設定されたコンタクト領域と、
     前記カソード領域と前記コンタクト領域との間において、前記アノード領域の主面から前記コンタクト領域の深さよりも深く、かつ、前記アノード領域よりも浅い領域まで配設され、前記アノード領域とは反対導電型の半導体領域を含んで構成される遮蔽領域と、
     を備えた半導体装置。
  2.  前記遮蔽領域は、
     前記カソード領域の不純物密度と同一不純物密度に設定され、かつ、前記カソード領域の前記アノード領域とのpn接合深さと同一のpn接合深さに設定されている
     請求項1に記載の半導体装置。
  3.  前記素子分離領域は、
     前記活性層の表面から少なくとも前記絶縁層へ至るトレンチと、
     当該トレンチの側壁に配設された絶縁体と、
     前記トレンチの側壁に前記絶縁体を介して配設された導電体と、を備え、
     前記遮蔽領域は、
     前記カソード領域と前記コンタクト領域との間に沿って延設し、かつ、延設方向の両端を前記素子分離領域に接して配設されている
     請求項1又は請求項2に記載の半導体装置。
  4.  前記遮蔽領域は、前記カソード領域の周囲を取り囲んで配設されている
     請求項1又は請求項2に記載の半導体装置。
  5.  支持基板上に絶縁層を介在して活性層が形成された基板の前記活性層において、保護素子を構成するpn接合ダイオードの形成領域を取り囲んで素子分離領域を形成し、当該素子分離領域により周囲が取り囲まれた前記活性層にアノード領域を形成する工程と、
     前記アノード領域の主面部に、前記pn接合ダイオードの前記アノード領域とは逆導電型のカソード領域を形成し、前記pn接合ダイオードを形成する工程と、
     前記アノード領域の前記カソード領域とは異なる主面部に、前記アノード領域と同一導電型に設定され、かつ、前記アノード領域よりも不純物密度が高く設定されたコンタクト領域を形成する工程と、を備え、
     前記カソード領域を形成する工程と同一工程によって、前記カソード領域と前記コンタクト領域との間に、前記アノード領域の主面から前記コンタクト領域の深さよりも深く、かつ、前記アノード領域よりも浅い領域まで配設され、前記アノード領域とは反対導電型の半導体領域を含んで構成される遮蔽領域と、を形成する工程と、
     を備えた半導体装置の製造方法。
PCT/JP2019/027017 2018-07-18 2019-07-08 半導体装置及びその製造方法 WO2020017385A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US17/260,514 US11444074B2 (en) 2018-07-18 2019-07-08 Semiconductor device and method for manufacturing same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018-135264 2018-07-18
JP2018135264A JP7193053B2 (ja) 2018-07-18 2018-07-18 半導体装置及びその製造方法

Publications (1)

Publication Number Publication Date
WO2020017385A1 true WO2020017385A1 (ja) 2020-01-23

Family

ID=69164356

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/027017 WO2020017385A1 (ja) 2018-07-18 2019-07-08 半導体装置及びその製造方法

Country Status (3)

Country Link
US (1) US11444074B2 (ja)
JP (1) JP7193053B2 (ja)
WO (1) WO2020017385A1 (ja)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04239154A (ja) * 1991-01-11 1992-08-27 Fujitsu Ltd 半導体集積回路装置
JPH04245469A (ja) * 1991-01-30 1992-09-02 Fujitsu Ltd 半導体装置およびその製造方法
US20040033645A1 (en) * 2002-04-10 2004-02-19 Taiwan Semiconductor Manufacturing Company Novel silicon-controlled rectifier structures on silicon-on insulator with shallow trench isolation
JP2006041476A (ja) * 2004-06-22 2006-02-09 Renesas Technology Corp 半導体装置およびその製造方法
JP2008153403A (ja) * 2006-12-15 2008-07-03 Denso Corp 半導体装置
JP2009049296A (ja) * 2007-08-22 2009-03-05 Seiko Instruments Inc 半導体装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0791656B2 (ja) 1991-05-31 1995-10-04 株式会社日立製作所 マイクロ波プラズマ処理装置
JP2020013902A (ja) * 2018-07-18 2020-01-23 株式会社東海理化電機製作所 半導体装置及びその製造方法
JP7140349B2 (ja) * 2018-07-18 2022-09-21 株式会社東海理化電機製作所 半導体装置及びその製造方法
JP7074392B2 (ja) * 2018-07-18 2022-05-24 株式会社東海理化電機製作所 半導体装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04239154A (ja) * 1991-01-11 1992-08-27 Fujitsu Ltd 半導体集積回路装置
JPH04245469A (ja) * 1991-01-30 1992-09-02 Fujitsu Ltd 半導体装置およびその製造方法
US20040033645A1 (en) * 2002-04-10 2004-02-19 Taiwan Semiconductor Manufacturing Company Novel silicon-controlled rectifier structures on silicon-on insulator with shallow trench isolation
JP2006041476A (ja) * 2004-06-22 2006-02-09 Renesas Technology Corp 半導体装置およびその製造方法
JP2008153403A (ja) * 2006-12-15 2008-07-03 Denso Corp 半導体装置
JP2009049296A (ja) * 2007-08-22 2009-03-05 Seiko Instruments Inc 半導体装置

Also Published As

Publication number Publication date
JP7193053B2 (ja) 2022-12-20
US20210305234A1 (en) 2021-09-30
US11444074B2 (en) 2022-09-13
JP2020013903A (ja) 2020-01-23

Similar Documents

Publication Publication Date Title
KR102210449B1 (ko) 추가적인 소자를 생성하기 위한 폴리실리콘 층을 갖는 GaN 트랜지스터
US8546877B2 (en) Semiconductor device
KR20090042252A (ko) Soi 디바이스 및 그 제조를 위한 방법
JP2004207271A (ja) Soi基板及び半導体集積回路装置
JPH09120995A (ja) 半導体装置およびその製造方法
JP6958575B2 (ja) 半導体装置およびその製造方法
JP3888658B2 (ja) Soi構造を有する半導体素子及びその製造方法
JPH01164064A (ja) 半導体装置
JP2009532885A (ja) ハイブリッド配向トランジスタにおける帯電損傷からの保護
JP7299769B2 (ja) 半導体装置
JP2007243140A (ja) 半導体装置、電子装置および半導体装置の製造方法
KR20180111534A (ko) 반도체 장치 및 그 제조 방법
WO2020017384A1 (ja) 半導体装置及びその製造方法
JP2014203851A (ja) 半導体装置及びその製造方法
JP2012238741A (ja) 半導体装置及びその製造方法
JP2013074288A (ja) 半導体装置
JP7140349B2 (ja) 半導体装置及びその製造方法
TW201730971A (zh) 高壓半導體裝置及其製造方法
WO2020017385A1 (ja) 半導体装置及びその製造方法
CN109599358B (zh) 具有隔离结构的芯片的制造方法
CN109686734B (zh) 具有隔离结构的芯片
WO2020017382A1 (ja) 半導体装置
JP2008078331A (ja) 半導体装置
US20160027778A1 (en) Semiconductor device
JP2007067249A (ja) 半導体装置およびその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19838556

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19838556

Country of ref document: EP

Kind code of ref document: A1