WO2007136065A1 - 半導体発光素子の製造方法 - Google Patents

半導体発光素子の製造方法 Download PDF

Info

Publication number
WO2007136065A1
WO2007136065A1 PCT/JP2007/060452 JP2007060452W WO2007136065A1 WO 2007136065 A1 WO2007136065 A1 WO 2007136065A1 JP 2007060452 W JP2007060452 W JP 2007060452W WO 2007136065 A1 WO2007136065 A1 WO 2007136065A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor layer
support substrate
semiconductor
layer
light emitting
Prior art date
Application number
PCT/JP2007/060452
Other languages
English (en)
French (fr)
Inventor
Masami Aihara
Original Assignee
Alps Electric Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alps Electric Co., Ltd. filed Critical Alps Electric Co., Ltd.
Priority to JP2008516702A priority Critical patent/JPWO2007136065A1/ja
Priority to DE112007001207T priority patent/DE112007001207T5/de
Publication of WO2007136065A1 publication Critical patent/WO2007136065A1/ja
Priority to US12/275,823 priority patent/US20090081821A1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/22Roughened surfaces, e.g. at the interface between epitaxial layers

Definitions

  • the present invention relates to a method for manufacturing a semiconductor light emitting device, and in particular, easily and inexpensively manufactures a semiconductor light emitting device having a flip-chip structure with good crystal quality of a semiconductor layer and high light extraction efficiency. Regarding the method.
  • a flip-chip semiconductor light emitting device in which a GaN-based semiconductor layer is formed on a sapphire substrate is known.
  • This type of semiconductor light emitting device has a refractive index of about 1. 8. Since the refractive index of the GaN-based semiconductor layer is about 2.5, a waveguide is formed inside the GaN-based semiconductor layer, and light emitted from the GaN-based semiconductor layer is not efficiently emitted to the outside. I have a problem!
  • a technique for forming a textured processed layer that is a fine irregular surface on the surface of the sapphire substrate on the semiconductor layer forming side prior to the formation of the GaN-based semiconductor layer for example, refer to Patent Document 1
  • a technique for directly forming fine irregularities and stripe-shaped grooves on the surface of the sapphire substrate on the semiconductor layer forming side for example, refer to Patent Document 2
  • Patent Document 1 a technique for directly forming fine irregularities and stripe-shaped grooves on the surface of the sapphire substrate on the semiconductor layer forming side
  • Patent Document 1 Japanese Unexamined Patent Application Publication No. 2004-193619
  • Patent Document 1 JP 2005-64492 A
  • Patent Documents 1 and 2 both give fine irregularities to the sapphire substrate side, which is the base of the GaN-based semiconductor layer, the GaN-based semiconductor formed on the surface thereof.
  • the crystal quality of the body layer deteriorates and the intrinsic quantum efficiency of the semiconductor layer decreases. is there.
  • the intrinsic internal quantum efficiency of the semiconductor layer is greatly affected by a slight difference in the surface state of the sapphire substrate, which makes it difficult to stably manufacture a high-quality semiconductor light emitting device.
  • the sapphire substrate is difficult to process, it is difficult to increase the productivity of the sapphire substrate and thus the semiconductor light-emitting element when the concave and convex grooves are formed directly on the sapphire substrate. There is also a problem.
  • the present invention has been made in order to solve the deficiencies in the prior art, and the purpose thereof is a semiconductor light emitting device having a flip chip structure in which the crystal quality of the semiconductor layer is good and the light extraction efficiency is high.
  • An object of the present invention is to provide a method for easily and low-cost manufacturing.
  • the present invention firstly includes a step of forming a semiconductor layer on one surface of a sapphire substrate having a smooth surface, and the semiconductor is temporarily formed on the semiconductor layer. Attaching the support substrate for holding the body layer, melting the surface layer portion of the semiconductor layer to peel the sapphire substrate and the semiconductor layer, peeling the sapphire substrate, and exposing the semiconductor layer, the exposure In a state where the surface layer portion of the semiconductor layer is melted, a support substrate transparent to the light emitted from the semiconductor layer is pressed against the surface layer portion of the semiconductor layer, and the surface layer portion of the semiconductor layer is The step of transferring the uneven or striped grooves formed on the support substrate and the step of peeling the support substrate also includes the interface force between the semiconductor layer and the support substrate.
  • an amorphous inorganic dielectric is used as the support substrate.
  • amorphous inorganic dielectrics such as quartz and glass are materials that are easier to process than sapphire, the productivity of the support substrate and thus the semiconductor light emitting device can be increased compared to the case of using a sapphire substrate. it can.
  • the support substrate is pressed against the semiconductor layer in a vacuum.
  • a support substrate having irregularities or stripe-shaped grooves formed on the surface layer portion of the semiconductor layer is pressed, Since the light scattering irregularities or stripe-shaped grooves are transferred to the interface of the support substrate, the crystal quality of the semiconductor layer is not adversely affected, and a high-quality semiconductor light-emitting device can be stably produced.
  • FIG. 1 is a cross-sectional view of a semiconductor light emitting device manufactured according to the present invention.
  • the semiconductor light-emitting device of this example is composed of a semiconductor layer 1 and a support substrate 2 provided on the light extraction surface of the semiconductor layer 1.
  • a semiconductor layer 1 On the inner surface (semiconductor layer 1 side), fine irregularities or stripe-shaped grooves 3 are formed.
  • the depth and width of the unevenness and the groove 3 are formed to be equal to or slightly larger than the wavelength of the light emitted from the semiconductor layer 1. Thereby, light can be scattered on the inner surface of the support substrate 2.
  • the semiconductor layer 1 includes an n-GaN layer 11, a light emitting layer 12, a p-GaN layer 13, an n-electrode 14 formed on the n-GaN layer 11, p— consists of a p-electrode 15 formed on the GaN layer 13.
  • the laminated structure of each layer constituting the semiconductor layer 1 is not limited to that shown in FIG. 1, and a semiconductor layer having an arbitrary laminated structure that belongs to the public domain can be formed.
  • the technique for stacking the semiconductor layer 1 is not included in the gist of the present invention and belongs to the public knowledge, and thus the description thereof is omitted in this specification.
  • the support substrate 2 protects the semiconductor layer 1 and is formed of a material that is transparent to light emitted from the semiconductor layer 1 and has an appropriate hardness. Support substrate 2 forming material and Therefore, it is particularly desirable to form with glass or quartz because of its high transparency and remarkably superior processability compared to single crystal sapphire.
  • the fine uneven or striped grooves 3 can be formed by etching using photolithography.
  • FIG. 2 is a flowchart showing a manufacturing procedure of the semiconductor light emitting device according to the present invention.
  • a semiconductor layer 1 including a light emitting layer, an n-electrode 14 and a p-electrode 15 (not shown) is formed on one surface of a sapphire substrate 21 according to a conventional method.
  • the semiconductor layer 1 is temporarily supported by a support substrate 22 having a force such as a glass plate.
  • an excimer laser 23 having a wavelength of 308 nm or 248 nm is focused on the interface between the semiconductor layer 1 and the sapphire substrate 21, and the excimer laser 23 is kept in this state while maintaining this state. Scan in the direction of layer 1 plane.
  • the interface portion of the semiconductor layer 1 with the sapphire substrate 21 is dissolved, and the sapphire substrate 21 is peeled from the semiconductor layer 1 as shown in FIG. Thereafter, as shown in FIG. 2 (e), the excimer laser 23 having a wavelength of 308 nm or 248 nm is focused again on the exposed surface of the semiconductor layer 1, and the excimer laser 23 is kept in the semiconductor layer 1 while maintaining this state. Scanning in the surface direction, the surface of the semiconductor layer 1 is dissolved again. If the surface layer of the semiconductor layer 1 is uniformly and sufficiently dissolved after the sapphire substrate 21 is peeled off, this step can be omitted.
  • the uneven surface of the support substrate 2 in which the uneven or striped grooves 3 are formed on one surface is formed on the semiconductor layer 1 as shown in FIG.
  • the unevenness or stripe-shaped groove 3 formed on the support substrate 2 is transferred to the surface layer portion of the semiconductor layer 1 by pressing.
  • the pressing of the support substrate 2 is preferably performed in a vacuum in order to prevent entrainment of bubbles.
  • the support substrate 22 is peeled off to obtain a product semiconductor light emitting device.
  • the method of manufacturing the semiconductor light emitting device of this example includes the step of forming the support substrate 2 in which the concave or convex grooves 3 are formed in the surface layer portion of the semiconductor layer 1 in a state where the surface layer portion is melted!
  • the unevenness or stripe-shaped grooves 3 for light scattering are transferred to the interface between the semiconductor layer 1 and the support substrate 2 so that the crystal quality of the semiconductor layer 1 is not adversely affected, and a high-quality semiconductor light-emitting element is stabilized.
  • LED Semiconductor light emitting device A, B with rated current value of 20 mA and emission wavelength of 460 nm, semiconductor light emitting device C with rated current value of 30 mA and emission wavelength of 460 nm, emission wavelength of 460 nm with rated current value of 15 mA
  • LED semiconductor light emitting device
  • the light emitting unevenness or the strip-shaped groove 3 was prepared and the light emitting amount of each semiconductor light emitting device was measured. As a result, as shown in Fig.
  • semiconductor light-emitting elements A and B with a rated current value of 20 mA are 75% to 113%
  • semiconductor light-emitting element C with a rated current value of 30 mA is 58%
  • the rated current value is 15 mA.
  • the semiconductor light emitting device D the amount of light increased by 115%, and it was found that the semiconductor light emitting device of the present invention is extremely effective in improving the light extraction efficiency.
  • FIG. 1 is a cross-sectional view of a semiconductor light emitting element according to an embodiment.
  • FIG. 2 is a flowchart showing a manufacturing procedure of a semiconductor light emitting device according to the present invention.
  • FIG. 3 is a table showing the effect of the semiconductor light emitting device according to the present invention in comparison with a semiconductor light emitting device having no irregularities or grooves.

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

【課題】半導体層の結晶品位が良好で光の取り出し効率が高いフリップチップ構造の半導体発光素子を容易かつ低コストに製造する方法を提供する。 【解決手段】表面が平滑に形成されたサファイア基板21の片面に半導体層1を形成する。半導体層1の電極形成面側にサポート基板22取り付ける。半導体層1の表層部分を溶融してサファイア基板21と半導体層1との界面からサファイア基板21を剥離し、半導体層を露出する。露出された半導体層1の表層部分が溶融されている状態で、当該半導体層1の表層部分に凹凸又はストライプ状の溝3が形成された支持基板2を押し付け、半導体層1の表層部分に支持基板2に形成された凹凸又はストライプ状の溝3を転写する。半導体層1とサポート基板22との界面からサポート基板22を剥離する。

Description

明 細 書
半導体発光素子の製造方法
技術分野
[0001] 本発明は、半導体発光素子の製造方法に係り、特に、半導体層の結晶品位が良 好で光の取り出し効率が高 、フリップチップ構造の半導体発光素子を容易かつ低コ ストに製造する方法に関する。
背景技術
[0002] 従来より、サファイア基板上に GaN系半導体層を形成してなるフリップチップ構造 の半導体発光素子が知られているが、この種の半導体発光素子は、サファイア基板 の屈折率が約 1. 8、 GaN系半導体層の屈折率が約 2. 5であるため、 GaN系半導体 層の内部に導波路が形成され、 GaN系半導体層から放射された光が効率的に外部 に放出されな 、と 、う問題を有して!/、る。
[0003] 力かる不都合を解決するための手段として、従来より、 GaN系半導体層の形成に 先立ってサファイア基板の半導体層形成側の面に微細な凹凸面であるテクスチユア 加工層を形成する技術 (例えば、特許文献 1参照。)や、サファイア基板の半導体層 形成側の面に直接微細な凹凸やストライプ状の溝を形成する技術 (例えば、特許文 献 2参照。)が提案されている。
[0004] これらの技術によれば、サファイア基板と GaN系半導体層との界面に形成される微 細な凹凸構造により GaN系半導体層力 の放射光が散乱されるので、反射による G aN系半導体層内での光の閉じこめが減少し、光の取り出し効率を向上できる。 特許文献 1:特開 2004 - 193619号公報
特許文献 1:特開 2005— 64492号公報
発明の開示
発明が解決しょうとする課題
[0005] し力しながら、特許文献 1, 2に記載の技術は、いずれも GaN系半導体層の下地で あるサファイア基板側に微細な凹凸を施すので、その表面に形成される GaN系半導 体層の結晶品位が劣化し、半導体層本来の内部量子効率が低下するという問題が ある。また、半導体層本来の内部量子効率は、サファイア基板の表面状態の僅かな 差で大きな影響を受けるので、高品質の半導体発光素子を安定に製造することが難 しいという問題もある。さら〖こ、サファイア基板は難加工性であるので、サファイア基板 に直接凹凸又はストライプ状の溝を形成する場合には、サファイア基板ひいては半 導体発光素子の生産性を高めることが難し 、と 、う問題もある。
[0006] 本発明は、力かる従来技術の不備を解決するためになされたものであり、その目的 は、半導体層の結晶品位が良好で光の取り出し効率が高いフリップチップ構造の半 導体発光素子を容易かつ低コストに製造する方法を提供することにある。
課題を解決するための手段
[0007] 本発明は、前記の課題を解決するため、第 1に、表面が平滑に形成されたサフアイ ァ基板の片面に半導体層を形成する工程、前記半導体層上に一時的に前記半導 体層を保持するサポート基板を取り付ける工程、前記半導体層の表層部分を溶融し て前記サファイア基板と前記半導体層との界面力 前記サファイア基板を剥離し、前 記半導体層を露出する工程、前記露出された半導体層の表層部分が溶融されてい る状態で、当該半導体層の表層部分に、前記半導体層から出射される光に対して透 明な支持基板を押し付け、前記半導体層の表層部分に当該支持基板に形成された 凹凸又はストライプ状の溝を転写する工程、及び前記半導体層と前記サポート基板 との界面力も前記サポート基板を剥離する工程、を含むという構成にした。
[0008] このように、表層部分が溶融されている状態で、半導体層の表層部分に凹凸又は ストライプ状の溝が形成された支持基板を押し付け、これら半導体層と支持基板の界 面に光散乱用の凹凸又はストライプ状の溝を転写すると、半導体層の結晶品質に何 ら悪影響を及ぼさないので、高品質な半導体発光素子を安定に製造することができ る。
[0009] また本発明は、第 2に、前記第 1の構成の半導体発光素子の製造方法において、 前記支持基板として非晶質無機誘電体を用いると ヽぅ構成にした。
[0010] 石英やガラスなどの非晶質無機誘電体は、サファイアに比べて加工しやすい材料 であるので、サファイア基板を用いる場合に比べて、支持基板ひいては半導体発光 素子の生産性を高めることができる。 [0011] また本発明は、第 3に、前記第 1又は第 2の構成の半導体発光素子の製造方法に おいて、前記半導体層に対する前記支持基板の押し付けを真空中で行うという構成 にした。
[0012] 真空中で作業を行うと、半導体層と支持基板との間に空気が巻き込まれにくくなる ので、不良品の発生や品質のばらつきを抑制でき、高品質の半導体発光素子の生 産性を高めることができる。
発明の効果
[0013] 本発明の半導体発光素子の製造方法は、表層部分が溶融されている状態で、半 導体層の表層部分に凹凸又はストライプ状の溝が形成された支持基板を押し付け、 これら半導体層と支持基板の界面に光散乱用の凹凸又はストライプ状の溝を転写す るので、半導体層の結晶品質に何ら悪影響が及ぼされず、高品質な半導体発光素 子を安定に製造することができる。
発明を実施するための最良の形態
[0014] まず、本発明により製造される半導体発光素子の一例を図 1に基づ!/、て説明する。
図 1は本発明により製造される半導体発光素子の断面図である。
[0015] この図に示すように、本例の半導体発光素子は、半導体層 1と、半導体層 1の光取 り出し面上に設けられた支持基板 2とから構成されており、支持基板 2の内面(半導 体層 1側)には、微細な凹凸又はストライプ状の溝 3が形成されている。凹凸や溝 3の 深さ及び幅は、半導体層 1から放射される光の波長と同等か、それよりもやや大きく 形成される。これにより、支持基板 2の内面で光を散乱させることができる。
[0016] 半導体層 1は、図 1に示すように、 n—GaN層 11と、発光層 12と、 p— GaN層 13と、 n—GaN層 11上に形成された n—電極 14と、 p— GaN層 13上に形成された p—電 極 15とからなる。なお、半導体層 1を構成する各層の積層構造については、図 1に示 すものに限定されるものではなぐ公知に属する任意の積層構造を有する半導体層 を形成することができる。また、半導体層 1の積層技術については、本発明の要旨で はなぐかつ公知に属するものであるので、本明細書においては説明を省略する。
[0017] 支持基板 2は、半導体層 1を保護するものであり、半導体層 1から出射される光に対 して透明で、適度な硬度を有する材料をもって形成される。支持基板 2の形成材料と しては、透明度が高くかつ単結晶サファイアに比べて格段に加工性に優れることから 、ガラスや石英をもって形成することが特に望ましい。微細な凹凸又はストライプ状の 溝 3は、フォトリソグラフィを応用したエッチングにより形成できる。
[0018] 以下、本発明に係る半導体発光素子の製造方法の一例を、図 2を用いて説明する
。図 2は本発明に係る半導体発光素子の製造手順を示すフロー図である。
[0019] まず、図 2 (a)に示すように、サファイア基板 21の片面に定法にしたがって、図示し ない発光層及び n—電極 14並びに p—電極 15を含む半導体層 1を形成する。次に、 図 2 (b)に示すように、半導体層 1上を、例えばガラス板など力もなるサポート基板 22 にて一時的にサポートする。次に、図 2 (c)に示すように、半導体層 1とサファイア基 板 21との界面に波長が 308nm又は 248nmのエキシマレーザ 23をフォーカスし、こ の状態を保ったままエキシマレーザ 23を半導体層 1の面方向にスキャンする。これに より、半導体層 1のサファイア基板 21との界面部分を溶解させ、図 2 (d)に示すように 、半導体層 1からサファイア基板 21を剥離する。しかる後に、図 2 (e)に示すように、 露出された半導体層 1の表面に波長が 308nm又は 248nmのエキシマレーザ 23を 再度フォーカスし、この状態を保ったままエキシマレーザ 23を半導体層 1の面方向に スキャンして、半導体層 1の表面を再度溶解させる。なお、サファイア基板 21の剥離 後に半導体層 1の表層部分が均一かつ十分に溶解している場合には、この工程を省 略することもできる。半導体層 1の表層部分が溶融されている状態で、図 2 (f)に示す ように、片面に凹凸又はストライプ状の溝 3が形成された支持基板 2の凹凸面を半導 体層 1に押し付け、半導体層 1の表層部分に支持基板 2に形成された凹凸又はストラ イブ状の溝 3を転写する。なお、支持基板 2の押し付けは、気泡の巻き込みを防止す るため、真空中で行うことが望ましい。最後に、図 2 (g)に示すように、サポート基板 22 を剥離し、製品である半導体発光素子を得る。
[0020] 本例の半導体発光素子の製造方法は、表層部分が溶融されて!、る状態で、半導 体層 1の表層部分に凹凸又はストライプ状の溝 3が形成された支持基板 2を押し付け 、これら半導体層 1と支持基板 2の界面に光散乱用の凹凸又はストライプ状の溝 3を 転写するので、半導体層 1の結晶品質に何ら悪影響が及ぼされず、高品質な半導体 発光素子を安定に製造することができる。 [0021] 定格電流値が 20mAで発光波長が 460nmの半導体発光素子 (LED) A, B、定格 電流値が 30mAで発光波長が 460nmの半導体発光素子 C、定格電流値が 15mA で発光波長が 460nmの半導体発光素子 Dについて、光散乱用の凹凸又はストライ プ状の溝 3があるものとないものを作製し、それぞれの半導体発光素子力も放出され る光の光量を測定した。その結果、図 3に示すように、定格電流値が 20mAの半導体 発光素子 A, Bについては 75%〜113%、定格電流値が 30mAの半導体発光素子 Cについては 58%、定格電流値が 15mAの半導体発光素子 Dについては 115%光 量が増加しており、本発明の半導体発光素子は、光の取り出し効率の向上に極めて 有効であることが分力つた。
図面の簡単な説明
[0022] [図 1]実施形態に係る半導体発光素子の断面図である。
[図 2]本発明に係る半導体発光素子の製造手順を示すフロー図である。
[図 3]本発明に係る半導体発光素子の効果を凹凸又は溝を有しない半導体発光素 子と比較して示す表図である。
符号の説明
[0023] 1 半導体層
2 支持部材
3 光散乱用の凹凸又は溝
12 発光層
21 サファイア基板
22 サポート基板
23 エキシマレーザ

Claims

請求の範囲
[1] 表面が平滑に形成されたサファイア基板の片面に半導体層を形成する工程、 前記半導体層上に一時的に前記半導体層を保持するサポート基板を取り付けるェ 程、
前記半導体層の表層部分を溶融して前記サファイア基板と前記半導体層との界面 カゝら前記サファイア基板を剥離し、前記半導体層を露出する工程、
前記露出された半導体層の表層部分が溶融されている状態で、当該半導体層の 表層部分に、前記半導体層から出射される光に対して透明な支持基板を押し付け、 前記半導体層の表層部分に当該支持基板に形成された凹凸又はストライプ状の溝 を転写する工程、
及び前記半導体層と前記サポート基板との界面力 前記サポート基板を剥離する 工程、
を含むことを特徴とする半導体発光素子の製造方法。
[2] 前記支持基板として、非晶質無機誘電体を用いたことを特徴とする請求項 1に記載 の半導体発光素子の製造方法。
[3] 前記半導体層に対する前記支持基板の押し付けを真空中で行うことを特徴とする 請求項 1に記載の半導体発光素子の製造方法。
[4] 前記半導体層に対する前記支持基板の押し付けを真空中で行うことを特徴とする 請求項 2に記載の半導体発光素子の製造方法。
PCT/JP2007/060452 2006-05-23 2007-05-22 半導体発光素子の製造方法 WO2007136065A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2008516702A JPWO2007136065A1 (ja) 2006-05-23 2007-05-22 半導体発光素子の製造方法
DE112007001207T DE112007001207T5 (de) 2006-05-23 2007-05-22 Verfahren zum Herstellen eines lichtemittierenden Halbleiterelements
US12/275,823 US20090081821A1 (en) 2006-05-23 2008-11-21 Method of manufacturing semiconductor light-emitting element

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006-142935 2006-05-23
JP2006142935 2006-05-23

Publications (1)

Publication Number Publication Date
WO2007136065A1 true WO2007136065A1 (ja) 2007-11-29

Family

ID=38723378

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/060452 WO2007136065A1 (ja) 2006-05-23 2007-05-22 半導体発光素子の製造方法

Country Status (7)

Country Link
US (1) US20090081821A1 (ja)
JP (1) JPWO2007136065A1 (ja)
KR (1) KR20090014215A (ja)
CN (1) CN101449400A (ja)
DE (1) DE112007001207T5 (ja)
TW (1) TW200807760A (ja)
WO (1) WO2007136065A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011508441A (ja) * 2007-12-27 2011-03-10 オスラム オプト セミコンダクターズ ゲゼルシャフト ミット ベシュレンクテル ハフツング 放射放出体およびその製造方法
JP2011529267A (ja) * 2008-07-24 2011-12-01 フィリップス ルミレッズ ライティング カンパニー リミテッド ライアビリティ カンパニー 窓層及び光指向構造を含む半導体発光装置
JP2011258675A (ja) * 2010-06-07 2011-12-22 Toshiba Corp 光半導体装置
CN101794848B (zh) * 2009-01-29 2012-09-05 索尼公司 转移装置的方法和制造显示设备的方法
JP2018010898A (ja) * 2016-07-11 2018-01-18 株式会社ディスコ 発光ダイオードチップの製造方法及び発光ダイオードチップ

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101039970B1 (ko) * 2010-02-11 2011-06-09 엘지이노텍 주식회사 반도체층 형성방법 및 발광 소자 제조방법
KR101702943B1 (ko) * 2010-10-29 2017-02-22 엘지이노텍 주식회사 발광소자의 제조방법
CN102610706B (zh) * 2011-01-24 2016-03-02 晶能光电(江西)有限公司 铟镓铝氮基发光器件制造过程中的应力调节方法
WO2012100647A1 (zh) * 2011-01-24 2012-08-02 晶能光电(江西)有限公司 缓解铟镓铝氮薄膜应力的半导体器件的制造方法
CN104538304A (zh) * 2014-12-24 2015-04-22 中国科学院半导体研究所 倒装结构的氮化镓基高电子迁移率晶体管的制作方法
CN104538303A (zh) * 2014-12-24 2015-04-22 中国科学院半导体研究所 转移衬底的氮化镓基高电子迁移率晶体管制作的方法
US10217914B2 (en) 2015-05-27 2019-02-26 Samsung Electronics Co., Ltd. Semiconductor light emitting device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005047718A (ja) * 2003-07-28 2005-02-24 Kyocera Corp 半導体素子用単結晶サファイア基板とその製造方法及び半導体発光素子
JP2005064247A (ja) * 2003-08-12 2005-03-10 Sony Corp 半導体発光素子及びその製造方法
JP2006041479A (ja) * 2004-06-24 2006-02-09 Toyoda Gosei Co Ltd 発光素子およびその製造方法
JP2006066442A (ja) * 2004-08-24 2006-03-09 Kyocera Corp 半導体素子用単結晶サファイア基板とその製造方法及び半導体発光素子
JP2006100518A (ja) * 2004-09-29 2006-04-13 Toyoda Gosei Co Ltd 基板表面処理方法及びiii族窒化物系化合物半導体発光素子の製造方法。

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6071795A (en) * 1998-01-23 2000-06-06 The Regents Of The University Of California Separation of thin films from transparent substrates by selective optical processing
US7071494B2 (en) 2002-12-11 2006-07-04 Lumileds Lighting U.S. Llc Light emitting device with enhanced optical scattering
JP5142523B2 (ja) * 2003-06-04 2013-02-13 チェオル ユー,ミュング 縦型構造複合半導体装置
JP2005064492A (ja) 2003-07-28 2005-03-10 Kyocera Corp 単結晶サファイア基板とその製造方法及び半導体発光素子
US7569863B2 (en) * 2004-02-19 2009-08-04 Panasonic Corporation Semiconductor light emitting device
US7560294B2 (en) * 2004-06-07 2009-07-14 Toyoda Gosei Co., Ltd. Light emitting element and method of making same
US8685764B2 (en) * 2005-01-11 2014-04-01 SemiLEDs Optoelectronics Co., Ltd. Method to make low resistance contact
US7727790B2 (en) * 2007-01-30 2010-06-01 Goldeneye, Inc. Method for fabricating light emitting diodes
US20080258165A1 (en) * 2007-04-23 2008-10-23 Goldeneye, Inc. Light emitting diode chip

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005047718A (ja) * 2003-07-28 2005-02-24 Kyocera Corp 半導体素子用単結晶サファイア基板とその製造方法及び半導体発光素子
JP2005064247A (ja) * 2003-08-12 2005-03-10 Sony Corp 半導体発光素子及びその製造方法
JP2006041479A (ja) * 2004-06-24 2006-02-09 Toyoda Gosei Co Ltd 発光素子およびその製造方法
JP2006066442A (ja) * 2004-08-24 2006-03-09 Kyocera Corp 半導体素子用単結晶サファイア基板とその製造方法及び半導体発光素子
JP2006100518A (ja) * 2004-09-29 2006-04-13 Toyoda Gosei Co Ltd 基板表面処理方法及びiii族窒化物系化合物半導体発光素子の製造方法。

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011508441A (ja) * 2007-12-27 2011-03-10 オスラム オプト セミコンダクターズ ゲゼルシャフト ミット ベシュレンクテル ハフツング 放射放出体およびその製造方法
JP2011529267A (ja) * 2008-07-24 2011-12-01 フィリップス ルミレッズ ライティング カンパニー リミテッド ライアビリティ カンパニー 窓層及び光指向構造を含む半導体発光装置
CN101794848B (zh) * 2009-01-29 2012-09-05 索尼公司 转移装置的方法和制造显示设备的方法
JP2011258675A (ja) * 2010-06-07 2011-12-22 Toshiba Corp 光半導体装置
US8754429B2 (en) 2010-06-07 2014-06-17 Kabushiki Kaisha Toshiba Optical semiconductor device and method for manufacturing same
US8981412B2 (en) 2010-06-07 2015-03-17 Kabushiki Kaisha Toshiba Optical semiconductor device and method for manufacturing same
JP2018010898A (ja) * 2016-07-11 2018-01-18 株式会社ディスコ 発光ダイオードチップの製造方法及び発光ダイオードチップ

Also Published As

Publication number Publication date
CN101449400A (zh) 2009-06-03
JPWO2007136065A1 (ja) 2009-10-01
TW200807760A (en) 2008-02-01
US20090081821A1 (en) 2009-03-26
KR20090014215A (ko) 2009-02-06
DE112007001207T5 (de) 2009-04-02

Similar Documents

Publication Publication Date Title
WO2007136065A1 (ja) 半導体発光素子の製造方法
US20230275185A1 (en) Highly efficient gallium nitride based light emitting diodes via surface roughening
JP5556657B2 (ja) Iii族窒化物半導体発光素子の製造方法及びiii族窒化物半導体発光素子、並びにランプ
US7439091B2 (en) Light-emitting diode and method for manufacturing the same
JP5054366B2 (ja) ナノ構造物が形成された基板の製造方法及び発光素子並びにその製造方法
TWI423473B (zh) 形成具有排熱結構的垂直結構發光二極體的方法
KR101282775B1 (ko) 수직형 발광 소자 및 그 제조방법
US7485482B2 (en) Method for manufacturing vertical group III-nitride light emitting device
US8753909B2 (en) Light-emitting device and manufacturing method thereof
US20050156175A1 (en) High quality nitride semiconductor thin film and method for growing the same
US8710530B2 (en) Light emitted diode
JP2007087973A (ja) 窒化物半導体素子の製法およびその方法により得られる窒化物半導体発光素子
JP2007059418A (ja) 窒化ガリウム系化合物半導体発光素子
JP2009054882A (ja) 発光装置の製造方法
JPWO2007136064A1 (ja) 半導体発光素子及びその製造方法
TW201036204A (en) Light emitting device having pillar structure with hollow structure and the forming method thereof
WO2006041134A1 (ja) 窒化化合物半導体素子およびその製造方法
TW201411875A (zh) 在基底成長iii-v族化合物層的方法及具有該iii-v族化合物層的半導體裝置與照明裝置
TWI416763B (zh) A light-emitting element, a method of manufacturing the same, and a light-emitting device
JP2009500872A (ja) 光抽出が改善したレーザリフトオフled
JP2005064426A (ja) 窒化物系半導体素子の製造方法
KR20080089860A (ko) 반도체 발광소자 및 반도체 발광소자의 제조 방법
TWI288492B (en) Light emitting diode and the method for manufacturing the same
KR100900525B1 (ko) 광추출 효율을 높인 발광다이오드 소자 및 이의 제조방법
TWM323689U (en) Bump-patterned structure on crystal-growing surface of nitride-system light-emitting element

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200780018659.8

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07743886

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2008516702

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 1020087031102

Country of ref document: KR

RET De translation (de og part 6b)

Ref document number: 112007001207

Country of ref document: DE

Date of ref document: 20090402

Kind code of ref document: P

122 Ep: pct application non-entry in european phase

Ref document number: 07743886

Country of ref document: EP

Kind code of ref document: A1