TWI841015B - 用於測試模式的記憶體位址產生器、方法、測試裝置與記憶體裝置 - Google Patents

用於測試模式的記憶體位址產生器、方法、測試裝置與記憶體裝置 Download PDF

Info

Publication number
TWI841015B
TWI841015B TW111140324A TW111140324A TWI841015B TW I841015 B TWI841015 B TW I841015B TW 111140324 A TW111140324 A TW 111140324A TW 111140324 A TW111140324 A TW 111140324A TW I841015 B TWI841015 B TW I841015B
Authority
TW
Taiwan
Prior art keywords
memory
count value
address
row address
row
Prior art date
Application number
TW111140324A
Other languages
English (en)
Other versions
TW202418291A (zh
Inventor
蔡文浩
Original Assignee
新唐科技股份有限公司
Filing date
Publication date
Application filed by 新唐科技股份有限公司 filed Critical 新唐科技股份有限公司
Priority to CN202211526741.4A priority Critical patent/CN117931683A/zh
Priority to US18/326,532 priority patent/US20240231992A9/en
Application granted granted Critical
Publication of TWI841015B publication Critical patent/TWI841015B/zh
Publication of TW202418291A publication Critical patent/TW202418291A/zh

Links

Images

Abstract

一種用於測試模式的記憶體位址產生器,其包括列位址亂數計數器、行位址亂數計數器以及控制單元。列位址亂數計數器接收計數信號以更新第一計數值,根據第一計數值產生列位址亂數,並將列位址亂數作為列位址輸出給記憶體。行位址亂數計數器接收計數信號以更新第二計數值,根據第二計數值產生行位址亂數,並將行位址亂數作為行位址輸出給記憶體。控制單元用於控制是否結束測試模式及設定第一計數值與第二計數值。相鄰兩次產生的兩個列位址之間的差異值大於等於2,以及相鄰兩次產生的兩個行位址之間的差異值大於等於2。

Description

用於測試模式的記憶體位址產生器、方法、測試裝置與記憶 體裝置
本發明涉及一種記憶體的測試技術,且特別是有關於一種可以檢測到相鄰記憶體單元(adjacent memory cells)之外的故障且可以快速測試記憶體的記憶體位址產生器、測試裝置與記憶體裝置。
對記憶體而言,記憶體具有數萬個記憶體單元,很難確保每一個記憶體單元都是正常無缺陷,因此,記憶體出場或記憶體在使用前,都會進行記憶體測試。換言之,記憶體裝置會有一個測試模式,以測試記憶體單元是否有缺陷故障,並且將缺陷故障的記憶體單元標記後,使用冗餘的記憶體單元取代被標記的記憶體單元,或者,僅是不再使用被標記的記憶體單元。
請參照圖1,圖1是現有技術的記憶體裝置的方塊圖。如圖1所示,記憶體裝置1包括記憶體11、多工器12、測試裝置13、處理核心14與匯流排介面15,其中記憶體11電性連接多工器12、測試裝置13與處理核心14,處理核心14則電性連接多工器12與匯流排介面15。在一般模式下,多工器12會選取處理核心14傳送的寫入指令、寫入資料與讀取指令給記憶體11,且處理核心14會接收記憶體11因應讀取指令回傳的讀取資料,其中讀取指令與寫入 指令的每一者包括有記憶體位址,且寫入指令、讀取指令與寫入資料通常是因應匯流排介面15所連接的外部裝置的存取需求而產生。
在測試模式下,多工器12選取測試裝置13傳送的寫入指令、寫入資料與讀取指令給記憶體11。於圖1中,測試裝置13是內建自我測試(BIST)的記憶體測試裝置,但測試裝置13也可以是外接的記憶體測試裝置,而不是記憶體裝置1的元件之一。測試裝置13具有記憶體位址產生器與測試資料產生器,測試裝置13用於根據產生的記憶體位址產生用於測試記憶體11的寫入指令與寫入資料,記憶體11根據寫入指令將對應記憶體位址的記憶體單元寫入上述寫入資料。接著,測試裝置13產生讀取指令,以獲取對應記憶體位址的記憶體單元的讀取資料,從而判斷記憶體單元是否無故障缺陷。
請接著參照圖1與圖2,圖2是現有技術之測試裝置的記憶體位址產生器依時序產生之多個記憶體位址的示意圖。如圖2所示,記憶體11共有64個記憶體單元,記憶體單元上標示的數字為被選取的順序,其中0表示第一個被選取,63表示最後一個被選取。換言之,在此例子中,記憶體位址產生器產生的多個記憶體位址依時序是分別對應挑選第一列第一行、第一列第二行、...、第一列第八行、第二列第一行、第二列第二行、...、第八列第八行的記憶體單元。然而,於多數情況下,前後兩次測試是在同一條字元線的相鄰兩條位元線的記憶體單元做測試,因此,很難檢測出存取時間超出規範的記憶體單元,且僅能檢測本地相鄰兩個記憶體單元的硬體缺陷。
請接著參照圖1與圖3,圖3是現有技術之測試裝置的記憶體位址產生器依時序產生之多個記憶體位址的另一示意圖。如圖3所示,記憶體11共有64個記憶體單元,記憶體單元上標示的數字為被選取的順序,其中0表示第一個被選取,18表示第19個被選取,其餘依此類推。在此例子中,記憶體位址產生器在前後兩次測試中所選取的記憶體單元的字元線與位元線的差異 索引值都為1,也就是前一次測試的記憶體單元與後一次測試的記憶體單元相差了一行一列。圖3的作法仍與圖2的作法有同樣的技術問題,即圖3依然難以檢測出存取時間超出規範的記憶體單元,且僅能檢測本地相鄰兩個記憶體單元的硬體缺陷。有鑑於此,需要一種用於測試模式下的記憶體產生機制,以解決上述技術問題。
為了達到本發明的至少一個目的,本發明提供一種用於測試模式的記憶體位址產生器,其包括列位址亂數計數器、行位址亂數計數器以及控制單元,其中控制單元電性連接行位址亂數計數器與列位址亂數計數器。列位址亂數計數器用於接收計數信號以更新第一計數值,根據第一計數值產生列位址亂數,並將列位址亂數作為列位址輸出給記憶體。行位址亂數計數器用於接收計數信號以更新第二計數值,根據第二計數值產生行位址亂數,並將行位址亂數作為行位址輸出給記憶體,其中列位址與行位址構成記憶體位址。在第一計數值與第二計數值分別為第一特定值與第二特定值時,控制單元結束測試模式,以及在第一計數值為第一特定值但第二計數值不為第二特定值時,設定列位址亂數計數器的第一計數值與行位址亂數計數器的第二計數值。列位址亂數計數器與行位址亂數計數器係採用循環計數(cyclic count),相鄰兩次產生的兩個列位址之間的差異值大於等於2,以及相鄰兩次產生的兩個行位址之間的差異值大於等於2。
為了達到本發明的至少一個目的,本發明提供一種用於測試模式的測試裝置,其包前述的記憶體位址產生器以及測試器,其中測試器電性連接記憶體位址產生器。測試器用於產生用於測試記憶體的寫入指令與寫入資料,以讓記憶體根據寫入指令將寫入資料寫入到對應於記憶體位址的記憶體單元, 以及用於獲取記憶體根據讀取指令輸出的讀取資料,以進一步地檢測對應於記憶體位址的記憶體單元是否無缺陷故障。
為了達到本發明的至少一個目的,本發明提供一種記憶體裝置,其包括前述測試裝置與記憶體。
為了達到本發明的至少一個目的,本發明提供一種用於測試模式的記憶體位址產生方法,其包括以下步驟:使用列位址亂數計數器接收計數信號以更新第一計數值,根據第一計數值產生列位址亂數,並將列位址亂數作為列位址輸出給記憶體;使用行位址亂數計數器接收計數信號以更新第二計數值,根據第二計數值產生行位址亂數,並將行位址亂數作為行位址輸出給記憶體,其中列位址與行位址構成記憶體位址;以及使用控制單元以在第一計數值與第二計數值分別為第一特定值與第二特定值時,結束測試模式,以及在第一計數值為第一特定值但第二計數值不為第二特定值時,設定列位址亂數計數器的第一計數值與行位址亂數計數器的第二計數值;其中列位址亂數計數器與行位址亂數計數器係採用循環計數,相鄰兩次產生的兩個列位址之間的差異值大於等於2,以及相鄰兩次產生的兩個行位址之間的差異值大於等於2。
綜上所述,本發明實施例提供的記憶體位址產生器、測試裝置與記憶體裝置能夠檢測到相鄰記憶體單元之外的故障以及檢測是否有記憶體單元的存取時間超出規範,而且,上述檢測時間相較於先前技術也較為快速。
為了進一步理解本發明的技術、手段和效果,可以參考以下詳細描述和附圖,從而可以徹底和具體地理解本發明的目的、特徵和概念。然而,以下詳細描述和附圖僅用於參考和說明本發明的實現方式,其並非用於限制本發明。
1:記憶體裝置
11:記憶體
12:多工器
13:測試裝置
14:處理核心
15:匯流排介面
2:測試裝置
21:測試器
211:測試資料產生器
212:記憶體單元檢測器
22:記憶體位址產生器
221:行位址亂數計數器
222:列位址亂數計數器
223:控制單元
S61~S66:步驟
提供的附圖用以使本發明所屬技術領域具有通常知識者可以進一步理解本發明,並且被併入與構成本發明的說明書的一部分。附圖示出了本發明的示範實施例,並且用以與本發明的說明書一起用於解釋本發明的原理。
圖1是現有技術的記憶體裝置的方塊圖。
圖2是現有技術之測試裝置的記憶體位址產生器依時序產生之多個記憶體位址的示意圖。
圖3是現有技術之測試裝置的記憶體位址產生器依時序產生之多個記憶體位址的另一示意圖。
圖4是本發明實施例之測試裝置的方塊圖。
圖5是本發明實施例之測試裝置的記憶體位址產生器依時序產生之多個記憶體位址的示意圖。
圖6是本發明實施例之測試裝置的記憶體位址產生器依時序產生之多個記憶體位址的另一示意圖。
圖7是本發明實施例之記憶體位址產生方法的流程圖。
現在將詳細參考本發明的示範實施例,其示範實施例會在附圖中被繪示出。在可能的情況下,在附圖和說明書中使用相同的元件符號來指代相同或相似的部件。另外,示範實施例的做法僅是本發明的設計概念的實現方式的一者,下述的該等示範皆非用於限定本發明。
於本發明實施例中,提出了一種記憶體位址產生機制,其主要使用亂數計數器來產生記憶體位址,使得前後兩次產生的記憶體位址的列位址的差異量大於等於2,以及前後兩次產生的記憶體位址的行位址的差異量大於等於 2,如此一來除了可以檢測到相鄰記憶體單元之外的故障,還可以快速測試記憶體,甚至還可以檢測出是否有記憶體單元的存取時間超出規範。
請參照圖1與圖4,圖4是本發明實施例之測試裝置的方塊圖。圖4的測試裝置2可以用於取代圖1的測試裝置13,且測試裝置2一樣可以是內建自我測試(BIST)的記憶體測試裝置,當然,在其他實施例中,測試裝置2也可能是外部的記憶體測試裝置。在以圖4測試裝置2取代圖1的測試裝置13後,即實現本發明實施例提出的記憶體裝置。簡單地說,在本發明一個實施例中,記憶體裝置可以包括圖4的測試裝置2以及圖1的記憶體11、多工器12、處理核心14與匯流排介面15,其中記憶體11電性連接多工器12、測試裝置2與處理核心14,處理核心14則電性連接多工器12與匯流排介面15。
請接著只參照圖4,測試裝置2包括測試器21以及記憶體位址產生器22,其中測試器21電性連接記憶體位址產生器22。測試器21用於產生用於測是記憶體11的寫入指令與寫入資料,以讓記憶體11根據寫入指令將寫入資料寫入到對應於記憶體位址的記憶體單元,以及用於獲取記憶體11根據讀取指令輸出的讀取資料,以進一步地檢測對應於記憶體位址的記憶體單元是否無缺陷故障。進一步地,測試器21包括測試資料產生器211與記憶體單元檢測器212。測試資料產生器211用於產生用於測試記憶體11的寫入指令與寫入資料,以讓記憶體11根據寫入指令將寫入資料寫入到對應於記憶體位址的記憶體單元。記憶體單元檢測器212用以獲取記憶體根據讀取指令輸出的讀取資料,以進一步地檢測對應於記憶體位址的記憶體單元是否無缺陷故障。
記憶體位址產生器22是在測試模式下產生記憶體位址,但在一般模式下則不會用來產生記憶體位址。記憶體位址產生器22包括行位址亂數計數器221、列位址亂數計數器222以及控制單元223,其中控制單元223電性連接行位址亂數計數器221與列位址亂數計數器222。列位址亂數計數器222用於接收計 數信號以更新第一計數值i。計數信號通常可以使用時脈信號CLK,且第一計數值i的更新是由時脈信號CLK的正緣觸發,但本發明不以此為限制。列位址亂數計數器222根據第一計數值i產生列位址亂數Ri,並將列位址亂數Ri作為列位址輸出給記憶體11,其中i為0至N的正整數,以及N為列位址亂數計數器222的最大計數值。
行位址亂數計數器221用於接收計數信號(例如,時脈信號CLK)以更新第二計數值k。行位址亂數計數器221根據第二計數值k產生行位址亂數Ck,並將行位址亂數Ck作為行位址輸出給記憶體11,其中k為0至M的正整數,以及M為行位址亂數計數器221的最大計數值,在本發明實施例中,可以將M與N設計成一樣的,即M=N,但本發明不以此為限制,M與N的數值取決記憶體11的多個記憶體單元組成的陣列尺寸,即多個記憶體單元11的陣列尺寸為N列M行,則行位址亂數計數器221與列位址亂數計數器222的最大計數值分別為M與N。
列位址亂數計數器222與行位址亂數計數器221係採用循環計數(cyclic count),也就是說,當第一計數值i數到N時,再次計數更新的第一計數值i為0,以及當第二計數值k數到M時,再次計數更新的第二計數值k為0。再者,在本發明實施例中,以列位址亂數計數器222與行位址亂數計數器221皆使用正數計數(即每次計數值加一),但在其他實施例中,列位址亂數計數器222與行位址亂數計數器221也可改成皆使用倒數計數(即每次計數值減一)。或者,在其他實施例中,列位址亂數計數器222與行位址亂數計數器221的一者使用正數計數,而列位址亂數計數器222與行位址亂數計數器221的另一者使用倒數計數。為了方便說明,以下例子是以列位址亂數計數器222與行位址亂數計數器221皆使用正數計數(即每次計數值加一)為例說明,但本發明不限制於此。
另外,為了可以檢測到相鄰記憶體單元之外的故障,甚至還可以檢測出是否有記憶體單元的存取時間超出規範,設計上需要使得相鄰兩次產生的兩個列位址之間的差異值大於等於2,以及使得相鄰兩次產生的兩個行位址之間的差異值大於等於2。進一步地說,為了使相鄰兩次產生的兩個列位址之間的差異值大於等於2,以及使相鄰兩次產生的兩個行位址之間的差異值大於等於2,可以設計成相鄰兩次產生的所述兩個列位址之間的漢明距離(Hamming distance)大於等於2,以及設計成相鄰兩次產生的所述兩個列位址之間的漢明距離大於等於2。換言之,Rj與Rj+1的漢明距離大於等於2,以及與R0、RN的漢明距離大於等於2;Cx與Cx+1的漢明距離大於等於2,以及與C0、CM的漢明距離大於等於2,其中x為0至M-1的整數。
再者,在第一計數值i與第二計數值k分別為第一特定值與第二特定值(在於第一計數值i與第二計數值k的初始值為0的情況下,可以設計第一特定值與第二特定值分別為N與M-1)時,控制單元223結束測試模式,也就是(N+1)行(M+1)列的陣列中之每一個記憶體單元都被測試時,則控制單元223結束測試模式。在第一計數值為第一特定值但第二計數值不為第二特定值(在於第一計數值i與第二計數值k的初始值為0的情況下,可以設計第一特定值與第二特定值分別為N與M-1)時,控制單元223設定列位址亂數計數器222的第一計數值i與行位址亂數計數器221的第二計數值k。
舉例來說,第一計數值i與第二計數值k的初始值為0,當第一計數值i與第二計數值k由0數到N後,控制單元223將第一計數值i與第二計數值k需要重新設定成0與1。接著,第一計數值i由0數到N且第二計數值k由1數到N、0(註:循環計數)後,控制單元223將第一計數值i與第二計數值k需要重新設定k設定成0與2,其餘後面重新設定與計數的細節則可以依此類推。在將第一計數值i與第二計數值k重新設定成0與M後,第一計數值i由0數到N且第二計數值k由 M、0計數到M-1,接著,因N行M列的陣列中之每一個記憶體單元都已被測試,故控制單元223結束測試模式。
請參照圖5,圖5是本發明實施例之測試裝置的記憶體位址產生器依時序產生之多個記憶體位址的示意圖,其中記憶體單元上標示的數字為被選取的順序,0表示第一個被選取,63表示最後一個被選取。於圖5實施例中,以M=N=7為例說明,也就是記憶體11具有8行8列的記憶體單元(共64個)。於此實施例中,第一計數值i由0數到N的列位址亂數Ri分別為R0={101}、R1={000}、R2={011}、R3={110}、R4={001}、R5={100}、R6={111}與R7={010},且為了減化設計複雜度與儲存空間,將列位址亂數Ck設計成Ck=RN-k(k為0至N的整數),因此第二計數值k由0數到N的行位址亂數Ck分別為C0={010}、C1={111}、C2={100}、C3={001}、C4={110}、C5={011}、C6={000}與C7={101}。另外,R0與R7彼此完全反相,R1與R6彼此完全反相,R2與R5彼此完全反相,以及,R3與R4彼此完全反相,因此,只要使用儲存空間儲存R0~R3,即可以產生R0~R7與C0~C7
依照上述做法,在測試模式下產生的記憶體位址會是R0C0、R1C1、R2C2、R3C3、R4C4、R5C5、R6C6、R7C7、R0C1、R1C2、R2C3、R3C4、R4C5、R5C6、R6C7、R7C0、R0C2、R1C3、R2C4、R3C5、R4C6、R5C7、R6C0、R7C1、...、R0C7、R1C0、R2C1、R3C2、R4C3、R5C4、R6C5、R7C6。對應上述這些記憶體位址,第一個被選取是第六列第三行的記憶體單元,第二個被選取的是第一列第八行的記憶體單元,第三個被選取的是第四列第五行的記憶體單元,由上面可以知悉,相鄰兩次產生的兩個列位址之間的差異值大於等於2,以及相鄰兩次產生的兩個行位址之間的差異值大於等於2,因此,本發明可以檢測到相鄰記憶體單元之外的故障,還可以快速測試記憶體,甚至還可以檢測出是否有記憶體單元的存取時間超出規範。
請接著參照圖6,圖6是本發明實施例之測試裝置的記憶體位址產生器依時序產生之多個記憶體位址的另一示意圖,其中記憶體單元上標示的數字為被選取的順序,0表示第一個被選取,63表示最後一個被選取。於圖6實施例中,以M=N=7為例說明,也就是記憶體11具有8行8列的記憶體單元(共64個)。於此實施例中,第一計數值i由0數到N的列位址亂數Ri分別為R0={010}、R1={111}、R2={100}、R3={001}、R4={110}、R5={011}、R6={000}與R7={101},第二計數值k由0數到N的行位址亂數Ck分別為C0={011}、C1={111}、C2={001}、C3={100}、C4={110}、C5={010}、C6={000}與C7={101}。
依照上述做法,在測試模式下產生的記憶體位址會是R0C0、R1C1、R2C2、R3C3、R4C4、R5C5、R6C6、R7C7、R0C1、R1C2、R2C3、R3C4、R4C5、R5C6、R6C7、R7C0、R0C2、R1C3、R2C4、R3C5、R4C6、R5C7、R6C0、R7C1、...、R0C7、R1C0、R2C1、R3C2、R4C3、R5C4、R6C5、R7C6。對應上述這些記憶體位址,第一個被選取是第三列第四行的記憶體單元,第二個被選取的是第八列第八行的記憶體單元,第三個被選取的是第五列第二行的記憶體單元,由上面可以知悉,相鄰兩次產生的兩個列位址之間的差異值大於等於2,以及相鄰兩次產生的兩個行位址之間的差異值大於等於2,因此,本發明可以檢測到相鄰記憶體單元之外的故障,還可以快速測試記憶體,甚至還可以檢測出是否有記憶體單元的存取時間超出規範。
最後,請參照圖7,圖7是本發明實施例之記憶體位址產生方法的流程圖。圖7的記憶體位址產生方法可以由圖4的記憶體位址產生器22來執行。在步驟S61中,初始化行位址亂數計數器與列位址亂數計數器的計數值,例如將行位址亂數計數器與列位址亂數計數器的計數值初始化為0。在步驟S62中,獲取行位址亂數計數器輸出的行位址信號與列位址亂數計數器輸出的列位 址信號以組成用於測試模式下的記憶體位址,其中此記憶體位址用於產生寫入指令與讀取指令,以進行記憶體的測試。
在步驟S63中,判斷列位址亂數計數器與行位址亂數計數器的計數值是否分別為第一特定值與第二特定值,即判斷每一個記憶體單元是否被選取以進行測試。若列位址亂數計數器與行位址亂數計數器的計數值分別到達第一特定值與第二特定值,則結束記憶體位址產生方法,並進而結束測試模式。若列位址亂數計數器與行位址亂數計數器的計數值未分別為第一特定值與第二特定值,則執行步驟S64。在步驟S64中,判斷列位址亂數計數器的計數值是否為第一特定值。如果是,則表示列位址亂數計數器的計數值已經數到最大計數值,且要重新設定列位址亂數計數器與行位址亂數計數器的計數值,故須執行步驟S66,否則則執行步驟S65。在步驟S65,列位址亂數計數器與行位址亂數計數器進行計數,以更新計數值,並回到步驟S62。在步驟S66中,設定列位址亂數計數器與行位址亂數計數器的計數值,並回到步驟S62。
綜合以上所述,本發明實施例提供的記憶體位址產生器、測試裝置與記憶體裝置主要使用亂數計數器來產生記憶體位址,使得前後兩次產生的記憶體位址的列位址的差異量大於等於2,以及前後兩次產生的記憶體位址的行位址的差異量大於等於2,如此一來除了可以檢測到相鄰記憶體單元之外的故障,還可以快速測試記憶體,甚至還可以檢測出是否有記憶體單元的存取時間超出規範。再者,本發明的實現方式並不需要複雜硬體電路,故不會有太大的成本問題,也不會使得原有的記憶體裝置之晶片面積變得太大。
應當理解,本文描述的示例和實施例僅用於說明目的,並且鑑於其的各種修改或改變將被建議給本領域技術人員,並且將被包括在本申請的精神和範圍以及所附權利要求的範圍內。
2:測試裝置
21:測試器
211:測試資料產生器
212:記憶體單元檢測器
22:記憶體位址產生器
221:行位址亂數計數器
222:列位址亂數計數器
223:控制單元

Claims (10)

  1. 一種用於測試模式的記憶體位址產生器,包括:列位址亂數計數器,用於接收計數信號以更新第一計數值,根據所述第一計數值產生列位址亂數,並將所述列位址亂數作為列位址輸出給記憶體;行位址亂數計數器,用於接收所述計數信號以更新第二計數值,根據所述第二計數值產生行位址亂數,並將所述行位址亂數作為行位址輸出給所述記憶體,其中所述列位址與所述行位址構成記憶體位址;以及控制單元,電性連接所述行位址亂數計數器與所述列位址亂數計數器,其中在所述第一計數值與所述第二計數值分別為第一特定值與第二特定值時,所述控制單元結束所述測試模式,以及在所述第一計數值為所述第一特定值但所述第二計數值不為所述第二特定值時,所述控制單元設定所述列位址亂數計數器的所述第一計數值與所述行位址亂數計數器的所述第二計數值;其中所述列位址亂數計數器與所述行位址亂數計數器係採用循環計數(cyclic count),相鄰兩次產生的兩個所述列位址之間的差異值大於等於2,以及相鄰兩次產生的兩個所述行位址之間的差異值大於等於2。
  2. 如請求項1所述的記憶體位址產生器,其中所述第一計數值由0計數到所述第一特定值N對應的多個列位址亂數分別依序為R0、R1、...、RN,以及所述第二計數值由0計數到N對應的多個列位址亂數分別依序為C0、C1、...、CN,其中Ci=RN-i,i為0至N的整數,以及N為所述列位址亂數計數器與所述行位址亂數計數器的最大計數值。
  3. 如請求項2所述的記憶體位址產生器,其中所述列位址亂數計數器與所述行位址亂數計數器皆採用正數計數或倒數計數,或者,所述列位址亂 數計數器與所述行位址亂數計數器分別採用所述正數計數與所述倒數計數,或者,所述列位址亂數計數器與所述行位址亂數計數器分別採用所述倒數計數與所述正數計數。
  4. 如請求項3所述的記憶體位址產生器,其中所述列位址亂數計數器與所述行位址亂數計數器皆採用所述正數計數,所述第一特定值為N,所述第二特定值為N-1,以及所述第一計數值與所述第二計數值的初始值皆為0。
  5. 一種用於測試模式的測試裝置,包括:如請求項1~4其中一項所述的記憶體位址產生器;以及測試器,電性連接所述記憶體位址產生器,用於產生用於測試所述記憶體的寫入指令與寫入資料,以讓所述記憶體根據所述寫入指令將所述寫入資料寫入到對應於所述記憶體位址的記憶體單元,以及用於獲取所述記憶體根據讀取指令輸出的讀取資料,以進一步地檢測對應於所述記憶體位址的所述記憶體單元是否無缺陷故障。
  6. 如請求項5所述的測試裝置,其中所述測試器包括:測試資料產生器,用於產生所述寫入指令與所述寫入資料,以讓所述記憶體根據所述寫入指令將所述寫入資料寫入到對應於所述記憶體位址的記憶體單元;以及記憶體單元檢測器,用以獲取所述記憶體根據所述讀取指令輸出的所述讀取資料,以進一步地檢測對應於所述記憶體位址的所述記憶體單元是否無缺陷故障。
  7. 一種記憶體裝置,包括:測試裝置,包括: 如請求項1~4其中一項所述的記憶體位址產生器;以及測試器,電性連接所述記憶體位址產生器,用於產生用於測試所述記憶體的寫入指令與寫入資料,以讓所述記憶體根據所述寫入指令將所述寫入資料寫入到對應於所述記憶體位址的記憶體單元,以及用於獲取所述記憶體根據讀取指令輸出的讀取資料,以進一步地檢測對應於所述記憶體位址的所述記憶體單元是否無缺陷故障;以及所述記憶體。
  8. 如請求項7所述的記憶體裝置,更包括:匯流排介面;處理核心,電性連接所述匯流排介面;多工器,電性連接所述處理核心與所述測試裝置,用於選取所述處理核心與所述測試裝置之一者的輸出給所述記憶體。
  9. 如請求項8所述的記憶體裝置,其中所述測試裝置為內建自我測試(BIST)的記憶體測試裝置。
  10. 一種用於測試模式的記憶體位址產生方法,包括:使用列位址亂數計數器接收計數信號以更新第一計數值,根據所述第一計數值產生列位址亂數,並將所述列位址亂數作為列位址輸出給記憶體;使用行位址亂數計數器接收所述計數信號以更新第二計數值,根據所述第二計數值產生行位址亂數,並將所述行位址亂數作為行位址輸出給所述記憶體,其中所述列位址與所述行位址構成記憶體位址;以及使用控制單元以在所述第一計數值與所述第二計數值分別為第一特定值與第二特定值時,結束所述測試模式,以及在所述第一計數值為所述第一特定 值但所述第二計數值不為所述第二特定值時,設定所述列位址亂數計數器的所述第一計數值與所述行位址亂數計數器的所述第二計數值;其中所述列位址亂數計數器與所述行位址亂數計數器係採用循環計數,相鄰兩次產生的兩個列位址之間的差異值大於等於2,以及相鄰兩次產生的兩個行位址之間的差異值大於等於2。
TW111140324A 2022-10-24 2022-10-24 用於測試模式的記憶體位址產生器、方法、測試裝置與記憶體裝置 TWI841015B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211526741.4A CN117931683A (zh) 2022-10-24 2022-11-30 用于测试模式的内存地址生成器、方法、测试设备与内存设备
US18/326,532 US20240231992A9 (en) 2022-10-24 2023-05-31 Memory address generation device, method and testing device for test mode and memory apparatus

Publications (2)

Publication Number Publication Date
TWI841015B true TWI841015B (zh) 2024-05-01
TW202418291A TW202418291A (zh) 2024-05-01

Family

ID=

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998043180A1 (en) 1997-03-24 1998-10-01 Motorola, Inc. Memory address generator for an fft

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998043180A1 (en) 1997-03-24 1998-10-01 Motorola, Inc. Memory address generator for an fft

Similar Documents

Publication Publication Date Title
US5258986A (en) Tightly coupled, low overhead RAM built-in self-test logic with particular applications for embedded memories
US4715034A (en) Method of and system for fast functional testing of random access memories
KR101519491B1 (ko) 누적 테스트를 위한 반도체 메모리 장치 및 이를 포함하는 시스템
US7729185B2 (en) Apparatus and method for detection of address decoder open faults
TW559823B (en) System and method for identification of faulty or weak memory cells under simulated extreme operating conditions
US4740971A (en) Tag buffer with testing capability
JPH04277848A (ja) メモリフォルトマッピング装置、検出エラーのマッピング方法及びマルチパスメモリフォルトマッピング装置
US7213186B2 (en) Memory built-in self test circuit with full error mapping capability
US9715942B2 (en) Built-in self-test (BIST) circuit and associated BIST method for embedded memories
US20050088888A1 (en) Method for testing embedded DRAM arrays
TW559824B (en) System and method for assured built in self repair of memories
US8711645B2 (en) Victim port-based design for test area overhead reduction in multiport latch-based memories
Hellebrand et al. Efficient online and offline testing of embedded DRAMs
KR20170016640A (ko) 반도체 장치 및 그 리페어 방법
TWI841015B (zh) 用於測試模式的記憶體位址產生器、方法、測試裝置與記憶體裝置
CN103714861B (zh) 存储器故障诊断装置、存储器故障诊断方法
TW202418291A (zh) 用於測試模式的記憶體位址產生器、方法、測試裝置與記憶體裝置
US20240134735A1 (en) Memory address generation device, method and testing device for test mode and memory apparatus
US11532375B2 (en) Latch circuit and memory device including the same
TWI579862B (zh) 記憶體裝置
CN111223518B (zh) 用于阻性存储单元的测试结构及耐久性测试方法
JP4962277B2 (ja) 半導体メモリ試験装置
KR100491273B1 (ko) 테스트장치및이를포함한랜덤액세스메모리장치
KR20160005988A (ko) 반도체 장치의 어레이 퓨즈 테스트 방법
US11961578B2 (en) Test device and test method thereof