TWI825628B - 電子裝置 - Google Patents
電子裝置 Download PDFInfo
- Publication number
- TWI825628B TWI825628B TW111110128A TW111110128A TWI825628B TW I825628 B TWI825628 B TW I825628B TW 111110128 A TW111110128 A TW 111110128A TW 111110128 A TW111110128 A TW 111110128A TW I825628 B TWI825628 B TW I825628B
- Authority
- TW
- Taiwan
- Prior art keywords
- timing signal
- integrated circuit
- level shift
- shift integrated
- signal output
- Prior art date
Links
- 206010049979 Airway complication of anaesthesia Diseases 0.000 claims description 4
- 238000000034 method Methods 0.000 description 10
- 238000010586 diagram Methods 0.000 description 8
- 238000006243 chemical reaction Methods 0.000 description 5
- 101000975474 Homo sapiens Keratin, type I cytoskeletal 10 Proteins 0.000 description 4
- 102100023970 Keratin, type I cytoskeletal 10 Human genes 0.000 description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 239000002096 quantum dot Substances 0.000 description 3
- 239000004020 conductor Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
- G09G2330/045—Protection against panel overheating
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Semiconductor Integrated Circuits (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
本揭露關於一種電子裝置,包括:電路板、第一電平移位集成電路及第二電平移位集成電路。第一電平移位集成電路及第二電平移位集成電路設置於電路板。第一電平移位集成電路及第二電平移位集成電路各自包括複數個時序訊號輸出端以及一共用端,且每個時序訊號輸出端輸出時序訊號。其中,第一電平移位集成電路的共用端透過電路板上的導線與第二電平移位集成電路的共用端連接。
Description
本揭露係關於一種電子裝置,尤指一種具備電平移位集成電路的電子裝置。
當電子裝置(例如顯示裝置)的尺寸越來越大或螢幕更新率(frame rate)越來越高時,電子裝置內部的電平移位集成電路(level shift integrated circuit,LS IC)的輸出負載亦會上升,因此導致電平移位集成電路工作時的溫度逐漸升高。
此外,當電子裝置(例如顯示裝置)的螢幕解析度越來越高時,電子裝置內的控制電路將會增加控制電平移位集成電路的時間,以輸出更多的時序訊號並提供至驅動電路,如此,電平移位集成電路工作時的溫度將更加升高,可能會導致電子裝置發生元件毀損或運作錯誤等問題。
因此,需要一種電子裝置來改善上述問題。
本揭露提供一種電子裝置,包含一電路板、設置於電路板的一第一電平移位集成電路以及設置於電路板的一第二電平移位集成電路。第一電平移位集成電路及第二電平移位集成電路各自包含複數個時序訊號輸出端以及一共用端,且每個時序訊號輸出端輸出一時序訊號。其中,第一電平移位集成電
路的共用端透過電路板上的一導線與第二電平移位集成電路的共用端電性連接。
從下列的詳細描述並結合附圖,本揭露的其他的新穎特徵將變得更為清楚。
1:電子裝置
2:電路板
10:第一電平移位集成電路
11a~11h:時序訊號輸出端
12:共用端
13a~13h:開關
14a~14h:輸出級
20:第二電平移位集成電路
21a~21h:時序訊號輸出端
22:共用端
23a~23h:開關
24a~24h:輸出級
3:導線
t1,t2,t7:期間
CK1~CK16:時序訊號
圖1是本揭露一實施例的電子裝置的示意圖。
圖2A是本揭露一實施例的時序訊號的訊號時序圖。
圖2B是本揭露另一實施例的時序訊號的訊號時序圖。
圖3是本揭露另一實施例的電子裝置的示意圖。
當結合附圖閱讀時,下列實施例用於清楚地展示本揭露的上述及其他技術內容、特徵及/或效果。透過具體實施方式的闡述,人們將進一步瞭解本揭露所採用的技術手段及/或效果,以達到上述的目的。此外,由於本揭露所揭示的內容應易於理解且可為本領域技術人員所實施,因此,所有不脫離本揭露的概念的相等置換或修改應包含在請求項中。
應注意的是,在本文中,除了特別指明者之外,「一」元件不限於單一的該元件,還可指一或更多的該元件。
此外,說明書及請求項中例如「第一」或「第二」等序數僅為描述所請求的元件,而不代表或不表示所請求的元件具有任何順序的序數,且不是所請求的元件及另一所請求的元件之間或製造方法的步驟之間的順序。這些
序數的使用僅是為了將具有特定名稱的一個請求元件與具有相同名稱的另一請求元件區分開來。
此外,說明書及請求項中例如「相鄰」一詞是用於描述相互鄰近,不必然表示相互接觸。
此外,本揭露中關於“當...”或“...時”等描述表示”當下、之前或之後”等態樣,而不限定為同時發生之情形,在此先行敘明。本揭露中關於“設置於...上”等類似描述係表示兩元件的對應位置關係,並不限定兩元件之間是否有所接觸,除非特別有限定,在此先行敘明。再者,本揭露記載多個功效時,若在功效之間使用“或”一詞,係表示功效可獨立存在,但不排除多個功效可同時存在。
此外,說明書及請求項中例如「連接」或「耦接」一詞不僅指與另一元件可直接連接,也可指與另一元件可間接連接,也可指電性連接。另外,電性連接可包含直接連接、間接連接(例如透過主動元件或被動元件)或二元件間以無線電訊號交流的態樣。
此外,說明書及請求項中,「約」、「大約」、「實質上」、「大致上」之用語通常表示在一值與一給定值的差距在該給定值的10%內,或5%內,、或3%之內、,或2%之內、,或1%之內、,或0.5%之內的範圍。在此給定的數量為大約的數量,亦即在沒有特定說明「約」、「大約」、「實質上」、「大致上」的情況下,仍可隱含「約」、「大約」、「實質上」、「大致上」之含義。此外,用語「範圍為第一數值至第二數值」、「範圍介於第一數值至第二數值之間」表示所述範圍包含第一數值、第二數值以及它們之間的其它數值。
此外,各元件可以適合的方式來實現成單一電路或一積體電路,且可包括一或多個主動元件,例如,電晶體或邏輯閘,或一或多個被動元件,
例如,電阻、電容、或電感,但不限於此。各元件可以適合的方式來彼此連接,例如,分別配合輸入訊號及輸出訊號,使用一或多條線路來形成串聯或並聯。此外,各元件可允許輸入訊號及輸出訊號依序或並列進出。上述組態皆是依照實際應用而定。
此外,在本文中,「系統」、「設備」、「裝置」、「模組」、或「單元」等用語,是指一電子元件或由多個電子元件所組成的一數位電路、一類比電路、或其他更廣義電路,且除了特別指明者之外,它們不必然有位階或層級關係。
此外,本揭露所揭示的不同實施例的技術特徵可拆分或結合以形成另一實施例。
此外,本揭露所揭示的電子裝置可包含顯示裝置、天線裝置、感測裝置、觸控電子裝置(touch electronic device)、曲面電子裝置(curved electronic device)或非矩形電子裝置(free shape electronic device),但不以此為限。電子裝置可為可彎折或可撓式電子裝置。顯示裝置可例如包含液晶(liquid crystal,LC)、發光二極體(light emitting diode,LED)、螢光(fluorescence)、磷光(phosphor)、量子點(quantum dot,QD)、其它適合的材料、或前述之組合,但不以此為限。發光二極體可例如包含有機發光二極體(organic light emitting diode,OLED)、無機發光二極體(inorganic light emitting diode)、次毫米發光二極體(mini LED)、微發光二極體(micro LED)或量子點發光二極體(可例如為QLED、QDLED)、其他適合的材料或上述材料的任意排列組合,但不以此為限。顯示裝置可例如包含拼接顯示裝置,但不以此為限。天線裝置可例如是液晶天線,但不以此為限。天線裝置可例如包含拼接天線裝置,但不以此為限。需注意的是,電子裝置可為前述之任意排列組合,但不以此為限。此外,電子裝置的外型可為矩形、圓形、多邊形、具有彎曲邊緣的形狀或其他適合的形狀。電子裝置可以具有驅動系統、控
制系統、光源系統、層架系統...等週邊系統以支援顯示裝置、天線裝置或拼接裝置。為方便說明,下文將以電子裝置為顯示裝置的態樣進行說明,但本揭露不以此為限。
圖1是本揭露一實施例的電子裝置1的示意圖。如圖1所示,電子裝置1包含一電路板(circuit board)2、一第一電平移位集成電路10以及一第二電平移位集成電路20,其中第一電平移位集成電路10及第二電平移位集成電路20可設置於電路板2上。
第一電平移位集成電路10包含複數個時序訊號輸出端11a~11f以及一共用端12。第一電平移位集成電路10的每個時序訊號輸出端11a~11f可分別用於輸出一時序訊號(例如CK1~CK6,標示於圖2A中)。在本實施例中,第一電平移位集成電路10可具備6個時序訊號輸出端11a~11f,但本揭露不限於此。
第二電平移位集成電路20包含複數個時序訊號輸出端21a~21f以及一共用端22。第二電平移位集成電路20的每個時序訊號輸出端21a~21f可分別用於輸出一時序訊號(例如CK7~CK12,標示於圖2A中)。在本實施例中,第二電平移位集成電路20可具備6個時序訊號輸出端21a~21f,但本揭露不限於此。
第一電平移位集成電路10的共用端12可透過電路板2上的一導線3與第二電平移位集成電路20的共用端22電性連接,但本揭露不限於此。
藉此,第一電平移位集成電路10的其中一時序訊號輸出端11a~11f與第二電平移位集成電路20的其中一時序訊號輸出端21a~21f可透過該等共用端12、22而進行時序訊號的電荷共享(charge sharing),此處「電荷共享」可定義為使二個時序訊號在進行極性轉換時(例如其中一時序訊號由高電平轉變為低電平時,另一時序訊號由低電平轉變為高電平)先進行電荷分享,而可將處於高電平的時序訊號中的部分電荷分享給處於低電平的時序訊號,而可降低高電平時序訊號的電平並提高低電平時序訊號的電平,之後再分別透過控制電路
(圖未示)來降低高電平時序訊號的電平至低電平,並提高低電平時序訊號的電平至高電平。藉此,第一電平移位集成電路10及/或第二電平移位集成電路20可縮短被控制電路所控制的時間,而可降低第一電平移位集成電路10及/或第二電平移位集成電路20工作時的溫度。
接著說明各元件的細節。
如圖1所示,第一電平移位集成電路10可包含複數個開關13a~13f。在一實施例中,第一電平移位集成電路10的開關13a~13f的數量可與第一電平移位集成電路10的時序訊號輸出端11a~11f的數量相對應,例如相同,舉例來說當時序訊號輸出端11a~11f為6個,開關13a~13f的數量亦可為6個(但在其它實施例,亦可為6個以上),但不限於此。在一實施例中,在第一電平移位集成電路10之中,時序訊號輸出端11a~11f各自透過其中一開關13a~13f而與共用端12電性連接,例如時序訊號輸出端11a透過開關13a與共用端12電性連接,時序訊號輸出端11b透過開關13b與共用端12電性連接,並依此類推,但不限於此。
第二電平移位集成電路20亦可包含複數個開關23a~23f。在一實施例中,第二電平移位集成電路20的開關23a~23f的數量可與第二電平移位集成電路20的時序訊號輸出端21a~21f的數量相對應,例如相同,且不限於此。在一實施例中,在第二電平移位集成電路20之中,時序訊號輸出端21a~21f各自透過其中一開關23a~23f而與共用端22電性連接,例如時序訊號輸出端21a透過開關23a與共用端22電性連接,時序訊號輸出端21b透過開關23b與共用端22電性連接,並依此類推,但不限於此。
在一實施例中,第一電平移位集成電路10的開關13a~13f可各自於不同時間被導通(turn on),亦即每個時序訊號輸出端11a~11f可分別於不同時間與共用端12形成通路狀態。此外,第二電平移位集成電路20的開關23a~23f亦可
各自於不同時間被導通,亦即每個時序訊號輸出端21a~21f可分別於不同時間與共用端22形成通路狀態。
此外,第一電平移位集成電路10的其中一開關13a~13f的導通期間與第二電平移位集成電路20的其中一開關23a~23f的導通期間至少部分重疊。舉例來說,當開關13a與開關23a被導通時,開關13a的導通期間與開關23a的導通期間至少部分重疊,此時,第一電平移位集成電路10的其中一時序訊號輸出端(例如11a)可透過導通的開關13a、共用端12、導線3、共用端22、而與第二電平移位集成電路20中導通的開關23a與其中一時序訊號輸出端(例如21a)形成通路狀態,藉此所述二時序訊號輸出端(例如11a、21a)輸出的時序訊號(例如CK1、CK7,標示於圖2A中)可進行電荷共享。此外,於此期間,由於其它開關並未導通,因此所述二時序訊號輸出端(例如11a、21a)的時序訊號(例如CK1、CK7,標示於圖2A中)較不會受到其它時序訊號的影響,也較不會影響到其它的時序訊號(例如CK2~CK6、CK8~CK12,標示於圖2A中)。
在一實施例中,第一電平移位集成電路10可包含複數個輸出級(output stage)14a~14f。輸出級14a~14f的數量與時序訊號輸出端11a~11f的數量可相對應,但不限於此。舉例來說,每個輸出級14a~14f各自與時序訊號輸出端11a~11f的其中一者電性連接,例如輸出級14a與時序訊號輸出端11a電性連接,輸出級14b與時序訊號輸出端11b電性連接,並依此類推,且不限於此。
此外,每個輸出級14a~14f可接收外部提供的訊號,例如可接收電源管理集成電路(power managing IC,PMIC)(圖未顯示)所提供的高電平(VGH)電壓及低電平(VGL)電壓,以及可接收時序控制器(timming controller)(圖未顯示)的訊號並做為控制訊號,並根據控制訊號於特定時間將高電平電壓或低電平電壓傳送至相對應的時序訊號輸出端11a~11f。藉此,第一電平移位集成電路10可
產生時序訊號(例如CK1~CK6,標示於圖2A中),且時序訊號輸出端11a~11f可輸出時序訊號(例如CK1~CK6,標示於圖2A中)。
在一實施例中,第二電平移位集成電路20亦可包含複數個輸出級24a~24f,其中輸出級24a~24f的數量與時序訊號輸出端21a~21f的數量可相對應,但不限於此。舉例來說,每個輸出級24a~24f各自與時序訊號輸出端21a~21f的其中一者電性連接,例如輸出級24a與時序訊號輸出端21a電性連接、輸出級24b與時序訊號輸出端21b電性連接,並依此類推,且不限於此。
此外,每個輸出級24a~24f亦可接收外部提供的訊號,例如可接收電源管理集成電路(圖未顯示)所提供的高電平電壓及低電平電壓,以及時序控制器(圖未顯示)的訊號並作為控制訊號,並根據控制訊號於特定時間將高電平電壓或低電平電壓傳送至相對應的時序訊號輸出端21a~21f。藉此,第二電平移位集成電路20可產生時序訊號(例如CK7~CK12,標示於圖2A中),且時序訊號輸出端21a~21f可輸出時序訊號(例如CK7~CK12,標示於圖2A中)。
藉此,第一電平移位集成電路10及第二電平移位集成電路20的結構已可被理解。
接著將說明第一電平移位集成電路10及第二電平移位集成電路20的運作過程。圖2A是本揭露一實施例的時序訊號CK1~CK12的訊號時序圖,並請同時參考圖1。
如圖2A所示,本實施例的第一電平移位集成電路10的時序訊號輸出端11a~11f依序輸出時序訊號CK1~CK6,例如時序訊號輸出端11a輸出時序訊號CK1,時序訊號輸出端11b輸出時序訊號CK2,並依此類推。而第二電平移位集成電路20的時序訊號輸出端21a~21f依序輸出時序訊號CK7至時序訊號CK12,例如時序訊號輸出端21a輸出時序訊號CK7,時序訊號輸出端21b輸出時
序訊號CK8,並依此類推。此外,於時序上,時序訊號CK7接續於時序訊號CK6後。
又如圖1及圖2A所示,在一實施例中,透過共用端12、導線3及共用端22的電性連接,時序訊號CK1可與時序訊號CK7進行電荷共享,時序訊號CK2可與時序訊號CK8進行電荷共享,時序訊號CK3可與時序訊號CK9進行電荷共享,時序訊號CK4可與時序訊號CK10進行電荷共享,時序訊號CK5可與時序訊號CK11進行電荷共享,時序訊號CK6可與時序訊號CK12進行電荷共享。
需注意的是,上述設計可根據需求而調整,本揭露不限於此。
據此,於期間t1時,時序訊號CK1為降壓階段(例如由高電平轉換為低電平),時序訊號CK7為升壓階段(例如由低電平轉換為高電平),換言之,時序訊號CK1的降壓階段與時序訊號CK7的升壓階段可重疊。此時,例如可透過時序控制器(圖未顯示)或由電平移位集成電路(例如10、20)內部的參數設定而導通開關13a及開關23a,並斷開其餘開關,使第一電平移位集成電路10輸出的時序訊號CK1與第二電平移位集成電路20輸出的時序訊號CK7可進行電荷共享,以降低時序訊號CK1及時序訊號CK7於極性轉換時各自所需的電荷量。又如圖2A所示,由於時序訊號CK1及時序訊號CK7之間進行了電荷共享,時序訊號CK1於其降壓階段的電壓以及時序訊號CK7於其升壓階段的電壓將例如形成階梯狀,但不限於此。
於期間t2時,時序訊號CK2為降壓階段,時序訊號CK8為升壓階段。此時,例如可由時序控制器(圖未顯示)或由電平移位集成電路(例如10、20)的內部參數設定而導通開關13b及開關23b,並斷開其餘開關,使時序訊號CK2與時序訊號CK8之間進行電荷共享,以減少時序訊號CK2及時序訊號CK8於極性轉換時各自所需的電荷量。由於時序訊號CK2與時序訊號CK8之間進行了電荷共
享,時序訊號CK2於其降壓階段的電壓以及時序訊號CK8於其升壓階段的電壓將例如形成階梯狀,但不限於此。
依此類推,可推知例如時序訊號CK3~CK6的降壓階段與時序訊號CK9~CK12的升壓階段所進行電荷共享時的運作情形。
此外,又於期間t7,時序訊號CK1為升壓階段(由低電平轉換為高電平),且時序訊號CK7為降壓階段(由高電平轉換為低電平)。此時,例如可由時序控制器(圖未顯示)或由電平移位集成電路(例如10、20)的內部參數設定而導通開關13a及開關23a,並斷開其餘開關,使得時序訊號CK1與時序訊號CK7之間進行電荷共享,以減少時序訊號CK1及時序訊號CK7於極性轉換時所需供給的電荷。由於時序訊號CK1與時序訊號CK7之間進行了電荷共享,時序訊號CK1於升壓階段的電壓以及時序訊號CK7於降壓階段的電壓亦將例如形成階梯狀,但不限於此。
依此類推,可推知時序訊號CK2~CK6的升壓階段與時序訊號CK8~CK12的降壓階段所進行電荷共享時的運作情形。
此外,在一實施例中,時序訊號CK1~CK12之中接續輸出的二個時序訊號(例如CK1與CK2,CK2與CK3,並依此類推)的高電平期間可部分重疊。在一實施例中,「部分重疊」可定義為二個時序訊號的高電平期間有10%至95%重疊。當接續的二個時序訊號的高電平期間部分重疊時,更多功能可以被加入至第一電平移位集成電路10及第二電平移位集成電路20的運作中,例如可對時序訊號進行預充電等,且不限於此。
在另一實施例中,時序訊號輸出端11a~11f接續輸出的二個時序訊號的高電平期間亦可為不重疊。時序訊號輸出端21a~21f接續輸出的二時序訊號的高電平期間亦可為不重疊。
藉此,第一電平移位集成電路10及第二電平移位集成電路20的運作過程已可被理解。
接著說明第一電平移位集成電路10及第二電平移位集成電路20的另一運作過程。圖2B是本揭露另一實施例的時序訊號CK1~CK12的訊號時序圖,並請同時參考圖1。
如圖1及圖2B所示,第一電平移位集成電路10的時序訊號輸出端11a~11f與第二電平移位集成電路20的時序訊號輸出端21a~21f可輪流地交替輸出時序訊號CK1~CK12,例如時序訊號輸出端11a輸出時序訊號CK1,之後時序訊號輸出端21a輸出時序訊號CK2,之後時序訊號輸出端11b輸出時序訊號CK3,之後時序訊號輸出端21b輸出時序訊號CK4,並依此類推。
如圖2B所示,在一實施例中,時序訊號CK1的降壓階段可與時序訊號CK4的升壓階段進行電荷共享,時序訊號CK2的降壓階段可與時序訊號CK5的升壓階段進行電荷共享,時序訊號CK3的降壓階段可與時序訊號CK6的升壓階段進行電荷共享,時序訊號CK4的降壓階段可與時序訊號CK7的升壓階段進行電荷共享,時序訊號CK5的降壓階段可與時序訊號CK8的升壓階段進行電荷共享,時序訊號CK6的降壓階段可與時序訊號CK9的升壓階段進行電荷共享,時序訊號CK7的降壓階段可與時序訊號CK10的升壓階段進行電荷共享,時序訊號CK8的降壓階段可與時序訊號CK11的升壓階段進行電荷共享,時序訊號CK9的降壓階段可與時序訊號CK12的升壓階段進行電荷共享,時序訊號CK10的降壓階段可與時序訊號CK1的升壓階段進行電荷共享,時序訊號CK11的降壓階段可與時序訊號CK2的升壓階段進行電荷共享,時序訊號CK12的降壓階段可與時序訊號CK3的升壓階段進行電荷共享;但本揭露不限於此。
舉例來說,於期間t1時,時序訊號CK1為降壓階段,時序訊號CK4為升壓階段(亦即時序訊號CK4的升壓階段與時序訊號CK1的降壓階段重疊),此
時,時序控制器(圖未顯示)或由電平移位集成電路(例如10、20)的內部參數設定可導通開關13a及開關23b,並斷開其餘開關,使時序訊號CK1與時序訊號CK4進行電荷共享,以減少時序訊號CK1及時序訊號CK4於極性轉換時所需供給的電荷。由於時序訊號CK1及時序訊號CK4之間進行了電荷共享,時序訊號CK1於其降壓階段的電壓以及時序訊號CK4於其升壓階段的電壓將例如形成階梯狀,但不限於此。
相似地,於期間t2時,時序訊號CK2為降壓階段,且時序訊號CK5為升壓階段。此時,時序控制器(圖未顯示)或由電平移位集成電路(例如10、20)的內部參數設定可導通開關23a及開關13c,並斷開其餘開關,使第二電平移位集成電路20輸出的時序訊號CK2與第一電平移位集成電路10輸出的時序訊號CK5之間進行電荷共享,以減少時序訊號CK2及時序訊號CK5於極性轉換時所需供給的電荷。由於時序訊號CK2與時序訊號CK5之間進行了電荷共享,時序訊號CK2於其降壓階段的電壓以及時序訊號CK5於其升壓階段的電壓將例如形成階梯狀,但不限於此。
依此類推,可知其餘期間時,第一電平移位集成電路10與第二電平移位集成電路20之間進行電荷共享時的運作情形。
此外,如同圖2A實施例,在圖2B的實施例中,時序訊號CK1~CK12之中接續的二個時序訊號(例如CK1與CK2、CK2與CK3...等)的工作期間可為部分重疊,但亦可不重疊。
藉此,第一電平移位集成電路10及第二電平移位集成電路20的另一運作過程已可被理解。
此外,電子裝置1亦具備不同的實施方式,例如第一電平移位集成電路10的時序訊號輸出端的數量以及第二電平移位集成電路20的時序訊號輸
出端的數量可改變。圖3是本揭露另一實施例的電子裝置的示意圖,並請同時參考圖1至圖2B。
圖3實施例的部分結構可適用圖1實施例的說明,故以下僅針對差異處進行說明。
如圖3所示,第一電平移位集成電路10可包含共用端12、八個時序訊號輸出端11a~11h、八個開關13a~13h及八個輸出級14a~14h,第二電平移位集成電路20可包含共用端22、八個時序訊號輸出端21a~21h、八個開關23a~23h及八個輸出級24a~24h,其中各元件的連接方式可參考圖1實施例的說明,故不再詳述。
此外,圖3實施例的第一電平移位集成電路10及第二電平移位集成電路20的運作過程可採用圖2A實施例的方式。舉例來說,第一電平移位集成電路10的時序訊號輸出端11a~11h可依序輸出時序訊號CK1~CK8,第二電平移位集成電路20的時序訊號輸出端21a~21h可依序輸出時序訊號CK9~CK16。
在此情況下,時序訊號輸出端11a~11h輸出的其中一時序訊號以及時序訊號輸出端21a~21h輸出的其中一時序訊號亦可透過共用端12及共用端22之間的電性連接以及開關13a~13h及開關23a~23h的導通與否來進行電荷共享。舉例來說,時序訊號CK1與時序訊號CK9可進行電荷共享,時序訊號CK2與時序訊號CK10可進行電荷共享,時序訊號CK3與時序訊號CK11可進行電荷共享,並依此類推,且其餘細節亦可由圖2A的說明推知,故不再詳述。
另外,圖3實施例的第一電平移位集成電路10及第二電平移位集成電路20的運作過程亦可採用圖2B實施例的方式。舉例來說,第一電平移位集成電路10的時序訊號輸出端11a~11h及第二電平移位集成電路20的時序訊號輸出端21a~21h可輪流交替輸出時序訊號CK1~CK16,例如時序訊號輸出端11a可輸
出時序訊號CK1,時序訊號輸出端21a可輸出時序訊號CK2,時序訊號輸出端11b可輸出時序訊號CK3,時序訊號輸出端21b可輸出時序訊號CK4,並依此類推。
在此情況下,時序訊號輸出端11a~11h輸出的其中一時序訊號以及時序訊號輸出端21a~21h輸出的其中一時序訊號亦可透過共用端12及共用端22之間的電性連接以及開關13a~13h及開關23a~23h的導通與否來進行電荷共享。此部分可由圖2B的說明推知,故不再詳述。
需注意的是,前述各實施例的第一電平移位集成電路10及第二電平移位集成電路20所包含的時序訊號輸出端的數量僅是舉例,並非本揭露的限定。
此外,在一實施例中,前述各實施例所製得之電子裝置1可做為一觸控裝置。再者,本揭露前述實施例所製得之電子裝置1若為顯示裝置或觸控顯示裝置之態樣,將可應用於本技術領域已知之任何需要顯示螢幕之產品上,例如顯示器、手機、筆記型電腦、攝影機、照相機、音樂播放器、行動導航裝置、電視、車用儀表板、中控台、電子後視鏡、抬頭顯示器...等需要顯示影像的產品。
另外,在一實施例中,本揭露至少可透過比對電子裝置1中元件的有無及連接方式做為物件是否落入專利保護範圍的舉證,且不限於此。
藉此,本揭露提供了改良電子裝置,可實現二個電平移位集成電路之間的電荷共享,而可縮短電平移位集成電路被控制電路所控制的時間,可降低電平移位集成電路工作時的溫度。
本揭露各實施例間的特徵只要不違背發明精神或相衝突,均可任意混合搭配使用。
上述實施例僅係為了方便說明而舉例而已,本揭露所主張之權利範圍自應以申請專利範圍所述為準,而非僅限於上述實施例。
1:電子裝置
2:電路板
10:第一電平移位集成電路
11a~11f:時序訊號輸出端
12:共用端
13a~13f:開關
14a~14f:高低電平切換單元
20:第二電平移位集成電路
21a~21f:時序訊號輸出端
22:共用端
23a~23f:開關
24a~24f:高低電平切換單元
3:導線
Claims (9)
- 一種電子裝置,包含:一電路板;一第一電平移位集成電路,設置於所述電路板上;以及一第二電平移位集成電路,設置於所述電路板上;其中,所述第一電平移位集成電路及所述第二電平移位集成電路各自包含複數個時序訊號輸出端以及一共用端,且每個所述複數個時序訊號輸出端分別輸出一時序訊號;其中,所述第一電平移位集成電路的所述共用端透過所述電路板上的一導線與所述第二電平移位集成電路的所述共用端電性連接;其中,每個所述時序訊號包括一升壓階段與一降壓階段,所述第一電平移位集成電路中的一時序訊號輸出端所輸出的一時序訊號的一降壓階段與所述第二電平移位集成電路中的一時序訊號輸出端所輸出的一時序訊號的一升壓階段重疊。
- 如請求項1所述的電子裝置,其中所述第一電平移位集成電路的所述複數個時序訊號輸出端依序輸出所述時序訊號。
- 如請求項1所述的電子裝置,其中所述第一電平移位集成電路的所述複數個時序訊號輸出端與所述第二電平移位集成電路的所述複數個時序訊號輸出端交替輸出所述時序訊號。
- 如請求項1所述的電子裝置,其中所述升壓階段與所述降壓階段的電壓為階梯狀。
- 如請求項1所述的電子裝置,其中所述第一電平移位集成電路及所述第二電平移位集成電路各自包含複數個開關,其中所述第一電平移 位集成電路或所述第二電平移位集成電路的所述複數個開關的數量與所述複數個時序訊號輸出端的數量相同。
- 如請求項5所述的電子裝置,其中於所述第一電平移位集成電路之中,所述複數個時序訊號輸出端各自透過其中一開關而電性連接所述共用端。
- 如請求項5所述的電子裝置,其中於所述第二電平移位集成電路之中,所述複數個時序訊號輸出端各自透過其中一開關而電性連接所述共用端。
- 如請求項5所述的電子裝置,其中所述第一電平移位集成電路的其中一開關的導通時間與所述第二電平移位集成電路的其中一開關的導通時間至少部分重疊。
- 如請求項1所述的電子裝置,其中所述第一電平移位集成電路的所述複數個時序訊號輸出端接續輸出的二時序訊號的一高電平期間為部分重疊。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110433148.4A CN115223472A (zh) | 2021-04-21 | 2021-04-21 | 电子装置 |
CN202110433148.4 | 2021-04-21 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202243409A TW202243409A (zh) | 2022-11-01 |
TWI825628B true TWI825628B (zh) | 2023-12-11 |
Family
ID=83606619
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111110128A TWI825628B (zh) | 2021-04-21 | 2022-03-18 | 電子裝置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11990072B2 (zh) |
CN (1) | CN115223472A (zh) |
TW (1) | TWI825628B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20230020831A (ko) * | 2021-08-04 | 2023-02-13 | 주식회사 엘엑스세미콘 | 게이트 드라이버 회로 및 그의 구동방법 |
Citations (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200632840A (en) * | 2005-03-03 | 2006-09-16 | Chunghwa Picture Tubes Ltd | Liquid crystal display device and operation method of the same |
TWI295793B (en) * | 2004-03-30 | 2008-04-11 | Sharp Kk | Display device and driving device |
TW201123132A (en) * | 2009-12-31 | 2011-07-01 | Au Optronics Corp | Active matrix display device, thermal detection and control circuit and thermal detection and control method thereof |
TW201340062A (zh) * | 2012-03-27 | 2013-10-01 | Novatek Microelectronics Corp | 顯示驅動優化方法與顯示驅動器 |
CN103680387A (zh) * | 2013-12-24 | 2014-03-26 | 合肥京东方光电科技有限公司 | 一种移位寄存器及其驱动方法、显示装置 |
TW201417082A (zh) * | 2012-10-23 | 2014-05-01 | Novatek Microelectronics Corp | 自我偵測電荷分享模組 |
US20140347342A1 (en) * | 2013-05-24 | 2014-11-27 | Texas Instruments Deutschland Gmbh | Cost effective low pin/ball count level-shifter for lcd bias applications supporting charge sharing of gate lines with perfect waveform matching |
CN105739735A (zh) * | 2014-12-24 | 2016-07-06 | 乐金显示有限公司 | 显示装置及其数据驱动电路 |
CN206293145U (zh) * | 2016-08-18 | 2017-06-30 | 奕力科技股份有限公司 | 源极驱动器 |
US20180090095A1 (en) * | 2016-09-28 | 2018-03-29 | Silicon Works Co., Ltd. | Gate driving circuit, level shifter, and display device |
TW201911286A (zh) * | 2017-08-04 | 2019-03-16 | 南韓商矽工廠股份有限公司 | 用於顯示設備的低功率驅動系統及時序控制器 |
CN109830214A (zh) * | 2017-11-23 | 2019-05-31 | 硅工厂股份有限公司 | 显示驱动装置 |
CN209357443U (zh) * | 2018-07-24 | 2019-09-06 | DB HiTek 株式会社 | 源极驱动器及包括源极驱动器的显示设备 |
TW202036505A (zh) * | 2018-12-12 | 2020-10-01 | 瑞鼎科技股份有限公司 | 應用於顯示器之源極驅動器之省電方法 |
CN112017613A (zh) * | 2020-09-28 | 2020-12-01 | 北京奕斯伟计算技术有限公司 | 电荷共享电路、方法、显示驱动模组和显示装置 |
-
2021
- 2021-04-21 CN CN202110433148.4A patent/CN115223472A/zh active Pending
-
2022
- 2022-03-18 TW TW111110128A patent/TWI825628B/zh active
- 2022-03-21 US US17/699,287 patent/US11990072B2/en active Active
Patent Citations (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI295793B (en) * | 2004-03-30 | 2008-04-11 | Sharp Kk | Display device and driving device |
TW200632840A (en) * | 2005-03-03 | 2006-09-16 | Chunghwa Picture Tubes Ltd | Liquid crystal display device and operation method of the same |
TW201123132A (en) * | 2009-12-31 | 2011-07-01 | Au Optronics Corp | Active matrix display device, thermal detection and control circuit and thermal detection and control method thereof |
TW201340062A (zh) * | 2012-03-27 | 2013-10-01 | Novatek Microelectronics Corp | 顯示驅動優化方法與顯示驅動器 |
TW201417082A (zh) * | 2012-10-23 | 2014-05-01 | Novatek Microelectronics Corp | 自我偵測電荷分享模組 |
US20140347342A1 (en) * | 2013-05-24 | 2014-11-27 | Texas Instruments Deutschland Gmbh | Cost effective low pin/ball count level-shifter for lcd bias applications supporting charge sharing of gate lines with perfect waveform matching |
CN103680387A (zh) * | 2013-12-24 | 2014-03-26 | 合肥京东方光电科技有限公司 | 一种移位寄存器及其驱动方法、显示装置 |
CN105739735A (zh) * | 2014-12-24 | 2016-07-06 | 乐金显示有限公司 | 显示装置及其数据驱动电路 |
CN206293145U (zh) * | 2016-08-18 | 2017-06-30 | 奕力科技股份有限公司 | 源极驱动器 |
US20180090095A1 (en) * | 2016-09-28 | 2018-03-29 | Silicon Works Co., Ltd. | Gate driving circuit, level shifter, and display device |
TW201911286A (zh) * | 2017-08-04 | 2019-03-16 | 南韓商矽工廠股份有限公司 | 用於顯示設備的低功率驅動系統及時序控制器 |
CN109830214A (zh) * | 2017-11-23 | 2019-05-31 | 硅工厂股份有限公司 | 显示驱动装置 |
CN209357443U (zh) * | 2018-07-24 | 2019-09-06 | DB HiTek 株式会社 | 源极驱动器及包括源极驱动器的显示设备 |
TW202036505A (zh) * | 2018-12-12 | 2020-10-01 | 瑞鼎科技股份有限公司 | 應用於顯示器之源極驅動器之省電方法 |
CN112017613A (zh) * | 2020-09-28 | 2020-12-01 | 北京奕斯伟计算技术有限公司 | 电荷共享电路、方法、显示驱动模组和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
TW202243409A (zh) | 2022-11-01 |
CN115223472A (zh) | 2022-10-21 |
US20220343819A1 (en) | 2022-10-27 |
US11990072B2 (en) | 2024-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10523122B2 (en) | Power supply apparatus and display apparatus including the same | |
US11398189B2 (en) | Display device | |
US11127478B2 (en) | Shift register unit and driving method thereof, gate driving circuit, and display device | |
JP6906825B2 (ja) | クロック信号出力回路及び液晶表示装置 | |
WO2015101261A1 (zh) | 扫描驱动电路和有机发光显示器 | |
WO2019056795A1 (zh) | 移位寄存器单元、驱动装置、显示装置以及驱动方法 | |
US20180190233A1 (en) | Shift register and display device including the same | |
US10198135B2 (en) | Touch circuit, touch panel and display apparatus | |
CN110192240B (zh) | 信号保护电路、其驱动方法及设备 | |
TWI825628B (zh) | 電子裝置 | |
US10762976B2 (en) | Scan driving circuit, driving method, and display device | |
CN113066414B (zh) | 显示面板和显示装置 | |
WO2018137326A1 (zh) | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 | |
US11437912B2 (en) | DC-DC converter and display device having the same | |
EP3742424B1 (en) | Shift register, driving method therefor and gate drive circuit | |
CN107331295B (zh) | 显示器面板 | |
TW591268B (en) | Active matrix type display device | |
JP2021524980A (ja) | シフトレジスタユニット、回路構造、ゲート駆動回路、駆動回路及び表示装置 | |
CN110619842B (zh) | 一种发光驱动电路、显示面板和显示装置 | |
CN110880285A (zh) | 一种移位寄存器、栅极驱动电路及显示面板 | |
TW202242588A (zh) | 保護電路的方法及電子裝置 | |
CN110970079A (zh) | 一种移位寄存器、栅极驱动电路及显示面板 | |
CN112735344B (zh) | 一种背光模组和显示装置 | |
KR101131354B1 (ko) | 액정표시소자 | |
CN118197198A (zh) | 电子装置 |