TWI756612B - 半導體裝置之製造方法、基板處理方法、基板處理裝置及程式 - Google Patents

半導體裝置之製造方法、基板處理方法、基板處理裝置及程式 Download PDF

Info

Publication number
TWI756612B
TWI756612B TW109100568A TW109100568A TWI756612B TW I756612 B TWI756612 B TW I756612B TW 109100568 A TW109100568 A TW 109100568A TW 109100568 A TW109100568 A TW 109100568A TW I756612 B TWI756612 B TW I756612B
Authority
TW
Taiwan
Prior art keywords
substrate
film
gas
catalyst
semiconductor device
Prior art date
Application number
TW109100568A
Other languages
English (en)
Other versions
TW202101649A (zh
Inventor
中川崇
早稲田崇之
中谷公彦
出貝求
Original Assignee
日商國際電氣股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商國際電氣股份有限公司 filed Critical 日商國際電氣股份有限公司
Publication of TW202101649A publication Critical patent/TW202101649A/zh
Application granted granted Critical
Publication of TWI756612B publication Critical patent/TWI756612B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02312Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02312Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour
    • H01L21/02315Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour treatment by exposure to a plasma
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/02Pretreatment of the material to be coated
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/02Pretreatment of the material to be coated
    • C23C16/0272Deposition of sub-layers, e.g. to promote the adhesion of the main coating
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/34Nitrides
    • C23C16/345Silicon nitride
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/4401Means for minimising impurities, e.g. dust, moisture or residual gas, in the reaction chamber
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/455Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/52Controlling or regulating the coating process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/02164Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon oxide, e.g. SiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02205Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition
    • H01L21/02208Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si
    • H01L21/02211Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being characterised by the precursor material for deposition the precursor containing a compound comprising Si the compound being a silane, e.g. disilane, methylsilane or chlorosilane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/0228Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02318Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment
    • H01L21/02337Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer post-treatment treatment by exposure to a gas or vapour
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/32Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers using masks

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical Vapour Deposition (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

本發明之課題在於簡化半導體裝置之製造程序。
本發明具有:(a)藉由對在表面露出第1基底與第2基底之基板供給自含氟氣體產生之含氟自由基,而使第1基底及第2基底中之一個基底之表面以F終端之方式改質的程序;及(b)藉由對使一個基底之表面改質後之基板供給成膜氣體,而於第1基底及第2基底中與一個基底不同之另一個基底之表面上形成膜的程序。

Description

半導體裝置之製造方法、基板處理方法、基板處理裝 置及程式
本發明係關於一種半導體裝置之製造方法、基板處理方法、基板處理裝置及程式。
作為半導體裝置之製造程序之一程序,有進行在露出於基板之表面之數種基底中特定之基底表面上選擇性地使膜生長而形成膜的處理(以下,亦將該處理稱為選擇生長或選擇成膜)的情況(例如,參照專利文獻1)。
[先前技術文獻] [專利文獻]
[專利文獻1]日本專利特開2013-243193號公報
本發明之目的在於提供一種可簡化半導體裝置之製造程序之技術。
根據本發明之一態樣,提供一種進行如下程序之技術: (a)藉由對在表面露出第1基底與第2基底之基板供給自含氟氣體產生之含氟自由基,使上述第1基底及上述第2基底中一個基底之表面以F終端之方式改質;以及(b)藉由對使上述一個基底之表面改質後之上述基板供給成膜氣體,而於上述第1基底及上述第2基底中之與上述一個基底不同之另一個基底之表面上形成膜。
根據本發明,可簡化半導體裝置之製造程序。
<本發明之一態樣>以下,主要參照圖1~圖4對本發明之一態樣進行說明。
(1)基板處理裝置之構成如圖1所示,處理爐202具有作為加熱機構(溫度調整部)之加熱器207。加熱器207係圓筒形狀,藉由支持於保持板而垂直地安裝。加熱器207亦作為利用熱使氣體活化(激發)之活化機構(激發部)而發揮功能。
於加熱器207之內側,與加熱器207同心圓狀地配設有反應管203。反應管203例如由石英(SiO2 )或碳化矽(SiC)等耐熱性材料構成,形成為上端封閉且下端開口之圓筒形狀。於反應管203之下方,與反應管203同心圓狀地配設有歧管209。歧管209例如由不鏽鋼(SUS)等金屬材料構成,且形成為上端及下端開口之圓筒形狀。歧管209之上端部構成為與反應管203之下端部卡合,且支持反應管203。於歧管209與反應管203之間,設置有作為密封構件之O形環220a。反應管203與加熱器207同樣地垂直安裝。主要由反應管203與歧管209構成處理容器(反應容器)。於處理容器之筒中空部形成處理室201。處理室201構成為能夠收容作為基板之晶圓200。於該處理室201內進行對晶圓200之處理。
於處理室201內,以貫通歧管209之側壁之方式分別設置有作為第1~第3供給部之噴嘴249a~249c。亦將噴嘴249a~249c分別稱為第1~第3噴嘴。噴嘴249a~249c例如由石英或SiC等耐熱性材料構成。於噴嘴249a~249c分別連接有氣體供給管232a~232c。噴嘴249a~249c係分別相異之噴嘴,噴嘴249a、249c分別與噴嘴249b相鄰地設置。
於氣體供給管232a~232c,自氣體流之上游側起依次分別設置有作為流量控制器(流量控制部)之質量流量控制器(MFC)241a~241c及作為開閉閥之閥243a~243c。於氣體供給管232a~232c之較閥243a~243c靠下游側,分別連接有氣體供給管232d~232f。於氣體供給管232d~232f,自氣體流之上游側起依次分別設置有MFC241d~241f及閥243d~243f。氣體供給管232a~232f例如由SUS等金屬材料構成。
如圖2所示,噴嘴249a~249c以於反應管203之內壁與晶圓200之間於俯視時呈圓環狀之空間,沿著自反應管203之內壁之下部至上部之方向,依朝向晶圓200之排列方向上方上升之方式分別設置。即,噴嘴249a~249c以沿著晶圓排列區域的方式於排列晶圓200之晶圓排列區域之側方之水平地包圍晶圓排列區域之區域而分別設置。於俯視時,噴嘴249b以包夾著搬入至處理室201內之晶圓200之中心而與下述排氣口231a於一直線上對向之方式配置。噴嘴249a、249c以將通過噴嘴249b與排氣口231a之中心之直線L沿著反應管203之內壁(晶圓200之外周部)自兩側夾入之方式配置。直線L亦係通過噴嘴249b與晶圓200之中心之直線。即,噴嘴249c亦可設置為包夾著直線L而與噴嘴249a為相反側。噴嘴249a、249c以直線L為對稱軸而線對稱地配置。於噴嘴249a~249c之側面,分別設置有供給氣體之氣體供給孔250a~250c。氣體供給孔250a~250c分別以於俯視時與排氣口231a對向(對面)之方式開口,且能夠朝向晶圓200供給氣體。自反應管203之下部橫跨至上部設置有數個氣體供給孔250a~250c。
自氣體供給管232a,將包含作為構成形成於晶圓200上之膜之主要元素之矽(Si)與鹵素元素之氣體,即鹵矽烷系氣體經由MFC241a、閥243a、噴嘴249a向處理室201內供給。鹵矽烷系氣體係用作成膜氣體,即,Si源(原料氣體)。鹵素元素包含氯(Cl)、氟(F)、溴(Br)、碘(I)等。作為鹵矽烷系氣體,例如可使用包含Si及Cl之氯矽烷系氣體,作為包含Si及Cl之氯矽烷系氣體例如可使用四氯化矽(SiCl4 )氣體。
自氣體供給管232b,含氟(F)氣體經由MFC241b、閥243b、噴嘴249b向處理室201內供給。作為含F氣體,例如,可使用三氟化氯(ClF3 )氣體。
自氣體供給管232c,將作為含氮(N)氣體之氮化氫系氣體經由MFC241c、閥243c、噴嘴249c向處理室201內供給。氮化氫系氣體係用作成膜氣體,即,N源(氮化氣體,氮化劑)。作為氮化氫系氣體,例如可使用氨(NH3 )氣體。
自氣體供給管232d~232f,作為惰性氣體,例如,將氮(N2 )氣體分別經由MFC241d~241f、閥243d~243f、氣體供給管232a~232c、噴嘴249a~249c向處理室201內供給。N2 氣體係用作沖洗氣體、載氣、稀釋氣體等。
主要由氣體供給管232a、232c、MFC241a、241c、閥243a、243c構成成膜氣體供給系統(原料氣體供給系統、反應氣體供給系統)。主要由氣體供給管232b、MFC241b、閥243b構成含氟氣體供給系統。主要由氣體供給管232d~232f、MFC241d~241f、閥243d~243f構成惰性氣體供給系統。
上述各種供給系統中任一個或所有供給系統亦可構成為閥243a~243f或MFC241a~241f等積體而成之積體型供給系統248。積體型供給系統248連接於氣體供給管232a~232f之各者,且構成為藉由下述控制器121來控制向氣體供給管232a~232f內之各種氣體之供給動作,即閥243a~243f之開閉動作或利用MFC241a~241f之流量調整動作等。積體型供給系統248構成為一體型或分割型之積體單元,可對氣體供給管232a~232f等以積體單元單位進行裝卸,且構成為能夠以積體單元單位進行積體型供給系統248之維護、更換、增設等。
於反應管203之側壁下方,設置有將處理室201內之環境氛圍排氣之排氣口231a。如圖2所示,排氣口231a於俯視時設置於隔著晶圓200而與噴嘴249a~249c(氣體供給孔250a~250c)對向(對面)之位置。排氣口231a亦可沿著自反應管203之側壁之下部至上部之方向,即沿著晶圓排列區域設置。於排氣口231a連接有排氣管231。於排氣管231,經由作為檢測處理室201內之壓力之壓力檢測器(壓力檢測部)之壓力感測器245及作為壓力調整器(壓力調整部)之自動壓力控制器(APC,Auto Pressure Controller)閥244,連接有作為真空排氣裝置之真空泵246。構成為APC閥244藉由於使真空泵246作動之狀態下將閥開閉,可進行處理室201內之真空排氣及真空排氣停止,進而,藉由於使真空泵246作動之狀態下,基於藉由壓力感測器245檢測出之壓力資訊調節閥開度,可調整處理室201內之壓力。主要由排氣管231、APC閥244、壓力感測器245構成排氣系統。亦可考慮使真空泵246包含於排氣系統。
於歧管209之下方,設置有密封頂蓋219作為能夠將歧管209之下端開口氣密地封閉之爐口蓋體。密封頂蓋219例如由SUS等金屬材料構成,且形成為圓盤狀。於密封頂蓋219之上表面,設置有與歧管209之下端抵接之O形環220b作為密封構件。於密封頂蓋219之下方,設置有使下述晶舟217旋轉之旋轉機構267。旋轉機構267之旋轉軸255貫通密封頂蓋219而連接於晶舟217。旋轉機構267構成為藉由使晶舟217旋轉而使晶圓200旋轉。密封頂蓋219構成為藉由設置於反應管203之外部之作為升降機構之晶舟升降機115而於垂直方向升降。晶舟升降機115構成為藉由使密封頂蓋219升降而將晶圓200搬入至處理室201內及搬出(搬送)至處理室201外之搬送裝置(搬送機構)。於歧管209之下方,設置有於使密封頂蓋219下降而將晶舟217自處理室201內搬出之狀態下,能夠將歧管209之下端開口氣密地封閉之作為爐口蓋體之擋板219s。擋板219s例如由SUS等金屬材料構成,且形成為圓盤狀。於擋板219s之上表面,設置有與歧管209之下端抵接之作為密封構件之O形環220c。擋板219s之開閉動作(升降動作或迴轉動作等)藉由擋板開閉機構115s而控制。
作為基板支持件之晶舟217構成為將複數片,例如25~200片晶圓200以水平姿勢且相互對齊中心之狀態於垂直方向整齊排列而支持為多段,即空出間隔排列。晶舟217例如由石英或SiC等耐熱性材料構成。於晶舟217之下部,多段地支持有例如由石英或SiC等耐熱性材料構成之隔熱板218。
於反應管203內,設置有溫度感測器263作為溫度檢測器。藉由基於由溫度感測器263檢測出之溫度資訊而調整向加熱器207之通電程度,使處理室201內之溫度成為所需之溫度分佈。溫度感測器263沿著反應管203之內壁設置。
如圖3所示,作為控制部(控制手段)之控制器121構成為具備中央處理器(CPU,Central Processing Unit)121a、隨機存取記憶體(RAM,Random Access Memory)121b、記憶裝置121c、輸入輸出(I/O,Input/Output)埠口121d之電腦。RAM121b、記憶裝置121c、I/O埠口121d構成為經由內部匯流排121e能夠與CPU121a進行資料交換。於控制器121連接有例如構成為觸控面板等之輸入輸出裝置122。
記憶裝置121c例如包括快閃記憶體、硬碟驅動器(HDD,Hard Disk Drive)等。於記憶裝置121c內,能夠讀出地儲存有對基板處理裝置之動作進行控制之控制程式或記載有下述基板處理之流程或條件等之製程配方等。製程配方係以可使控制器121執行下述基板處理中之各流程而獲得既定之結果之方式組合,且作為程式發揮功能。以下,亦將製程配方或控制程式等簡單地總稱為程式。又,亦將製程配方簡稱為配方。於本說明書中於使用程式之說法之情況下,存在僅包含配方單體之情況、僅包含控制程式單體之情況、或包含其等之兩者之情況。RAM121b構成為暫時保存由CPU121a讀出之程式或資料等之記憶體區域(工作區)。
I/O埠口121d連接於上述MFC241a~241f、閥243a~243f、壓力感測器245、APC閥244、真空泵246、溫度感測器263、加熱器207、旋轉機構267、晶舟升降機115、擋板開閉機構115s等。
CPU121a構成為自記憶裝置121c讀出控制程式並執行,並且根據來自輸入輸出裝置122之操作指令之輸入等自記憶裝置121c將配方讀出。CPU121a構成為以沿著讀出之配方之內容之方式,控制利用MFC241a~241f之各種氣體之流量調整動作、閥243a~243f之開閉動作、APC閥244之開閉動作及基於壓力感測器245之利用APC閥244之壓力調整動作、真空泵246之啟動及停止、基於溫度感測器263之加熱器207之溫度調整動作、利用旋轉機構267之晶舟217之旋轉及旋轉速度調節動作、利用晶舟升降機115之晶舟217之升降動作、及利用擋板開閉機構115s之擋板219s之開閉動作等。
控制器121可藉由將儲存於外部記憶裝置123之上述程式安裝於電腦而構成。外部記憶裝置123例如包含HDD等磁碟、光碟(CD,Compact Disc)等光碟、磁光碟(MO,magnetic optical disc)等磁光碟、通用序列匯流排(USB,Universal Serial Bus)記憶體等半導體記憶體等。記憶裝置121c或外部記憶裝置123構成為電腦能夠讀取之記錄媒體。以下,亦將該等總稱,而簡稱為記錄媒體。於本說明書中使用記錄媒體之說法之情況下,存在僅包含記憶裝置121c單體之情況、僅包含外部記憶裝置123單體之情況、或包含其等之兩者之情況。再者,程式向電腦之提供亦可不使用外部記憶裝置123向電腦提供程式,而使用網際網路或專用線路等通信手段進行。
(2)基板處理程序使用上述基板處理裝置,作為半導體裝置之製造程序之一程序,對在露出於作為基板之晶圓200之表面之數種基底中特定之基底之表面上選擇性地使膜生長而形成之選擇生長(選擇成膜)之處理流程例,主要使用圖4、圖5(a)~圖5(d)來進行說明。於以下之說明中,構成基板處理裝置之各部之動作藉由控制器121而控制。
於圖4所示之成膜流程中,進行如下步驟:步驟A,其藉由對在表面露出包含氧化矽膜(SiO膜)之第1基底(基底200a)與包含氮化矽膜(SiN膜)之第2基底(基底200b)之晶圓200供給自作為含氟氣體之ClF3 氣體產生之含F自由基,使基底200a及基底200b中之一個基底(此處為基底200a)之表面以F終端之方式改質;及步驟B,其藉由對使基底200a之表面改質後之晶圓200供給SiCl4 氣體及NH3 氣體作為成膜氣體,於基底200a及基底200b中與上述一個基底不同之另一個基底(此處為基底200b)之表面上,形成包含Si及N之膜即SiN膜作為膜。
再者,圖4表示了於步驟B中將對晶圓200供給SiCl4 氣體之步驟B1與對晶圓200供給NH3 氣體之步驟B2非同時地進行之週期進行既定次數(n次,n為1以上之整數)的情況。
於本說明書中,為方便起見,亦存在將圖4所示之成膜流程以如下方式表示之情況。於以下之變形例等之說明中亦使用相同之表述。
ClF3 →(SiCl4 →NH3 )×n⇒SiN
於本說明書中使用「晶圓」之說法之情況下,存在係指晶圓本身之情況或係指晶圓與形成於其表面之既定之層或膜之積層體之情況。於本說明書中使用「晶圓之表面」之說法之情況下,存在係指晶圓本身之表面之情況或係指形成於晶圓上之既定之層等之表面的情況。於本說明書中記載為「於晶圓上形成既定之層」之情況下,存在係指於晶圓本身之表面上直接形成既定之層之情況、或係指於形成於晶圓上之層等之上形成既定之層的情況。於本說明書中使用「基板」之說法之情況下,亦與使用「晶圓」之說法之情況下同義。
(晶圓充填及晶舟載入)若將數片晶圓200裝填至晶舟217(晶圓充填),則藉由擋板開閉機構115s而使擋板219s移動,歧管209之下端開口開放(擋板開放)。然後,如圖1所示,支持數片晶圓200之晶舟217藉由晶舟升降機115而提昇並向處理室201內搬入(晶舟載入)。於該狀態下,密封頂蓋219成為經由O形環220b而將歧管209之下端密封之狀態。
如圖5(a)所示,成為於晶圓200之表面預先露出數種基底,此處作為一例,包含作為含氧(O)之膜即氧化膜之SiO膜之基底200a與包含作為不含O之膜即非氧化膜之氮化膜之SiN膜之基底200b。基底200a遍及整個區域(整個面),具有如圖6所示之羥基(OH)終端之表面。基底200b具有大部份區域為不被OH終端之表面,即一部分之區域為OH終端之表面。
(壓力調整及溫度調整)以處理室201內,即存在晶圓200之空間成為所需之壓力(真空度)之方式藉由真空泵246而真空排氣(減壓排氣)。此時,處理室201內之壓力利用壓力感測器245測定,基於該測定出之壓力資訊反饋控制APC閥244。又,以處理室201內之晶圓200成為所需之處理溫度之方式,藉由加熱器207而加熱。此時,以處理室201內成為所需之溫度分佈之方式,基於溫度感測器263檢測出之溫度資訊反饋控制加熱器207之通電程度。又,開始利用旋轉機構267之晶圓200之旋轉。處理室201內之排氣、晶圓200之加熱及旋轉均於至少對晶圓200之處理結束為止之期間持續進行。
(選擇生長)然後,依次執行以下之步驟A、B。
[步驟A]於該步驟中,對處理室201內之晶圓200,即於表面露出基底200a與基底200b之晶圓200供給ClF3 氣體。
具體而言,打開閥243b,向氣體供給管232b內流通ClF3 氣體。ClF3 氣體藉由MFC241b而調整流量,經由噴嘴249b向處理室201內供給,自排氣口231a排氣。此時,對晶圓200供給ClF3 氣體(ClF3 氣體供給)。此時,打開閥243d、243f,經由噴嘴249a、249c之各者向處理室201內供給N2 氣體。N2 氣體之供給亦可不實施。
作為本步驟中之處理條件,例示:ClF3 氣體供給流量:1~2000 sccm,較佳為1~500 sccmClF3 氣體供給時間:1秒鐘~60分鐘N2 氣體供給流量(每氣體供給管):0~10000 sccm處理溫度:室溫(25℃)~300℃,較佳為室溫~200℃處理壓力:1~2000 Pa,較佳為1~1000 Pa。此處所述之條件係不蝕刻基底200a之表面之條件,又,如下所述係能夠使基底200a之表面以F終端之方式改質(modification)之條件。
再者,本說明書中之如「1~2000 Pa」之數值範圍之表述係指下限值及上限值包含於該範圍。因此,例如,「1~2000 Pa」係指「1 Pa以上且2000 Pa以下」。關於其他之數值範圍亦相同。
於本步驟中之處理溫度未達室溫(25℃)之情況下,存在基底200a之表面改質不充分之情況。藉由使處理溫度為室溫以上之溫度,可充分地進行基底200a之表面改質。若處理溫度超過300℃,則存在基底膜200a、200b中至少任一者尤其基底200b之表面被蝕刻,而受蝕刻損傷之情況。藉由使處理溫度為300℃以下之溫度,可抑制基底膜200a、200b中至少任一者尤其基底200b之表面之蝕刻,可抑制對基底200b之表面之蝕刻損傷。藉由使處理溫度為200℃以下之溫度,可確實地獲得該效果。
藉由於上述條件下對晶圓200供給ClF3 氣體,自ClF3 氣體產生含F自由基,可使基底200a之表面與含F自由基反應。作為含F自由基,可列舉F、ClF2 、ClF等。於本步驟中,藉由自ClF3 氣體產生之含F自由基之作用,可使基底200a之表面不被蝕刻而以F終端之方式改質。改質後之基底200a具有F終端之表面。具體而言,基底200a之表面中之OH基如圖7(a)所例示藉由F等含F物質置換,其表面被F終端。藉由基底200a之表面被F終端,於基底200a之表面中,於下述步驟B中成膜反應不易進行。準確地說,可使直至產生成膜反應為止之期間,即培養期間長期化。再者,被F終端之基底200a之表面成為實質上不包含有機成分之面。
如圖5(b)所示,於本步驟中,可抑制基底200b之表面之改質,且使基底200a之表面選擇性(優先性)地改質。此時,亦存在基底200b之表面之一部分被改質之情況,但其改質量相較基底200a之表面之改質量為少量。能夠進行此種選擇性(優先性)的改質之原因在於,相對於開始步驟A之前之基底200b之表面之大部份區域不被OH終端,而基底200a之表面之整個區域被OH終端。由於在基底200b之表面之大部份區域未形成OH終端,故而於該大部份區域未形成F終端。但是,如上所述,亦存在於基底200b之表面之一部分之區域形成OH終端之情況,於該情況下,亦存在於該一部分之區域藉由含F自由基之作用而形成F終端之情況。相對於此,於基底200a之表面,在該表面之整個區域形成OH終端,故而藉由含F自由基之作用,而於表面之整個區域形成非常穩定之F終端。
再者,亦存在基底200b之表面藉由含F自由基而其一部分被蝕刻之情況。但是,即便於基底200b之表面之一部分被蝕刻之情況下,其蝕刻量微小,藉由調整處理條件,亦可使基底200b之表面幾乎不受蝕刻損傷。即便於基底200b之表面之一部分被改質之情況下,又,即便於基底200b之表面之一部分被蝕刻之情況下,基底200b之表面之大部份區域會維持吸附部位。
於使基底200a、200b中基底200a之表面選擇性地改質之後,關閉閥243b,停止向處理室201內之ClF3 氣體之供給。然後,藉由與步驟A中之沖洗相同之處理流程,將殘留於處理室201內之氣體等自處理室201內排除。
作為含F氣體,除ClF3 氣體以外,還可使用氟(F2 )氣體、氟化氯氣體(ClF)氣體、F2 +一氧化氮(NO)氣體、ClF3 +NO氣體、ClF+NO氣體、三氟化氮(NF3 )氣體、亞硝基氟(FNO)氣體、六氟化鎢(WF6 )氣體、或該等之混合氣體。
[步驟B]於該步驟中,依次執行步驟B1、B2。
[步驟B1]於該步驟中,對使處理室201內之晶圓200,即基底200a、200b中基底200a之表面選擇性地改質之後之晶圓200供給SiCl4 氣體。
具體而言,打開閥243a,向氣體供給管232a內流通SiCl4 氣體。SiCl4 氣體藉由MFC241a而調整流量,經由噴嘴249a向處理室201內供給,自排氣口231a排氣。此時,對晶圓200供給SiCl4 氣體(SiCl4 氣體供給)。此時,亦可打開閥243e、243f,經由噴嘴249b、249c之各者向處理室201內供給N2 氣體。
作為本步驟中之處理條件,例示:SiCl4 氣體供給流量:1~2000 sccm,較佳為10~1000 sccmSiCl4 氣體供給時間:1~180秒鐘,較佳為1~120秒鐘處理溫度:350~600℃,較佳為400~550℃處理壓力:1~2000 Pa,較佳為10~1333 Pa。其他之處理條件與步驟A中之處理條件相同。
藉由於上述條件下對晶圓200供給SiCl4 氣體,而於基底200a、200b中包含未被改質之區域之基底200b的表面上形成包含Cl之含Si層。即,以基底200b中未被改質之區域,即維持吸附部位之區域作為起點,形成包含Cl之含Si層。包含Cl之含Si層藉由對基底200b之表面之SiCl4 之化學吸附或物理吸附、SiCl4 之一部分分解之物質(SiClx )之化學吸附、由SiCl4 之熱分解進行之Si之沈積等而形成。包含Cl之含Si層可為SiCl4 或SiClx 之吸附層(物理吸附層或化學吸附層),亦可為包含Cl之Si之沈積層。於本說明書中,亦將包含Cl之含Si層簡稱為含Si層。
於本步驟中,可抑制含Si層向基底200a之表面上之形成,且於基底200b之表面上選擇性地形成含Si層。再者,於因某些因素而導致基底200a之表面之改質不充分之情況下等,亦存在於基底200a之表面上極微小地形成含Si層之情況,但於該情況下,形成於基底200a之表面上之含Si層之厚度與形成於基底200b之表面上之含Si層之厚度相比係相當薄。能夠選擇性形成此種含Si層之原因在於,存在於基底200a之表面之F終端作為阻礙含Si層向基底200a之表面上之形成(Si之吸附)之因素,即抑制因子(inhibitor)起作用。再者,存在於基底200a之表面之F終端於實施本步驟時,亦不消失而穩定地維持。
於基底200b之表面上形成含Si層之後,關閉閥243a,停止向處理室201內之SiCl4 氣體之供給。然後,藉由與步驟A中之沖洗相同之處理流程,將殘留於處理室201內之氣體等自處理室201內排除(沖洗)。
作為原料氣體(成膜氣體),除SiCl4 氣體以外,還可使用單氯矽烷(SiH3 Cl,簡稱:MCS)氣體、二氯矽烷(SiH2 Cl2 ,簡稱:DCS)氣體、三氯矽烷(SiHCl3 ,簡稱:TCS)氣體、六氯乙矽烷(Si2 Cl6 ,簡稱:HCDS)氣體、八氯丙矽烷(Si3 Cl8 ,簡稱:OCTS)氣體等氯矽烷系氣體或四溴矽烷(SiBr4 )氣體等溴矽烷系氣體、或四碘矽烷(SiI4 )氣體等碘矽烷系氣體。
[步驟B2]於該步驟中,對形成於處理室201內之晶圓200,即基底200b上之含Si層供給NH3 氣體。
具體而言,打開閥243c,向氣體供給管232c內流通NH3 氣體。NH3 氣體藉由MFC241c而調整流量,經由噴嘴249c向處理室201內供給,自排氣口231a排氣。此時,對晶圓200供給NH3 氣體(NH3 氣體供給)。此時,亦可打開閥243d、243e,經由噴嘴249a、249b之各者向處理室201內供給N2 氣體。
作為本步驟中之處理條件,例示:NH3 氣體供給流量:10~10000 sccmNH3 氣體供給時間:1~60秒鐘,較佳為5~50秒鐘處理壓力:1~4000 Pa,較佳為1~1333 Pa。其他之處理條件與步驟A中之處理條件相同。
藉由於上述條件下對晶圓200供給NH3 氣體,而將形成於基底200b之表面上之含Si層之至少一部分氮化(改質)。藉由將含Si層改質,而於基底200b之表面上形成包含Si及N之層,即氮化矽層(SiN層)。於形成SiN層時,包含於含Si層中之Cl等雜質於利用NH3 氣體之含Si層之改質反應之過程中,至少構成包含Cl之氣體狀物質,自處理室201內排出。藉此,SiN層成為與步驟B1中形成之含Si層相比Cl等雜質較少之層。再者,基底200a之表面於實施本步驟時亦不改質地維持。即,基底200a之表面不改質(NH終端)而保持F終端之狀態穩定地維持。
於基底200b之表面上形成SiN層之後,關閉閥243c,停止向處理室201內之NH3 氣體之供給。然後,藉由與步驟A中之沖洗相同之處理流程,將殘留於處理室201內之氣體等自處理室201內排除(沖洗)。
作為反應氣體(成膜氣體),除NH3 氣體以外,例如,還可使用二亞胺(N2 H2 )氣體、肼(N2 H4 )氣體、N3 H8 氣體等氮化氫系氣體。
[實施既定次數]藉由將上述步驟B1、B2非同時地,即將不同步地進行之週期進行既定次數(n次,n為1以上之整數),如圖5(c)所示,可於露出於晶圓200之表面之基底200a、200b中基底200b之表面上選擇性地形成SiN膜。較佳為上述週期重複數次。即,較佳為使每1個週期形成之SiN層之厚度較所需之膜厚薄,將上述週期重複數次直至藉由積層SiN層而形成之膜之膜厚成為所需之膜厚為止。
再者,於實施步驟B1、B2時,由於存在於基底200a之表面之F終端不消失而維持,故而於基底200a之表面未形成SiN膜。但是,於因某些因素而導致基底200a之表面之改質不充分之情況下等,亦存在於基底200a之表面上極微小地形成SiN膜之情況,即便於該情況下,形成於基底200a之表面上之SiN膜之厚度與形成於基底200b之表面上之SiN膜的厚度相比相當薄。於本說明書中,所謂於基底200a、200b中「基底200b之表面上選擇性地形成SiN膜」,不僅包含在基底200a之表面上完全不形成SiN膜之情況,而且如上所述,包含在基底200a之表面上形成極薄之SiN膜之情況。
(後沖洗及大氣壓恢復)基底200b上之SiN膜之選擇性地形成完成之後,自噴嘴249a~249c之各者將作為沖洗氣體之N2 氣體向處理室201內供給,自排氣口231a排氣。藉此,將處理室201內沖洗,將殘留於處理室201內之氣體或反應副產物等自處理室201內去除(後沖洗)。然後,將處理室201內之環境氛圍置換為惰性氣體(惰性氣體置換),將處理室201內之壓力恢復為常壓(大氣壓恢復)。
(晶舟卸載及晶圓卸裝)藉由晶舟升降機115而將密封頂蓋219下降,使歧管209之下端開口。然後,將處理完畢之晶圓200於支持於晶舟217之狀態下自歧管209之下端搬出至反應管203之外部(晶舟卸載)。晶舟卸載之後使擋板219s移動,將歧管209之下端開口經由O形環220c藉由擋板219s而密封(擋板封閉)。處理完畢之晶圓200搬出至反應管203之外部之後,自晶舟217取出(晶圓卸裝)。
再者,如圖5(d)所示,存在於基底200a之表面之F終端於處理後之晶圓200暴露於大氣時,藉由與既定之反應物,具體而言係大氣中之水分(H2 O)反應而消失。即,藉由處理後之晶圓200之大氣暴露,可將存在於基底200a之表面之F終端去除。藉由將F終端自基底200a之表面去除,而重設基底200a之表面狀態,於以後之程序中,可使向基底200a之表面上之成膜處理進行。
(3)本態樣之效果根據本態樣,獲得以下所示之1個或數個效果。
(a)藉由進行步驟A、B,可於露出於晶圓200之表面之基底200a、200b中基底200b之表面上選擇性地形成SiN膜。藉此,例如於製造半導體裝置時,可簡化省略包含光微影法之圖案化處理等簡化其等之程序。作為結果,可提高半導體裝置之生產性,降低製造成本。
(b)藉由於進行步驟B之後,將處理後之晶圓200暴露於大氣,可使存在於基底200a之表面之作為抑制因子之F終端消失。如此,由於可將F終端簡便地去除,故而無須另外設置去除抑制因子之程序,可簡化半導體裝置之製造程序,提高半導體裝置之生產性,降低製造成本。
(c)由於將步驟A及步驟B中之至少任一者,較佳為步驟A及步驟B之各者於無電漿之環境氛圍下進行,故而可避免對晶圓200之電漿損傷,亦可應用於擔心本方法之電漿損傷之程序。
(d)例如,於晶圓200之表面形成有槽等凹部,於該凹部之底面形成有與成膜對象膜相同之膜,於側面形成與成膜對象膜不同之膜之情況下,若以填埋該凹部內之方式藉由化學氣相沈積(CVD,chemical vapor deposition)法或原料交替供給法等而成膜,則有時隨著凹部之形狀而於所形成之膜中產生空隙或縫隙。根據本態樣之方法,可進行自凹部之底面側朝向上方生長膜之底部向上生長,可進行無空隙且無縫隙之填埋。
(e)又,例如,於將SiN膜用作遮罩之情況下,若SiN膜被蝕刻,則存在其遮罩形狀變形之情況。於該情況下,藉由使用本態樣之方法,可進行遮罩之形狀修補,從而可進行所希望之形狀之蝕刻直至所需之蝕刻處理完成為止。
(f)又,例如,於進行自對準雙圖案化(SADP,Self-Aligned Double Patterning)之情況下,若重複進行曝光與蝕刻,則存在微細精度惡化之情況。於該情況下,最終藉由利用本態樣之方法之選擇生長而進行膜厚調整,可提高圖案化精度。
(g)上述效果於使用除ClF3 氣體以外之含F氣體之情況下、使用除SiCl4 氣體以外之原料氣體之情況下、使用除NH3 氣體以外之反應氣體之情況下、使用除N2 氣體以外之惰性氣體之情況下亦可同樣地獲得。
<本發明之其他態樣>以上,對本發明之態樣具體地進行了說明。然而,本發明並不限定於上述態樣,於不脫離其主旨之範圍內能夠進行各種變更。
例如,於步驟A中,藉由於存在類觸媒之環境氛圍下供給含F氣體,亦可促進含F自由基之產生。即,於步驟A中,藉由向收容有類觸媒之處理室201內供給含F氣體,促進含F自由基之產生,藉由將如此產生之自由基供給至晶圓200之表面,亦可使基底200a、200b中之基底200a之表面選擇性(優先性)地改質。此處,所謂類觸媒,係指促進含F氣體分解且促進來自含F氣體之含F自由基產生之物質。由於藉由使含F氣體與類觸媒接觸而產生之類觸媒作用,可促進來自含F氣體之含F自由基產生,有效率地產生含F自由基。
作為類觸媒,例如,可使用最表面未被自然氧化膜(SiO膜)覆蓋之固體之Si,即最表面露出Si素材而成為露出之Si構件。作為此種構件,例如,可使用藉由使用氟化氫(HF)水溶液之洗淨等而將形成於最表面之自然氧化膜去除之Si製之晶圓,例如裸Si晶圓(以下,裸晶圓)。再者,於大氣中保管之裸晶圓之最表面形成自然氧化膜,於其最表面,Si素材不露出,於該狀態下,無法將裸晶圓用作類觸媒。為了使裸晶圓用作類觸媒,必須將形成於裸晶圓之最表面之自然氧化膜去除,於其最表面,製作Si素材露出之狀態。
於將自然氧化膜去除之裸晶圓用作類觸媒之情況下,將去除自然氧化膜之裸晶圓與作為處理對象之晶圓200一起保持於晶舟217之既定之位置,藉由於該狀態下將晶舟217向處理室201內搬入,可將作為類觸媒之裸晶圓向處理室201內收容。再者,於該情況下,較佳為將作為類觸媒之裸晶圓與作為處理對象之晶圓200一片一片地交替地裝填至晶舟217,使作為處理對象之晶圓200之上表面與作為類觸媒之裸晶圓之表面相對面(對抗),於基底200a之正上方配置裸晶圓。於該情況下,於步驟A中,藉由使含F氣體與作為類觸媒之裸晶圓接觸,可有效率地產生含F自由基,可將如此有效率地產生之含F自由基有效率地供給至基底200a。
此時之選擇生長中之處理流程、處理條件除將去除作為類觸媒之自然氧化膜之裸晶圓設置於晶舟217以外與上述態樣之處理流程、處理條件相同。以下例示如下反應:於該情況下,於步驟A中,於存在作為類觸媒之裸晶圓即Si之環境氛圍下,藉由供給ClF3 氣體作為含F氣體,而於晶圓200之表面進行。於以下例示之各種反應式中,(s)表示其物質為固體(固相),(g)表示其物質為氣體(氣相)。於存在Si之環境氛圍下自ClF3 氣體產生之各種含F物質中,例如F、ClF2 、ClF、SiF2 、SiF3 等與含F自由基符合。
Si(s)+ClF3 (g)→SiF(s)+ClF2 (g)SiF(s)+ClF2 (g)→SiF2 (s)+ClF(g)SiF2 (s)+ClF(g)→SiF3 (s)+Cl(g)ClF3 (g)→ClF2 (g)+F(g)
於該情況下,亦獲得與上述態樣相同之效果。又,於步驟A中,藉由於存在類觸媒之環境氛圍下供給含F氣體,而與不存在類觸媒之環境氛圍下供給含F氣體之情況相比,可促進處理室201內之含F自由基產生,增大所產生之含F自由基之量。作為結果,於步驟A中,可促進基底200a之表面之改質,更確實地進行向基底200b之表面上之SiN膜之選擇性的形成。又,藉由使用類觸媒,可進行步驟A中之處理溫度之低溫化,可有效地抑制步驟A中之基底200b之表面之蝕刻或對基底200b之表面之蝕刻損傷。
再者,作為類觸媒,亦可代替裸晶圓,而使用Si製之板(Si板)、Si製之晶片(Si晶片)、Si製之片(Si片)、Si製之塊(Si塊)等。於將該等用作類觸媒之情況下,亦與將裸晶圓用作類觸媒之情況相同,必須將形成於該等之最表面之自然氧化膜去除,於其最表面,製作Si素材露出之狀態。
又,亦可於進行選擇生長之前,於處理室201內之構件之表面(反應管203之內壁或晶舟217之表面等)預先形成(預塗佈)Si膜,將該Si膜(預塗佈膜)用作類觸媒。作為預塗佈膜之Si膜例如可使用單矽烷(SiH4 )氣體等矽烷系氣體,藉由CVD法而形成。Si膜可為非晶質(amorphous)狀態之Si膜,亦可為多晶(poly)狀態之Si膜,亦可為非晶質與多晶之混晶狀態之Si膜。
作為形成Si膜時之處理條件,例示:SiH4 氣體供給流量:10~2000 sccmN2 氣體供給流量(各氣體供給管):0~10000 sccm氣體供給時間:10~400分鐘處理溫度:450~550℃,較佳為450~530℃處理壓力:1~900 Pa。
於該情況下,於步驟A中,藉由使含F氣體與作為類觸媒之Si膜(預塗佈膜)接觸,可有效率地產生含F自由基,可將如此有效率地產生之含F自由基有效率地供給至基底200a。
再者,作為預塗佈膜,除Si膜以外,還可使用SiN膜、碳化矽膜(SiC膜)、氮碳化矽膜(SiCN膜)、富矽SiN膜(SiRN膜)、富矽SiC膜(SiRC膜)、富矽SiCN膜(SiRCN膜)等。即,作為預塗佈膜,除Si以外亦可使用包含C或N之含Si膜。作為預塗佈膜之SiN膜、SiC膜、SiCN膜、SiRN膜、SiRC膜、SiRCN膜例如可使用乙基甲基胺基矽烷(SiH3 [N(CH3 )(C2 H5 )])氣體、二甲胺基矽烷(SiH3 [N(CH3 )2 ])氣體、二異丙胺基矽烷(SiH3 [N(C3 H7 )2 ])氣體、二第二丁胺基矽烷(SiH3 [H(C4 H9 )2 ])氣體等胺基矽烷系氣體,藉由CVD法而形成。作為此時之處理條件,可設為與形成上述作為預塗佈膜之Si膜時之處理條件相同之處理條件。再者,胺基矽烷系氣體係包含Si與胺基之氣體,亦可謂之至少包含Si、N、C作為構成元素之氣體。
於該等情況下,亦於步驟A中,藉由使含F氣體與作為類觸媒之SiN膜、SiC膜、SiCN膜、SiRN膜、SiRC膜、SiRCN膜(預塗佈膜)接觸,可有效率產生含F自由基,可將如此有效率地產生之含F自由基有效率地供給至基底200a。
將該等預塗佈膜用作類觸媒之情況下之選擇生長中之處理流程、處理條件除於處理室201內之構件之表面預塗佈該等膜以外,可設為與上述態樣之處理流程、處理條件相同。如此,於將預塗佈膜用作類觸媒之情況下,亦獲得與將裸晶圓用作類觸媒之情況下相同之效果。再者,亦可將該情況下之預塗佈膜稱為類觸媒膜或類觸媒預塗佈膜。
又,亦可於將作為處理對象之晶圓200向處理室201內收容之後,進行選擇生長之前,於晶圓200之表面上,即基底200a、200b之表面上形成Si膜,將該Si膜用作類觸媒,即類觸媒膜。作為類觸媒膜,除Si膜以外,亦可使用SiN膜、SiC膜、SiCN膜、SiRN膜、SiRC膜、SiRCN膜等。即,作為類觸媒膜,除Si以外亦可使用包含C或N之含Si膜。形成作為類觸媒膜之Si膜、SiN膜、SiC膜、SiCN膜、SiRN膜、SiRC膜、SiRCN膜時所使用之氣體、處理條件可設為與形成上述預塗佈膜時所使用之氣體、處理條件分別相同。
於該等情況下,於步驟A中,藉由使含F氣體與類觸媒膜接觸,可有效率地產生含F自由基,可將如此有效率地產生之含F自由基供給至基底200a。即,可使基底200a之表面以F終端之方式改質。再者,此時,形成於基底200b之表面上之類觸媒膜被蝕刻,於基底200b之表面上露出吸附部位。此時,亦存在基底200b之表面亦稍微被蝕刻之情況,但即便於該情況下,蝕刻量仍為少量,維持其表面之吸附部位。再者,基底200a由SiO膜構成,且具有牢固之Si-O鍵,故而其表面不被蝕刻,其表面適當地被F終端,進行適當之改質。
使用該等類觸媒膜之情況下之選擇生長中之處理流程、處理條件除於晶圓200之表面上形成類觸媒膜以外,可設為與上述態樣之處理流程、處理條件相同。如此,於將Si膜、SiN膜、SiC膜、SiCN膜、SiRN膜、SiRC膜、SiRCN膜等用作類觸媒之情況下,亦獲得與將裸晶圓用作類觸媒之情況下相同之效果。
又,例如,作為類觸媒,不僅可使用裸晶圓、Si板、Si晶片、Si片、Si塊、含Si預塗佈膜、含Si類觸媒膜等固體狀之類觸媒,亦可使用氣體狀之類觸媒。作為氣體狀之類觸媒,即類觸媒氣體,可使用藉由與含F氣體接觸而促進含F氣體分解且自含F氣體產生含F自由基之氣體。作為類觸媒氣體,具體而言,例如,可使用氧(O2 )氣體、一氧化二氮(N2 O)氣體、二氧化氮(NO2 )氣體、NO氣體、HF氣體、NH3 氣體及氫(H2 )氣體中至少任一種氣體。該等氣體之供給例如可使用噴嘴249a、249c等與向處理室201內之含F氣體之供給同時地進行。
於該情況下,於步驟A中,藉由將含F氣體與類觸媒氣體同時向處理室201內供給,而於存在類觸媒氣體之環境氛圍下供給含F氣體。此時,可使含F氣體與類觸媒氣體接觸,藉此,可有效率地產生含F自由基,可將如此有效率地產生之含F自由基有效率地供給至基底200a。再者,只要於處理室201內含F氣體與類觸媒氣體混合,則亦可將含F氣體與類觸媒氣體交替地或間歇地向處理室201內供給。
此時之選擇生長中之處理流程、處理條件除向處理室201內供給含F氣體與類觸媒氣體以外,可設為與上述態樣之處理流程、處理條件相同。如此,於供給含F氣體與類觸媒氣體之情況下,亦獲得與將裸晶圓用作類觸媒之情況下相同之效果。又,於使用氣體狀之類觸媒之情況下,亦與使用固體狀之類觸媒之情況下相同,能夠進行步驟A中之處理溫度之低溫化,可有效地抑制步驟A中之基底200b之表面之蝕刻或對基底200b之表面之蝕刻損傷。
再者,所謂「觸媒」係指於化學反應之前後其自身不變化,但使反應之速度變化之物質。作為類觸媒而例示之上述物質均具有促進含F自由基產生之觸媒性的作用,但該等之中,亦存在其自身於化學反應之前後變化之物質。例如,NO氣體具有觸媒性的作用,但存在於與含F氣體反應時分子構造之一部分分解,其自身於化學反應之前後變化之情況。如此,即便為其自身於化學反應之前後變化之物質,亦將使反應之速度變化之物質於本說明書中稱為「類觸媒」。
又,例如於步驟A中,亦可藉由利用含F氣體之電漿、加熱、光照射等之活化(激發),促進來自含F氣體之含F自由基之產生。於該等情況下,亦獲得與上述態樣相同之效果。又,於步驟A中,藉由將含F氣體利用電漿、加熱、光照射等來活化,而與不利用該等將含F氣體活化之情況下相比,可促進處理室201內之含F自由基之產生,增大所產生之含F自由基之量。作為結果,於步驟A中,可促進基底200a之表面之改質,更確實地進行基底200b之表面上之SiN膜之選擇性地形成。又,藉由使用類觸媒,亦可進行步驟A中之處理溫度之低溫化。再者,於使用電漿之情況下,為了抑制晶圓200或處理室201內之構件之電漿損傷,較佳為採用於設置於處理室201之外部之遠程電漿單元中使含F氣體利用電漿活化之後,向處理室201內供給之方式,即遠程電漿方式。
又,例如於晶圓200之表面,除露出包含SiO膜之基底200a及包含SiN膜之基底200b以外,亦可露出包含鎢膜(W膜)、氮化鎢膜(WN膜)、氮化鈦膜(TiN膜)等導電性之金屬系薄膜之基底。又,亦可代替包含SiN膜之基底200b,露出包含上述金屬系薄膜之基底。於該等情況下,亦獲得與上述態樣相同之效果。即,可避免向SiO膜上之成膜,且於SiN膜之表面上或上述金屬系薄膜之表面上選擇性地形成膜。
又,例如於步驟B中,於開始非同時地進行步驟B1、B2之週期之前,亦可進行對處理室201內之晶圓200,即對基底200a、200b中之基底200a之表面選擇性地改質後之晶圓200供給NH3 氣體既定時間之步驟(NH3 預流)。於該情況下,亦由於存在於基底200a之表面之F終端不消失而穩定地維持,故而獲得與上述態樣相同之效果。又,可使基底200b之表面中之吸附部位適當化,可提高形成於基底200b上之SiN膜之品質。
又,例如於步驟B中,作為原料氣體除SiCl4 氣體以外,亦可使用上述氯矽烷系氣體或四氯化鈦(TiCl4 )氣體等鹵素化金屬氣體。又,例如作為反應氣體,除NH3 氣體等含N氣體以外,亦可使用O2 氣體等含O氣體、三乙胺((C2 H5 )3 N,簡稱:TEA)氣體等含N及C氣體、丙烯(C3 H6 )氣體等含C氣體、三氯硼烷(BCl3 )氣體等含硼(B)氣體。然後,亦可藉由以下所示之氣體供給流程,於基底200a、200b中未改質之基底200b之表面上,形成氮氧化矽膜(SiON膜)、氮碳化矽膜(SiCN膜)、氮碳氧化矽膜(SiOCN膜)、碳氧化矽膜(SiOC膜)、氮硼化矽膜(SiBN膜)、氮碳硼化矽膜(SiBCN膜)、氮化鈦膜(TiN膜)、氮氧化鈦膜(TiON膜)等膜。由於形成於基底200a之表面上之F終端非常穩定,故而於該等情況下,即於作為成膜氣體不使用水蒸氣(H2 O氣體)或過氧化氫氣體(H2 O2 氣體)等包含OH基之氣體之情況下,仍獲得與上述態樣相同之效果。
ClF3 →(SiCl4 →NH3 →O2 )×n⇒SiONClF3 →(HCDS→C3 H6 →NH3 )×n⇒SiCNClF3 →(HCDS→C3 H6 →NH3 →O2 )×n⇒SiOCNClF3 →(HCDS→TEA→O2 )×n⇒SiOC(N)ClF3 →(DCS→BCl3 →NH3 )×n⇒SiBNClF3 →(DCS→C3 H6 →BCl3 →NH3 )×n⇒SiBCNClF3 →(TiCl4 →NH3 )×n⇒TiNClF3 →(TiCl4 →NH3 →O2 )×n⇒TiON
較佳為用於各處理之配方根據處理內容而個別地準備,且經由電性通信線路或外部記憶裝置123而儲存於記憶裝置121c內。而且,較佳為於開始各處理時,CPU121a自儲存於記憶裝置121c內之數個配方之中根據處理內容而適當選擇合適之配方。藉此,可利用1台基板處理裝置再現性良好地形成各種膜種、組成比、膜質、膜厚之膜。又,可減少操作員之負擔,可避免操作失誤,且可迅速地開始各處理。
上述配方並不限定於新製成之情況,例如,亦可藉由變更已安裝於基板處理裝置之既存之配方而準備之。於變更配方之情況下,亦可將變更後之配方經由電性通信線路或記錄該配方之記錄媒體安裝於基板處理裝置。又,亦可對既存之基板處理裝置所具備之輸入輸出裝置122進行操作,直接變更已安裝於基板處理裝置之既存之配方。
於上述態樣中,對使用一次處理數片基板之批次式之基板處理裝置形成膜之示例進行了說明。本發明並不限定於上述態樣,例如,於使用一次處理1片或數片基板之單片式之基板處理裝置形成膜之情況下亦可較佳地應用。又,於上述態樣中,對使用具有熱壁型之處理爐之基板處理裝置形成膜之示例進行了說明。本發明並不限定於上述態樣,於使用具有冷壁型之處理爐之基板處理裝置形成膜之情況下亦可較佳地應用。
於使用該等基板處理裝置之情況下,亦可於與上述態樣相同之處理流程、處理條件下進行各處理,獲得與上述態樣相同之效果。
上述態樣可適當組合。此時之處理流程、處理條件例如可與上述態樣之處理流程、處理條件相同。[實施例]
作為樣品1~6,使用圖1所示之基板處理裝置,藉由與上述態樣中之步驟B相同之處理流程、處理條件,於晶圓之基底之表面上形成SiN膜。於製作樣品1、3、5時使用具有藉由SiN膜而形成之基底之晶圓,於製作樣品2、4、6時使用具有藉由SiO膜而形成之基底之晶圓。
於製作樣品1、2時,於實施步驟B之前,不實施步驟A。於製作樣品3、4時,於實施步驟B之前,實施步驟A。於製作樣品5、6時,於實施步驟B之前,於在處理室內收容有將作為類觸媒之自然氧化膜去除之裸晶圓之狀態下實施步驟A。再者,樣品1、2同時於同一環境氛圍下(同一處理室內)製作,樣品3、4同時於同一環境氛圍下製作,樣品5、6同時於同一環境氛圍下製成。於製成任一樣品時,均於步驟A中使用ClF3 氣體作為含F氣體。其他之處理條件係上述態樣中記載之處理條件範圍內之既定之條件,於各樣品中設為共通之條件。
於製作樣品1~6之後,分別測定形成於各晶圓之基底之表面上之SiN膜之膜厚。將其結果表示於圖8。如圖8所示,於樣品1、2中,形成於晶圓之基底之表面上之SiN膜之厚度依序為71.2Å、65.0Å,可確認藉由不實施步驟A無法獲得充分之選擇性。相對於此,於樣品3、4中,形成於晶圓之基底之表面上之SiN膜之厚度依序為56.6Å、36.0Å,可確認藉由實施步驟A可獲得較高之選擇性。又,於樣品5、6中,形成於晶圓之基底之表面上之SiN膜之厚度依序為42.4Å、5.3Å,可確認於步驟A中藉由於存在類觸媒之環境氛圍下供給含F氣體獲得極高之選擇性。
115:晶舟升降機 115s:擋板開閉機構121:控制器121a:CPU121b:RAM121c:記憶裝置121d:I/O埠口121e:內部匯流排122:輸入輸出裝置123:外部記憶裝置200:晶圓(基板)200a:基底(第1基底)200b:基底(第2基底)201:處理室202:處理爐203:反應管207:加熱器209:歧管217:晶舟218:隔熱板219:密封頂蓋219s:擋板220a、220b、220c:O形環231:排氣管231a: 排氣口232a~232f:氣體供給管241a~241f:MFC243a~243f:閥244:APC閥245:壓力感測器246:真空泵248:積體型供給系統249a~249c:噴嘴250a~250c:氣體供給孔255:旋轉軸263:溫度感測器267:旋轉機構
圖1係本發明之一態樣中較佳地使用之基板處理裝置之縱型處理爐之概略構成圖,係將處理爐202部分以縱剖面圖表示之圖。圖2係本發明之一態樣中較佳地使用之基板處理裝置之縱型處理爐之概略構成圖,係將處理爐202部分以圖1之A-A線剖面圖表示之圖。圖3係本發明之一態樣中較佳地使用之基板處理裝置之控制器121之概略構成圖,係將控制器121之控制系統以方塊圖表示之圖。圖4係表示本發明之一態樣之選擇生長中之處理流程的圖。圖5(a)係於表面分別露出包含氧化矽膜之基底200a及包含氮化矽膜之基底200b之晶圓200之表面中之剖面部分放大圖。圖5(b)係使基底200a之表面使用自含氟氣體產生之含氟自由基選擇性地改質後的晶圓200之表面中之剖面部分放大圖。圖5(c)係於基底200b之表面上選擇性地形成氮化矽膜後的晶圓200之表面中之剖面部分放大圖。圖5(d)係將圖5(c)所示之晶圓200暴露於大氣後之晶圓200之表面中之剖面部分放大圖。圖6係改質處理前之晶圓200中之基底200a之表面的剖面部分放大圖。圖7(a)至圖7(d)分別係改質處理後之晶圓200中之基底200a之表面的剖面部分放大圖。圖8係分別表示形成於晶圓上之氮化矽膜之厚度之測定結果的圖。

Claims (24)

  1. 一種半導體裝置之製造方法,其具有:(a)藉由對在表面露出第1基底與第2基底之基板供給自含氟氣體產生之含氟自由基,而使上述第1基底及上述第2基底中之一個基底之表面選擇性地以F終端之方式改質之程序;及(b)藉由對使上述一個基底之表面選擇性地改質後之上述基板供給成膜氣體,而於上述第1基底及上述第2基底中與上述一個基底不同之另一個基底之表面上形成膜之程序。
  2. 如請求項1之半導體裝置之製造方法,其中,於(a)中,使上述一個基底之表面以SiF終端之方式改質。
  3. 如請求項1之半導體裝置之製造方法,其中,於(a)中,使上述一個基底之表面不被蝕刻而改質。
  4. 如請求項1之半導體裝置之製造方法,其中,於(a)中,抑制上述另一個基底之表面之改質,且使上述一個基底之表面改質。
  5. 如請求項1之半導體裝置之製造方法,其中,於(b)中,不於上述一個基底之表面上形成上述膜,而於上述另一個基底之表面上形成上述膜。
  6. 如請求項1之半導體裝置之製造方法,其中,於(a)中,藉由於存在類觸媒之環境氛圍下供給上述含氟氣體,而產生上述含氟自由基。
  7. 如請求項6之半導體裝置之製造方法,其中,上述類觸媒包含最表面不被自然氧化膜覆蓋之矽。
  8. 如請求項6之半導體裝置之製造方法,其中,上述類觸媒包含在最表面露出矽素材之矽。
  9. 如請求項6之半導體裝置之製造方法,其中,上述類觸媒包含將形成於最表面之自然氧化膜去除之矽。
  10. 如請求項6之半導體裝置之製造方法,其中,上述類觸媒包含進行促進上述含氟氣體分解之反應之氣體。
  11. 如請求項6之半導體裝置之製造方法,其中,上述類觸媒包含氧氣、一氧化二氮氣體、二氧化氮氣體、一氧化氮氣體、氟化氫氣體、氨氣及氫氣中至少任一種。
  12. 如請求項1之半導體裝置之製造方法,其中,(a)具有:(a1)對上述基板供給矽烷系氣體,於上述基板之表面形成類觸媒膜之程序,以及(a2)對於表面形成有上述類觸媒膜之上述基板供給上述含氟氣體,於上述類觸媒膜接觸上述含氟氣體而產生含氟自由基之程序。
  13. 如請求項12之半導體裝置之製造方法,其中,於(a1)中,於上述第1基底及上述第2基底的表面形成上述類觸媒膜;於(a2)中,對於與上述第1基底及上述第2基底中之上述一者的基底相異之另一基底的表面所形成之上述類觸媒膜進行蝕刻。
  14. 如請求項13之半導體裝置之製造方法,其中,於(a2)中,對上述另一基底的表面所形成之上述類觸媒膜進行蝕刻,使上述另一基底的表面之吸附部位露出。
  15. 如請求項1之半導體裝置之製造方法,其中,上述第1基底包含含氧膜,上述第2基底包含非含氧膜。
  16. 如請求項1之半導體裝置之製造方法,其中,上述第1基底包含氧化膜,上述第2基底包含氮化膜。
  17. 如請求項1之半導體裝置之製造方法,其中,上述第1基底包含含有矽及氧之膜,上述第2基底包含含有矽及氮之膜。
  18. 如請求項1之半導體裝置之製造方法,其中,上述一個基底係上述第1基底,上述另一個基底係上述第2基底。
  19. 如請求項1之半導體裝置之製造方法,其中,於無電漿之環境氛圍下進行(a)及(b)。
  20. 如請求項1之半導體裝置之製造方法,其中,於(a)中,藉由利用電漿、加熱、或光照射使上述含氟氣體活化,而產生含氟自由基。
  21. 如請求項1之半導體裝置之製造方法,其進而具有(c)藉由使與氟反應之物質接觸於在上述另一個基底之表面上形成有膜之後之上述基板之表面,而使形成於上述一個基底之表面之F終端消失的程序。
  22. 一種基板處理方法,其具有:(a)藉由對在表面露出第1基底與第2基底之基板供給自含氟氣體產生之含氟自由基,而使上述第1基底及上述第2基底中之一個基底之表面選擇性地以F終端之方式改質之程序;及(b)藉由對使上述一個基底之表面選擇性地改質後之上述基板供給成膜氣體,而於上述第1基底及上述第2基底中與上述一個基底不同之另一個基底之表面上形成膜之程序。
  23. 一種基板處理裝置,其具有:處理室,其處理基板;含氟氣體供給系統,其對上述處理室內之基板供給含氟氣體;成膜氣體供給系統,其對上述處理室內之基板供給成膜氣體;加熱器,其加熱上述處理室內之基板;及控制部,其構成為能夠控制上述含氟氣體供給系統、上述成膜氣體供給系統及上述加熱器,以於上述處理室內進行如下處理:(a)藉由對在表面露出第1基底與第2基底之基板供給自上述含氟氣體產生之含氟自由基,而使上述第1基底及上述第2基底中之一個基底之表面選擇性地以F終端之方式改質的處理;及(b)藉由對使上述一個基底之表面選擇性地改質後之上述基板供給上述成膜氣體,而於上述第1基底及上述第2基底中與上述一個基底不同之另一個基底之表面上形成膜的處理。
  24. 一種程式,係藉由電腦使基板處理裝置於上述基板處理裝置之處理室內執行如下流程:(a)藉由對在表面露出第1基底與第2基底之基板供給自含氟氣體產生之含氟自由基,而使上述第1基底及上述第2基底中之一個基底之表面選擇性地以F終端之方式改質的流程;(b)藉由對使上述一個基底之表面選擇性地改質後之上述基板供給成膜氣體,而於上述第1基底及上述第2基底中與上述一個基底不同之另一個基底之表面上形成膜的流程。
TW109100568A 2019-03-20 2020-01-08 半導體裝置之製造方法、基板處理方法、基板處理裝置及程式 TWI756612B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019-053281 2019-03-20
JP2019053281A JP6960953B2 (ja) 2019-03-20 2019-03-20 半導体装置の製造方法、基板処理方法、基板処理装置、およびプログラム

Publications (2)

Publication Number Publication Date
TW202101649A TW202101649A (zh) 2021-01-01
TWI756612B true TWI756612B (zh) 2022-03-01

Family

ID=72515265

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109100568A TWI756612B (zh) 2019-03-20 2020-01-08 半導體裝置之製造方法、基板處理方法、基板處理裝置及程式

Country Status (5)

Country Link
US (1) US11335554B2 (zh)
JP (1) JP6960953B2 (zh)
KR (1) KR102368311B1 (zh)
CN (1) CN111719133A (zh)
TW (1) TWI756612B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7227122B2 (ja) * 2019-12-27 2023-02-21 株式会社Kokusai Electric 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム
JP7339975B2 (ja) 2021-03-18 2023-09-06 株式会社Kokusai Electric 基板処理方法、半導体装置の製造方法、基板処理装置、及びプログラム
CN115565861A (zh) * 2021-07-02 2023-01-03 长鑫存储技术有限公司 一种薄膜沉积方法及半导体器件
JP7374961B2 (ja) 2021-07-27 2023-11-07 株式会社Kokusai Electric 半導体装置の製造方法、基板処理方法、基板処理装置、およびプログラム
TW202323562A (zh) 2021-09-27 2023-06-16 日商國際電氣股份有限公司 基板處理方法、半導體裝置之製造方法、基板處理裝置及程式
JP7426978B2 (ja) 2021-12-08 2024-02-02 株式会社Kokusai Electric 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム
JP7315744B1 (ja) 2022-03-14 2023-07-26 株式会社Kokusai Electric 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム
JP2024042235A (ja) 2022-09-15 2024-03-28 株式会社Kokusai Electric 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム
JP2024047456A (ja) 2022-09-26 2024-04-05 株式会社Kokusai Electric 基板処理方法、半導体装置の製造方法、基板処理システム、およびプログラム
JP2024047208A (ja) 2022-09-26 2024-04-05 株式会社Kokusai Electric 基板処理方法、半導体装置の製造方法、基板処理システム、およびプログラム

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201602389A (zh) * 2014-06-04 2016-01-16 Hitachi Int Electric Inc 半導體裝置之製造方法,基板處理裝置及記錄媒體
TW201611159A (zh) * 2014-09-02 2016-03-16 Hitachi Int Electric Inc 半導體裝置之製造方法、基板處理裝置及記錄媒體

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3761918B2 (ja) * 1994-09-13 2006-03-29 株式会社東芝 半導体装置の製造方法
US6391785B1 (en) * 1999-08-24 2002-05-21 Interuniversitair Microelektronica Centrum (Imec) Method for bottomless deposition of barrier layers in integrated circuit metallization schemes
JP4413556B2 (ja) * 2003-08-15 2010-02-10 東京エレクトロン株式会社 成膜方法、半導体装置の製造方法
JP2009088074A (ja) * 2007-09-28 2009-04-23 Mitsubishi Electric Corp 半導体装置の製造方法
US8293658B2 (en) * 2010-02-17 2012-10-23 Asm America, Inc. Reactive site deactivation against vapor deposition
JP2012009739A (ja) * 2010-06-28 2012-01-12 Ulvac Japan Ltd ドライエッチング方法およびドライエッチング装置
JP2013243193A (ja) 2012-05-18 2013-12-05 Hitachi Kokusai Electric Inc 半導体装置の製造方法
US9553100B2 (en) * 2014-12-04 2017-01-24 Sandisk Techologies Llc Selective floating gate semiconductor material deposition in a three-dimensional memory structure
US10790141B2 (en) * 2015-09-19 2020-09-29 Applied Materials, Inc. Surface-selective atomic layer deposition using hydrosilylation passivation
JP6560991B2 (ja) * 2016-01-29 2019-08-14 株式会社Kokusai Electric 半導体装置の製造方法、基板処理装置およびプログラム
JP6576277B2 (ja) 2016-03-23 2019-09-18 東京エレクトロン株式会社 窒化膜の形成方法
US10378105B2 (en) * 2016-05-31 2019-08-13 Tokyo Electron Limited Selective deposition with surface treatment
US9803277B1 (en) * 2016-06-08 2017-10-31 Asm Ip Holding B.V. Reaction chamber passivation and selective deposition of metallic films
US10612137B2 (en) 2016-07-08 2020-04-07 Asm Ip Holdings B.V. Organic reactants for atomic layer deposition
JP6671262B2 (ja) * 2016-08-01 2020-03-25 東京エレクトロン株式会社 窒化膜の形成方法および形成装置
JP6767885B2 (ja) 2017-01-18 2020-10-14 東京エレクトロン株式会社 保護膜形成方法
US9911595B1 (en) * 2017-03-17 2018-03-06 Lam Research Corporation Selective growth of silicon nitride
JP6778144B2 (ja) * 2017-04-25 2020-10-28 株式会社Kokusai Electric 半導体装置の製造方法、基板処理装置およびプログラム
US10355111B2 (en) 2017-04-26 2019-07-16 Taiwan Semiconductor Manufacturing Company, Ltd. Deposition selectivity enhancement and manufacturing method thereof
WO2018220973A1 (ja) * 2017-05-30 2018-12-06 東京エレクトロン株式会社 エッチング方法
US10900120B2 (en) * 2017-07-14 2021-01-26 Asm Ip Holding B.V. Passivation against vapor deposition
JP6778166B2 (ja) * 2017-09-08 2020-10-28 株式会社Kokusai Electric 半導体装置の製造方法
JP6663400B2 (ja) * 2017-09-11 2020-03-11 株式会社Kokusai Electric 半導体装置の製造方法、基板処理装置およびプログラム
US10727046B2 (en) * 2018-07-06 2020-07-28 Lam Research Corporation Surface modified depth controlled deposition for plasma based deposition

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201602389A (zh) * 2014-06-04 2016-01-16 Hitachi Int Electric Inc 半導體裝置之製造方法,基板處理裝置及記錄媒體
TW201611159A (zh) * 2014-09-02 2016-03-16 Hitachi Int Electric Inc 半導體裝置之製造方法、基板處理裝置及記錄媒體

Also Published As

Publication number Publication date
KR102368311B1 (ko) 2022-03-02
US20200303185A1 (en) 2020-09-24
JP6960953B2 (ja) 2021-11-05
CN111719133A (zh) 2020-09-29
TW202101649A (zh) 2021-01-01
US11335554B2 (en) 2022-05-17
KR20200112686A (ko) 2020-10-05
JP2020155607A (ja) 2020-09-24

Similar Documents

Publication Publication Date Title
TWI756612B (zh) 半導體裝置之製造方法、基板處理方法、基板處理裝置及程式
TWI739263B (zh) 半導體裝置之製造方法、基板處理裝置及程式
JP6953480B2 (ja) 半導体装置の製造方法、基板処理装置、およびプログラム
KR102145102B1 (ko) 반도체 장치의 제조 방법, 기판 처리 장치 및 프로그램
TWI821626B (zh) 基板處理方法、半導體裝置之製造方法、基板處理裝置及程式
JP7135190B2 (ja) 半導体装置の製造方法、基板処理方法、基板処理装置、およびプログラム
JP7305013B2 (ja) 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム
TWI777384B (zh) 半導體裝置之製造方法、基板處理方法、基板處理裝置及程式
CN113314393B (zh) 半导体器件的制造方法、衬底处理装置及记录介质
US12033852B2 (en) Method of processing substrate, method of manufacturing semiconductor device, substrate processing apparatus, and recording medium
TWI841056B (zh) 基板處理方法、半導體裝置之製造方法、基板處理裝置及程式
TW202229616A (zh) 半導體裝置的製造方法,基板處理裝置,及程式
JP2022087143A (ja) 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム