TWI717217B - 顯示裝置 - Google Patents

顯示裝置 Download PDF

Info

Publication number
TWI717217B
TWI717217B TW109105172A TW109105172A TWI717217B TW I717217 B TWI717217 B TW I717217B TW 109105172 A TW109105172 A TW 109105172A TW 109105172 A TW109105172 A TW 109105172A TW I717217 B TWI717217 B TW I717217B
Authority
TW
Taiwan
Prior art keywords
emitting diode
light
pad
diode element
pixel unit
Prior art date
Application number
TW109105172A
Other languages
English (en)
Other versions
TW202133134A (zh
Inventor
吳尚杰
郭豫杰
鄭和宜
張哲嘉
陳宜瑢
陳一帆
邱郁勛
李玫憶
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW109105172A priority Critical patent/TWI717217B/zh
Priority to CN202010749197.4A priority patent/CN111862839B/zh
Application granted granted Critical
Publication of TWI717217B publication Critical patent/TWI717217B/zh
Publication of TW202133134A publication Critical patent/TW202133134A/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Led Device Packages (AREA)

Abstract

一種包括基板、多個第一畫素單元以及第二畫素單元的顯示裝置被提出。這些第一畫素單元設置於基板的中央顯示區內,且各自包括沿著第一方向排列的複數個第一接墊以及電性接合於這些第一接墊的第一發光二極體元件。多個第一畫素單元的多個第一發光二極體元件在第二方向上以第一距離排列。第二畫素單元設置於基板的邊緣顯示區內,且包括複數個第二接墊以及電性接合於這些第二接墊的第二發光二極體元件。在第二方向上排列的第二發光二極體元件與相鄰的第一發光二極體元件之間的第二距離等於第一距離。相鄰的兩個第一畫素單元的多個第一接墊以第三距離在第二方向上排列。第二畫素單元的第二接墊與相鄰的第一畫素單元的第一接墊以第四距離在第二方向上排列,且第三距離不等於第四距離。

Description

顯示裝置
本發明是有關於一種電子裝置,且特別是有關於一種顯示裝置。
發光二極體顯示面板包括主動元件基板及被轉置於主動元件基板上的多個發光二極體元件。繼承發光二極體的特性,發光二極體顯示面板具有省電、高效率、高亮度及反應時間快等優點。此外,相較於有機發光二極體顯示面板,發光二極體顯示面板還具有色彩易調校、發光壽命長、無影像烙印等優勢。因此,發光二極體顯示面板被視為下一世代的顯示技術。然而,由於發光二極體顯示面板的周邊設有不具顯示功能的電路,因此不易實現窄邊框、甚至無邊框的發光二極體顯示面板。
本發明提供一種具窄邊框或無邊框的顯示裝置。
本發明的顯示裝置,包括基板、多個第一畫素單元以及第二畫素單元。基板具有中央顯示區與邊緣顯示區。邊緣顯示區 位於基板的第一邊緣與中央顯示區之間。這些第一畫素單元設置於中央顯示區內,且各自包括複數個第一接墊以及第一發光二極體元件。這些第一接墊沿第一方向排列且在第二方向上延伸。第一發光二極體元件電性接合於這些第一接墊。多個第一畫素單元的多個第一發光二極體元件在第二方向上以第一距離排例。第二畫素單元設置於邊緣顯示區內,且與多個第一畫素單元在第二方向上排列。第二畫素單元包括複數個第二接墊以及第二發光二極體元件。這些第二接墊沿第一方向排列且在第二方向上延伸。第二發光二極體元件電性接合於多個第二接墊。第二發光二極體元件與相鄰的第一發光二極體元件在第二方向上以第二距離排列,且第二距離等於第一距離。相鄰的兩個第一畫素單元的多個第一接墊以第三距離在第二方向上排列。第二畫素單元的第二接墊與相鄰的第一畫素單元的第一接墊以第四距離在第二方向上排列,且第三距離不等於第四距離。
基於上述,在本發明一實施例的顯示裝置中,位於中央顯示區的多個第一畫素單元的多個第一發光二極體元件以及位於邊緣顯示區的第二畫素單元的第二發光二極體元件是以等間距的方式在一方向上排列。透過在此方向上排列的這些第一畫素單元的多個第一接墊之間的距離不等於在此方向上排列的第二畫素單元的第二接墊與相鄰的第一畫素單元的第一接墊之間的距離,使兩畫素單元用於電路配置的可佈局空間不同。據此,可增加顯示裝置的整體電路的設計裕度,有助於實現顯示裝置的窄邊框,甚 至是無邊框的設計。
10、11、12、13、13R、20、21、21R:顯示裝置
100:基板
100a、100b、100c、100d、100e:邊緣
100S:母板
BP0、BP0’、BP0A、BP1、BP2、BP2’、BP2”、BP2A、BP3:接墊
BPG0、BPG0’、BPG1、BPG2、BPG2’:接墊組
BR0、BR1、BR2、BR3:接合區
C、C’:角落
D1、D2:方向
d1~d12:距離
CDR:中央顯示區
EC0、EC0’、EC0A、EC0B、EC0C、EC1、EC2、EC2A、EC2B、EC2C、EC2D、EC3、EC3A:驅動電路
LED1、LED1x、LED1r、LED2、LED2x、LED2r、LED3:發光二極體元件
L0、L0’、L0”、L1、L2、L2’、L2”:長度
PDR:邊緣顯示區
PU0、PU0’、PU0A、PU0B、PU0C:角落畫素單元
PU1、PU1r:第一畫素單元
PU2、PU2A、PU2B、PU2C、PU2Cr、PU2D:第二畫素單元
PU3、PU3A:第三畫素單元
RR0、RR0’、RR1、RR2、RR2’、RR2”、RR2a、RR2b、RR3:備用區
SBR:側邊接墊區
S1、S2:間距
W:寬度
I、II、III:區域
圖1是本發明的第一實施例的顯示裝置的俯視示意圖。
圖2及圖3是圖1的顯示裝置的兩局部區域的放大示意圖。
圖4是本發明的第二實施例的顯示裝置的俯視示意圖。
圖5是本發明的第三實施例的顯示裝置的俯視示意圖。
圖6是本發明的第四實施例的顯示裝置的俯視示意圖。
圖7是圖6的顯示裝置經修補後的俯視示意圖。
圖8是本發明的第五實施例的顯示裝置的俯視示意圖。
圖9是圖8的顯示裝置的局部區域的放大示意圖。
圖10是本發明的第六實施例的顯示裝置的俯視示意圖。
圖11是圖10的顯示裝置經修補後的俯視示意圖。
本文使用的「約」、「近似」、「本質上」、或「實質上」包括所述值和在本領域普通技術人員確定的特定值的可接受的偏差範圍內的平均值,考慮到所討論的測量和與測量相關的誤差的特定數量(即,測量系統的限制)。例如,「約」可以表示在所述值的一個或多個標準偏差內,或例如±30%、±20%、±15%、±10%、±5%內。再者,本文使用的「約」、「近似」、「本質上」、或「實質上」 可依量測性質、切割性質或其它性質,來選擇較可接受的偏差範圍或標準偏差,而可不用一個標準偏差適用全部性質。
在附圖中,為了清楚起見,放大了層、膜、面板、區域等的厚度。應當理解,當諸如層、膜、區域或基板的元件被稱為在另一元件「上」或「連接到」另一元件時,其可以直接在另一元件上或與另一元件連接,或者中間元件可以也存在。相反,當元件被稱為「直接在另一元件上」或「直接連接到」另一元件時,不存在中間元件。如本文所使用的,「連接」可以指物理及/或電性連接。再者,「電性連接」可為二元件間存在其它元件。
此外,諸如「下」或「底部」和「上」或「頂部」的相對術語可在本文中用於描述一個元件與另一元件的關係,如圖所示。應當理解,相對術語旨在包括除了圖中所示的方位之外的裝置的不同方位。例如,如果一個附圖中的裝置翻轉,則被描述為在其它元件的「下」側的元件將被定向在其它元件的「上」側。因此,示例性術語「下」可以包括「下」和「上」的取向,取決於附圖的特定取向。類似地,如果一個附圖中的裝置翻轉,則被描述為在其它元件「下方」或「下方」的元件將被定向為在其它元件「上方」。因此,示例性術語「上面」或「下面」可以包括上方和下方的取向。
現將詳細地參考本發明的示範性實施方式,示範性實施方式的實例說明於所附圖式中。只要有可能,相同元件符號在圖式和描述中用來表示相同或相似部分。
圖1是本發明的第一實施例的顯示裝置的俯視示意圖。圖2是圖1的顯示裝置的局部區域I的放大示意圖。圖3是圖1的顯示裝置的局部區域II的放大示意圖。為清楚呈現起見,圖1省略了圖2及圖3的接墊、發光二極體元件、驅動電路以及側邊接墊區SBR的繪示。特別說明的是,圖1至圖3示出尚未從母板100S上切割出的基板100,而自母板100S切割出的基板100,其邊緣大致上位於如圖中標號100a、100b、100c以及100d所指的虛線處。
請參照圖1及圖2,顯示裝置10包括基板100與多個畫素單元。基板100具有中央顯示區CDR與邊緣顯示區PDR,且邊緣顯示區PDR位於基板100的邊緣100a(或者是母板100S的邊緣100e)與中央顯示區CDR之間。多個畫素單元包括第一畫素單元PU1、第二畫素單元PU2以及角落畫素單元PU0。第一畫素單元PU1設置於基板100的中央顯示區CDR。第二畫素單元PU2設置於基板100的邊緣顯示區PDR。角落畫素單元PU0設置於邊緣顯示區PDR的角落C。在本實施例中,基板100的材質可以是玻璃、石英、有機聚合物、或是不透光/反射材料(例如:晶圓、陶瓷、或其它可適用的材料)、或是其它可適用的材料。
進一步而言,畫素單元包括複數個接墊與發光二極體元件,且發光二極體元件電性接合於這些接墊。在本實施例中,每一畫素單元的接墊數量以及發光二極體元件的數量分別是以六個(即三組)以及三個為例進行示範性地說明,並不表示本發明以 圖式揭示內容為限制。在其他實施例中,每一畫素單元的接墊數量與發光二極體元件的數量也可根據實際的設計需求調整為一個、兩個或四個以上。舉例而言,在本實施例中,每一畫素單元(例如第一畫素單元PU1、第二畫素單元PU2以及角落畫素單元PU0)在方向D1排列的三個發光二極體元件分別為發光二極體元件LED1、發光二極體元件LED2以及發光二極體元件LED3,且這些發光二極體元件的發光顏色可分別選自紅色、綠色以及藍色,以滿足混色的需求,但不以此為限。
特別說明的是,第一畫素單元PU1的發光二極體元件在方向D1上的長度等於第二畫素單元PU2的發光二極體元件在方向D1上的長度。相似地,第一畫素單元PU1的發光二極體元件在方向D2上的長度等於第二畫素單元PU2的發光二極體元件在方向D2上的長度。也就是說,第一畫素單元PU1與第二畫素單元PU2的發光二極體元件的尺寸大小都相同。
另一方面,第一畫素單元PU1的多個接墊BP1在方向D1排列且在方向D2上延伸,且接墊BP1在方向D2上具有長度L1。第二畫素單元PU2的多個接墊BP2在方向D1排列且在方向D2上延伸,且接墊BP2在方向D2上具有長度L2。在本實施例中,第一畫素單元PU1的接墊BP1的長度L1等於第二畫素單元PU2的接墊BP2的長度L2,但本發明不以此為限。角落畫素單元PU0的接墊BP0在方向D2上具有長度L0,且接墊BP0的長度L0可選擇性地等於第二畫素單元PU2的接墊BP2的長度L2(或第一畫 素單元PU1的接墊BP1的長度L1),但本發明不以此為限。
在本實施例中,每一畫素單元(例如第一畫素單元PU1、第二畫素單元PU2以及角落畫素單元PU0)的六個接墊可形成三個接墊組,且三個發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2以及發光二極體元件LED3)分別電性接合於這三個接墊組,但不以此為限。
值得注意的是,在方向D2上排列且相鄰的兩個第一畫素單元PU1的兩個發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)是以第一距離d1在方向D2上間隔設置。在方向D2上排列且相鄰的第一畫素單元PU1與第二畫素單元PU2的兩個發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)是以第二距離d2在方向D2上間隔設置,且第二距離d2等於第一距離d1。
另一方面,在方向D2上排列且相鄰的任兩個第一畫素單元PU1分別與兩個發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)電性接合的兩個接墊組BPG1是以第三距離d3在方向D2上間隔設置。在方向D2上排列且相鄰的第二畫素單元PU2與第一畫素單元PU1分別與兩個發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)電性接合的接墊組BPG2與接墊組BPG1是以第四距離d4在方向D2上間隔設置,且第三距離d3 不等於第四距離d4。也就是說,第一畫素單元PU1的發光二極體元件於接墊上的接合位置不同於第二畫素單元PU2的發光二極體元件於接墊上的接合位置。
更具體地說,第一畫素單元PU1的接墊BP1具有重疊於發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)的接合區BR1以及接合區BR1以外的備用區RR1。第二畫素單元PU2的接墊BP2具有重疊於發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)的接合區BR2以及接合區BR2以外的備用區RR2。應注意的是,第一畫素單元PU1與第二畫素單元PU2的發光二極體元件在方向D2上都位於接墊BP1的備用區RR1與接墊BP2的備用區RR2之間。也就是說,第一畫素單元PU1的接墊BP1的備用區RR1與第二畫素單元PU2的接墊BP2的備用區RR2相對於這兩畫素單元的發光二極體元件呈鏡像配置。據此,可增加邊緣顯示區PDR的電路佈局空間,有助於實現顯示裝置10的窄邊框,甚至是無邊框的設計。
另一方面,在方向D1上排列且相鄰的兩個第一畫素單元PU1分別與兩個發光二極體元件LED1電性接合的兩個接墊組BPG1是以第五距離d5間隔設置。在方向D1上排列且相鄰的兩個第二畫素單元PU2分別與兩個發光二極體元件LED1電性接合的兩個接墊組BPG2是以第六距離d6間隔設置,且第五距離d5等於第六距離d6。從另一觀點來說,用以發出相同顏色光束的多個 發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)是以等間距的方式沿方向D1或方向D2排列。
在本實施例中,位於邊緣顯示區PDR的角落畫素單元PU0緊鄰基板100相連接的邊緣100a與邊緣100b。也就是說,角落畫素單元PU0位於基板100的邊緣100b與第二畫素單元PU2之間。角落畫素單元PU0包括多個接墊BP0以及電性接合於這些接墊BP0的發光二極體元件。值得注意的是,在方向D2上排列且相鄰的第一畫素單元PU1與角落畫素單元PU0的兩個發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)是以第七距離d7在方向D2上間隔設置,且第七距離d7等於第一距離d1。
另一方面,在方向D2上排列且相鄰的角落畫素單元PU0與第一畫素單元PU1分別與兩個發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)電性接合的接墊組BPG0與接墊組BPG1是以第八距離d8在方向D2上間隔設置。在本實施例中,此第八距離d8不等於第三距離d3,且等於第四距離d4,但不以此為限。也就是說,角落畫素單元PU0的發光二極體元件於接墊上的接合位置不同於第一畫素單元PU1的發光二極體元件於接墊上的接合位置。
更具體地說,角落畫素單元PU0的接墊BP0具有重疊於發光二極體元件(例如發光二極體元件LED1、發光二極體元件 LED2或發光二極體元件LED3)的接合區BR0以及接合區BR0以外的備用區RR0。應注意的是,角落畫素單元PU0與第一畫素單元PU1的發光二極體元件在方向D2上都位於接墊BP1的備用區RR1與接墊BP0的備用區RR0之間。也就是說,角落畫素單元PU0的接墊BP0的備用區RR0與第一畫素單元PU1的接墊BP1的備用區RR1相對於這兩畫素單元的發光二極體元件呈鏡像配置,但本發明不以此為限。
進一步而言,顯示裝置10還可包括位於邊緣顯示區PDR的另一角落C’的另一個角落畫素單元PU0’。此角落畫素單元PU0’緊鄰基板100相連接的邊緣100a與邊緣100c,其中邊緣100c與邊緣100b相對設置。也就是說,角落畫素單元PU0’位於基板100的邊緣100c與第二畫素單元PU2之間。值得注意的是,在方向D2上排列且相鄰的角落畫素單元PU0’與第一畫素單元PU1分別與兩個發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)電性接合的接墊組BPG0’與接墊組BPG1是以第九距離d9在方向D2上間隔設置。此第九距離d9不等於第八距離d8,且等於第三距離d3。也就是說,角落畫素單元PU0’的發光二極體元件於接墊上的接合位置與第一畫素單元PU1的發光二極體元件於接墊上的接合位置相同。
更具體地說,角落畫素單元PU0’的接墊BP0’的備用區RR0位於角落畫素單元PU0’的發光二極體元件與相鄰的第一畫素單元PU1的發光二極體元件之間,且第一畫素單元PU1的發光二 極體元件位於角落畫素單元PU0’的接墊BP0’的備用區RR0與第一畫素單元PU1的接墊BP1的備用區RR1之間。也就是說,角落畫素單元PU0’的接墊BP0’的備用區RR0與第一畫素單元PU1的接墊BP1的備用區RR1相對於兩畫素單元的發光二極體元件並不呈現鏡像配置。需說明的是,在本實施例中,第一距離d1至第九距離d9都是以兩構件(例如接墊或發光二極體元件)的幾何中心之間的距離來界定,但不以此為限。舉例來說,第一距離d1至第九距離d9也可以兩構件的邊緣之間的距離來界定。
進一步而言,畫素單元更包括驅動電路。舉例而言,第一畫素單元PU1具有驅動電路EC1,第二畫素單元PU2具有驅動電路EC2,角落畫素單元PU0具有驅動電路EC0,角落畫素單元PU0’具有驅動電路EC0’,且這些驅動電路可分別與對應的接墊電性連接,以提供發光二極體元件被致能時所需的電流(或電壓)。驅動電路包括用以驅動畫素單元的畫素驅動電路。為了實現顯示裝置10的窄邊框(或無邊框)設計,第二畫素單元PU2的驅動電路EC2、角落畫素單元PU0的驅動電路EC0以及角落畫素單元PU0’的驅動電路EC0’分別還可包括非畫素驅動電路。舉例來說,非畫素驅動電路例如是多工器(multiplexer,MUX)、整合型閘極驅動電路(gate driver-on-array,GOA)、靜電防護(ESD)線路、測試(TEST)電路或其組合。
從另一觀點來說,由於第一畫素單元PU1的接墊BP1的備用區RR1與第二畫素單元PU2的接墊BP2的備用區RR2相對 於這兩畫素單元的發光二極體元件呈鏡像配置,可增加邊緣顯示區PDR的電路佈局空間,以配置非畫素驅動電路。據此,有助於實現顯示裝置10的窄邊框(或無邊框)設計。另一方面,於邊緣顯示區所增加的電路佈局空間還可用以配置側邊接墊區SBR,且側邊接墊區SBR上可設有側邊接墊(side pad;未繪示),此側邊接墊可電性連接至位於基板100之側壁的導線(未繪示),位於基板100設有接墊的一側表面的訊號線(例如資料線、掃描線、電源線、共通線、或其它電路走線)可透過側邊接墊及位於基板100之側壁的導線與位於基板100的另一側表面的扇出走線(未繪示)及/或晶片(未繪示)電性連接。
以下將列舉另一些實施例以詳細說明本揭露,其中相同的構件將標示相同的符號,並且省略相同技術內容的說明,省略部分請參考前述實施例,以下不再贅述。
圖4是本發明的第二實施例的顯示裝置的俯視示意圖。請參照圖4,本實施例的顯示裝置11與圖2的顯示裝置10的主要差異在於:第二畫素單元的接墊配置方式不同。具體而言,顯示裝置11的第二畫素單元PU2A具有以不同方式配置的兩種接墊組,例如接墊組BPG2與接墊組BPG2’。在本實施例中,接墊組BPG2’的接墊BP2’的備用區RR2’與接墊組BPG2的接墊BP2的備用區RR2分別位於第二畫素單元PU2A的發光二極體元件的相對兩側。亦即,第二畫素單元PU2A的發光二極體元件LED1、發光二極體元件LED2及發光二極體元件LED3位於接墊BP2的備用 區RR2與接墊BP2’的備用區RR2’之間。
值得注意的是,第二畫素單元PU2A的接墊BP2’的備用區RR2’與相鄰的第一畫素單元PU1的接墊BP1的備用區RR1相對於這兩畫素單元的發光二極體元件並不呈現鏡像配置。舉例而言,在方向D2上排列且相鄰的第二畫素單元PU2A與第一畫素單元PU1分別與兩個發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)電性接合的接墊組BPG2’與接墊組BPG1是以第十距離d10在方向D2上間隔設置。在本實施例中,此第十距離d10不等於第四距離d4,且等於第三距離d3,但不以此為限。
在本實施例中,電性接合於接墊組BPG2’的發光二極體元件(例如發光二極體元件LED1)的發光顏色例如是紅色,而電性接合於接墊組BPG2的發光二極體元件(例如發光二極體元件LED2或發光二極體元件LED3)的發光顏色例如是綠色或藍色,但不以此為限。也就是說,電性接合至接墊組BPG2’的發光二極體元件的發光顏色不同於電性接合至接墊組BPG2的發光二極體元件的發光顏色。
在本實施例中,第二畫素單元PU2A的接墊BP2與第一畫素單元PU1的接墊BP1相對於這兩畫素單元的多個發光二極體元件的配置關係相似於前述實施例的顯示裝置10。因此,詳細的說明請參見前述實施例的相關段落,於此便不再重述。值得一提的是,由於第一畫素單元PU1的接墊BP1的備用區RR1與第二畫 素單元PU2A的接墊BP2的備用區RR2相對於這兩畫素單元的發光二極體元件呈鏡像配置,可增加邊緣顯示區PDR的電路佈局空間。例如,第二畫素單元PU2A的驅動電路EC2A的佈局區域可大於第一畫素單元PU1的驅動電路EC1的佈局空間。據此,有助於實現顯示裝置11的窄邊框,甚至是無邊框的設計。
圖5是本發明的第三實施例的顯示裝置的俯視示意圖。請參照圖5,本實施例的顯示裝置12與圖2的顯示裝置10的主要差異在於:第二畫素單元與角落畫素單元的接墊長度不同。具體而言,顯示裝置12的第二畫素單元PU2B的接墊BP2”在方向D2上的長度L2’可小於第一畫素單元PU1的接墊BP1在方向D2上的長度L1。舉例來說,在本實施例中,透過接墊BP2”的長度L2’與接墊BP1的長度L1的比例是2:3,可使第二畫素單元PU2B的驅動電路EC2B的可佈局空間大於第一畫素單元PU1的驅動電路EC1的可佈局空間,但不以此為限。換句話說,可增加邊緣顯示區PDR的電路佈局空間,有助於實現顯示裝置12的窄邊框,甚至是無邊框的設計。
另一方面,本實施例的角落畫素單元PU0A的接墊BP0A的長度L0’與第一畫素單元PU1的接墊BP1的長度L1的比例也可以是2:3。也就是說,角落畫素單元PU0A的接墊BP0A的長度L0’與第二畫素單元PU2B的接墊BP2”的長度L2’可相同,但不以此為限。在其他實施例中,第一畫素單元PU1的接墊BP1的長度L1、第二畫素單元PU2B的接墊BP2”的長度L2’以及角落畫素單元 PU0A的接墊BP0A的長度L0’的比例也可以是3:2:1。更具體地說,角落畫素單元的接墊並未設有備用區RR0(亦即,角落畫素單元無法進行修補)。
特別一提的是,不同長度的接墊對於發光二極體元件的修補(repair)所能提供的次數也不同。舉例而言,在本實施例中,第一畫素單元PU1的接墊BP1的備用區RR1適於提供兩次的修補,第二畫素單元PU2B的接墊BP2”的備用區RR2”與角落畫素單元PU0A的接墊BP0A的備用區RR0’適於提供一次的修補,但本發明不以此為限。根據其他實施例,畫素單元的修補次數(或接墊長度)也可根據實際的產品需求(例如製程良率、電路設計)而調整。
圖6是本發明的第四實施例的顯示裝置的俯視示意圖。圖7是圖6的顯示裝置經修補後的俯視示意圖。請參照圖6,本實施例的顯示裝置13與圖5的顯示裝置12的主要差異在於:第二畫素單元與角落畫素單元的接墊的配置不同。具體而言,第二畫素單元PU2C包括具有不同長度的接墊BP2與接墊BP2”。在本實施例中,第二畫素單元PU2C的接墊BP2在方向D2上的長度L2”與接墊BP2”在方向D2上的長度L2’的比例可以是3:2,但不以此為限。另一方面,角落畫素單元PU0B也可包括具有不同長度的接墊BP0與接墊BP0A。在本實施例中,角落畫素單元PU0B的接墊BP0在方向D2上的長度L0”與接墊BP0A在方向D2上的長度L0’的比例可以是3:2,但不以此為限。
值得一提的是,由於第一畫素單元PU1的接墊BP1的備用區RR1與第二畫素單元PU2C的接墊BP2的備用區RR2(或第二畫素單元PU2C的接墊BP2”的備用區RR2”)分別位於這兩畫素單元的發光二極體元件的相對兩側,可增加邊緣顯示區PDR的電路佈局空間。例如,第二畫素單元PU2C的驅動電路EC2C的佈局區域可大於第一畫素單元PU1的驅動電路EC1的佈局空間。相似地,角落畫素單元PU0B的接墊BP0的備用區RR0(或接墊BP0A的備用區RR0’)與第一畫素單元PU1的接墊BP1的備用區RR1分別位於這兩畫素單元的發光二極體元件的相對兩側,可進一步增加邊緣顯示區PDR的電路佈局空間。例如,角落畫素單元PU0B的驅動電路EC0B的佈局區域可大於第一畫素單元PU1的驅動電路EC1的佈局空間。據此,有助於實現顯示裝置13的窄邊框,甚至是無邊框的設計。
進一步而言,當顯示裝置13的若干畫素單元被檢測出異常時,例如:在點燈測試的過程中,第二畫素單元PU2C因發光二極體元件LED2x無法被致能(即無法出光)而被判定為異常,可進行修補的步驟。修補的步驟可包括移除異常的發光二極體元件LED2x以及將修補用的發光二極體元件轉置(transfer)並接合到原異常的發光二極體元件LED2x所接合的接墊BP2”上。請參照圖7,修補後的顯示裝置13R,其修補後的第二畫素單元PU2Cr的發光二極體元件LED2r與發光二極體元件LED3之間在方向D2上具有一間距S1(或偏移量),而發光二極體元件在方向D2上具 有一寬度W,且此間距S1與寬度W的比值可介於0.8至1的範圍,但本發明不以此為限。在其他實施例中,當第二畫素單元PU2C的發光二極體元件LED1被判定為異常時,其修補後的發光二極體元件於接墊BP2上的位置與原異常的發光二極體元件於同一接墊BP2上的位置之間具有的間距(或偏移量)與寬度W的比值也可介於1至2的範圍。
圖8是本發明的第五實施例的顯示裝置的俯視示意圖。圖9是圖8的顯示裝置的局部區域的放大示意圖。請參照圖8及圖9,本實施例的顯示裝置20與圖1及圖2的顯示裝置10的主要差異在於:顯示裝置20更包括設置於邊緣顯示區PDR的第三畫素單元PU3。詳細而言,第三畫素單元PU3位於基板100的邊緣100a與第二畫素單元PU2之間。第三畫素單元PU3的多個接墊BP3在方向D1排列且在方向D2上延伸。值得注意的是,在方向D2上排列且相鄰的第二畫素單元PU2的發光二極體元件與第三畫素單元的發光二極體元件是以第十一距離d11在方向D2上間隔設置,且此第十一距離d11等於第二距離d2(或第一距離d1)。
另一方面,在方向D2上排列且相鄰的第二畫素單元PU2與第三畫素單元PU3分別與兩個發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)電性接合的接墊BP2是以第十二距離d12在方向D2上間隔設置。在本實施例中,此第十二距離d12不等於第四距離d4,且等於第三距離d3,但不以此為限。也就是說,第三畫素單元PU3的發光 二極體元件於接墊BP3上的接合位置相同於第二畫素單元PU2的發光二極體元件於接墊BP2上的接合位置,但不同於第一畫素單元PU1的發光二極體元件於接墊BP1上的接合位置。
更具體地說,第三畫素單元PU3的接墊BP3具有重疊於發光二極體元件(例如發光二極體元件LED1、發光二極體元件LED2或發光二極體元件LED3)的接合區BR3以及接合區BR3以外的備用區RR3。第三畫素單元PU3的發光二極體元件在方向D2上位於接墊BP3的備用區RR3與接墊BP2的備用區RR2之間,且接墊BP2的備用區RR2在方向D2上位於第三畫素單元PU3的發光二極體元件與第二畫素單元PU2的發光二極體元件之間。也就是說,第三畫素單元PU3的接墊BP3的備用區RR3與第二畫素單元PU2的接墊BP2的備用區RR2相對於這兩畫素單元的發光二極體元件並未呈鏡像配置。
從另一觀點來說,第一畫素單元PU1的接墊BP1的備用區RR1與第三畫素單元PU3的接墊BP3的備用區RR3(或第二畫素單元PU2的接墊BP2的備用區RR2)相對於這兩畫素單元的發光二極體元件呈鏡像配置。據此,可增加邊緣顯示區PDR的電路佈局空間,有助於實現顯示裝置20的窄邊框,甚至是無邊框的設計。
特別一提的是,在本實施例中,角落畫素單元PU0C的接墊BP0的備用區RR0在方向D2上位於角落畫素單元PU0C的發光二極體元件與第一畫素單元PU1的發光二極體元件之間。也 就是說,角落畫素單元PU0C的接墊BP0的備用區RR0與第一畫素單元PU1的接墊BP1的備用區RR1相對於這兩畫素單元的發光二極體元件並未呈鏡像配置。據此,可增加角落畫素單元PU0C的驅動電路EC0C的可佈局空間。
圖10是本發明的第六實施例的顯示裝置的俯視示意圖。圖11是圖10的顯示裝置經修補後的俯視示意圖。請參照圖10,本實施例的顯示裝置21與圖9的顯示裝置20的主要差異在於:第二畫素單元的接墊配置方式不同。具體而言,顯示裝置21的第二畫素單元PU2D的接墊BP2A具有兩個彼此分離的備用區,分別為備用區RR2a與備用區RR2b。接墊BP2A的這兩個備用區位於接合區BR2的相對兩側。
在本實施例中,第三畫素單元PU3A的發光二極體元件位於接墊BP3的備用區RR3與第二畫素單元PU2D的接墊BP2A的備用區RR2a之間,且第二畫素單元PU2D的發光二極體元件位於接墊BP2A的備用區RR2a與備用區RR2b之間。也就是說,第三畫素單元PU3A的接墊BP3的備用區RR3與第二畫素單元PU2D的接墊BP2A的備用區RR2a相對於這兩畫素單元的發光二極體元件並未呈鏡像配置。據此,可增加第三畫素單元PU3A的驅動電路EC3A的可佈局空間,有助於實現顯示裝置21的窄邊框,甚至是無邊框的設計。值得一提的是,透過上述接墊BP2A的配置方式,還可增加驅動電路於邊緣顯示區PDR內的配置彈性。
進一步而言,當顯示裝置21的若干畫素單元被檢測出異 常時,例如:在點燈測試的過程中,第一畫素單元PU1因發光二極體元件LED1x無法被致能(即無法出光)而被判定為異常,可進行修補的步驟。修補的步驟可包括移除異常的發光二極體元件LED1x以及將修補用的發光二極體元件轉置(transfer)並接合到原異常的發光二極體元件LED1x所接合的接墊BP1上。請參照圖11,修補後的顯示裝置21R,其修補後的第一畫素單元PU1r的發光二極體元件LED1r與原異常的發光二極體元件LED1x之間在方向D2上具有一間距S2(或偏移量),而發光二極體元件LED1r在方向D2上具有一寬度W,且此間距S2與寬度W的比值可介於0.8至2的範圍。
綜上所述,在本發明一實施例的顯示裝置中,位於中央顯示區的多個第一畫素單元的多個第一發光二極體元件以及位於邊緣顯示區的第二畫素單元的第二發光二極體元件是以等間距的方式在一方向上排列。透過在此方向上排列的這些第一畫素單元的多個第一接墊之間的距離不等於在此方向上排列的第二畫素單元的第二接墊與相鄰的第一畫素單元的第一接墊之間的距離,使兩畫素單元用於電路配置的可佈局空間不同。據此,可增加顯示裝置的整體電路的設計裕度,有助於實現顯示裝置的窄邊框,甚至是無邊框的設計。
10:顯示裝置
100:基板
100a、100b、100e:邊緣
100S:母板
BP0、BP1、BP2:接墊
BPG0、BPG1、BPG2:接墊組
BR0、BR1、BR2:接合區
C:角落
D1、D2:方向
d1~d8:距離
CDR:中央顯示區
EC0、EC1、EC2:驅動電路
LED1、LED2、LED3:發光二極體元件
L0、L1、L2:長度
PDR:邊緣顯示區
PU0:角落畫素單元
PU1:第一畫素單元
PU2:第二畫素單元
RR0、RR1、RR2:備用區
SBR:側邊接墊區
I:區域

Claims (16)

  1. 一種顯示裝置,包括: 一基板,具有一中央顯示區與一邊緣顯示區,其中該邊緣顯示區位於該基板的一第一邊緣與該中央顯示區之間; 多個第一畫素單元,設置於該中央顯示區內,且該第一畫素單元包括: 複數個第一接墊,沿一第一方向排列且在一第二方向上延伸;以及 一第一發光二極體元件,電性接合於該些第一接墊,該些第一畫素單元的該些第一發光二極體元件在該第二方向上以一第一距離排列;以及 一第二畫素單元,設置於該邊緣顯示區內,且與該些第一畫素單元在該第二方向上排列,該第二畫素單元包括: 複數個第二接墊,沿該第一方向排列且在該第二方向上延伸;以及 一第二發光二極體元件,電性接合於該些第二接墊,該第二發光二極體元件與相鄰的該第一發光二極體元件在該第二方向上以一第二距離排列,且該第二距離等於該第一距離, 其中兩相鄰的該些第一畫素單元的該些第一接墊以一第三距離在該第二方向上排列,該第二畫素單元的該第二接墊與相鄰的該第一畫素單元的該第一接墊以一第四距離在該第二方向上排列,且該第三距離不等於該第四距離。
  2. 如申請專利範圍第1項所述的顯示裝置,其中該第一畫素單元的該第一接墊具有重疊於該第一發光二極體元件且位於該第一接墊一側的一第一接合區以及該第一接合區以外的一第一備用區,該第二畫素單元的該第二接墊具有重疊於該第二發光二極體元件且位於該第二接墊一側的一第二接合區以及該第二接合區以外的一第二備用區,且該第一發光二極體元件與該第二發光二極體元件位於該第一接墊的該第一備用區與該第二接墊的該第二備用區之間。
  3. 如申請專利範圍第2項所述的顯示裝置,其中該第一發光二極體元件與該第二發光二極體元件的發光顏色相同,且為藍色或綠色。
  4. 如申請專利範圍第2項所述的顯示裝置,其中該第二畫素單元更包括: 複數個第三接墊,沿該第一方向排列且在該第二方向上延伸;以及 一第三發光二極體元件,電性接合於該些第三接墊,其中該第三接墊具有重疊於該第三發光二極體元件且位於該第三接墊一側的一第三接合區以及該第三接合區以外的一第三備用區,且該第二發光二極體元件與該第三發光二極體元件位於該第二接墊的該第二備用區與該第三接墊的該第三備用區之間。
  5. 如申請專利範圍第4項所述的顯示裝置,其中該第一發光二極體元件與該第二發光二極體元件的發光顏色相同,且該第三發光二極體元件的發光顏色不同於該第一發光二極體元件的發光顏色。
  6. 如申請專利範圍第5項所述的顯示裝置,其中該第三發光二極體元件的發光顏色為紅色。
  7. 如申請專利範圍第2項所述的顯示裝置,更包括: 一第三畫素單元,設置於該邊緣顯示區內,該第三畫素單元位於該第二畫素單元與該基板的該第一邊緣之間,且包括: 複數個第三接墊,沿該第一方向排列且在該第二方向上延伸;以及 一第三發光二極體元件,電性接合於該些第三接墊, 其中該第三接墊具有重疊於該第三發光二極體元件且位於該第三接墊一側的一第三接合區以及該第三接合區以外的一第三備用區,且該第一發光二極體元件與該第三發光二極體元件位於該第三接墊的該第三備用區與該第一接墊的該第一備用區之間。
  8. 如申請專利範圍第2項所述的顯示裝置,更包括: 一第一角落畫素單元,設置於該邊緣顯示區內,且緊鄰該基板的該第一邊緣與連接該第一邊緣的一第二邊緣,該第一角落畫素單元位於該第二邊緣與該第二畫素單元之間,且包括: 複數個第三接墊,沿該第一方向排列且在該第二方向上延伸;以及 一第三發光二極體元件,電性接合於該些第三接墊,且該第三發光二極體元件與該第二發光二極體元件在該第一方向上排列, 其中該第三接墊具有重疊於該第三發光二極體元件且位於該第三接墊一側的一第三接合區以及該第三接合區以外的一第三備用區,該第三備用區位於該第三發光二極體元件與該第一發光二極體元件之間,且該第一發光二極體元件位於該第三備用區與該第一備用區之間。
  9. 如申請專利範圍第8項所述的顯示裝置,更包括: 一第二角落畫素單元,設置於該邊緣顯示區內,且緊鄰該基板的該第一邊緣與連接該第一邊緣的一第三邊緣,該第三邊緣相對於該第二邊緣,該第二角落畫素單元位於該第三邊緣與該第二畫素單元之間,且包括: 複數個第四接墊,沿該第一方向排列且在該第二方向上延伸;以及 一第四發光二極體元件,電性接合於該些第四接墊,且該第四發光二極體元件與該第二發光二極體元件在該第一方向上排列, 其中該第四接墊具有重疊於該第四發光二極體元件且位於該第四接墊一側的一第四接合區以及該第四接合區以外的一第四備用區,且該第一發光二極體元件與該第四發光二極體元件位於該第一備用區與該第四備用區之間。
  10. 如申請專利範圍第1項所述的顯示裝置,其中該第一畫素單元的該第一接墊具有重疊於該第一發光二極體元件且位於該第一接墊一側的一第一接合區以及該第一接合區以外的一第一備用區,該第二畫素單元的第二接墊具有重疊於該第二發光二極體元件的一第二接合區以及位於該第二接合區相對兩側的一第二備用區與一第三備用區,該第一發光二極體元件位於該第一備用區與該第三備用區之間,該第三備用區位於該第一發光二極體元件與該第二發光二極體元件之間。
  11. 如申請專利範圍第10項所述的顯示裝置,更包括: 一第三畫素單元,設置於該邊緣顯示區內,該第三畫素單元位於該第二畫素單元與該基板的該第一邊緣之間,且包括: 複數個第三接墊,沿該第一方向排列且在該第二方向上延伸;以及 一第三發光二極體元件,電性接合於該些第三接墊, 其中該第三接墊具有重疊於該第三發光二極體元件且位於該第三接墊一側的一第三接合區以及該第三接合區以外的一第四備用區,且該第三發光二極體元件位於該第二接墊的該第二備用區與該第三接墊的該第四備用區之間。
  12. 如申請專利範圍第1項所述的顯示裝置,其中該第一接墊與該第二接墊在該第二方向上分別具有一第一長度與一第二長度,且該第一接墊的該第一長度大於該第二接墊的該第二長度。
  13. 如申請專利範圍第1項所述的顯示裝置,其中該第二畫素單元更包括: 複數個第三接墊,沿該第一方向排列且在該第二方向上延伸;以及 一第三發光二極體元件,電性接合於該些第三接墊,其中該第二接墊與該第三接墊在該第二方向上分別具有一第一長度與一第二長度,且該第一長度不等於該第二長度。
  14. 如申請專利範圍第1項所述的顯示裝置,其中該第二畫素單元更包括: 複數個第三接墊,沿該第一方向排列且在該第二方向上延伸;以及 一第三發光二極體元件,電性接合於該第三接墊,其中該第二發光二極體元件與該第三發光二極體元件在該第二方向上具有一間距,該第三發光二極體元件在該第二方向上具有一寬度,且該間距與該寬度的比值介於0.8至2之間。
  15. 如申請專利範圍第1項所述的顯示裝置,其中該第一畫素單元更包括: 複數個第三接墊,沿該第一方向排列且在該第二方向上延伸;以及 一第三發光二極體元件,電性接合於該第三接墊,其中該第一發光二極體元件與該第三發光二極體元件在該第二方向上具有一間距,該第三發光二極體元件在該第二方向上具有一寬度,且該間距與該寬度的比值介於0.8至2之間。
  16. 如申請專利範圍第1項所述的顯示裝置,其中該些第一畫素單元的該些第一接墊是以一第五距離沿該第一方向排列,該些第二畫素單元的該些第二接墊是以一第六距離沿該第一方向排列,該第一發光二極體元件與該第二發光二極體元件的發光顏色相同,且該第五距離等於該第六距離。
TW109105172A 2020-02-18 2020-02-18 顯示裝置 TWI717217B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW109105172A TWI717217B (zh) 2020-02-18 2020-02-18 顯示裝置
CN202010749197.4A CN111862839B (zh) 2020-02-18 2020-07-30 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109105172A TWI717217B (zh) 2020-02-18 2020-02-18 顯示裝置

Publications (2)

Publication Number Publication Date
TWI717217B true TWI717217B (zh) 2021-01-21
TW202133134A TW202133134A (zh) 2021-09-01

Family

ID=72945790

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109105172A TWI717217B (zh) 2020-02-18 2020-02-18 顯示裝置

Country Status (2)

Country Link
CN (1) CN111862839B (zh)
TW (1) TWI717217B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI810725B (zh) * 2021-11-26 2023-08-01 鴻海精密工業股份有限公司 顯示面板及其驅動方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103560141A (zh) * 2013-09-30 2014-02-05 友达光电股份有限公司 电激发光显示面板
TW201519430A (zh) * 2013-11-07 2015-05-16 Chunghwa Picture Tubes Ltd 畫素陣列基板及有機發光二極體顯示器
TWI557702B (zh) * 2015-06-01 2016-11-11 友達光電股份有限公司 顯示面板及其修補方法
US20170092698A1 (en) * 2015-03-20 2017-03-30 Zte Corporation An array substrate, display panel and display device
TWI596780B (zh) * 2014-10-27 2017-08-21 友達光電股份有限公司 陣列基板

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080099772A1 (en) * 2006-10-30 2008-05-01 Geoffrey Wen-Tai Shuy Light emitting diode matrix
JP2009177117A (ja) * 2007-12-25 2009-08-06 Toshiba Lighting & Technology Corp 表示装置
US9000470B2 (en) * 2010-11-22 2015-04-07 Cree, Inc. Light emitter devices
JP2017017319A (ja) * 2015-07-03 2017-01-19 登美男 井上 半導体用基板および半導体基板への実装方法
KR102518426B1 (ko) * 2016-09-09 2023-04-05 삼성디스플레이 주식회사 표시 장치
EP3460861B1 (en) * 2017-09-21 2023-03-01 InnoLux Corporation Display device
CN109801936B (zh) * 2017-11-17 2021-01-26 英属开曼群岛商镎创科技股份有限公司 显示面板及其修复方法
US10593852B2 (en) * 2018-06-20 2020-03-17 Innolux Corporation Display device having a plurality of main pads, a plurality of redundant pads, and a light-emitting device
US10714001B2 (en) * 2018-07-11 2020-07-14 X Display Company Technology Limited Micro-light-emitting-diode displays
CN208923121U (zh) * 2018-11-02 2019-05-31 佛山市国星光电股份有限公司 一种rgb光源器件及显示屏

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103560141A (zh) * 2013-09-30 2014-02-05 友达光电股份有限公司 电激发光显示面板
TW201519430A (zh) * 2013-11-07 2015-05-16 Chunghwa Picture Tubes Ltd 畫素陣列基板及有機發光二極體顯示器
TWI596780B (zh) * 2014-10-27 2017-08-21 友達光電股份有限公司 陣列基板
US20170092698A1 (en) * 2015-03-20 2017-03-30 Zte Corporation An array substrate, display panel and display device
TWI557702B (zh) * 2015-06-01 2016-11-11 友達光電股份有限公司 顯示面板及其修補方法

Also Published As

Publication number Publication date
CN111862839B (zh) 2022-01-11
CN111862839A (zh) 2020-10-30
TW202133134A (zh) 2021-09-01

Similar Documents

Publication Publication Date Title
TWI662334B (zh) 顯示模組與顯示裝置
US10476043B2 (en) Repair method
TWI679627B (zh) 顯示裝置
US11611024B2 (en) Display device
TWI695203B (zh) 拼接顯示裝置及其製造方法
WO2021031389A1 (zh) 柔性微发光二极管显示面板及微发光二极管显示装置
WO2020062369A1 (zh) 一种阵列基板和显示面板
TWI717217B (zh) 顯示裝置
CN102692747B (zh) 电光装置及电子设备
US11600221B2 (en) Display apparatus
TWI715323B (zh) 顯示裝置
CN115273677B (zh) 显示面板、拼接显示模组以及拼接显示模组的制作方法
KR102433358B1 (ko) 표시 장치
TWI548083B (zh) 顯示裝置、顯示模組及其畫素結構
TWI650852B (zh) 主動式驅動發光二極體陣列的製造方法
US20230111709A1 (en) Display device
TWI819896B (zh) 顯示裝置
US11516919B2 (en) Display device
TWI709800B (zh) 顯示面板
US11800761B2 (en) LED display with pixel circuitry disposed on a substrate backside
US20230128273A1 (en) Thin film transistor substrate and display module comprising same
US20230282602A1 (en) Display apparatus having display module and manufacturing method thereof
TW202422171A (zh) 顯示裝置
KR20240077021A (ko) 발광 소자 및 이를 포함하는 표시 장치
TW202309866A (zh) 顯示裝置