TWI693003B - 系統級封裝、插置器及系統級封裝的組裝方法 - Google Patents

系統級封裝、插置器及系統級封裝的組裝方法 Download PDF

Info

Publication number
TWI693003B
TWI693003B TW108105523A TW108105523A TWI693003B TW I693003 B TWI693003 B TW I693003B TW 108105523 A TW108105523 A TW 108105523A TW 108105523 A TW108105523 A TW 108105523A TW I693003 B TWI693003 B TW I693003B
Authority
TW
Taiwan
Prior art keywords
circuit board
interposers
interposer
package
components
Prior art date
Application number
TW108105523A
Other languages
English (en)
Other versions
TW201943321A (zh
Inventor
延鋒 陳
山卡爾 潘納瑟
曼德爾 潘艾克
蘭 黃
明志 李
Original Assignee
美商蘋果公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商蘋果公司 filed Critical 美商蘋果公司
Publication of TW201943321A publication Critical patent/TW201943321A/zh
Application granted granted Critical
Publication of TWI693003B publication Critical patent/TWI693003B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/144Stacked arrangements of planar printed circuit boards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/11Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/117Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0097Processing two or more printed circuits simultaneously, e.g. made from a common substrate, or temporarily stacked circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0652Bump or bump-like direct electrical connections from substrate to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • H01L2225/06537Electromagnetic shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06572Auxiliary carrier between devices, the carrier having an electrical connection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06575Auxiliary carrier between devices, the carrier having no electrical connection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/284Applying non-metallic protective coatings for encapsulating mounted components

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Combinations Of Printed Boards (AREA)
  • Computer And Data Communications (AREA)

Abstract

描述系統級封裝結構及組裝的方法。在一實施例中,一系統級封裝包括相對的電路板,各自包括安裝組件與相對的該電路板的安裝組件重疊。相對的該等電路板之間的一間隙可以造模材料填充,該造模材料額外封裝重疊的該等安裝組件。在一些實施例中,使用可提供機械或電連接的一或多個插置器將相對的該等電路板彼此堆疊。

Description

系統級封裝、插置器及系統級封裝的組裝方法
本文描述的實施例涉及電子封裝,且更具體地涉及印刷電路板總成。
針對包括電話、電腦、可攜式音樂播放器、耳塞、音頻系統等產品類別的範圍,消費電子產品的趨勢,除了顯示器大小之外,是使產品更小。因此驅使此等產品內部所有的零件都要最小化。
主邏輯板(main logic board,MLB)是幾乎所有消費電子產品中的常見部件。業界一直在致力於利用較小及較薄的晶粒、封裝、及組件。組件之間的間距亦變得越來越小。業界亦嘗試在包括智慧型手機、手錶等的所有可攜式電子產品中添加越來越多的智慧功能。此等新功能需要新的硬體。為了實現如相機模組、警報、充電、電池組、生物感測器等硬體,MLBs可能受到面積、高度、或形狀的限制而變得侷限於特定體積。
描述系統級封裝結構及組裝的方法。在一實施例中,一種系統級封裝結構包括一第一電路板及一第二電路板,該第一電路板具有一第一側及 與該第一側相對的一第二側,及一或多個第二側組件安裝在至少該第一電路板的該第二側上,該第二電路板具有一第一側及與該第一側相對的一第二側,及一或多個第一側組件安裝在至少該第二電路板的該第一側上。根據實施例,該第二電路板的該第一側面向該第一電路板的該第二側,且該第一電路板與該第二電路板之間的一間隙填充有造模材料。
相對的電路板可使用一或多個插置器堆疊,該插置器可提供機械連接及可選地電連接。在一實施例中,插置器包括從該插置器的一側向外部側延伸至一側向內部側之一或多個側向通道。
根據實施例之系統級封裝的組裝可包括將該第一電路板堆疊在該第二電路板上,然後以一造模材料模製經堆疊的電路板以填充該等電路板之間的該間隙。在一些實施例中,造模材料流動通過延伸通過該一或多個插置器之該一或多個側向通道。在最終的系統級封裝結構中,造模材料可保留在該等側向通道中。
110:操作
120:操作
130:操作
140:操作
200:系統級封裝
210:第一電路板/電路板
211:剛性基材
212:第一側
214:第二側
215:導電跡線
220:第二側組件/組件
220P:被動組件
220W:無線組件
222:組件
230:插置器
240:第二電路板/電路板
241:剛性基材
242:第一側
244:第二側
245:導電跡線
250:第一側組件/組件
252:組件
254:造模材料
260:插置器
270:插置器堆疊
280:電路板堆疊
281:間隙
290:載體基材/組件
292:組件
295:模製化合物
296:造模材料
297:造模材料
299:單切邊緣
302:絕緣材料層/絕緣材料
310:金屬跡線
320:底側繞線
322:底側
330:頂側繞線
332:頂側
350:銲料凸塊
410:側向通道
422:側向外部側/外部側
424:側向內部側
600:犧牲支撐件
圖1係繪示根據一實施例組裝系統級封裝的方法之流程圖。
圖2A至圖2E係根據一實施例的一序列組裝系統級封裝的截面側視圖圖示。
圖3係根據一實施例的安裝在兩個電路板之間的堆疊插置器之示意截面側視圖圖示。
圖4係根據實施例的電路板組件及電路板上的插置器之示意頂部佈局視圖。
圖5A至圖5B係根據實施例包括側向通道的插置器之示意截面側視圖圖示。
圖6A至圖6D係根據一實施例使用犧牲支撐件的一序列組裝系統級封裝的截面側視圖圖示。
圖7A至圖7B係根據實施例安裝在電路板上的犧牲支撐件之示意頂部佈局視圖。
圖8A至圖8C係根據一實施例的一序列組裝具有雙側表面安裝電路板的系統級封裝之截面側視圖圖示。
圖9A至圖9D係根據一實施例的一序列組裝具有預模製電路板的系統級封裝的截面側視圖圖示。
圖10A至圖10C係根據一實施例的一序列組裝具有預模製電路板的系統級封裝的截面側視圖圖示。
實施例描述系統級封裝(system-in-package,SiP)結構及組裝方法,其中相對的電路板堆疊於彼此之頂部,其中堆疊的板之間的間隙填充有造模材料。此外,插置器結構可經配置在電路板之間,以提供機械支撐至堆疊結構,以及電路板之間的電互連。本文描述的實施例可適用於各種電路板,諸如印刷電路板及MLB。
在一態樣中,已觀察到由於傳統電路板配置的開放面設計(諸如主邏輯板(MLB))隨著組件密度的增加,可能存在增加的產量損失、可靠度失效、及效能退化。業界通常仰賴底部填充材料以使整個電路板更堅固。然而底部填充材料及工具可係昂貴的。根據實施例,描述可達成目標可靠度及效能功能的替代結構與程序。
根據實施例,兩個電路板堆疊在一起,相對於使用單一開放面板。因此,系統的整體x、y大小可較小。兩個電路板可以插置器連接。兩側分可有插置器(例如堆疊及接合),或在該等板之一者上有一個單一插置器。根據實施例,插置器電連接兩個電路板,且實體地連接兩個電路板。例如,插置器包括用於電路板之間的信號及電力傳輸的通孔。可額外包括具有造模材料(諸如環氧模製化合物(epoxy molding compound,EMC))的模製設計,以填充兩個電路板之間的間隙。例如,膜輔助轉移模製程序可能能夠填充數十微米的間隙。在一些實施例中,這可允許消除板組件的底部填充。模製設計亦可係在機械堅固的,尤其是與開放面設計或中空板堆疊相比。此外,模製結構可係防水的。而且,由於堆疊設計,電路板上的組件佈局可更靈活地用於改善信號完整性。
根據實施例的插置器可包括通孔,用於信號及電力連接,且可選地包括主動或被動組件,諸如積體電路、電阻器、電容器(例如靜電放電(electrostatic discharge,ESD)解耦電容)等。插置器可提供額外的電磁干擾(electromagnetic interference,EMI)屏蔽。在一些實施例中,插置器沿電路板的邊緣或輪廓配置。在一些實施例中,插置器包括側向通道或空間以輔助模製操作。此等側向通道可部分地或完全以用以填充相對電路板之間的間隙之模製化合物來填充。
在各種實施例中,參照圖式進行說明。然而,某些實施例可在無這些特定細節之一或多者的情況下實行或可與其他已知的方法及組態結合實行。在下列敘述中,為了提供對實施例的全面瞭解而提出眾多特定細節(例如,特定組態、尺寸、及程序等)。在其他例子中,為了避免不必要地使本實 施例失焦,所以並未特別詳細地敘述公知的半導體程序及製造技術。此專利說明書通篇指稱的「一實施例(one embodiment)」係指與該實施例一同描述之具體特徵、結構、組態、或特性係包括在至少一實施例中。因此,此專利說明書通篇於各處出現之詞組「在一實施例中(in one embodiment)」不必然指稱相同實施例。此外,在一或多個實施例中,可以任何合適的方式結合特定特徵、結構、組態、或特性。
如本文所用之「在...上方(over)」、「至(to)」、「介於...之間(between)」、「橫跨(spanning)」、及「在...上(on)」之用語可指稱一層相對於其他層之一相對位置。在另一層「上方」、「橫跨」另一層、或在另一層「上」或者接合「至」另一層或與另一層「接觸(contact)」的一層可直接與該另一層接觸或可具有一或多個中介層。一層介於(多個)層「之間」可直接與該等層接觸或可具有一或多個中介層。
現參照圖1,其提供根據一實施例的組裝系統級封裝的方法之截面側視圖圖示。為了清楚及簡明起見,以下對圖1的討論與圖2A至圖2E繪示之序列的描述同時進行。然而,應當理解,實施例不限於此,且可預期結構及序列的變化。例如,以下圖3至圖10C提供各種結構及序列變化。
根據實施例,所繪示處理序列始於已安裝有組件的電路板及具有SMT總成的可選插置器。這可在面板層級完成,接著是安裝電路板的單切。在某些變形中,電路板可安裝在單側或兩側上,或亦可模製在單側或兩側上,或尚未模製。因此,根據實施例在本文中所述的處理序列可與各種不同的電路板設計相容。然後可堆疊及模製此等電路板,其可在重新構成的面板程序中執 行,接著係堆疊電路板的單切。最終的SMT總成可在單切之前或之後可選地執行,以添加任何額外的所欲組件至堆疊電路板。
在一實施例中,在操作110處,第一電路板210堆疊在第二電路板240上以形成一電路板堆疊280。如圖2A至圖2B所示,第一電路板210可包括第一側212及相對第一側的第二側214,及安裝在第一電路板210的至少第二側214(例如底側)上的一或多個第二側組件220。第二電路板240可包括第一側242及第二側244,及安裝在第二電路板240的至少第一側212(例如頂側)的一或多個第一側組件250。根據實施例,第一電路板210與第二電路板240之間存在間隙281,以及如圖2B所示的相關連組件。因此,間隙281亦在彼此重疊的組件220與250之間(例如垂直地,相對於側向地)。
如圖2B及圖3中的特寫圖示所示,插置器230與260亦可安裝在電路板210及240之任一者或兩者上,且在第一電路板210與第二電路板240之間延伸並連接第一電路板及第二電路板。該連接可係實體的,且可額外地係電路板之間的電連接。因此,可能有單一插置器安裝在電路板210、240之一者上,其在堆疊之後連接電路板210、240。替代地,如所繪示,可在各電路板上安裝插置器,且堆疊電路板包括堆疊插置器230、260以形成一插置器堆疊270。根據實施例的一或多個插置器230、260位於側向相鄰在其等之各別電路板210、240上的一或多個組件220、250。
電路板210、240可係具有多一層導電跡線或在其等內部繞線的基材。例如,電路板210、240可包括具有導電跡線215、245的剛性基材211、241,用於附接各種組件、插置器等。導電跡線215,245可完全或部分地包含在剛性基材211、241內,且亦可形成在基材211、241的表面上。在一些組態 中,導電跡線215、245的大部分包含在基材211、241中的多個金屬層內,其中導電跡線215、245的有限繞線在基材211、241的頂部上。在一實施例中,各插置器230、260接合至各別電路板210、240的基材211、241上的導電跡線215、245。基材211、241可由多種材料形成,包括傳統的基材諸如FR-2(以樹脂浸漬的酚紙)、FR-4(以樹脂浸漬的織造玻璃纖維)、ABF(Ajinomoto增層膜(Build-up Film))金屬或金屬核心基材、矽核心基材、陶瓷、聚合物等。在一些實施例中,基材可係可撓的。導電跡線215、245可由合適的材料形成,諸如銅等。在一實施例中,第一導電跡線215額外電連接安裝在第一電路板210的第二側214上的一或多個第二側組件220,且第二導電跡線245額外電連接安裝在第二電路板240的第一側242上的一或多個第一側組件250。
仍然參照圖3,一或多個組件220、250及一或多個插置器230、260可使用諸如覆晶的SMT技術以銲料凸塊350安裝在其等之對應電路板上。另外可使用替代技術,包括導電膜、銷、打線接合等。在所繪示的實施例中,堆疊的插置器230、260接合至彼此。在插置器230、260提供主要結構支撐的應用中,可使用任何合適的接合技術。在插置器230、260額外提供電連接的情況下,接合技術可支援電連接。例如,導電漿料、膜、及銲料凸塊350可係合適的接合方法。為了便於電連接,插置器230、260可包括一或多個金屬跡線310,諸如從插置器的底側延伸至頂側的通孔。金屬跡線310可包含在一或多個絕緣材料層302內。因此,插置器230、260不限於具有通孔的組態,且金屬跡線310可形成在多個金屬層及絕緣材料層302中。插置器230、260可可選地包括頂側繞線330或底側繞線320以便於電連接。
現參照圖2C,在操作120處,可將電路板堆疊280放置於載體基材290上。這可在面板層級執行,其中複數個電路板堆疊280放置於載體基材290上。多種載體基底可能合適,諸如玻璃或金屬載體。可藉由添加黏著劑膠帶層來輔助放置。載體基材290可係剛性基材以支撐處理,及後續的模製及單切操作。
然後可在操作130處模製電路板堆疊280,以用造模材料295填充第一電路板210與第二電路板240之間的間隙281。如圖2D所示,模製操作可在面板層級執行,其中複數個模製腔體對應於複數個電路板堆疊280。在一實施例中,模製操作係膜輔助轉移模製程序。此類程序能夠填充數十微米的間隙。在一態樣中,這可允許省略用於組件220、250或插置器230、260之任何者的底部填充材料。然後可在操作140處對電路板堆疊進行單切。根據實施例的單切可僅切穿電路板之一者(例如,第二電路板240),或切穿電路板210、240及間隙281中的造模材料295兩者。
根據實施例,可在單切之前或之後執行各種組件的額外處理及SMT安裝。圖2E係根據一實施例的經單切系統級封裝200的示意截面側視圖圖示。如圖經單切結構所示,組件220與組件250重疊。另外,電路板210、240之間及額外地在組件220、250之間的間隙填充有造模材料295。根據實施例,第一電路板210包括側向相鄰於第一電路板上的一或多個組件220的複數個插置器230,且第二電路板240包括側向相鄰於第二電路板上的一或多個組件250的複數個插置器260,且將第一電路板堆疊在第二電路板上包括將第一複數個插置器接合至第二複數個插置器以形成插置器堆疊270。
根據實施例,最終表面安裝操作可可選地將組件222放置在第一電路板210的第一側212上,及/或將組件290、292放置在第二電路板240的第一側242上。如圖所示,第二電路板240可具有比第一電路板210更大的面積(例如,增加的長度或寬度)以容納額外組件290、292。在其他實施例中,組件的最終表面安裝及單切的順序可顛倒。
現參照圖4及圖5A至圖5B兩者,圖4係根據實施例的系統級封裝中的電路板組件與插置器的示意頂部佈局視圖,且圖5A至圖5B係根據實施例的包括側向通道410的插置器之示意截面側視圖圖示。為了清楚起見,圖4的示意頂部佈局視圖係相關於相對於電路板堆疊內的單一電路板210的組件220及插置器230製作。
根據實施例的插置器已經被描述為在經堆疊的電路板之間提供機械支撐及在電路板之間提供電連接。根據實施例,亦可利用插置器提供屏蔽,諸如機電干擾(electromechanical interference,EMI)屏蔽。因此,插置器可以多種不同的方式配置。在一些實施例中,插置器被分散以在指定位置處提供機械支撐或電連接。插置器可間隔開或緊密在一起。當利用於EMI屏蔽時,插置器可經配置緊密在一起,且可圍繞一或多個組件。如圖4所示,在插置器230/270經配置相鄰電路板210(或240)之一者的周邊的組態中,複數個插置器230/270可經配置側向圍繞組件220(以及組件250)之一或多者。此可係完全圍繞(多個)電路板周邊的均勻組態,或較靠近特定組件放置較密集的間距,且可允許較靠近其他組件較寬的間距的非均勻配置。在圖4中亦繪示的另一實施例中,複數個插置器230/270可按較小的比例配置,且在組件220之中,尚圍繞一或多個特定組件220。在兩個實例中,插置器230/270可環繞特定被動組件 220P的子系統或更密集地配置(間隔於其間),以便將其等與其他組件屏蔽,諸如在經堆疊的系統級封裝內的子系統外部或系統級封裝的外部的無線組件220W。
在一些實施例中,雖然可以提供插置器的密集配置,這可潛在地影響模製化合物在模製操作期間的流動。因此,插置器230、260可包括側向通道410,其從插置器的側向外部側422延伸至插置器的側向內部側424,模製化合物在模製期間可流過該側向通道。
在一實施例中,模製電路板堆疊280包括使模製化石物流過複數個插置器230及/或260的側向通道410,將第一電路板210的底側連接至第二電路板240的頂側,其中複數個插置器230及/或260側向相鄰於第一電路板210上的一或多個組件220及第二電路板240上的一或多個組件250。
現參照圖5A至圖5B,繪示用於提供側向通道410的各種組態。應理解,此等組態係例示性的,而實施例則設想了替代的配置。如圖示,插置器230、260可包括頂側332、底側322、及從插置器底側322延伸至頂側332的複數個金屬跡線310。一或多個側向通道410可從插置器的側向外部側422延伸至側向內部側424。另外,插置器可可選地包括頂側繞線層330及底側繞線層320(如圖3所示)。在一些實施例中,金屬屏蔽層可形成在插置器外部側422的外部,特別是用於EMI屏蔽應用。在一些實施例中,插置器230、260可包括嵌入插置器的額外主動或被動組件,諸如積體電路、電阻器、電容器(例如靜電放電解耦電容)等。
圖5A至圖5B中繪示的特定實施例兩者提供一或多個側向通道410,其延伸通過插置器的頂側332。例如,此等可類似於在(多個)絕緣材料 302中形成的凹口。類似地,一或多個側向通道410(例如,凹口)可延伸通過插置器的底側322。額外或替代地,一或多個中間側向通道410可延伸通過插置器的中心區段。此類中間側向通道410係完全封閉的(例如在頂側或底側處不開放)。圖5A特別說明包括金屬跡線310的圓柱(例如通孔)之插置器的實例。在圖5B所繪示的實施例中,插置器可包括多個交錯的金屬跡線310的圓柱。在此類實施例中,側向通道410的數目可減少,或者間距增加以容納額外的金屬跡線310的圓柱。
根據實施例的插置器可保持在系統級封裝結構中的電路板之間。側向通道410可在模製操作期間提供用於模製化合物流動的途徑。根據一些實施例,側向通道410可在最終結構中保持完全以造模材料295填充。
在以下圖6A至圖10C的描述中,提供數個程序流變化。雖然分開繪示及描述,但應理解,此等數個程序流中有許多可組合在一起,而相關於圖1至圖5B的描述亦然。
圖6A至圖6D係根據一實施例使用犧牲支撐件的一序列組裝系統級封裝的截面側視圖圖示。圖7A至圖7B係根據實施例安裝在電路板上的犧牲支撐件之示意頂部佈局視圖。設想在電路板堆疊的膜輔助模製操作期間,模具可能溢料至電路板的非模製側上。在一實施例中,可以利用犧牲支撐件600來減少此的可能性。在此類實施例中,兩個電路板210、240可可選地切割成略微大於最終產品大小。然後,犧牲支撐件600可安裝在電路板之一或兩者的擴展部分中,例如圍繞周邊。該支撐件可安裝在電路板的選擇區域上,諸如在所有隅角處,如圖7A所繪示。犧牲支撐件600亦可係具有足夠用於模具流的孔的框架,如圖7B所繪示。
犧牲支撐件600可允許電路板堆疊280在模製操作期間更堅固,其中較少電路板堆疊280產生的變形。另外,這可允許增加電路板上的壓力,且避免模具溢料或鑄漏。在圖6A中所繪示的程序序列中,犧牲支撐件可安裝在電路板的一或兩者上。選擇電路板240以用於說明性目的。電路板然後經堆疊及模製,如圖6B所示。在模製操作之後,經堆疊的電路板可如圖6C所示的單切以移除犧牲支撐件600,隨後是可選的組件222的最終表面安裝如圖6D所示。替代地,組件222的最終表面安裝及單切的順序可顛倒。在一些實施例中,單切操作可產生跨越第一電路板210的側面、第二電路板240的側面、及模製化合物295的側面的單切邊緣299。
圖8A至圖8C係根據一實施例的一序列組裝具有雙側表面安裝電路板的系統級封裝之截面側視圖圖示。雖然到目前為止描述及繪示的實施例聚焦在單側安裝電路板210、240的堆疊上,但實施例不限於此。因此,可於堆疊或模製之前在電路板210、240中的任一者或兩者上完成SMT程序。如圖示,第一電路板210可包括安裝在相對側上的組件220、222,而第二電路板240可包括安裝在相對側上的組件250、252。然後可堆疊及模製雙面安裝的電路板,如圖8C所繪示。
圖9A至圖9D係根據一實施例的一序列組裝具有預模製電路板的系統級封裝的截面側視圖圖示。在圖9A至圖9D中所繪示的程序變化中,電路板之一者(第二電路板240)已在第二側244上包括模製組件252,且封裝在造模材料254中。圖9A所繪示用於兩個電路板之SMT安裝,可在面板層級執行,並在圖9B的堆疊之前單切至單元電路板210、240。另外,圖9D中組件222的最終SMT安裝的序列及圖9C中的單切可如前所述切換。
圖10A至圖10C係根據一實施例的一序列組裝具有預模製電路板的系統級封裝的截面側視圖圖示。圖10A至圖10C之程序流包括一程序變化,其中在堆疊之前對兩個電路板210、240執行SMT組件安裝及模製操作兩者。如圖10A至圖10B所示,完成諸如膜輔助模製的模製操作,其中插置器230、260的表面保持暴露用於電連接。執行最終堆疊操作,如圖10C所示,以建立電路板堆疊280。在最終堆疊操作期間,可在電路板210、240之間使用諸如環氧樹脂膠或熱敏性黏著劑的黏著劑層,以增強機械剛性並將造模材料296、297固持在一起。插置器230、260可使用如前所述的合適方法接合,諸如導電漿料、膜、及銲料凸塊350。
在利用實施例的各種態樣的過程中,所屬技術領域中具有通常知識者將明白上述實施例的組合或變化對於形成包括經堆疊電路板的系統級封裝而言係可行的。雖然已經以結構特徵及/或方法動作之特定語言敘述實施例,應了解附加的申請專利範圍不必受限於所述的特定特徵或行為。替代地,所揭示之特定的特徵及動作應理解為可用於說明之申請專利範圍的實施例。
200:系統級封裝
210:第一電路板/電路板
222:組件
240:第二電路板/電路板
254:造模材料
270:插置器堆疊
280:電路板堆疊
295:模製化合物

Claims (20)

  1. 一種系統級封裝,其包含:一第一電路板,其具有一第一側及與該第一側相對的一第二側;一或多個第二側組件,其安裝在至少該第一電路板的該第二側上;一第二電路板,其具有一第一側及與該第一側相對的一第二側,其中該第二電路板的該第一側面向該第一電路板的該第二側,且其中一或多個第一側組件安裝在至少該第二電路板的該第一側上;一間隙,其在該第一電路板與該第二電路板之間,其中該間隙以造模(molding)材料填充;一或多個插置器(interposers),延伸於該第一電路板與該第二電路板之間且將該第一電路板電連接至該第二電路板,其中該一或多個插置器側向相鄰於(laterally adjacent)該一或多個第二側組件及該一或多個第一側組件;其中該一或多個插置器之至少一插置器包括一或多個側向通道(tunnels),該一或多個側向通道從該插置器的一側向外部側延伸至該插置器的一側向內部側,及其中該造模材料側向圍繞該一或多個第一側組件、該一或多個第二側組件及該一或多個插置器,且至少部分地填充用於該至少一插置器的該一或多個側向通道。
  2. 如請求項1之系統級封裝,其進一步包含跨越(spanning)該第一電路板的側面、該第二電路板的側面、及該造模材料的側面之單切邊緣(singulated edges)。
  3. 如請求項1之系統級封裝,其中: 該第一電路板包含一第一剛性基材及第一導電跡線,該等第一導電跡線電連接安裝在至少該第一電路板的該第二側上之該一或多個第二側組件;且該第二電路板包含一第二剛性基材及第二導電跡線,該等第二導電跡線電連接安裝在至少該第二電路板的該第一側上之該一或多個第一側組件。
  4. 如請求項3之系統級封裝,其中該一或多個第二側組件與該一或多個第一側組件重疊。
  5. 如請求項3之系統級封裝,其中該一或多個插置器係在該第一電路板與該第二電路板之間延伸並將該第一電路板連接至該第二電路板之複數個插置器,其中該複數個插置器與該一或多個第二側組件及該一或多個第一側組件側向相鄰。
  6. 如請求項5之系統級封裝,其中該複數個插置器係經配置側向圍繞該一或多個第二側組件及該一或多個第一側組件且經配置相鄰該第一電路板及該第二電路板中之至少一者的一周邊。
  7. 如請求項5之系統級封裝,其中該複數個插置器經配置側向圍繞複數個該一或多個第二側組件。
  8. 如請求項3之系統級封裝,其中該一或多個插置器之各者包含一絕緣材料,及從該插置器的一底側延伸至一頂側之複數個金屬跡線。
  9. 如請求項8之系統級封裝,其中該一或多個插置器之各者包括從插置器的一側向外部側延伸至一側向內部側之一或多個側向通道。
  10. 如請求項9之系統級封裝,其中用於該一或多個插置器之各者之該一或多個側向通道完全以該造模材料填充。
  11. 如請求項8之系統級封裝,其中該一或多個插置器經銲接接合至該第一電路板及該第二電路板。
  12. 如請求項8之系統級封裝,其中該一或多個插置器包含接合至該第一電路板的插置器之一第一群組,及接合至該第二電路板的插置器之一第二群組,其中插置器之該第一群組及該第二群組接合至彼此。
  13. 如請求項12之系統級封裝,其中插置器之該第一群組及該第二群組以複數個銲料凸塊接合至彼此。
  14. 一種插置器,其包含:一頂側;一底側;複數個金屬跡線,其等從該插置器的該底側延伸至該頂側;及一或多個側向通道,其從該插置器的一側向外部側延伸至一側向內部側,其中該一或多個側向通道包含延伸通過該插置器之該頂側或該底側的一或多個第一側向通道,及延伸通過該插置器之一中心區段的一或多個中間側向通道,其中該一或多個第一側向通道未連接至該一或多個中間側向通道。
  15. 如請求項14之插置器,其進一步包含一頂側繞線層及一底側繞線層。
  16. 如請求項14之插置器,其進一步包含該插置器的一外部側上的一金屬屏蔽層。
  17. 如請求項14之插置器,其進一步包含嵌入該插置器中的一主動或被動組件。
  18. 如請求項14之插置器,其中該一或多個第一側向通道包含延伸通過該插置器之該頂側的一或多個頂側側向通道、及延伸通過該插置器之一底部區段的一或多個底側側向通道。
  19. 一種系統級封裝之組裝方法,其包含:將一第一電路板堆疊在一第二電路板上以形成一電路板堆疊,其中該第一電路板包括安裝在該第一電路板之一底側上的一或多個組件及一第一複數個插置器,且該第二電路板包含安裝在該第二電路板之一頂側上的一或多個組件及一第二複數個插置器;其中將該第一電路板堆疊在該第二電路板上包含將該第一複數個插置器接合至該第二複數個插置器,使得該第一電路板藉由經接合之該第一複數個插置器及該第二複數個插置器而電連接至該第二電路板,其中該第一複數個插置器及該第二複數個插置器之至少一插置器包括一或多個側向通道,該一或多個側向通道從該插置器的一側向外部側延伸至該插置器的一側向內部側;將該電路板堆疊放置至一載體基材上;模製該電路板堆疊以藉由一造模材料填充該第一電路板與該第二電路板之間的一間隙,其中模製該電路板堆疊包含使該造模材料流動通過該第一複數個插置器及該第二複數個插置器之該至少一插置器之該一或多個側向通道,其中該造模材料側向圍繞該一或多個第一側組件、該一或多個第二側組件及該一或多個插置器,且至少部分地填充用於該至少一插置器的該一或多個側向通道;及單切該電路板堆疊。
  20. 如請求項19之方法,其中單切該電路板堆疊包含切割穿過該第一電路板、該第二電路板、及介於該第一電路板與該第二電路板之間的該間隙中之該造模材料。
TW108105523A 2018-03-28 2019-02-20 系統級封裝、插置器及系統級封裝的組裝方法 TWI693003B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/939,097 US10356903B1 (en) 2018-03-28 2018-03-28 System-in-package including opposing circuit boards
US15/939,097 2018-03-28

Publications (2)

Publication Number Publication Date
TW201943321A TW201943321A (zh) 2019-11-01
TWI693003B true TWI693003B (zh) 2020-05-01

Family

ID=67220297

Family Applications (3)

Application Number Title Priority Date Filing Date
TW110125839A TWI796728B (zh) 2018-03-28 2019-02-20 系統級封裝
TW109109434A TWI734422B (zh) 2018-03-28 2019-02-20 系統級封裝及系統級封裝的組裝方法
TW108105523A TWI693003B (zh) 2018-03-28 2019-02-20 系統級封裝、插置器及系統級封裝的組裝方法

Family Applications Before (2)

Application Number Title Priority Date Filing Date
TW110125839A TWI796728B (zh) 2018-03-28 2019-02-20 系統級封裝
TW109109434A TWI734422B (zh) 2018-03-28 2019-02-20 系統級封裝及系統級封裝的組裝方法

Country Status (3)

Country Link
US (3) US10356903B1 (zh)
CN (2) CN110324965B (zh)
TW (3) TWI796728B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10356903B1 (en) 2018-03-28 2019-07-16 Apple Inc. System-in-package including opposing circuit boards
KR102609138B1 (ko) * 2019-04-29 2023-12-05 삼성전기주식회사 인쇄회로기판 어셈블리
US10602612B1 (en) 2019-07-15 2020-03-24 Apple Inc. Vertical module and perpendicular pin array interconnect for stacked circuit board structure
US11073872B2 (en) 2019-09-06 2021-07-27 Apple Inc. Distributed auxiliary hub for a portable electronic device
US11862546B2 (en) * 2019-11-27 2024-01-02 Applied Materials, Inc. Package core assembly and fabrication methods
US11454884B2 (en) 2020-04-15 2022-09-27 Applied Materials, Inc. Fluoropolymer stamp fabrication method
US11296034B2 (en) 2020-06-18 2022-04-05 Advanced Semiconductor Engineering, Inc. Substrate and semiconductor package comprising an interposer element with a slot and method of manufacturing the same
KR20220022243A (ko) * 2020-08-18 2022-02-25 삼성전자주식회사 회로 기판 모듈 및 이를 포함하는 전자 장치
TWI820587B (zh) * 2021-04-09 2023-11-01 群創光電股份有限公司 電子裝置
TWI833312B (zh) * 2022-08-03 2024-02-21 華東科技股份有限公司 具電磁干擾屏蔽層的晶片封裝結構及其製造方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140042604A1 (en) * 2012-08-10 2014-02-13 Samsung Electro-Mechanics Co., Ltd. Three-dimensional (3d) semiconductor package
US20150287672A1 (en) * 2011-07-27 2015-10-08 Broadpak Corporation Scalable semiconductor interposer integration
US9245836B2 (en) * 2012-06-28 2016-01-26 Soitec Interposers including fluidic microchannels and related structures and methods
TWI569696B (zh) * 2012-10-19 2017-02-01 海成帝愛斯股份有限公司 製造電路板與晶片封裝之方法,以及藉由使用此方法製成之電路板

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5800184A (en) * 1994-03-08 1998-09-01 International Business Machines Corporation High density electrical interconnect apparatus and method
US5977640A (en) * 1998-06-26 1999-11-02 International Business Machines Corporation Highly integrated chip-on-chip packaging
JP2004327641A (ja) 2003-04-24 2004-11-18 Tdk Corp 電子部品モジュール
US7613010B2 (en) 2004-02-02 2009-11-03 Panasonic Corporation Stereoscopic electronic circuit device, and relay board and relay frame used therein
US7688095B2 (en) * 2004-07-30 2010-03-30 International Business Machines Corporation Interposer structures and methods of manufacturing the same
FR2954754B1 (fr) 2009-12-24 2012-02-03 Chanel Parfums Beaute Capsule distributrice pour flacon de produit de consistance liquide ou visqueuse et flacon muni d'une telle capsule
US8895440B2 (en) 2010-08-06 2014-11-25 Stats Chippac, Ltd. Semiconductor die and method of forming Fo-WLCSP vertical interconnect using TSV and TMV
US8891245B2 (en) * 2011-09-30 2014-11-18 Ibiden Co., Ltd. Printed wiring board
KR101935502B1 (ko) * 2012-08-30 2019-04-03 에스케이하이닉스 주식회사 반도체 칩 및 이를 갖는 반도체 패키지
US9743522B2 (en) 2012-09-26 2017-08-22 Apple Inc. Printed circuit board with compact groups of devices
US9007776B2 (en) 2012-12-14 2015-04-14 Htc Corporation Electronic module
TWI496270B (zh) * 2013-03-12 2015-08-11 矽品精密工業股份有限公司 半導體封裝件及其製法
CN103281862A (zh) * 2013-06-03 2013-09-04 广州金升阳科技有限公司 一种单元电路板组装结构
US9601463B2 (en) 2014-04-17 2017-03-21 Taiwan Semiconductor Manufacturing Company, Ltd. Fan-out stacked system in package (SIP) and the methods of making the same
KR20150004537U (ko) * 2014-06-12 2015-12-22 주식회사 아이에스시 컨택 시트 및 연성 회로 기판 구조체
US20160086930A1 (en) 2014-09-24 2016-03-24 Freescale Semiconductor, Inc. Fan-out wafer level package containing back-to-back embedded microelectronic components and assembly method therefor
KR20160142943A (ko) * 2015-06-03 2016-12-14 한국전자통신연구원 반도체 패키지 및 반도체 패키지의 제조 방법
US9799571B2 (en) * 2015-07-15 2017-10-24 Globalfoundries Singapore Pte. Ltd. Methods for producing integrated circuits with interposers and integrated circuits produced from such methods
US10321575B2 (en) * 2015-09-01 2019-06-11 Qualcomm Incorporated Integrated circuit (IC) module comprising an integrated circuit (IC) package and an interposer with embedded passive components
JP6531603B2 (ja) * 2015-10-01 2019-06-19 富士通株式会社 電子部品、電子装置及び電子装置の製造方法
US11101254B2 (en) * 2015-12-25 2021-08-24 Intel Corporation Flip-chip like integrated passive prepackage for SIP device
US10314163B2 (en) 2017-05-17 2019-06-04 Xilinx, Inc. Low crosstalk vertical connection interface
US11322449B2 (en) 2017-10-31 2022-05-03 Taiwan Semiconductor Manufacturing Co., Ltd. Package with fan-out structures
US10356903B1 (en) 2018-03-28 2019-07-16 Apple Inc. System-in-package including opposing circuit boards

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150287672A1 (en) * 2011-07-27 2015-10-08 Broadpak Corporation Scalable semiconductor interposer integration
US9245836B2 (en) * 2012-06-28 2016-01-26 Soitec Interposers including fluidic microchannels and related structures and methods
US20140042604A1 (en) * 2012-08-10 2014-02-13 Samsung Electro-Mechanics Co., Ltd. Three-dimensional (3d) semiconductor package
TWI569696B (zh) * 2012-10-19 2017-02-01 海成帝愛斯股份有限公司 製造電路板與晶片封裝之方法,以及藉由使用此方法製成之電路板

Also Published As

Publication number Publication date
TWI796728B (zh) 2023-03-21
TW202029858A (zh) 2020-08-01
TW202142072A (zh) 2021-11-01
TWI734422B (zh) 2021-07-21
TW201943321A (zh) 2019-11-01
US20190306979A1 (en) 2019-10-03
US20200375033A1 (en) 2020-11-26
US10356903B1 (en) 2019-07-16
US10966321B2 (en) 2021-03-30
CN110324965A (zh) 2019-10-11
CN114666980A (zh) 2022-06-24
CN110324965B (zh) 2022-06-03
US10709018B2 (en) 2020-07-07

Similar Documents

Publication Publication Date Title
TWI693003B (zh) 系統級封裝、插置器及系統級封裝的組裝方法
JP4830120B2 (ja) 電子パッケージ及びその製造方法
KR101837511B1 (ko) 반도체 패키지 및 그 제조방법
US20150062854A1 (en) Electronic component module and method of manufacturing the same
CN104428892A (zh) 用于基板核心层的方法和装置
WO2014175133A1 (ja) 半導体装置及びその製造方法
US8274144B2 (en) Helical springs electrical connecting a plurality of packages
US7973399B2 (en) Embedded chip package
CN112053997A (zh) 半导体设备封装及其制造方法
TWI611523B (zh) 半導體封裝件之製法
CN102376678B (zh) 芯片尺寸封装件的制法
CN105489565A (zh) 嵌埋元件的封装结构及其制法
US9905503B2 (en) Package stucture and method of fabricating the same
TW201606964A (zh) 晶片封裝基板、晶片封裝結構及二者之製作方法
US20140167276A1 (en) Substrate for semiconductor package, semiconductor package using the substrate, and method of manufacturing the semiconductor package
KR102117469B1 (ko) 전자 소자 모듈 및 그 제조 방법
JP2012015554A (ja) 半導体装置の製造方法、および積層型半導体装置の製造方法
KR102205195B1 (ko) 반도체 칩 적층 패키지 및 그 제조 방법
KR100671268B1 (ko) Z자형 외부리드를 구비하는 반도체 패키지 및 이를 이용한패키지 적층 구조와 방법
TWI741574B (zh) 內埋線路板及其製造方法
JP5022042B2 (ja) 半導体素子埋め込み支持基板の積層構造とその製造方法
TW201330224A (zh) 內嵌封裝體之封裝模組及其製造方法
TWI435667B (zh) 印刷電路板組件
TW202046838A (zh) 封裝結構及其製造方法
JP6141705B2 (ja) 部品内蔵配線基板及びその製造方法