TWI685694B - 畫素結構 - Google Patents
畫素結構 Download PDFInfo
- Publication number
- TWI685694B TWI685694B TW108107325A TW108107325A TWI685694B TW I685694 B TWI685694 B TW I685694B TW 108107325 A TW108107325 A TW 108107325A TW 108107325 A TW108107325 A TW 108107325A TW I685694 B TWI685694 B TW I685694B
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- insulating layer
- pattern
- electrically coupled
- hole
- Prior art date
Links
- 239000000463 material Substances 0.000 claims description 15
- 239000000758 substrate Substances 0.000 claims description 13
- 230000007704 transition Effects 0.000 claims description 9
- 239000011368 organic material Substances 0.000 claims description 3
- 239000010410 layer Substances 0.000 description 119
- 239000004065 semiconductor Substances 0.000 description 20
- 239000011229 interlayer Substances 0.000 description 7
- 238000009413 insulation Methods 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 239000011810 insulating material Substances 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 239000003989 dielectric material Substances 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 229910010272 inorganic material Inorganic materials 0.000 description 2
- 239000011147 inorganic material Substances 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000002159 abnormal effect Effects 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- -1 indium gallium zinc oxide) Compounds Chemical class 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910021424 microcrystalline silicon Inorganic materials 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 229920000620 organic polymer Polymers 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
- TYHJXGDMRRJCRY-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) tin(4+) Chemical compound [O-2].[Zn+2].[Sn+4].[In+3] TYHJXGDMRRJCRY-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0753—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/167—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0443—Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Theoretical Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
一種畫素結構包括資料線、第一掃描線、第一電晶體、第二電晶體、第一電源線、多個發光二極體元件、第二電源線、連接圖案、第一絕緣層以及第一導電圖案。第一電晶體及第二電晶體均分別具有第一端、控制端以及第二端。每一發光二極體元件具有第一電極以及第二電極。第二電源線電性耦接至第一電極。連接圖案電性耦接於第一電晶體的第二端與第二電晶體的控制端之間。第一導電圖案設置於第一絕緣層上方,且電性耦接於第二電極之間,第二電極透過第一導電圖案電性耦接至第二電晶體的第二端,連接圖案與第一導電圖案在垂直投影方向上重疊。
Description
本發明是有關於一種畫素結構,且特別是有關於一種具有發光二極體元件的畫素結構。
隨著顯示技術的演進,具有高解析與薄型化的顯示面板受到主流市場的喜愛。近幾年來由於發光二極體(Light-Emitting Diode,LED)元件的製程技術的突破,已發展出可將發光二極體元件以陣列排列製作出的微型發光二極體(Micro-LED)顯示裝置,其不需要設置液晶層(Liquid crystal)以及彩色濾光片(Color filter),而進一步減少顯示裝置的厚度;以及由於發光二極體顯示器採用無機材料,因此其相較於有機發光二極體顯示器而言具備優良的可靠性以及更長的使用壽命。
目前微型發光二極體顯示器在製作過程中,需透過巨量轉移(Mass transfer)技術搬移大量發光二極體元件。然而,現今顯示裝置通常具有動輒百萬計的畫素,且發光二極體元件尺寸微小而難以精準地進行拾取及對位,容易因對位誤差而造成發光二極體元件無法精準地置放於預定位置,而造成發光二極體元件無法正常驅動,且在畫素結構所佔面積極小之情形下,上下堆疊的
導電電極可能對發光二極體元件產生干擾,進一步造成發光二極體元件訊號異常而導致良率降低。因此,需尋找出可提高微型發光二及體顯示器良率的方法,以實現高解析的微型發光二極體顯示裝置。
本發明提供一種畫素結構,具有較佳的畫素設計,能提升發光二極體顯示裝置的解析度,良率高。
本發明的畫素結構,包括資料線、第一掃描線、第一電晶體、第二電晶體、第一電源線、多個發光二極體元件、第二電源線、連接圖案、第一絕緣層以及第一導電圖案。畫素結構設置於基板上。資料線以及第一掃描線交叉設置。第一電晶體具有第一端、控制端以及第二端,其中第一電晶體的第一端電性耦接至資料線,第一電晶體的控制端電性耦接至第一掃描線。第二電晶體具有第一端、控制端以及第二端。第一電源線電性耦接至第二電晶體的第一端。每一發光二極體元件具有第一電極以及第二電極。第二電源線電性耦接至發光二極體元件的第一電極。連接圖案電性耦接於第一電晶體的第二端與第二電晶體的控制端之間。第一絕緣層設置於連接圖案上方。第一導電圖案設置於第一絕緣層上方,且電性耦接於發光二極體元件的第二電極之間,其中發光二極體元件的第二電極透過第一導電圖案電性耦接至第二電晶體的第二端,且連接圖案與第一導電圖案在垂直於基板的垂直投
影方向上重疊。
在本發明的一實施例中,上述的第一導電圖案的垂直投影位於發光二極體元件之多個第二電極的垂直投影之間。
在本發明的一實施例中,上述的連接圖案的垂直投影位於多個發光二極體元件的垂直投影之間。
在本發明的一實施例中,上述的連接圖案的垂直投影在第一導電圖案之垂直投影以內。
在本發明的一實施例中,上述的第一絕緣層具有重疊於第二電晶體之第二端的通孔,畫素結構更包括第一轉接圖案,設置於第一絕緣層上,透過第一絕緣層的通孔電性耦接至第二電晶體的第二端,且電性耦接於第一導電圖案與第二電晶體的第二端之間,其中通孔的至少一部分與連接圖案在垂直投影方向上重疊。
在本發明的一實施例中,上述的畫素結構更包括第二絕緣層,設置於第一轉接圖案上,且具有重疊於第一轉接圖案的通孔。第二轉接圖案設置於第二絕緣層上,且位於第一導電圖案與第二絕緣層之間,其中第二轉接圖案透過第二絕緣層的通孔電性耦接至第一轉接圖案,且電性耦接於第一導電圖案與第一轉接圖案之間,第二絕緣層之通孔的至少一部分與連接圖案在垂直投影方向上重疊。
在本發明的一實施例中,上述的畫素結構更包括第二掃描線與資料線交叉設置,第三電晶體具有第一端、控制端以及第二端,其中第三電晶體的第一端電性耦接至發光二極體元件的第二電極,第三電晶體的控制端電性耦接至第二掃描線,第一絕緣層之通孔的至少一部分的垂直投影以及第二絕緣層之通孔的至少一部分的垂直投影位於第一電晶體的垂直投影與第三電晶體的垂直投影之間。
在本發明的一實施例中,上述的畫素結構更包括第三絕緣層設置於第二轉接圖案上,且具有通孔,其中第一導電圖案設置於第三絕緣層上,且透過第三絕緣層的通孔電性耦接至第二轉接圖案,第三絕緣層之通孔的至少一部分與連接圖案在垂直投影方向上重疊。
在本發明的一實施例中,上述的畫素結構更包括第二掃描線與資料線交叉設置,第三電晶體具有第一端、控制端以及第二端,其中第三電晶體的第一端電性耦接至發光二極體元件的第二電極,第三電晶體的控制端電性耦接至第二掃描線。第三絕緣層之通孔的至少一部分的垂直投影位於第一電晶體的垂直投影與第三電晶體的垂直投影之間。
在本發明的一實施例中,上述的第一絕緣層的材質為有機材料。
在本發明的一實施例中,上述的畫素結構更包括第四絕緣層設置於第一絕緣層上,且具有通孔,其中第四絕緣層的通孔
與第一絕緣層的通孔重疊,第一轉接圖案設置於第四絕緣層上,第一轉接圖案透過第四絕緣層的通孔與第一轉接圖案透過第四絕緣層的通孔與第一絕緣層的通孔電性耦接至第二電晶體的第二端。
基於上述,本發明的一實施例的畫素結構具有連接於第一電晶體的第二端與第二電晶體的控制端之間的連接圖案,以及與兩個發光二極體元件的多個第二電極電性連接的第一導電圖案。由於不易受到電訊號干擾的連接圖案與第一導電圖案再垂直投影發項相互重疊,使畫素結構所佔面積進一步縮減,因而實現高解析度的發光二極體顯示裝置。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
10‧‧‧畫素結構
110‧‧‧基板
122、124、126‧‧‧半導體圖案
130‧‧‧閘絕緣層
130’‧‧‧閘絕緣材料層
132a、132b、134a、134b、136a、136b、152a、152b、154a、154b、156a、156b、158、159、172、174、176、182、184、186、
202、204、206、222、224、226‧‧‧通孔
142‧‧‧連接圖案
144、164‧‧‧電極
150‧‧‧層間介電層
150’‧‧‧層間介電材料層
162‧‧‧連接電極
170‧‧‧第一絕緣層
180‧‧‧第四絕緣層
192、194、212、214‧‧‧轉接圖案
196‧‧‧第一轉接圖案
200‧‧‧第二絕緣層
216‧‧‧第二轉接圖案
220‧‧‧第三絕緣層
230、230-1、230-2‧‧‧發光二極體元件
230a‧‧‧第一電極
230b‧‧‧第二電極
242、244‧‧‧第二導電圖案
246‧‧‧第一導電圖案
A1、A2‧‧‧面積
A-A’‧‧‧剖線
C1‧‧‧電容
DL‧‧‧資料線
PL1‧‧‧第一電源線
PL2‧‧‧第二電源線
PL3‧‧‧補償線
SL1‧‧‧第一掃描線
SL2‧‧‧第二掃描線
T1‧‧‧第一電晶體
T2‧‧‧第二電晶體
T3‧‧‧第三電晶體
T1a、T2a、T3a、T1b、T2b、T3b、T1c、T2c、T3c‧‧‧導電圖案
圖1A至圖1K為本發明一實施例之發光二極體顯示裝置的製造流程的俯視示意圖。
圖2A至圖2K為本發明一實施例之發光二極體顯示裝置的製造流程的剖面示意圖。
圖3為本發明一實施例之發光二極體顯示裝置的一個畫素結構的等效電路示意圖。
圖1A至圖1K為本發明一實施例之發光二極體顯示裝置的製造流程的俯視示意圖。圖2A至圖2K為本發明一實施例之發光二極體顯示裝置的製造流程的剖面示意圖。特別是,圖2A至圖2K分別對應圖1A至圖1K的剖線A-A’。圖3為本發明一實施例之發光二極體顯示裝置的一個畫素結構的等效電路示意圖。
請參照圖1K、圖2K及圖3,發光二極體顯示裝置包括多個畫素結構10。舉例而言,發光二極體顯示裝置可包括陣列排列的多個畫素結構10。圖1K繪出1個畫素結構10為示例。然而,本發明不限於此,發光二極體顯示裝置所具有之畫素結構10的數量可視實際需求(例如:面板尺寸及解析度規格)而定。本領域具有通常知識者根據本說明書及圖式應能實現本發明實施例的發光二極體顯示裝置,以下配合圖1A至圖1K、圖2A至圖2K及圖3舉例說明之。
請先參考圖1A及圖2A,首先,提供基板110。在本實施例中,基板110可選擇性地為透明基板,其材質例如是玻璃、石英、有機聚合物或其他可適用的材料。然而,本發明不限於此,在其他實施例中,基板110也可選擇性地為不透光/反射基板,其材質例如是導電材料、晶圓、陶瓷或其他可適用的材料。
在本實施例中,接著,可於基板110上形成半導體層,包括多個半導體圖案122、124、126。舉例而言,半導體圖案122、124、126的材質可使用非晶矽、多晶矽、微晶矽、單晶矽、有機半導體材料、氧化物半導體材料(例如:銦鋅氧化物、銦鎵鋅氧
化物、銦錫鋅氧化物、或是其它合適的材料、或上述之組合)、其它可適用的材料、含有摻雜物(dopant)於上述材料中、或上述之組合。
請參見圖1B及圖2B,在本實施例中,接著,可形成閘絕緣材料層130’,以覆蓋多個半導體圖案122、124、126。然後,在閘絕緣材料層130’上形成第一導電層。第一導電層包括第一掃描線SL1、第二掃描線SL2、連接圖案142、導電圖案T1c、導電圖案T2c、導電圖案T3c及電極144。第一掃描線SL1與導電圖案T1c連接,而導電圖案T1c與部分的半導體圖案122重疊。連接圖案142與導電圖案T2c連接,而導電圖案T2c與部分的半導體圖案124重疊。第二掃描線SL2與導電圖案T3c連接,而導電圖案T3c與部分的半導體圖案126重疊。舉例而言,在本實施例中,第一掃描線SL1及第二掃描線SL2實質上可平行設置;連接圖案142及電極144可彼此分離且可選擇性地設置於第一掃描線SL1及第二掃描線SL2之間,但本發明不以此為限。
請參見圖1B及圖2B,在本實施例中,接著,可形成層間介電材料層150’,以覆蓋第一導電層。請參見圖1B、圖1C、圖2B及圖2C,接者,可選擇性地利用同一光罩圖案化閘絕緣材料層130’及層間介電材料層150’,以形成閘絕緣層130及層間介電層150。請參見圖1C及圖2C,層間介電質150具有通孔152a、152b、154a、154b、156a、156b、158、159,閘絕緣層130具有通孔132a、132b、134a、134b、136a、136b,通孔152a、152b、
154a、154b、156a、156b分別與通孔132a、132b、134a、134b、136a、136b切齊。
請參見圖1D及圖2D,在本實施例中,接著,可在層間介電層150上形成第二導電層。第二導電層包括資料線DL、第一電源線PL1、第二電源線PL2、補償線PL3、導電圖案T1a、導電圖案T1b、導電圖案T2a、導電圖案T2b、導電圖案T3a、導電圖案T3b、連接電極162及電極164。
請參見圖1D及圖3,在本實施例中,資料線DL與導電圖案T1a連接,而導電圖案T1a透過通孔152a、132a與半導體圖案122電性耦接。導電圖案T1b透過通孔152b、132b與半導體圖案122電性耦接。導電圖案T1a、導電圖案T1b、導電圖案T1c及半導體圖案122構成第一電晶體T1。導電圖案T1a、導電圖案T1b及導電圖案T1c可視為第一電晶體T1的第一端、控制端及第二端。
請參見圖1D及圖3,在本實施例中,第一電源線PL1與導電圖案T2a連接,而導電圖案T2a透過通孔154a、134a與半導體圖案124電性耦接。導電圖案T2b透過通孔154b、134b與半導體圖案124電性耦接。導電圖案T2a、導電圖案T2b、導電圖案T2c及半導體圖案124構成第二電晶體T2。導電圖案T2a、導電圖案T2b及導電圖案T2c可視為第二電晶體T2的第一端、控制端及第二端。第二電晶體T2的導電圖案T2b與連接電極162連接。
請參見圖1D及圖3,在本實施例中,電極164與第一電晶體T1的導電圖案T1b連接,而電極164透過通孔159與連接圖
案142電性耦接。連接圖案142又與第二電晶體T2的導電圖案T2c連接。也就是說,連接圖案142是電性耦接於第一電晶體T1的導電圖案T1c與第二電晶體T2的導電圖案T2c之間。另外,在本實施例中,電極164與電極144重疊,而形成電容C1。電容C1電性耦接於第一電源線PL1與第二電晶體T2的導電圖案T2c之間。
請參見圖1D及圖3,在本實施例中,連接電極162與導電圖案T3a連接,而導電圖案T3a透過通孔156a、134a與半導體圖案126電性連接。補償線PL3與導電圖案T3b連接,而導電圖案T3b透過通孔156b、136b與半導體圖案126電性連接。導電圖案T3a、導電圖案T3b、導電圖案T3c及半導體圖案126構成第三電晶體T3。導電圖案T3a、導電圖案T3b及導電圖案T3c可視為第三電晶體T3的第一端、控制端及第二端。第三電晶體T3的導電圖案T3a與連接電極162連接。第三電晶體T3的導電圖案T3c電性耦接至第二掃描線SL2。第三電晶體T3的導電圖案T3b電性耦接至補償線PL3。
請參見圖1D,舉例而言,在本實施例中,資料線DL、第一電源線PL1、第二電源線PL2及補償線PL3大致上可平行設置,且與第一掃描線SL1及第二掃描線SL2交叉設置;連接電極162及電極164可彼此分離且可選擇性地設置於資料線DL及補償線PL3之間,但本發明不以此為限。
請參見圖1E及圖2E,在本實施例中,接著,可在第二
導電層上形成第一絕緣層170。然後,在第一絕緣層170上形成第四絕緣層180。第一絕緣層170具有通孔172、174、176,第四絕緣層180具有182、184、186,其中通孔172、174、176分別與通孔182、184、186重疊。在本實施例中,通孔182、184、186的垂直投影可分別位於通孔172、174、176的垂直投影之內,但本發明不以此為限。在本實施例中,通孔172、174與第二電源線PL2重疊,通孔176與連接電極162重疊,且通孔176、186的至少一部分與連接圖案142在垂直投影方向上重疊。
在本實施例中,第一絕緣層170與第四絕緣層180的材質可為有機材料,且第一絕緣層170與第四絕緣層180的材料可相同或不同。然而,本發明不限於此,在其他實施例中,第一絕緣層170與第四絕緣層180可為無機材料,例如是氮化矽(silicon nitride)、氮氧化矽(silicon oxynitride)或氧化矽(silicon oxide)。
請參見圖1F及圖2F,在本實施例中,接著,可在第四絕緣層180上形成第三導電層。第三導電層包括轉接圖案192、轉接圖案194及第一轉接圖案196,其中第一轉接圖案196設置於轉接圖案192與轉接圖案194之間。轉接圖案192透過通孔182、172與第二電源線PL2電性連接。轉接圖案194透過通孔184、174與第二電源線PL2電性連接。第一轉接圖案196透過通孔186、176與連接電極162電性耦接。在本實施例中,第三導電層的材料可為金屬或其他適當導電材料,但本發明不以此為限。
在本實施例中,第三導電層的第一轉接圖案196透過第
四絕緣層180的通孔186以及第一絕緣層170的通孔176電性耦接至第二電晶體T2的第二端(即導電圖案T2b);導電圖案192透過通孔182以及通孔172電性耦接至第二電源線PL2。導電圖案194透過通孔184以及通孔174電性耦接第二電源線PL2。
請參見圖1G及2G,在本實施例中,接著,可形成第二絕緣層200,以覆蓋第三導電層。第二絕緣層200具有通孔202、204、206。在本實施例中,通孔202與轉接圖案192重疊,通孔204與轉接圖案194重疊,通孔206與第一轉接圖案196重疊。
請參見圖1H及2H,在本實施例中,接著,可在第二絕緣層200上形成第四導電層。第四導電層例如但不限於是透明導電層。第四導電層包括轉接圖案212、轉接圖案214及第二轉接圖案216。第二轉接圖案216可設置於轉接圖案212與轉接圖案214之間,但本發明不以此為限。轉接圖案212透過通孔202與轉接圖案192電性連接,轉接圖案214透過通孔204與轉接圖案194電性連接,第二轉接圖案216透過通孔206與第一轉接圖案196電性耦接。
請參見圖1I及2I,在本實施例中,接著,可形成第三絕緣層220,以覆蓋第四導電層。第三絕緣層220具有通孔222、224、226。在本實施例中,第二絕緣層200之通孔226的垂直投影以及第一絕緣層170之通孔176的垂直投影位於第一電晶體T1的垂直投影與第三電晶體T3的垂直投影之間。在本實施例中,第三絕緣層220的通孔226的垂直投影可與第二絕緣層200的通孔206重
疊。也就是說,第三絕緣層220的通孔226的垂直投影位於第一電晶體T1的垂直投影與第三電晶體T3的垂直投影之間。
請參見圖1J及2J,在本實施例中,接著,可在第三絕緣層220上設置多個發光二極體元件230,其中每一發光二極體元件230具有第一電極230a以及第二電極230b。
請參見圖1K及2K,在本實施例中,接著,可形成第五導電層,以覆蓋部分的多個發光二極體元件230的表面。第五導電層具有第一導電圖案246以及第二導電圖案242、244,第二導電圖案242及244分別設置於第一導電圖案246的相對兩側。本實施例中,第一導電圖案246電性耦接於多個發光二極體元件230的多個第二電極230b之間,第二導電圖案242、244電性耦接於多個發光二極體元件230的多個第一電極230a。舉例來說,第一導電圖案246電性耦接於發光二極體元件230-1及發光二極體元件230-2之間,第二導電圖案242電性耦接於發光二極體元件230-1的第一電極230a,第二導電圖案244電性耦接於發光二極體元件230-2的第一電極230a。
在本實施例中,第一導電圖案246的垂直投影位於發光二極體元件230之第二電極230b的垂直投影之間。也就是說,第一導電圖案246的垂直投影位於發光二極體元件230-1之第二電極230b與發光二極體元件230-2之第二電極230b的垂直投影之間。
在本實施例中,連接圖案142的垂直投影位於多個發光
二極體元件230的多個垂直投影之間。舉例來說,連接圖案142的垂直投影位於發光二極體元件230-1與發光二極體元件230-2的垂直投影之間。在本實施例中,連接圖案142與第一導電圖案246在相對於基板110的垂直投影方向上重疊。在本實施例中,連接圖案142的垂直投影可在第一導電圖案246的垂直投影之內。連接圖案142之垂直投影的面積A1,第一導電圖案246之垂直投影的面積為A2,而0.2A1/A2<0.75。在本實施例中,連接圖案142與第三絕緣層220之通孔226的至少一部分在垂直投影方向上重疊。在本實施例中,連接圖案142與第二絕緣層200之通孔206的至少一部分在垂直投影方向上重疊。
在本實施例中,第一導電圖案246透過第三絕緣層220的通孔226電性耦接至第四導電層的第二轉接圖案216,第二導電圖案242透過第三絕緣層220的通孔222電性耦接至第四導電層的轉接圖案212,第二導電圖案244透過第三絕緣層220的通孔224電性耦接至第四導電層的轉接圖案214。
請同時參考圖1K及圖3,在本實施例中,發光二極體元件230-1、230-2的第二電極230b透過第一導電圖案246電性耦接至第二電晶體T2的第二端及第三電晶體T3的第一端,發光二極體元件230-1、230-2的第一電極230a分別透過第二導電圖案242、244電性耦接至第二電源線PL2。詳細來說,發光二極體元件230-1、230-2的第二電極230b與第一導電圖案246連接,並透過通孔226、206、186、176電性耦接至第二電晶體T2的第二端;
發光二極體230-1的第一電極230a與第二導電圖案242連接,並透過通孔222、202、182、172電性耦接至第二電源線PL2;發光二極體230-2的第一電極230a與第二導電圖案244連接,並透過通孔224、204、184、174電性耦接至第二電源線PL2。
在本實施例中,第三導電層的導電圖案192電性耦接於第二導電圖案242與第二電源線PL2之間;第三導電層的導電圖案194電性耦接於第二導電圖案244與第二電源線PL2之間;第三導電層的第一轉接圖案196電性耦接於第一導電圖案246與第二電晶體T2的第二端之間。
在本實施例中,第四導電層透過第二絕緣層200的通孔202、204、206電性耦接至第三導電層,且電性耦接於第五導電層與第三導電層之間。具體來說,第四導電層的轉接圖案212透過第二絕緣層200的通孔202電性耦接至第三導電層的轉接圖案192,且透過第三絕緣層220的通孔222電性耦接至第五導電層的第二導電圖案242,而電性耦接於第二導電圖案242與第三導電層之間;第四導電層的轉接圖案214透過第二絕緣層200的通孔204電性耦接至第三導電層的轉接圖案194,且透過第三絕緣層220的通孔224電性耦接至第二導電圖案244,而電性耦接於第二導電圖案244與第三導電層之間;第四導電層的第二轉接圖案216透過第二絕緣層200的通孔206電性耦接至第三導電層的第一轉接圖案196,且透過第三絕緣層220的通孔226電性耦接至第一導電圖案246,而電性耦接於第一導電圖案246與第三導電層之間。
綜上所述,本發明的一實施例的發光二極體顯示裝置,包括多個畫素結構,畫素結構具有連接於第一電晶體的第二端與第二電晶體的控制端之間的連接圖案,以及與兩個發光二極體元件的第二電極電性連接的第一導電圖案。驅動發光二極體顯示裝置時,連接圖案與第一導電圖案所分別具有的多個電訊號不易互相干擾。令其電訊號不易互相干擾的連接圖案與第一導電圖案在垂直投影方向重疊並可透過通孔的位置調整使畫素結構所佔面積縮減,進而提升發光二極體顯示裝置的解析度。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
10‧‧‧畫素結構
110‧‧‧基板
122、124、126‧‧‧半導體圖案
132a、132b、134a、134b、136a、136b、152a、152b、154a、154b、156a、156b、158、159、172、174、176、182、184、186、202、204、206、222、224、226‧‧‧通孔
142‧‧‧連接圖案
144、164‧‧‧電極
162‧‧‧連接電極
192、194、212、214‧‧‧轉接圖案
196‧‧‧第一轉接圖案
216‧‧‧第二轉接圖案
230、230-1、230-2‧‧‧發光二極體元件
230a‧‧‧第一電極
230b‧‧‧第二電極
242、244‧‧‧第二導電圖案
246‧‧‧第一導電圖案
A1、A2‧‧‧面積
A-A’‧‧‧剖線
DL‧‧‧資料線
PL1‧‧‧第一電源線
PL2‧‧‧第二電源線
PL3‧‧‧補償線
SL1‧‧‧第一掃描線
SL2‧‧‧第二掃描線
T1‧‧‧第一電晶體
T2‧‧‧第二電晶體
T3‧‧‧第三電晶體
T1a、T2a、T3a、T1b、T2b、T3b、T1c、T2c、T3c‧‧‧導電圖案
Claims (12)
- 一種畫素結構,該畫素結構設置於一基板上,包括: 一資料線以及一第一掃描線,交叉設置; 一第一電晶體,具有一第一端、一控制端以及一第二端,其中該第一電晶體的該第一端電性耦接至該資料線,該第一電晶體的該控制端電性耦接至該第一掃描線; 一第二電晶體,具有一第一端、一控制端以及一第二端; 一第一電源線,電性耦接至該第二電晶體的該第一端; 多個發光二極體元件,其中每一該發光二極體元件具有一第一電極以及一第二電極; 一第二電源線,電性耦接至該些發光二極體元件的該些第一電極; 一連接圖案,電性耦接於該第一電晶體的該第二端與該第二電晶體的該控制端之間; 一第一絕緣層,設置於該連接圖案上方;以及 一第一導電圖案,設置於該第一絕緣層上方,且電性耦接於該些發光二極體元件的該些第二電極之間,其中該些發光二極體元件的該些第二電極透過該第一導電圖案電性耦接至該第二電晶體的該第二端,且該連接圖案與該第一導電圖案在垂直於該基板的一垂直投影方向上重疊。
- 如申請專利範圍第1項所述的畫素結構,其中該第一導電圖案的一垂直投影位於該些發光二極體元件之該些第二電極的多個垂直投影之間。
- 如申請專利範圍第1項所述的畫素結構,其中該連接圖案的一垂直投影位於該些發光二極體元件的多個垂直投影之間。
- 如申請專利範圍第1項所述的畫素結構,其中該連接圖案的一垂直投影在該第一導電圖案之一垂直投影以內。
- 如申請專利範圍第1項所述的畫素結構,其中該第一絕緣層具有重疊於該第二電晶體之該第二端的一通孔,該畫素結構更包括: 一第一轉接圖案,設置於該第一絕緣層上,透過該第一絕緣層的該通孔電性耦接至該第二電晶體的該第二端,且電性耦接於該第一導電圖案與該第二電晶體的該第二端之間; 其中該通孔的至少一部分與該連接圖案在該垂直投影方向上重疊。
- 如申請專利範圍第6項所述的畫素結構,更包括: 一第二絕緣層,設置於該第一轉接圖案上,且具有重疊於該第一轉接圖案的一通孔; 一第二轉接圖案,設置於該第二絕緣層上,且位於該第一導電圖案與該第二絕緣層之間; 其中該第二轉接圖案透過該第二絕緣層的該通孔電性耦接至該第一轉接圖案,且電性耦接於該第一導電圖案與該第一轉接圖案之間; 該第二絕緣層之該通孔的至少一部分與該連接圖案在該垂直投影方向上重疊。
- 如申請專利範圍第6項所述的畫素結構,更包括: 一第二掃描線,與該資料線交叉設置;以及 一第三電晶體,具有一第一端、一控制端以及一第二端,其中該第三電晶體的該第一端電性耦接至該些發光二極體元件的該些第二電極,該第三電晶體的該控制端電性耦接至該第二掃描線; 該第一絕緣層之該通孔的該至少一部分的垂直投影以及該第二絕緣層之該通孔的至少一部分的垂直投影位於該第一電晶體的垂直投影與該第三電晶體的垂直投影之間。
- 如申請專利範圍第7項所述的畫素結構,更包括: 一第三絕緣層,設置於該第二轉接圖案上,且具有一通孔,其中該第一導電圖案設置於該第三絕緣層上,且透過該第三絕緣層的該通孔電性耦接至該第二轉接圖案; 該第三絕緣層之該通孔的至少一部分與該連接圖案在該垂直投影方向上重疊。
- 如申請專利範圍第9項所述的畫素結構,更包括: 一第二掃描線,與該資料線交叉設置;以及 一第三電晶體,具有一第一端、一控制端以及一第二端,其中該第三電晶體的該第一端電性耦接至該些發光二極體元件的該些第二電極,該第三電晶體的該控制端電性耦接至該第二掃描線; 該第三絕緣層之該通孔的該至少一部分的垂直投影位於該第一電晶體的垂直投影與該第三電晶體的垂直投影之間。
- 如申請專利範圍第6項所述的畫素結構,其中該第一絕緣層的材質為有機材料。
- 如申請專利範圍第9項所述的畫素結構,更包括: 一第四絕緣層,設置於該第一絕緣層上,且具有一通孔,其中該第四絕緣層的該通孔與該第一絕緣層的該通孔重疊,該第一轉接圖案設置於該第四絕緣層上,該第一轉接圖案透過該第四絕緣層的該通孔與該第一絕緣層的該通孔電性耦接至該第二電晶體的該第二端。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108107325A TWI685694B (zh) | 2019-03-05 | 2019-03-05 | 畫素結構 |
CN201910828995.3A CN110534056B (zh) | 2019-03-05 | 2019-09-03 | 像素结构 |
US16/744,147 US11087671B2 (en) | 2019-03-05 | 2020-01-15 | Pixel structure |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108107325A TWI685694B (zh) | 2019-03-05 | 2019-03-05 | 畫素結構 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI685694B true TWI685694B (zh) | 2020-02-21 |
TW202034030A TW202034030A (zh) | 2020-09-16 |
Family
ID=68666502
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW108107325A TWI685694B (zh) | 2019-03-05 | 2019-03-05 | 畫素結構 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11087671B2 (zh) |
CN (1) | CN110534056B (zh) |
TW (1) | TWI685694B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114026629B (zh) * | 2020-03-19 | 2023-12-19 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
KR20220027376A (ko) * | 2020-08-26 | 2022-03-08 | 삼성디스플레이 주식회사 | 화소 및 이를 포함한 표시 장치 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1638569A (zh) * | 2003-12-26 | 2005-07-13 | Lg.菲利浦Lcd株式会社 | 双面板型有机电致发光显示器件及其制造方法 |
TW201520641A (zh) * | 2013-11-29 | 2015-06-01 | Wintek Corp | 有機發光二極體像素結構 |
US20160217733A1 (en) * | 2015-01-22 | 2016-07-28 | Samsung Display Co., Ltd. | Organic light-emitting diode display |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100219118B1 (ko) * | 1996-08-30 | 1999-09-01 | 구자홍 | 박막트랜지스터 액정표시장치 및 그 제조방법 |
JP5589359B2 (ja) * | 2009-01-05 | 2014-09-17 | セイコーエプソン株式会社 | 電気光学装置及び電子機器 |
JP5682385B2 (ja) * | 2011-03-10 | 2015-03-11 | セイコーエプソン株式会社 | 電気光学装置および電子機器 |
TWI486676B (zh) * | 2012-12-05 | 2015-06-01 | E Ink Holdings Inc | 畫素陣列 |
US8791474B1 (en) * | 2013-03-15 | 2014-07-29 | LuxVue Technology Corporation | Light emitting diode display with redundancy scheme |
CN105552085B (zh) | 2015-12-25 | 2019-04-30 | 昆山国显光电有限公司 | 一种像素驱动电路及其制备方法 |
US10361179B2 (en) * | 2016-05-20 | 2019-07-23 | Innolux Corporation | Display device |
CN107403817B (zh) * | 2016-05-20 | 2020-06-23 | 群创光电股份有限公司 | 显示装置 |
CN106206611A (zh) * | 2016-08-19 | 2016-12-07 | 京东方科技集团股份有限公司 | 阵列基板及其制备方法、显示装置 |
CN106298852A (zh) | 2016-08-22 | 2017-01-04 | 华南理工大学 | 一种显示器件的像素单元版图结构 |
KR20180071743A (ko) * | 2016-12-20 | 2018-06-28 | 엘지디스플레이 주식회사 | 발광 다이오드 칩 및 이를 포함하는 발광 다이오드 디스플레이 장치 |
US10468391B2 (en) * | 2017-02-08 | 2019-11-05 | X-Celeprint Limited | Inorganic light-emitting-diode displays with multi-ILED pixels |
CN107146806B (zh) | 2017-05-12 | 2021-09-28 | 京东方科技集团股份有限公司 | 一种oled显示基板及oled显示装置 |
CN107248393B (zh) * | 2017-07-24 | 2019-04-26 | 上海交通大学 | 像素驱动单元及其形成方法、显示背板、像素驱动电路 |
KR102513267B1 (ko) * | 2017-10-13 | 2023-03-23 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 제조 방법 |
TWI648883B (zh) * | 2018-02-14 | 2019-01-21 | 友達光電股份有限公司 | 微型發光裝置 |
CN208173203U (zh) * | 2018-05-29 | 2018-11-30 | 北京京东方技术开发有限公司 | 显示面板及显示装置 |
US11037980B2 (en) * | 2018-08-10 | 2021-06-15 | Sharp Kabushiki Kaisha | Image display device |
-
2019
- 2019-03-05 TW TW108107325A patent/TWI685694B/zh active
- 2019-09-03 CN CN201910828995.3A patent/CN110534056B/zh active Active
-
2020
- 2020-01-15 US US16/744,147 patent/US11087671B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1638569A (zh) * | 2003-12-26 | 2005-07-13 | Lg.菲利浦Lcd株式会社 | 双面板型有机电致发光显示器件及其制造方法 |
TW201520641A (zh) * | 2013-11-29 | 2015-06-01 | Wintek Corp | 有機發光二極體像素結構 |
US20160217733A1 (en) * | 2015-01-22 | 2016-07-28 | Samsung Display Co., Ltd. | Organic light-emitting diode display |
Also Published As
Publication number | Publication date |
---|---|
TW202034030A (zh) | 2020-09-16 |
CN110534056A (zh) | 2019-12-03 |
US20200286421A1 (en) | 2020-09-10 |
US11087671B2 (en) | 2021-08-10 |
CN110534056B (zh) | 2020-12-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10353501B2 (en) | Display device | |
US11527520B2 (en) | Micro light emitting diode display device | |
TWI679627B (zh) | 顯示裝置 | |
US8686426B2 (en) | Thin film transistor having plural semiconductive oxides, thin film transistor array panel and display device including the same, and manufacturing method of thin film transistor | |
CN102456696B (zh) | 显示装置及其制造方法 | |
CN109860204A (zh) | 显示装置及其制造方法 | |
US10347660B2 (en) | Array substrate and manufacturing method thereof | |
KR20100042932A (ko) | 패널 구조체, 패널 구조체를 포함하는 표시장치 및 이들의 제조방법 | |
TWI648883B (zh) | 微型發光裝置 | |
CN109768143B (zh) | 像素结构 | |
TWI685694B (zh) | 畫素結構 | |
WO2022111087A1 (zh) | 显示基板及其制作方法、显示装置 | |
TWI621258B (zh) | 用於顯示設備的基板、包含該基板的顯示設備及製造該顯示設備的方法 | |
CN108807422A (zh) | 阵列基板制作方法及阵列基板、显示面板 | |
TWI726348B (zh) | 半導體基板 | |
CN111090196B (zh) | 像素阵列基板 | |
WO2023236750A1 (zh) | 显示面板及显示装置 | |
TWI774532B (zh) | 半導體裝置 | |
US20230363208A1 (en) | Display Substrate, Manufacturing Method Thereof, and Display Apparatus | |
US11664358B2 (en) | Display apparatus | |
WO2022041022A1 (zh) | 显示基板及显示装置 | |
WO2021203320A1 (zh) | 阵列基板及其制备方法、显示装置 | |
TWI817287B (zh) | 顯示裝置 | |
CN109920829A (zh) | Oled背板及其制作方法 | |
KR102066020B1 (ko) | 산화물 반도체를 이용한 표시장치용 어레이기판 및 그 제조방법 |