TWI605435B - 源極驅動器的輸出放大器及其控制方法 - Google Patents

源極驅動器的輸出放大器及其控制方法 Download PDF

Info

Publication number
TWI605435B
TWI605435B TW105138093A TW105138093A TWI605435B TW I605435 B TWI605435 B TW I605435B TW 105138093 A TW105138093 A TW 105138093A TW 105138093 A TW105138093 A TW 105138093A TW I605435 B TWI605435 B TW I605435B
Authority
TW
Taiwan
Prior art keywords
circuit
reference signal
stage circuit
output
pull
Prior art date
Application number
TW105138093A
Other languages
English (en)
Other versions
TW201734992A (zh
Inventor
王家輝
徐傳健
黃宏裕
Original Assignee
奇景光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 奇景光電股份有限公司 filed Critical 奇景光電股份有限公司
Publication of TW201734992A publication Critical patent/TW201734992A/zh
Application granted granted Critical
Publication of TWI605435B publication Critical patent/TWI605435B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/6871Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
    • H03K17/6872Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor using complementary field-effect transistors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Amplifiers (AREA)

Description

源極驅動器的輸出放大器及其控制方法
本揭露實施例是有關於一種源極驅動器的輸出放大器及其控制方法,且特別是有關於一種用於液晶顯示器(liquid crystal display,LCD)之源極驅動器的輸出放大器及其控制方法。
隨著平板顯示器(flat panel display,FPD)產業的發展,因為液晶顯示器具有較小的體積、較輕的重量、較低的輻射與較低的功耗,對消費者而言,從傳統的陰極射線管(cathode-ray tube,CRT)顯示器移往液晶顯示器已成為一種趨勢。如今,液晶顯示器面板已商業化地使用於消費產品,例如:個人數位助理(personal digital assistants,PDA)、手機、相機、筆記型電腦與電視。
傳統的液晶顯示器面板包含時序控制器(timing controller)、源極驅動器、閘極驅動器與畫素矩陣(pixel matrix)。源極驅動器用以提供畫素資料訊號給畫素矩陣。為了避免畫素矩陣的液晶分子的極化,也會使用源極驅動器來進行極性反轉(polarity inversion),以施加具 有相反極性的電壓給畫素矩陣的液晶分子,其中極性反轉技術包含點反轉(dot inversion)、線反轉(line inversion)與行反轉(column inversion)。然而,傳統源極驅動器的輸出放大器功耗太多,因此需要有一種功耗較低之源極驅動器的輸出放大器。
本發明提出一種源極驅動器的輸出放大器及其控制方法,以減少源極驅動器的功耗。
根據本發明的一實施例,源極驅動器的輸出放大器包含第一切換電路、第二切換電路、第三切換電路、第一輸入級電路、第二輸入級電路、第一主動負載電路、第二主動負載電路、第一正輸出級電路、第一負輸出級電路、第二正輸出級電路與第二負輸出級電路。
第一切換電路用以接收源極驅動器的正參考訊號與負參考訊號,其中第一切換電路具有第一輸出端與第二輸出端,用以選擇性地輸出正參考訊號與負參考訊號。第一輸入級電路電性連接第一切換電路的第一輸出端,以接收正參考訊號與負參考訊號的其中一者,且相應地輸出第一接收參考訊號。第二輸入級電路電性連接第一切換電路的第二輸出端,以接收正參考訊號與負參考訊號的另一者,且相應地輸出第二接收參考訊號。第一主動負載電路電性連接第一輸入級電路,以接收第一接收參考訊號。第二切換電路電性連接第一主動負載電路,以接收第一接收參考訊號,其中第二 切換電路具有第一輸出端與第二輸出端,且第二切換電路用以選擇第一輸出端與第二輸出端的其中一者輸出第一接收參考訊號。第一正輸出級電路電性連接第二切換電路的第一輸出端。第一負輸出級電路電性連接第二切換電路的第二輸出端。
第二主動負載電路電性連接第二輸入級電路,以接收第二接收參考訊號。第三切換電路電性連接第二主動負載電路,以接收第二接收參考訊號,其中第三切換電路具有第一輸出端與第二輸出端,且第三切換電路用以選擇第一輸出端與第二輸出端的其中一者輸出第二接收參考訊號。第二正輸出級電路電性連接第三切換電路的第一輸出端。第二負輸出級電路電性連接第三切換電路的第二輸出端。
第一正輸出級電路的輸出端與第一負輸出級電路的輸出端係相互電性連接,且第二正輸出級電路的輸出端與第二負輸出級電路的輸出端係相互電性連接,且電源電壓源與半電源電壓源電性連接第一正輸出級電路與第二正輸出級電路,以提供第一正輸出級電路與第二正輸出級電路的電源電壓與接地參考電壓,且接地電壓源與半電源電壓源電性連接第一負輸出級電路與第二負輸出級電路,以提供第一負輸出級電路與第二負輸出級電路的接地參考電壓與電源電壓,且半電源電壓源的電壓值係介於電源電壓源的電壓值與接地電壓源的電壓值之間。
根據本發明的其他實施例,源極驅動器的輸出放大器包含第一切換電路、第三切換電路、第四切換電路、 第一輸入級電路、第二輸入級電路、第一主動負載電路、第二主動負載電路、第一正輸出級電路、第一負輸出級電路、第二正輸出級電路與第二負輸出級電路。第一切換電路用以接收源極驅動器的正參考訊號與負參考訊號,其中第一切換電路具有第一輸出端與第二輸出端用以選擇性地輸出正參考訊號與負參考訊號。第一輸入級電路電性連接第一切換電路的第一輸出端,以接收正參考訊號與負參考訊號的其中一者,且相應地輸出第一接收參考訊號。第二輸入級電路電性連接第一切換電路的第二輸出端,以接收正參考訊號與負參考訊號的另一者,且相應地輸出第二接收參考訊號。
第一主動負載電路用以接收第一接收參考訊號與第二接收參考訊號的其中一者,且第二主動負載電路用以接收第一接收參考訊號與第二接收參考訊號的另一者。第三切換電路電性連接第一主動負載電路,其中第三切換電路具有第一輸出端與第二輸出端,且第三切換電路用以選擇第一輸出端與第二輸出端的其中一者輸出第一接收參考訊號與第二接收參考訊號的其中一者。第四切換電路電性連接第二主動負載電路,其中第四切換電路具有第一輸出端與第二輸出端,且第四切換電路用以選擇第一輸出端與第二輸出端的其中一者輸出第一接收參考訊號與第二接收參考訊號的另一者。第一正輸出級電路電性連接第三切換電路的第一輸出端。第二正輸出級電路電性連接第三切換電路的第二輸出端。第一負輸出級電路電性連接第四切換電路的第一輸出端。第二負輸出級電路電性連接第四切換電路的第二輸出 端。
第一正輸出級電路的輸出端與第一負輸出級電路的輸出端係相互電性連接,且第二正輸出級電路的輸出端與第二負輸出級電路的輸出端係相互電性連接,且電源電壓源與半電源電壓源電性連接第一正輸出級電路與第二正輸出級電路,以提供第一正輸出級電路與第二正輸出級電路的電源電壓與接地參考電壓,且接地電壓源與半電源電壓源電性連接第一負輸出級電路與第二負輸出級電路,以提供第一負輸出級電路與第二負輸出級電路的接地參考電壓與電源電壓,且半電源電壓源的電壓值係介於電源電壓源的電壓值與接地電壓源的電壓值之間。
根據本發明的再一其他實施例,源極驅動器的輸出放大器的控制方法包含第一顯示階段與第二顯示階段。於第一顯示階段,首先,設定第一切換電路,以透過第一輸出端輸出正參考訊號,且透過第二輸出端輸出負參考訊號。接著,藉由使用第一輸入級電路與第二輸入級電路來分別接收正參考訊號與負參考訊號,以取得第一接收參考訊號與第二接收參考訊號。其次,藉由第一主動負載電路與第二主動負載電路來分別接收第一接收參考訊號與第二接收參考訊號。接著,切換第二切換電路與第三切換電路,以分別接收第一接收參考訊號與第二接收參考訊號,且選擇性地輸出第一接收參考訊號與第二接收參考訊號至第一正輸出級電路、第一負輸出級電路、第二正輸出級電路與第二負輸出級電路。
於第二顯示階段,首先,切換第一切換電路,以透過第二輸出端輸出正參考訊號,且透過第一輸出端輸出負參考訊號。接著,藉由使用第一輸入級電路與第二輸入級電路來分別接收正參考訊號與負參考訊號,以取得第一接收參考訊號與第二接收參考訊號。其次,藉由第一主動負載電路與第二主動負載電路來分別接收第一接收參考訊號與第二接收參考訊號。接著,切換第二切換電路與第三切換電路,以分別接收第一接收參考訊號與第二接收參考訊號,且選擇性地輸出第一接收參考訊號與第二接收參考訊號至第一正輸出級電路、第一負輸出級電路、第二正輸出級電路與第二負輸出級電路。
100、900、1900‧‧‧輸出放大器
110、910‧‧‧第一切換電路
110a、160a、170a、910a、915a、960a、970a‧‧‧ 第一輸出端
110b、160b、170b、910b、915b、960b、970b‧‧‧第二輸出端
120、920‧‧‧第一輸入級電路
130、930‧‧‧第二輸入級電路
140、940‧‧‧第一主動負載電路
150、950‧‧‧第二主動負載電路
160、915‧‧‧第二切換電路
170、960‧‧‧第三切換電路
181、981‧‧‧第一正輸出級電路
182、982‧‧‧第一負輸出級電路
191、991‧‧‧第二正輸出級電路
192、992‧‧‧第二負輸出級電路
400、1200‧‧‧控制方法
411~420、1210~1221‧‧‧步驟
970‧‧‧第四切換電路
BSW11、BSW21‧‧‧第一主體切換電路
BSW12、BSW22‧‧‧第二主體切換電路
BSW23‧‧‧第三主體切換電路
BSW24‧‧‧第四主體切換電路
GSW11、GSW12、GSW21、GSW22‧‧‧閘極切換電路
HDDA、VDDA、VSSA‧‧‧電壓
NDAC‧‧‧負參考訊號
PDAC‧‧‧正參考訊號
PDT1、PDT2‧‧‧下拉電晶體
PHT1、PHT2‧‧‧上拉電晶體
SW1、SW2、SW3、SW4‧‧‧開關
VN1、VN2、VP1、VP2‧‧‧電壓訊號
Φ、Φ’‧‧‧極性訊號
為讓本發明能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
[圖1]係繪示根據本發明的一實施例之源極驅動器的輸出放大器的電路結構的功能方塊圖。
[圖2]與[圖3]係繪示根據本揭露的一實施例之源極驅動器的訊號路徑示意圖。
[圖4a]與[圖4b]係繪示根據本揭露的一實施例之源極驅動器的控制方法之流程圖。
[圖5]與[圖6]係繪示根據本揭露的一實施例之源極驅動器的輸出放大器之部分結構的電路圖。
[圖7]與[圖8]係繪示根據本揭露的一實施例之源極驅動 器的輸出放大器之部分結構的電路圖。
[圖9]係繪示根據本揭露的一實施例之源極驅動器的輸出放大器之電路結構的功能方塊圖。
[圖10]與[圖11]係繪示根據本揭露的一實施例之源極驅動器的訊號路徑示意圖。
[圖12a]與[圖12b]係繪示根據本揭露的一實施例之源極驅動器的控制方法之流程圖。
[圖13a]與[圖13b]係繪示根據本揭露的一實施例之源極驅動器的輸出放大器之部分結構的電路圖。
[圖14a]與[圖14b]係繪示根據本揭露的一實施例之源極驅動器的輸出放大器之部分結構的電路圖。
[圖15]與[圖16]係繪示根據本揭露的一實施例之源極驅動器的輸出放大器之部分結構的電路圖。
[圖17]與[圖18]係繪示根據本揭露的一實施例之源極驅動器的訊號路徑示意圖。
[圖19]係繪示根據本發明的一實施例之源極驅動器的輸出放大器的電路結構的功能方塊圖。
[圖20]與[圖21]係繪示根據本揭露的一實施例之源極驅動器的訊號路徑示意圖。
以下將以實施例來詳細說明本發明,其實例繪示於所附圖示中。只要有可能,在圖示與實施方式中涉及到相同或相似的部分將使用相同的參照符號。
請參照圖1,圖1係繪示根據本發明的一實施例之源極驅動器的輸出放大器100的電路結構的功能方塊圖。輸出放大器100包含第一切換電路110、第一輸入級電路120、第二輸入級電路130、第一主動負載電路140、第二主動負載電路150、第二切換電路160、第三切換電路170、第一正輸出級電路181、第一負輸出級電路182、第二正輸出級電路191與第二負輸出級電路192。
第一切換電路110用以從數位類比轉換器接收正參考訊號PDAC與負參考訊號NDAC。提供正參考訊號PDAC與負參考訊號NDAC以執行極性反轉。第一切換電路110具有第一輸出端110a與第二輸出端110b,用以選擇性地輸出正參考訊號PDAC與負參考訊號NDAC。在本實施例中,第一切換電路110為多工器,但本發明的實施例不限於此。
第一輸入級電路120電性連接第一切換電路110的第一輸出端110a,以接收正參考訊號PDAC與負參考訊號NDAC的其中一者,且相應地輸出第一接收參考訊號。第二輸入級電路130電性連接第一切換電路110的第二輸出端110b,以接收正參考訊號PDAC與負參考訊號NDAC的另一者,且相應地輸出第二接收參考訊號。在本實施例中,第一輸入級電路120與第二輸入級電路130的每一者包含差動對,用以克服零點漂移的問題,但本發明的實施例不限於此。
第一主動負載電路140電性連接第一輸入級電 路120,以接收第一接收參考訊號。第二主動負載電路150電性連接第二輸入級電路130,以接收第二接收參考訊號。在本實施例中,第一主動負載電路140與第二主動負載電路150的每一者包含電流鏡電路,但本發明的實施例不限於此。
第二切換電路160電性連接第一主動負載電路140,以接收第一接收參考訊號。第二切換電路160具有第一輸出端160a與第二輸出端160b,且第二切換電路160用以選擇第一輸出端160a與第二輸出端160b的其中一者輸出第一接收參考訊號。同樣地,第三切換電路170電性連接第二主動負載電路150,以接收第二接收參考訊號。第三切換電路170具有第一輸出端170a與第二輸出端170b,且第三切換電路170用以選擇第一輸出端170a與第二輸出端170b的其中一者輸出第二接收參考訊號。在本實施例中,第二切換電路160與第三切換電路170為多工器,但本發明的實施例不限於此。
第一正輸出級電路181電性連接第二切換電路160的第一輸出端160a。第一負輸出級電路182電性連接第二切換電路160的第二輸出端160b。第一正輸出級電路181與第一負輸出級電路182用以輸出要被用來極性反轉的電壓訊號VP1與VN1。在本實施例中,第一正輸出級電路181的輸出端與第一負輸出級電路182的輸出端係相互電性連接。再者,電源電壓源與半電源電壓源提供電壓VDDA與HDDA作為第一正輸出級電路181的電源電壓與接地參考 電壓。同樣地,半電源電壓源與接地電壓源提供電壓HDDA與VSSA作為第一負輸出級電路182的電源電壓與接地參考電壓。應注意的是,電壓HDDA的值係介於電壓VDDA的值與電壓VSSA的值之間。且電壓HDDA的值係大於電壓VSSA的值。在本實施例中,電壓HDDA的值實質上相等於電壓VDDA的值與電壓VSSA的值的差值的一半,且具有±10%的允許誤差。
第二正輸出級電路191電性連接第三切換電路170的第一輸出端170a。第二負輸出級電路192電性連接第三切換電路170的第二輸出端170b。第二正輸出級電路191與第二負輸出級電路192用以輸出要被用來極性反轉的電壓訊號VP2與VN2。在本實施例中,第二正輸出級電路191的輸出端與第二負輸出級電路192的輸出端係相互電性連接。再者,電源電壓源與半電源電壓源提供電壓VDDA與HDDA作為第二正輸出級電路191的電源電壓與接地參考電壓。同樣地,半電源電壓源與接地電壓源提供電壓HDDA與VSSA作為第二負輸出級電路192的電源電壓與接地參考電壓。
此外,第一正輸出級電路181、第二正輸出級電路191、第一負輸出級電路182與第二負輸出級電路192包含互補電晶體對,互補電晶體對包含N型場效電晶體與P型場效電晶體。再者,電壓訊號VP1與VP2代表要被用來極性反轉的正訊號,且電壓訊號VN1與VN2代表要被用來極性反轉的負訊號。
請參照圖2、圖3、圖4a與圖4b,圖2與圖3係繪示源極驅動器的訊號路徑示意圖。圖4a與圖4b係繪示源極驅動器的控制方法400之流程圖。控制方法400包含交替執行的第一顯示階段與第二顯示階段。圖2中的訊號路徑與圖4a中的步驟411-415對應至第一顯示階段,圖3中的訊號路徑與圖4b中的步驟416-420對應至第二顯示階段。
如圖2與圖4a所示,於第一顯示階段,首先,執行步驟411。於步驟411,第一切換電路110用以透過第一輸出端110a輸出正參考訊號PDAC,且透過第二輸出端110b輸出負參考訊號NDAC。接著,執行步驟412。於步驟412,藉由第一輸入級電路120與第二輸入級電路130來分別接收正參考訊號PDAC與負參考訊號NDAC。舉例來說,藉由第一輸入級電路120來接收正參考訊號PDAC,且第一輸入級電路120相應地輸出第一接收參考訊號。舉另一個例子來說,藉由第二輸入級電路130來接收負參考訊號NDAC,且第二輸入級電路130相應地輸出第二接收參考訊號。
其次,執行步驟413。於步驟413,藉由第一主動負載電路140與第二主動負載電路150來分別接收第一接收參考訊號與第二接收參考訊號。舉例來說,第一主動負載電路140從第一輸入級電路120來接收第一接收參考訊號,且第二主動負載電路150從第二輸入級電路130來接收第二接收參考訊號。
接著,執行步驟414與步驟415。於步驟414, 第二切換電路160用以接收第一接收參考訊號,且透過第一輸出端160a來輸出第一接收參考訊號,藉此使第一正輸出級電路181輸出電壓訊號VP1。於步驟415,第三切換電路170用以接收第二接收參考訊號,且透過第二輸出端170b來輸出第二接收參考訊號,藉此使第二負輸出級電路192輸出電壓訊號VN2。
如圖3與圖4b所示,於第二顯示階段,首先,執行步驟416。於步驟416,切換第一切換電路110,以透過第二輸出端110b來輸出正參考訊號PDAC,且透過第一輸出端110a來輸出負參考訊號NDAC。接著,執行步驟417。於步驟417,藉由第一輸入級電路120與第二輸入級電路130來分別接收正參考訊號PDAC與負參考訊號NDAC。舉例來說,藉由第一輸入級電路120來接收負參考訊號NDAC,且第一輸入級電路120相應地輸出第一接收參考訊號。舉另一個例子來說,藉由第二輸入級電路130來接收正參考訊號PDAC,且第二輸入級電路130相應地輸出第二接收參考訊號。
其次,執行步驟418。於步驟418,藉由第一主動負載電路140與第二主動負載電路150來分別接收第一接收參考訊號與第二接收參考訊號。舉例來說,第一主動負載電路140從第一輸入級電路120來接收第一接收參考訊號,且第二主動負載電路150從第二輸入級電路130來接收第二接收參考訊號。
接著,執行步驟419與步驟420。於步驟419, 第二切換電路160用以接收第一接收參考訊號,且透過第二輸出端160b來輸出第一接收參考訊號,藉此使第一負輸出級電路182輸出電壓訊號VN1。於步驟420,第三切換電路170用以接收第二接收參考訊號,且透過第一輸出端170a來輸出第二接收參考訊號,藉此使第二正輸出級電路191輸出電壓訊號VP2。
應注意的是,本實施例的輸出放大器100不包含設置於第一正輸出級電路181、第二正輸出級電路191、第一負輸出級電路182與第二負輸出級電路192之後的切換電路,其用以接收(切換)第一正輸出級電路181、第二正輸出級電路191、第一負輸出級電路182與第二負輸出級電路192的輸出訊號。因此,輸出放大器100的功耗減少。換句話說,當面板的傳輸進行時,訊號VP1、VN1、VP2與VN2並未通過任何多工器(開關)而導致額外的功耗。
請參照圖5與圖6,圖5與圖6係繪示根據本揭露的一實施例之源極驅動器的輸出放大器之部分結構的電路圖。本實施例的輸出放大器類似於輸出放大器100。然而,本實施例的輸出放大器更包含主體切換電路,例如:第一主體切換電路BSW11、第二主體切換電路BSW12、第三主體切換電路(圖未示)與第四主體切換電路(圖未示),以解決PN接面順向的問題,其中第一主體切換電路BSW11與第二主體切換電路BSW12適用於第一正輸出級電路181與第一負輸出級電路182,第三主體切換電路與第四主體切換電路適用於第二正輸出級電路191與第二負輸出級電路192。
因為第一正輸出級電路181的輸出端與第一負輸出級電路182的輸出端係相互電性連接,當第一正輸出級電路181與第一負輸出級電路182的其中一者從第一主動負載電路140接收第一接收參考訊號時,PN接面順向的問題會發生。同樣地,因為第二正輸出級電路191的輸出端與第二負輸出級電路192的輸出端係相互電性連接,當第二正輸出級電路191與第二負輸出級電路192的其中一者從第二主動負載電路150接收第二接收參考訊號時,PN接面順向的,問題會發生。
如圖5所示,當時序控制器的極性訊號Φ為邏輯低準位,第二切換電路160的開關SW1關斷(開路),且第二切換電路160的開關SW2接通(短路)。在這樣的情況下,根據從第一主動負載電路140輸出的第一接收參考訊號,操作第一正輸出級電路181以提供電壓訊號VP1。電壓訊號VP1施加於第一負輸出級電路182的輸出端。此時,如果電壓HDDA仍施加於第一負輸出級電路182的P型金氧半電晶體(PMOS)的基體,因為電壓訊號VP1大於電壓HDDA,所以第一負輸出級電路182的P型金氧半電晶體的PN接面為順向偏壓。所以,因為PN接面順向的問題,形成不想要的電流路徑。
為了解決關於第一負輸出級電路182的P型金氧半電晶體的PN接面順向的問題,切換第一主體切換電路BSW11來電性連接具有電壓VDDA的電源電壓源與第一負輸出級電路182的P型金氧半電晶體的主體。因為從第一正 輸出級電路181輸出的電壓訊號VP1小於電壓VDDA,所以第一負輸出級電路182的P型金氧半電晶體的PN接面為逆向偏壓,因此解決了關於第一負輸出級電路182的P型金氧半電晶體的PN接面順向的問題。
如圖6所示,當時序控制器的極性訊號Φ為邏輯高準位,開關SW1接通(短路)且開關SW2關斷(開路)。在這樣的情況下,根據從第一主動負載電路140輸出的第一接收參考訊號,操作第一負輸出級電路182以提供電壓訊號VN1。電壓訊號VN1施加於第一正輸出級電路181的輸出端。此時,如果電壓HDDA仍施加於第一正輸出級電路181的N型金氧半電晶體(NMOS)的基體,因為電壓訊號VN1小於電壓HDDA,所以第一正輸出級電路181的N型金氧半電晶體的PN接面為順向偏壓。所以,因為PN接面順向的問題,形成不想要的電流路徑。
為了解決關於第一正輸出級電路181的N型金氧半電晶體的PN接面順向的問題,切換第二主體切換電路BSW12來電性連接具有電壓VSSA的接地電壓源與第一正輸出級電路181的N型金氧半電晶體的主體。因為從第一負輸出級電路182輸出的電壓訊號VN1大於電壓VSSA,所以第一正輸出級電路181的N型金氧半電晶體的PN接面為逆向偏壓,因此解決了關於第一正輸出級電路181的N型金氧半電晶體的PN接面順向的問題。
應注意的是,第二正輸出級電路191與第二負輸出級電路192的結構相同於第一正輸出級電路181與第一 正輸出級電路182的結構,因此第二正輸出級電路191與第二負輸出級電路192的結構在此不贅述。
此外,第二正輸出級電路191與第二負輸出級電路192的N型金氧半電晶體也具有PN接面順向的問題。因為第二正輸出級電路191與第二負輸出級電路192的結構相同於第一正輸出級電路181與第一正輸出級電路182的結構,適用於第二正輸出級電路191與第二負輸出級電路192的第三主體切換電路和第四主體切換電路的功能與結構類似於適用於第一正輸出級電路181與第一正輸出級電路182的第一主體切換電路BSW11和第二主體切換電路BSW12的功能與結構,且在此不贅述。
在本實施例中,當選擇輸出級電路來輸出電壓訊號時,切換其對應的主體切換電路來連接具有電壓HDDA的半電源電壓源。相較之下,當未選擇輸出級電路來輸出電壓訊號時,切換其對應的主體切換電路來連接具有電壓VDDA的電源電壓源或具有電壓VSSA的接地電壓源。所以,解決了PN接面順向的問題。
請參照圖7與圖8。圖7與圖8係繪示根據本揭露的一實施例之源極驅動器的輸出放大器之部分結構的電路圖。本實施例的輸出放大器類似於前述包含主體開關的輸出放大器。然而,本實施例的輸出放大器更包含第一上拉電路、第二上拉電路、第三上拉電路、第四上拉電路、第一下拉電路、第二下拉電路、第三下拉電路與第四下拉電路。在本實施例中,上拉電路與下拉電路用以避免第一正輸出級電 路181、第一負輸出級電路182、第二正輸出級電路191與第二負輸出級電路192的P型金氧半電晶體與N型金氧半電晶體的誤動作。具體而言,第一上拉電路、第二上拉電路、第一下拉電路與第二下拉電路適用於第一正輸出級電路181與第一負輸出級電路182,且第三上拉電路、第四上拉電路、第三下拉電路與第四下拉電路適用於第二正輸出級電路191與第二負輸出級電路192。
如圖7與圖8所示,第一上拉電路包含上拉電晶體PHT1與閘極切換電路GSW11。第二上拉電路包含上拉電晶體PHT2。第一下拉電路包含下拉電晶體PDT1。第二下拉電路包含下拉電晶體PDT2與閘極切換電路GSW12。如圖7所示,當極性訊號Φ為邏輯低準位,第二切換電路160的開關SW1關斷(開路),且第二切換電路160的開關SW2接通(短路)。應注意的是,圖7中的極性訊號Φ’為極性訊號Φ的反向邏輯,即圖7中的極性訊號Φ’於此時為邏輯高準位。在這樣的情況下,第一負輸出級電路182的P型金氧半電晶體的閘極的電壓準位透過上拉電晶體PHT1與閘極切換電路GSW11被上拉至電壓VDDA,藉此完全地關斷第一負輸出級電路182的P型金氧半電晶體。再者,下拉電晶體PDT2的輸入端的電壓準位透過閘極切換電路GSW12被下拉至電壓HDDA。
如圖8所示,當極性訊號Φ為邏輯高準位,開關SW1接通(短路)且開關SW2關斷(開路)。在這樣的情況下,第一正輸出級電路181的N型金氧半電晶體的閘極的電壓準 位透過下拉電晶體PDT2與閘極切換電路GSW12被下拉至電壓VSSA,藉此完全地關斷第一正輸出級電路181的N型金氧半電晶體。再者,上拉電晶體PHT1的輸入端的電壓準位透過閘極切換電路GSW11被下拉至電壓HDDA。
應注意的是,閘極切換電路GSW11選擇性地提供電壓VDDA與電壓HDDA,藉此避免第一負輸出級電路182的P型金氧半電晶體的誤動作。同樣地,閘極切換電路GSW12選擇性地提供電壓VSSA與電壓HDDA,藉此避免第一正輸出級電路181的N型金氧半電晶體的誤動作。
應注意的是,第二正輸出級電路191與第二負輸出級電路192的結構相同於第一正輸出級電路181與第一負輸出級電路182的結構,所以適用於第二正輸出級電路191與第二負輸出級電路192的第三上拉電路、第四上拉電路、第三下拉電路與第四下拉電路的功能與結構類似於第一上拉電路、第二上拉電路、第一下拉電路與第二下拉電路的功能與結構。所以,適用於第二正輸出級電路191與第二負輸出級電路192的第三上拉電路、第四上拉電路、第三下拉電路與第四下拉電路的功能與結構在此不贅述。
請參照圖9,圖9係繪示根據本揭露的一實施例之源極驅動器的輸出放大器900之電路結構的功能方塊圖。輸出放大器900包含第一切換電路910、第二切換電路915、第一輸入級電路920、第二輸入級電路930、第一主動負載電路940、第二主動負載電路950、第三切換電路960、第四切換電路970、第一正輸出級電路981、第一負 輸出級電路982、第二正輸出級電路991與第二負輸出級電路992。
第一切換電路910用以從數位類比轉換器接收正參考訊號PDAC與負參考訊號NDAC。提供正參考訊號PDAC與負參考訊號NDAC以執行極性反轉。第一切換電路110具有第一輸出端910a與第二輸出端910b,用以選擇性地輸出正參考訊號PDAC與負參考訊號NDAC。在本實施例中,第一切換電路910為多工器,但本發明的實施例不限於此。
第一輸入級電路920電性連接第一切換電路910的第一輸出端910a,以接收正參考訊號PDAC與負參考訊號NDAC的其中一者,且相應地輸出第一接收參考訊號。第二輸入級電路930電性連接第一切換電路910的第二輸出端910b,以接收正參考訊號PDAC與負參考訊號NDAC的另一者,且相應地輸出第二接收參考訊號。在本實施例中,第一輸入級電路920與第二輸入級電路930包含差動對,用以克服零點漂移的問題,但本發明的實施例不限於此。
第二切換電路915電性連接第一輸入級電路920與第二輸入級電路930,以接收第一接收參考訊號與第二接收參考訊號。第二切換電路915具有第一輸出端915a與第二輸出端915b,以選擇性輸出第一接收參考訊號與第二接收參考訊號。
第一主動負載電路940電性連接第二切換電路915的第一輸出端915a,且第二主動負載電路950電性連接 第二切換電路915的第二輸出端915b。在本實施例中,第一主動負載電路940與第二主動負載電路950的每一者包含電流鏡電路,但本發明的實施例不限於此。
第三切換電路960電性連接第一主動負載電路940,以接收由第一主動負載電路940所提供的訊號(第一接收參考訊號與第二接收參考訊號的其中一者)。第四切換電路970電性連接第二主動負載電路950,以接收由第二主動負載電路950所提供的訊號(第一接收參考訊號與第二接收參考訊號的另一者)。
第三切換電路960具有第一輸出端960a與第二輸出端960b,且第三切換電路960用以選擇第一輸出端960a與第二輸出端960b的其中一者輸出從第一主動負載電路940所接收的訊號。同樣地,第四切換電路970具有第一輸出端970a與第二輸出端970b,且第四切換電路970用以選擇第一輸出端970a與第二輸出端970b的其中一者輸出從第二主動負載電路950所接收的訊號。在本實施例中,第三切換電路960與第四切換電路970為多工器,但本發明的實施例不限於此。
第一正輸出級電路981電性連接第三切換電路960的第一輸出端960a,且第二正輸出級電路991電性連接第三切換電路960的第二輸出端960b。第一正輸出級電路981與第二正輸出級電路991用以輸出要被用來極性反轉的電壓訊號VP1與VP2。
第一負輸出級電路982電性連接第四切換電路 970的第一輸出端970a,且第二負輸出級電路992電性連接第四切換電路970的第二輸出端970b。第一負輸出級電路982與第二負輸出級電路992用以輸出要被用來極性反轉的電壓訊號VN1與VN2。
在本實施例中,第一正輸出級電路981的輸出端與第一負輸出級電路982的輸出端係相互電性連接,且第二正輸出級電路991的輸出端與第二負輸出級電路992的輸出端係相互電性連接。
此外,第一正輸出級電路981、第一負輸出級電路982、第二正輸出級電路991與第二負輸出級電路992的每一者包含互補電晶體對,且互補電晶體對包含N型場效電晶體與P型場效電晶體。再者,電壓訊號VP1與VP2代表要被用來極性反轉的正訊號,且電壓訊號VN1與VN2代表要被用來極性反轉的負訊號。
請參照圖10、圖11、圖12a與圖12b,圖10與圖11係繪示根據本揭露的一實施例之源極驅動器的訊號路徑示意圖,且圖12a與圖12b係繪示根據本揭露的一實施例之源極驅動器的控制方法1200之流程圖。控制方法1200包含交替執行的第一顯示階段與第二顯示階段。圖10中的訊號路徑與圖12a中的步驟1210-1215對應至第一顯示階段,且圖11中的訊號路徑與圖12b中的步驟1216-1221對應至第二顯示階段。
如圖10與圖12a所示,於第一顯示階段,首先,執行步驟1210。於步驟1210,第一切換電路910用以透過 第一輸出端910a輸出正參考訊號PDAC,且透過第二輸出端910b輸出負參考訊號NDAC。接著,執行步驟1211。於步驟1211,藉由第一輸入級電路920與第二輸入級電路930來分別接收正參考訊號PDAC與負參考訊號NDAC。舉例來說,藉由第一輸入級電路920來接收正參考訊號PDAC,且第一輸入級電路920相應地輸出第一接收參考訊號。舉另一個例子來說,藉由第二輸入級電路930來接收負參考訊號NDAC,且第二輸入級電路930相應地輸出第二接收參考訊號。
其次,執行步驟1212。於步驟1212,藉由第二切換電路915來接收第一接收參考訊號與第二接收參考訊號,且第二切換電路915用以透過第一輸出端915a來輸出第一接收參考訊號,且透過第二輸出端915b來輸出第二接收參考訊號。
接著,執行步驟1213。於步驟1213,藉由第一主動負載電路940與第二主動負載電路950來分別接收第一接收參考訊號與第二接收參考訊號。舉例來說,第一主動負載電路940從第二切換電路915的第一輸出端915a來接收第一接收參考訊號,且第二主動負載電路950從第二切換電路915的第二輸出端915b來接收第二接收參考訊號。
其次,執行步驟1214與步驟1215。於步驟1214,第三切換電路960用以接收第一接收參考訊號,且透過第一輸出端960a來輸出第一接收參考訊號,藉此使第一正輸出級電路981輸出電壓訊號VP1。於步驟1215,第四切 換電路970用以接收第二接收參考訊號,且透過第二輸出端970b來輸出第二接收參考訊號,藉此使第二負輸出級電路992輸出電壓訊號VN2。
如圖11與圖12b所示,於第一顯示階段之後執行第二顯示階段,首先,執行步驟1216。於步驟1216,切換第一切換電路910,以透過第二輸出端910b來輸出正參考訊號PDAC,且透過第一輸出端910a來輸出負參考訊號NDAC。接著,執行步驟1217。於步驟1217,藉由第一輸入級電路920與第二輸入級電路930來分別接收正參考訊號PDAC與負參考訊號NDAC。舉例來說,藉由第一輸入級電路920來接收負參考訊號NDAC,且第一輸入級電路920相應地輸出第一接收參考訊號。舉另一個例子來說,藉由第二輸入級電路930來接收正參考訊號PDAC,且第二輸入級電路930相應地輸出第二接收參考訊號。
其次,執行步驟1218。於步驟1218,藉由第二切換電路915來接收第一接收參考訊號與第二接收參考訊號,且切換第二切換電路915,以透過第二輸出端915b來輸出第一接收參考訊號,且透過第一輸出端915a來輸出第二接收參考訊號。
接著,執行步驟1219。於步驟1219,藉由第一主動負載電路940與第二主動負載電路950來分別接收第一接收參考訊號與第二接收參考訊號。舉例來說,第一主動負載電路940從第一輸入級電路920來接收第二接收參考訊號,且第二主動負載電路950從第二輸入級電路930來接收 第一接收參考訊號。
其次,執行步驟1220與步驟1221。於步驟1220,第三切換電路960用以接收第二接收參考訊號,且透過第二輸出端960b來輸出第二接收參考訊號,藉此使第二正輸出級電路991輸出電壓訊號VP2。於步驟1221,第四切換電路970用以接收第一接收參考訊號,且透過第一輸出端970a來輸出第一接收參考訊號,藉此使第一負輸出級電路982輸出電壓訊號VN1。
應注意的是,本實施例的輸出放大器900不包含設置於第一正輸出級電路981、第二正輸出級電路991、第一負輸出級電路982與第二負輸出級電路992之後的切換電路。因此,輸出放大器900的功耗減少。再者,相較於輸出放大器100,輸出放大器900以不同的切換方法來操作。舉例來說,輸出放大器900更包含第二切換電路915,以切換藉由輸入級電路與第一切換電路910輸出的輸出訊號,第二切換電路915、第三切換電路960與第四切換電路970係以不同的切換方法來切換。所以,輸出放大器900具有較低的靜態電流。
請參照圖13a與圖13b,圖13a與圖13b係繪示根據本揭露的一實施例之源極驅動器的輸出放大器之部分結構的電路圖。本實施例的輸出放大器類似於輸出放大器900。然而,本實施例的輸出放大器更包含主體切換電路,例如:第一主體切換電路BSW21、第二主體切換電路BSW22、第三主體切換電路與第四主體切換電路,以解決 PN接面順向的問題,其中第一主體切換電路BSW21與第二主體切換電路BSW22適用於第一正輸出級電路981與第二正輸出級電路991,第三主體切換電路與第四主體切換電路適用於第一負輸出級電路982與第二負輸出級電路992。
因為第一正輸出級電路981的輸出端與第一負輸出級電路982的輸出端係相互電性連接,當第一正輸出級電路981與第一負輸出級電路982的其中一者從第一主動負載電路940接收第一接收參考訊號時,PN接面順向的問題會發生。同樣地,因為第二正輸出級電路991的輸出端與第二負輸出級電路992的輸出端係相互電性連接,當第二正輸出級電路991與第二負輸出級電路992的其中一者從第二主動負載電路950接收第二接收參考訊號時,PN接面順向的問題會發生。
如圖13a與圖14b所示,當時序控制器的極性訊號Φ為邏輯低準位,第三切換電路960的開關SW1關斷(開路),且第三切換電路960的開關SW2接通(短路)。再者,第四切換電路970的開關SW3亦為接通。在這樣的情況下,根據從第二主動負載電路950輸出的訊號,操作第二負輸出級電路992以提供電壓訊號VN2。電壓訊號VN2施加於第二正輸出級電路991的輸出端。此時,如果電壓HDDA仍施加於第二正輸出級電路991的N型金氧半電晶體的基體,因為電壓訊號VN2小於電壓HDDA,所以第二正輸出級電路991的N型金氧半電晶體的PN接面為順向偏壓。所以,因為PN接面順向的問題,形成不想要的電流路徑。
為了解決關於第二正輸出級電路991的N型金氧半電晶體的PN接面順向的問題,切換第二主體切換電路BSW22來電性連接具有電壓VSSA的接地電壓源與第二正輸出級電路991的N型金氧半電晶體的主體。因為從第二負輸出級電路992輸出的電壓訊號VN2大於電壓VSSA,所以第二正輸出級電路991的N型金氧半電晶體的PN接面為逆向偏壓,因此解決了關於第二正輸出級電路991的N型金氧半電晶體的PN接面順向的問題。
請參照圖13b與圖14b,當時序控制器的極性訊號Φ為邏輯高準位,開關SW1接通(短路)且開關SW2關斷(開路)。再者,第四切換電路970的開關SW4亦為接通。在這樣的情況下,根據從第二主動負載電路950輸出的訊號,操作第一負輸出級電路982以提供電壓訊號VN1。電壓訊號VN1施加於第一正輸出級電路981的輸出端。此時,如果電壓HDDA仍施加於第一正輸出級電路981的N型金氧半電晶體的基體,因為電壓訊號VN1小於電壓HDDA,所以第一正輸出級電路981的N型金氧半電晶體的PN接面為順向偏壓。所以,因為PN接面順向的問題,形成不想要的電流路徑。
為了解決關於第一正輸出級電路981的N型金氧半電晶體的PN接面順向的問題,切換第一主體切換電路BSW21來電性連接具有電壓VSSA的接地電壓源與第一正輸出級電路981的N型金氧半電晶體的主體。因為從第一負輸出級電路982輸出的電壓訊號VN1大於電壓VSSA,所以 第一正輸出級電路981的N型金氧半電晶體的PN接面為逆向偏壓,因此解決了關於第一正輸出級電路981的N型金氧半電晶體的PN接面順向的問題。
此外,第一負輸出級電路982與第二負輸出級電路992的P型金氧半電晶體也具有PN接面順向的問題。因為第一負輸出級電路982與第二負輸出級電路992的結構類似於第一負輸出級電路182的結構,適用於第一負輸出級電路982與第二負輸出級電路992的第三主體切換電路BSW23和第四主體切換電路BSW24的功能與結構類似於第一主體切換電路BSW11的功能與結構,且在此不贅述。
在本實施例中,當選擇輸出級電路來輸出電壓訊號時,切換其對應的主體切換電路來連接具有電壓HDDA的半電源電壓源。相較之下,當未選擇輸出級電路來輸出電壓訊號時,切換其對應的主體切換電路來連接具有電壓VDDA的電源電壓源或具有電壓VSSA的接地電壓源。所以,解決了PN接面順向的問題。
請參照圖15與圖16。圖15與圖16係繪示根據本揭露的一實施例之源極驅動器的輸出放大器之部分結構的電路圖。本實施例的輸出放大器類似於前述包含主體開關的輸出放大器。然而,本實施例的輸出放大器更包含第一上拉電路、第二上拉電路、第三上拉電路、第四上拉電路、第一下拉電路、第二下拉電路、第三下拉電路與第四下拉電路。在本實施例中,上拉電路與下拉電路用以避免第一正輸出級電路981、第一負輸出級電路982、第二正輸出級電路991 與第二負輸出級電路992的P型金氧半電晶體與N型金氧半電晶體的誤動作。具體而言,第一上拉電路、第二上拉電路、第一下拉電路與第二下拉電路適用於第一正輸出級電路981與第一負輸出級電路982,且第三上拉電路、第四上拉電路、第三下拉電路與第四下拉電路適用於第二正輸出級電路991與第二負輸出級電路992。
如圖15與圖16所示,第一上拉電路包含上拉電晶體PHT1。第二上拉電路包含上拉電晶體PHT2。第一下拉電路包含下拉電晶體PDT1與閘極切換電路GSW21。第二下拉電路包含下拉電晶體PDT2與閘極切換電路GSW22。
如圖15所示,當極性訊號Φ為邏輯低準位,第二切換電路960的開關SW1關斷(開路),且第二切換電路960的開關SW2接通(短路)。在這樣的情況下,第二正輸出級電路991的N型金氧半電晶體的閘極的電壓準位透過下拉電晶體PDT2與閘極切換電路GSW22被下拉至電壓VSSA,藉此完全地關斷第二正輸出級電路991的N型金氧半電晶體。再者,下拉電晶體PDT1的輸入端的電壓準位透過閘極切換電路GSW21被下拉至電壓HDDA。
如圖16所示,當極性訊號Φ為邏輯高準位,開關SW1接通(短路)且開關SW2關斷(開路)。在這樣的情況下,第一正輸出級電路981的N型金氧半電晶體的閘極的電壓準位透過下拉電晶體PDT1與閘極切換電路GSW21被下拉至電壓VSSA(虛線),藉此完全地關斷第一正輸出級電路 981的N型金氧半電晶體。再者,下拉電晶體PDT2的輸入端的電壓準位透過閘極切換電路GSW22被下拉至電壓HDDA,藉此避免下拉電晶體PDT2上的基體效應(body effect)。
應注意的是,閘極切換電路GSW21與閘極切換電路GSW22選擇性地提供電壓VSSA與電壓HDDA,藉此避免第一正輸出級電路981與第二正輸出級電路991的N型金氧半電晶體的誤動作。
應注意的是,第一負輸出級電路982與第二負輸出級電路992的結構類似於第一負輸出級電路182的結構,所以適用於第一負輸出級電路982與第二負輸出級電路992的第三上拉電路、第四上拉電路、第三下拉電路與第四下拉電路的功能與結構類似於適用於第一負輸出級電路182的上拉電路與下拉電路的功能與結構(例如:上拉電晶體PHT1、閘極切換電路GSW11與下拉電晶體PDT1)。所以,適用於第一負輸出級電路982與第二負輸出級電路992的第三上拉電路、第四上拉電路、第三下拉電路與第四下拉電路的功能與結構在此不贅述。
請參照圖17與圖18,圖17與圖18係繪示根據本揭露的一實施例之源極驅動器的訊號路徑示意圖。本實施例提供另一種控制方法來控制第一切換電路910、第二切換電路915、第三切換電路960與第四切換電路970。本實施例的控制方法類似於控制方法1200,但差別在於,當第三切換電路960用以從第一主動負載電路940輸出訊號至第一正 輸出級電路981時,第四切換電路970用以從第二主動負載電路950輸出訊號至第一負輸出級電路982,且當第三切換電路960用以從第一主動負載電路940輸出訊號至第二正輸出級電路991時,第四切換電路970用以從第二主動負載電路950輸出訊號至第二負輸出級電路992。
請參照圖19至圖21,圖19係繪示根據本發明的一實施例之源極驅動器的輸出放大器1900的電路結構的功能方塊圖,圖20與圖21係繪示根據本揭露的一實施例之源極驅動器的訊號路徑示意圖。輸出放大器1900類似於圖9的輸出放大器900,但差別在於省略了第二切換電路915。如圖20與圖21所示,本實施例的操作類似於圖17與圖18中所示的實施例。舉例來說,當第三切換電路960用以從第一主動負載電路940輸出訊號至第一正輸出級電路981時,第四切換電路970用以從第二主動負載電路950輸出訊號至第一負輸出級電路982,且當第三切換電路960用以從第一主動負載電路940輸出訊號至第二正輸出級電路991時,第四切換電路970用以從第二主動負載電路950輸出訊號至第二負輸出級電路992。
100‧‧‧輸出放大器
110‧‧‧第一切換電路
110a‧‧‧第一輸出端
110b‧‧‧第二輸出端
120‧‧‧第一輸入級電路
130‧‧‧第二輸入級電路
140‧‧‧第一主動負載電路
150‧‧‧第二主動負載電路
160‧‧‧第二切換電路
160a、170a‧‧‧第一輸出端
160b、170b‧‧‧第二輸出端
170‧‧‧第三切換電路
181‧‧‧第一正輸出級電路
182‧‧‧第一負輸出級電路
191‧‧‧第二正輸出級電路
192‧‧‧第二負輸出級電路
HDDA、VDDA、VSSA‧‧‧電壓
NDAC‧‧‧負參考訊號
PDAC‧‧‧正參考訊號
VN1、VN2、VP1、VP2‧‧‧電壓訊號

Claims (20)

  1. 一源極驅動器的一種輸出放大器,該輸出放大器包含:一第一切換電路,用以接收該源極驅動器的一正參考訊號與一負參考訊號,其中該第一切換電路具有一第一輸出端與一第二輸出端,用以選擇性地輸出該正參考訊號與該負參考訊號;一第一輸入級電路,電性連接該第一切換電路的該第一輸出端,以接收該正參考訊號與該負參考訊號的其中一者,且相應地輸出一第一接收參考訊號;一第二輸入級電路,電性連接該第一切換電路的該第二輸出端,以接收該正參考訊號與該負參考訊號的另一者,且相應地輸出一第二接收參考訊號;一第一主動負載電路,電性連接該第一輸入級電路,以接收該第一接收參考訊號;一第二切換電路,電性連接該第一主動負載電路,以接收該第一接收參考訊號,其中該第二切換電路具有一第一輸出端與一第二輸出端,且該第二切換電路用以選擇該第一輸出端與該第二輸出端的其中一者輸出該第一接收參考訊號;一第一正輸出級電路,電性連接該第二切換電路的該第一輸出端;一第一負輸出級電路,電性連接該第二切換電路的該 第二輸出端;一第二主動負載電路,電性連接該第二輸入級電路,以接收該第二接收參考訊號;一第三切換電路,電性連接該第二主動負載電路,以接收該第二接收參考訊號,其中該第三切換電路具有一第一輸出端與一第二輸出端,且該第三切換電路用以選擇該第一輸出端與該第二輸出端的其中一者輸出該第二接收參考訊號;一第二正輸出級電路,電性連接該第三切換電路的該第一輸出端;以及一第二負輸出級電路,電性連接該第三切換電路的該第二輸出端;其中該第一正輸出級電路的一輸出端與該第一負輸出級電路的一輸出端係相互電性連接,且該第二正輸出級電路的一輸出端與該第二負輸出級電路的一輸出端係相互電性連接,且一電源電壓源與一半電源電壓源電性連接該第一正輸出級電路與該第二正輸出級電路,以提供該第一正輸出級電路與該第二正輸出級電路的一電源電壓與一接地參考電壓,且一接地電壓源與該半電源電壓源電性連接該第一負輸出級電路與該第二負輸出級電路,以提供該第一負輸出級電路與該第二負輸出級電路的一接地參考電壓與一電源電壓,且該半電源電壓源的電壓值係介於該電源電壓源的電壓值與該接地電壓源的電壓值之間。
  2. 如申請專利範圍第1項所述之輸出放大器,其中該第一正輸出級電路、該第二正輸出級電路、該第一負輸出級電路與該第二負輸出級電路的每一者包含:一互補電晶體對,包含一N型場效電晶體與一P型場效電晶體。
  3. 如申請專利範圍第2項所述之輸出放大器,更包含:一第一主體切換電路,用以電性連接該電源電壓源與該半電源電壓源的其中一者與該第一負輸出級電路的該P型場效電晶體的一主體;一第二主體切換電路,用以電性連接該接地電壓源與該半電源電壓源的其中一者與該第一正輸出級電路的該N型場效電晶體的一主體;一第三主體切換電路,用以電性連接該電源電壓源與該半電源電壓源的其中一者與該第二負輸出級電路的該P型場效電晶體的一主體;以及一第四主體切換電路,用以電性連接該接地電壓源與該半電源電壓源的其中一者與該第二正輸出級電路的該N型場效電晶體的一主體。
  4. 如申請專利範圍第3項所述之輸出放大器,更包含:一第一上拉電路,用以把該第一負輸出級電路的該P 型場效電晶體的一閘極的一電壓準位上拉至該半電源電壓源的該電壓準位;一第二上拉電路,用以把該第一正輸出級電路的該P型場效電晶體的一閘極的一電壓準位上拉至該電源電壓源的該電壓準位;一第三上拉電路,用以把該第二負輸出級電路的該P型場效電晶體的一閘極的一電壓準位上拉至該半電源電壓源的該電壓準位;一第四上拉電路,用以把該第二正輸出級電路的該P型場效電晶體的一閘極的一電壓準位上拉至該電源電壓源的該電壓準位;一第一下拉電路,用以把該第一負輸出級電路的該N型場效電晶體的一閘極的一電壓準位下拉至該接地電壓源的該電壓準位;一第二下拉電路,用以把該第一正輸出級電路的該N型場效電晶體的一閘極的一電壓準位下拉至該半電源電壓源的該電壓準位;一第三下拉電路,用以把該第二負輸出級電路的該N型場效電晶體的一閘極的一電壓準位下拉至該接地電壓源的該電壓準位;以及一第四下拉電路,用以把該第二正輸出級電路的該N型場效電晶體的一閘極的一電壓準位下拉至該半電源電壓源的該電壓準位。
  5. 如申請專利範圍第4項所述之輸出放大器,其中:該第一上拉電路包含:一第一上拉電晶體,具有一輸入端與一輸出端,其中該第一上拉電晶體的該輸出端電性連接該第一負輸出級電路的該P型場效電晶體的該閘極;以及一第一閘極切換電路,用以電性連接該電源電壓源與該半電源電壓源的其中一者與該第一上拉電晶體的該輸入端,其中當該第一上拉電晶體關斷時,該第一閘極切換電路電性連接該電源電壓源與該第一上拉電晶體的該輸入端;該第二下拉電路包含:一第一下拉電晶體,具有一輸入端與一輸出端,其中該第一下拉電晶體的該輸出端電性連接該第一正輸出級電路的該N型場效電晶體的該閘極;以及一第二閘極切換電路,用以電性連接該接地電壓源與該半電源電壓源的其中一者與該第一下拉電晶體的該輸入端,其中當該第一下拉電晶體關斷時,該第二閘極切換電路電性連接該接地電壓源與該第一下拉電晶體的該輸入端。
  6. 如申請專利範圍第5項所述之輸出放大器,其中:該第三上拉電路包含: 一第二上拉電晶體,具有一輸入端與一輸出端,其中該第二上拉電晶體的該輸出端電性連接該第二負輸出級電路的該P型場效電晶體的該閘極;以及一第三閘極切換電路,用以電性連接該電源電壓源與該半電源電壓源的其中一者與該第二上拉電晶體的該輸入端,其中當該第二上拉電晶體關斷時,該第三閘極切換電路電性連接該電源電壓源與該第二上拉電晶體的該輸入端;該第四下拉電路包含:一第二下拉電晶體,具有一輸入端與一輸出端,其中該第二下拉電晶體的該輸出端電性連接該第二正輸出級電路的該N型場效電晶體的該閘極;以及一第四閘極切換電路,用以電性連接該接地電壓源與該半電源電壓源的其中一者與該第二下拉電晶體的該輸入端,其中當該第二下拉電晶體關斷時,該第四閘極切換電路電性連接該接地電壓源與該第二下拉電晶體的該輸入端。
  7. 如申請專利範圍第1項所述之輸出放大器,其中該第一主動負載電路與該第二主動負載電路具有複數個電流鏡電路。
  8. 如申請專利範圍第1項所述之輸出放大器,其中該半電源電壓源的電壓值實質上相等於該電源電 壓源的電壓值與該接地電壓源的電壓值的一差值的一半。
  9. 一源極驅動器之一種輸出放大器,該輸出放大器包含:一第一切換電路,用以接收該源極驅動器的一正參考訊號與一負參考訊號,其中該第一切換電路具有一第一輸出端與一第二輸出端用以選擇性地輸出該正參考訊號與該負參考訊號;一第一輸入級電路,電性連接該第一切換電路的該第一輸出端,以接收該正參考訊號與該負參考訊號的其中一者,且相應地輸出一第一接收參考訊號;一第二輸入級電路,電性連接該第一切換電路的該第二輸出端,以接收該正參考訊號與該負參考訊號的另一者,且相應地輸出一第二接收參考訊號;一第一主動負載電路,用以接收該第一接收參考訊號與該第二接收參考訊號的其中一者;一第二主動負載電路,用以接收該第一接收參考訊號與該第二接收參考訊號的另一者;一第三切換電路,電性連接該第一主動負載電路,其中該第三切換電路具有一第一輸出端與一第二輸出端,且該第三切換電路用以選擇該第一輸出端與該第二輸出端的其中一者輸出該第一接收參考訊號與該第二接收參考訊號的其中一者;一第四切換電路,電性連接該第二主動負載電路,其 中該第四切換電路具有一第一輸出端與一第二輸出端,且該第四切換電路用以選擇該第一輸出端與該第二輸出端的其中一者輸出該第一接收參考訊號與該第二接收參考訊號的另一者;一第一正輸出級電路,電性連接該第三切換電路的該第一輸出端;一第二正輸出級電路,電性連接該第三切換電路的該第二輸出端;一第一負輸出級電路,電性連接該第四切換電路的該第一輸出端;以及一第二負輸出級電路,電性連接該第四切換電路的該第二輸出端;其中該第一正輸出級電路的一輸出端與該第一負輸出級電路的一輸出端係相互電性連接,且該第二正輸出級電路的一輸出端與該第二負輸出級電路的一輸出端係相互電性連接,且一電源電壓源與一半電源電壓源電性連接該第一正輸出級電路與該第二正輸出級電路,以提供該第一正輸出級電路與該第二正輸出級電路的一電源電壓與一接地參考電壓,且一接地電壓源與該半電源電壓源電性連接該第一負輸出級電路與該第二負輸出級電路,以提供該第一負輸出級電路與該第二負輸出級電路的一接地參考電壓與一電源電壓,且該半電源電壓源的電壓值係介於該電源電壓源的電壓值與該接地電壓源的電壓值之間。
  10. 如申請專利範圍第9項所述之輸出放大器,更包含一第二切換電路具有一第一輸出端與一第二輸出端,其中該第二切換電路電性連接該第一輸入級電路與該第二輸入級電路,以接收該第一接收參考訊號與該第二接收參考訊號,且該第二切換電路的該第一輸出端與該第二輸出端用以選擇性地輸出該第一接收參考訊號與該第二接收參考訊號至該第一主動負載電路與該第二主動負載電路。
  11. 如申請專利範圍第10項所述之輸出放大器,更包含:一第一主體切換電路,用以電性連接該接地電壓源與該半電源電壓源的其中一者與該第一正輸出級電路的該N型場效電晶體的一主體;一第二主體切換電路,用以電性連接該接地電壓源與該半電源電壓源的其中一者與該第二正輸出級電路的該N型場效電晶體的一主體;一第三主體切換電路,用以電性連接該電源電壓源與該半電源電壓源的其中一者與該第一負輸出級電路的該P型場效電晶體的一主體;以及一第四主體切換電路,用以電性連接該電源電壓源與該半電源電壓源的其中一者與該第二負輸出級電路的該P型場效電晶體的一主體。
  12. 如申請專利範圍第11項所述之輸出放大器,更包含:一第一上拉電路,用以把該第一正輸出級電路的該P型場效電晶體的一閘極的一電壓準位上拉至該電源電壓源的該電壓準位;一第二上拉電路,用以把該第二正輸出級電路的該P型場效電晶體的一閘極的一電壓準位上拉至該電源電壓源的該電壓準位;一第三上拉電路,用以把該第一負輸出級電路的該P型場效電晶體的一閘極的一電壓準位上拉至該半電源電壓源的該電壓準位;一第四上拉電路,用以把該第二負輸出級電路的該P型場效電晶體的一閘極的一電壓準位上拉至該半電源電壓源的該電壓準位;一第一下拉電路,用以把該第一正輸出級電路的該N型場效電晶體的一閘極的一電壓準位下拉至該半電源電壓源的該電壓準位;一第二下拉電路,用以把該第二正輸出級電路的該N型場效電晶體的一閘極的一電壓準位下拉至該半電源電壓源的該電壓準位;一第三下拉電路,用以把該第一負輸出級電路的該N型場效電晶體的一閘極的一電壓準位下拉至該接地電壓源的該電壓準位;以及一第四下拉電路,用以把該第二負輸出級電路的該N 型場效電晶體的一閘極的一電壓準位下拉至該接地電壓源的該電壓準位。
  13. 如申請專利範圍第12項所述之輸出放大器,其中:該第一下拉電路包含:一第一下拉電晶體,具有一輸入端與一輸出端,其中該第一下拉電晶體的該輸出端電性連接該第一正輸出級電路的該N型場效電晶體的該閘極;以及一第一閘極切換電路,用以電性連接該接地電壓源與該半電源電壓源的其中一者與該第一下拉電晶體的該輸入端,其中當該第一下拉電晶體關斷時,該第一閘極切換電路電性連接該接地電壓源與該第一下拉電晶體的該輸入端;該第二下拉電路包含:一第二下拉電晶體,具有一輸入端與一輸出端,其中該第二下拉電晶體的該輸出端電性連接該第二正輸出級電路的該N型場效電晶體的該閘極;以及一第二閘極切換電路,用以電性連接該接地電壓源與該半電源電壓源的其中一者與該第二下拉電晶體的該輸入端,其中當該第二下拉電晶體關斷時,該第二閘極切換電路電性連接該接地電壓源與該第二下拉電晶體的該輸入端。
  14. 如申請專利範圍第13項所述之輸出放大器,其中:該第三上拉電路包含:一第一上拉電晶體,具有一輸入端與一輸出端,其中該第一上拉電晶體的該輸出端電性連接該第一負輸出級電路的該P型場效電晶體的該閘極;以及一第三閘極切換電路,用以電性連接該電源電壓源與該半電源電壓源的其中一者與該第一上拉電晶體的該輸入端,其中當該第一上拉電晶體關斷時,該第三閘極切換電路電性連接該電源電壓源與該第一上拉電晶體的該輸入端;該第四上拉電路包含:一第二上拉電晶體,具有一輸入端與一輸出端,其中該第二上拉電晶體的該輸出端電性連接該第二負輸出級電路的該P型場效電晶體的該閘極;以及一第四閘極切換電路,用以電性連接該電源電壓源與該半電源電壓源的其中一者與該第二上拉電晶體的該輸入端,其中當該第二上拉電晶體關斷時,該第四閘極切換電路電性連接該電源電壓源與該第二上拉電晶體的該輸入端。
  15. 如申請專利範圍第9項所述之輸出放大器,其中該第一主動負載電路與該第二主動負載電路具有複數個電流鏡電路。
  16. 如申請專利範圍第9項所述之輸出放大器,其中該半電源電壓源的電壓值實質上相等於該電源電壓源的電壓值與該接地電壓源的電壓值的一差值的一半。
  17. 一源極驅動器的一輸出放大器的一種控制方法,包含:提供一第一切換電路、一第二切換電路、一第三切換電路、一第一輸入級電路、一第二輸入級電路、一第一主動負載電路、一第二主動負載電路、一第一正輸出級電路、一第一負輸出級電路、一第二正輸出級電路與一第二負輸出級電路,其中該第一切換電路接收該源極驅動器的一正參考訊號與一負參考訊號;執行一第一顯示階段,包含;設定該第一切換電路,以透過一第一輸出端輸出該正參考訊號,且透過一第二輸出端輸出該負參考訊號;藉由使用該第一輸入級電路與該第二輸入級電路來分別接收該正參考訊號與該負參考訊號,以取得一第一接收參考訊號與一第二接收參考訊號;藉由使用該第一主動負載電路與該第二主動負載電路來分別接收該第一接收參考訊號與該第二接收參考訊號;以及設定該第二切換電路與該第三切換電路,以分別 接收該第一接收參考訊號與該第二接收參考訊號,且選擇性地輸出該第一接收參考訊號與該第二接收參考訊號至該第一正輸出級電路、該第一負輸出級電路、該第二正輸出級電路與該第二負輸出級電路;以及執行一第二顯示階段,包含:切換該第一切換電路,以透過該第二輸出端輸出該正參考訊號,且透過該第一輸出端輸出該負參考訊號;藉由使用該第一輸入級電路與該第二輸入級電路來分別接收該正參考訊號與該負參考訊號,以取得該第一接收參考訊號與該第二接收參考訊號;藉由使用該第一主動負載電路與該第二主動負載電路來分別接收該第一接收參考訊號與該第二接收參考訊號;以及切換該第二切換電路與該第三切換電路,以分別接收該第一接收參考訊號與該第二接收參考訊號,且選擇性地輸出該第一接收參考訊號與該第二接收參考訊號至該第一正輸出級電路、該第一負輸出級電路、該第二正輸出級電路與該第二負輸出級電路。
  18. 如申請專利範圍第17項所述之控制方法,其中:於該第一顯示階段,該第二切換電路輸出該第一接收 參考訊號至該第一正輸出級電路,且該第三切換電路輸出該第二接收參考訊號至該第二負輸出級電路;以及於該第二顯示階段,切換該第二切換電路以輸出該第一接收參考訊號至該第一負輸出級電路,且切換該第三切換電路以輸出該第二接收參考訊號至該第二正輸出級電路。
  19. 如申請專利範圍第17項所述之控制方法,其中:該第一顯示階段更包含:藉由使用一第四切換電路來從該第一輸入級電路與該第二輸入級電路接收該第一接收參考訊號與該第二接收參考訊號;以及藉由使用該第四切換電路來輸出該第一接收參考訊號至該第一主動負載電路且輸出該第二接收參考訊號至該第二主動負載電路;以及該第二顯示階段更包含:切換該第四切換電路,以輸出該第一接收參考訊號至該第二主動負載電路,且輸出該第二接收參考訊號至該第一主動負載電路。
  20. 如申請專利範圍第19項所述之控制方法,其中:於該第一顯示階段,該第二切換電路輸出該第一接收 參考訊號至該第一正輸出級電路,且該第三切換電路輸出該第二接收參考訊號至該第二負輸出級電路;以及於該第二顯示階段,切換該第二切換電路以輸出該第一接收參考訊號至該第二正輸出級電路,且切換該第三切換電路以輸出該第二接收參考訊號至該第一負輸出級電路。
TW105138093A 2016-03-29 2016-11-21 源極驅動器的輸出放大器及其控制方法 TWI605435B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US201662314421P 2016-03-29 2016-03-29

Publications (2)

Publication Number Publication Date
TW201734992A TW201734992A (zh) 2017-10-01
TWI605435B true TWI605435B (zh) 2017-11-11

Family

ID=59961761

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105138093A TWI605435B (zh) 2016-03-29 2016-11-21 源極驅動器的輸出放大器及其控制方法

Country Status (3)

Country Link
US (1) US10026375B2 (zh)
CN (1) CN107240378B (zh)
TW (1) TWI605435B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102483436B1 (ko) * 2018-02-08 2022-12-29 주식회사 디비하이텍 버퍼 증폭기
KR102575248B1 (ko) * 2018-08-01 2023-09-07 주식회사 디비하이텍 반전력 버퍼 증폭기, 데이터 드라이버, 및 디스플레이 장치
CN111667786B (zh) * 2019-03-08 2023-07-21 奇景光电股份有限公司 输出缓冲器
CN113168801B (zh) * 2019-09-23 2022-11-25 京东方科技集团股份有限公司 源极驱动电路及驱动方法、显示装置
TWI817766B (zh) * 2021-11-01 2023-10-01 瑞鼎科技股份有限公司 應用於膽固醇液晶顯示裝置的顯示驅動電路
TWI789967B (zh) * 2021-11-01 2023-01-11 瑞鼎科技股份有限公司 應用於膽固醇液晶顯示裝置的顯示驅動電路

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6970152B1 (en) * 2002-11-05 2005-11-29 National Semiconductor Corporation Stacked amplifier arrangement for graphics displays
JP3707055B2 (ja) * 2002-12-02 2005-10-19 沖電気工業株式会社 液晶ディスプレイ用駆動回路
JP5035835B2 (ja) * 2007-03-01 2012-09-26 ルネサスエレクトロニクス株式会社 表示パネルのデータ側駆動回路、及びそのテスト方法
JP2009194485A (ja) * 2008-02-12 2009-08-27 Nec Electronics Corp 演算増幅器回路、及び表示装置
JP4526581B2 (ja) * 2008-08-06 2010-08-18 ルネサスエレクトロニクス株式会社 液晶表示パネル駆動用ドライバ、及び液晶表示装置
KR100980347B1 (ko) * 2008-09-05 2010-09-06 주식회사 실리콘웍스 디더링 스위치를 구비하는 증폭기 및 그 증폭기를 사용하는 디스플레이 구동회로
KR101037561B1 (ko) * 2009-02-18 2011-05-27 주식회사 실리콘웍스 전류소모가 적은 액정디스플레이 구동회로
US8154503B2 (en) * 2009-09-01 2012-04-10 Au Optronics Corporation Method and apparatus for driving a liquid crystal display device
JP2012008197A (ja) * 2010-06-22 2012-01-12 Renesas Electronics Corp 駆動回路、駆動方法、及び表示装置、
KR101228293B1 (ko) * 2010-12-27 2013-01-31 주식회사 실리콘웍스 중간전압 전원공급회로가 내장된 디스플레이 구동회로 및 이를 포함하는 디스플레이 구동시스템
CN102768824A (zh) * 2011-05-05 2012-11-07 天钰科技股份有限公司 液晶显示器面板的源极驱动器
TWI545537B (zh) * 2013-07-05 2016-08-11 瑞鼎科技股份有限公司 驅動電路及資料傳送方法

Also Published As

Publication number Publication date
CN107240378B (zh) 2019-08-27
TW201734992A (zh) 2017-10-01
US20170287430A1 (en) 2017-10-05
US10026375B2 (en) 2018-07-17
CN107240378A (zh) 2017-10-10

Similar Documents

Publication Publication Date Title
TWI605435B (zh) 源極驅動器的輸出放大器及其控制方法
US7936363B2 (en) Data receiver circuit, data driver, and display device
US10027329B2 (en) NOR gate circuit, shift register, array substrate and display apparatus
US8368673B2 (en) Output buffer and source driver using the same
US8487921B2 (en) Display panel driver and display apparatus using the same
US10658061B2 (en) Shift register circuit, method for driving shift register circuit, gate electrode driving circuit and display device
US8653999B1 (en) Current steering DAC, a video adapter including a current steering DAC, and a video circuit including a current steering DAC
US9570028B2 (en) PMOS gate driving circuit
US7675323B2 (en) Differential signal receiver
JP5905281B2 (ja) 負極性レベルシフタ回路、負荷駆動装置、液晶表示装置、テレビ
US11263952B2 (en) Shift register unit, shift register and driving method, and display apparatus
US8558779B2 (en) Display device
US8188955B2 (en) Source driving circuit with output buffer
KR101452645B1 (ko) 디코딩 및 스캔 드라이버
WO2020259379A1 (zh) 移位寄存器单元、栅极驱动电路、显示装置和控制方法
TW201430803A (zh) 降低電磁干擾的驅動方法及其相關裝置
US20100194446A1 (en) Source driver, delay cell implemented in the source driver, and calibration method for calibrating a delay time thereof
TW201435847A (zh) 電壓準位移位器
TW201804454A (zh) 輸出緩衝裝置
WO2021258888A1 (zh) 一种移位寄存器、栅极驱动电路及显示面板
US20080111589A1 (en) System for adjusting driving capability of output stage
JP2006253870A (ja) レベルシフタ回路、アクティブマトリクス基板、電気光学装置及び電子機器
TWI396163B (zh) 電壓位準移位電路與影像顯示系統
TWI779277B (zh) 準位轉換器
JPH11272240A (ja) アレイ基板及び液晶表示装置