TWI545537B - 驅動電路及資料傳送方法 - Google Patents
驅動電路及資料傳送方法 Download PDFInfo
- Publication number
- TWI545537B TWI545537B TW102124220A TW102124220A TWI545537B TW I545537 B TWI545537 B TW I545537B TW 102124220 A TW102124220 A TW 102124220A TW 102124220 A TW102124220 A TW 102124220A TW I545537 B TWI545537 B TW I545537B
- Authority
- TW
- Taiwan
- Prior art keywords
- negative
- positive
- analog data
- data
- input
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/002—Provisions or arrangements for saving power, e.g. by allowing a sleep mode, using lower supply voltage for downstream stages, using multiple clock domains or by selectively turning on stages when needed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0254—Control of polarity reversal in general, other than for liquid crystal displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Amplifiers (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Analogue/Digital Conversion (AREA)
Description
本發明係關於一種驅動電路及資料傳送方法;具體而言,本發明係關於一種能夠降低成本並減少功率損耗之驅動電路及資料傳送方法。
習知顯示裝置包含前端電路及後端電路,其中前端電路處理數位資料,而後端電路將該等數位資料類比化並輸出至面板以顯示影像。在一般情況中,數位資料的操作電壓範圍約介於2.5V~3.5V,係屬低電壓。此外,類比資料的操作電壓範圍約介於0~16V,係屬高電壓。在實際應用中,習知顯示裝置係透過後端電路轉換該等數位資料。
在實際情況中,研發人員設計後端電路時,需設置高阻抗開關(high impedance switch)於每一個通道。具體而論高阻抗開關係設置於運算放大器之輸出端,進而切換類比資料至指定通道。然而,高阻抗開關容易造成功率損耗(power consumption),使得電路產生高溫。此外,業者嘗試縮減習知顯示裝置的體積及面積,以生產小尺寸的產品。然而,高阻抗開關具有固定體積,難以有效減少裝置體積。
有鑑於上述先前技術的問題,本發明提出一種能夠降低成本並有效減少電路面積的驅動電路及資料傳送方法。
於一方面,本發明提供一種使用不同控制訊號之
驅動電路,以控制類比資料之傳輸。
於另一方面,本發明提供一種減少開關數量之驅動電路,以降低成本。
於另一方面,本發明提供一種資料傳送方法,以控制類比資料之傳輸路徑。
本發明之一方面在於提供一種驅動電路,包含複數個通道、正型轉換單元、負型轉換單元、輸入開關及運算放大模組。在一實施例中,該些通道包含第一通道及第二通道,其中第一數位資料及第二數位資料交替地於第一通道及第二通道中傳輸。此外,正型轉換單元及負型轉換單元分別設置於第一通道及第二通道並轉換第一數位資料及第二數位資料為正型類比資料及負型類比資料。
在實際情況中,運算放大模組具有第一輸入端及第二輸入端,其中輸入開關耦接於正型轉換單元及負型轉換單元與運算放大模組之間,且第一輸入端及第二輸入端分別設置於第一通道及第二通道。需說明的是,輸入開關根據切換控制訊號分別傳送正型類比資料及負型類比資料至第一輸入端及第二輸入端或至第二輸入端及第一輸入端後,正型類比資料及負型類比資料分別維持於進入運算放大模組之通道傳輸。
本發明之另一方面在於提供一種資料傳送方法,包含以下步驟:根據第一切換控制訊號分別自正型轉換單元及負型轉換單元傳送第一正型類比資料及第二負型類比資料至運算放大模組之第一輸入端及第二輸入端,其中正型轉換單元及第一輸入端設置於第一通道,且負型轉換單元及第二輸入端設置於第二通道;以及根據第二切換控制訊號分別自正型轉換單元及負型轉換單元傳送第二正型類比資料及第一負型類比資料至第二輸入端及第一輸入端。
相較於先前技術,根據本發明之驅動電路及資料傳送方法係使用該些控制訊號控制類比資料之傳輸路徑,進
而簡化後端電路結構,可降低成本並減少電路面積。在實際情況中,類比資料係維持於原通道運算處理,並未切換至其他通道,故驅動電路能夠不設置切換開關於運算放大模組之輸出端,進而大幅節省電路面積。值得注意的是,切換開關係為高阻抗(high impedance)開關,易導致功率損耗並提升電路溫度。然而,本發明之驅動電路可以不設置高阻抗開關於運算放大模組之輸出端,故能夠有效減少開關數量且節省電路面積,進而降低成本。
關於本發明之優點與精神可以藉由以下的發明詳述及所附圖式得到進一步的瞭解。
1、1A、1B‧‧‧驅動電路
10‧‧‧通道
11‧‧‧第一輸入端
22‧‧‧第二輸入端
30‧‧‧輸入開關
40、40A、40B‧‧‧運算放大模組
50‧‧‧控制模組
110‧‧‧第一通道
120‧‧‧第二通道
210‧‧‧正型轉換單元
220‧‧‧負型轉換單元
410、410A‧‧‧第一運算單元
411‧‧‧第一正型輸出單元
412‧‧‧第一負型輸出單元
420、420A‧‧‧第二運算單元
421‧‧‧第二正型輸出單元
422‧‧‧第二負型輸出單元
D1‧‧‧第一數位資料
D2‧‧‧第二數位資料
NA1‧‧‧第一負型類比資料
NA2‧‧‧第二負型類比資料
PA1‧‧‧第一正型類比資料
PA2‧‧‧第二正型類比資料
SSW1‧‧‧第一切換控制訊號
SSW2‧‧‧第二切換控制訊號
S1‧‧‧正型輸出控制訊號
S2‧‧‧負型輸出控制訊號
S100~S210B‧‧‧流程步驟
圖1A係為第一數位資料及第二數位資料分別進入第一通道及第二通道之驅動電路實施例示意圖。
圖1B係為第二數位資料及第一數位資料分別進入第一通道及第二通道之驅動電路實施例示意圖。
圖2A係為第一數位資料及第二數位資料分別進入第一通道及第二通道之驅動電路另一實施例示意圖。
圖2B係為第二數位資料及第一數位資料分別進入第一通道及第二通道之驅動電路另一實施例示意圖。
圖3A係為第一數位資料及第二數位資料分別進入第一通道及第二通道之驅動電路另一實施例示意圖。
圖3B係為第二數位資料及第一數位資料分別進入第一通道及第二通道之驅動電路另一實施例示意圖。
圖4係為本發明之資料傳送方法之流程圖。
圖5係為本發明之資料傳送方法之另一流程圖。
圖6係為本發明之資料傳送方法之另一流程圖。
根據本發明之一具體實施例,提供一種驅動電路,用於顯示裝置;具體而論,本發明之驅動電路係為非交換式(non-chopper)驅動電路,其中運算放大模組之輸入端所傳送之資料係為相同的數位資料。
請參照圖1A及圖1B;圖1A係為第一數位資料及第二數位資料分別進入第一通道及第二通道之驅動電路實施例示意圖;圖1B係為第二數位資料及第一數位資料分別進入第一通道及第二通道之驅動電路實施例示意圖。如圖1A及圖1B所示,驅動電路1包含複數個通道10、正型轉換單元210、負型轉換單元220、輸入開關30及運算放大模組40。在實際情況中,該些通道10包含第一通道110及第二通道120;其中,正型轉換單元210及負型轉換單元220分別設置於第一通道110及第二通道120,正型轉換單元210及負型轉換單元220耦接於輸入開關30,且輸入開關30耦接於運算放大模組40。
在此實施例中,第一數位資料D1及第二數位資料D2交替地於第一通道110及第二通道120中傳輸,其中數位資料之電壓範圍係介於2.5伏特至3.5伏特之間,但不以此為限。如圖1A所示,第一數位資料D1及第二數位資料D2分別於第一通道110及第二通道120中傳輸;相對地,在圖1B所示之實施例中,第二數位資料D2及第一數位資料D1分別於第一通道110及第二通道120中傳輸。具體而論,在圖1A中,第一數位資料D1於第一通道110之前端傳輸,第二數位資料D2於第二通道120之前端傳輸;在圖1B中,第二數位資料D2於第一通道110之前端傳輸,第一數位資料D1
於第二通道120之前端傳輸。
需說明的是,正型轉換單元210及負型轉換單元220係為數位類比轉換器(DAC,digital analog converter),其中正型轉換單元210將數位資料轉換為正型類比資料,且正型類比資料之操作電壓範圍約為8伏特至16伏特之間;負型轉換單元220將數位資料轉換為負型類比資料,且負型類比資料之操作電壓範圍約為0伏特至8伏特之間,但不以此為限。換言之,正型轉換單元210及負型轉換單元220將數位資料分別轉換為高壓類比資料及中高壓類比資料,且驅動電路係以中高電壓及高電壓驅動顯示面板。
如圖1A所示,正型轉換單元210及負型轉換單元220分別轉換第一數位資料D1及第二數位資料D2為第一正型類比資料PA1(正型類比資料)及第二負型類比資料NA2(負型類比資料)。
此外,運算放大模組40具有第一輸入端11及第二輸入端22,且第一輸入端11及第二輸入端22分別設置於第一通道110及第二通道220。值得注意的是,輸入開關30根據切換控制訊號分別傳送正型類比資料及負型類比資料至第一輸入端11及第二輸入端22或至第二輸入端22及第一輸入端11後,正型類比資料及負型類比資料分別維持於進入運算放大模組之通道傳輸。
如圖1A及圖1B所示,切換控制訊號包含第一切換控制訊號SSW1及第二切換控制訊號SSW2,且輸入開關依照切換控制訊號決定資料於原通道傳輸或切換至另一通道。在實際情況中,如圖1A所示,當正型轉換單元210轉換第一數位資料D1為第一正型類比資料PA1時,輸入開關30根據第一切換控制訊號SSW1傳送第一正型類比資料PA1至第一輸入端11。此外,當負型轉換單元220轉換第二數位資料D2為第二負型類比資料NA2時,輸入開關30根據第一切換控制訊號SSW1傳送第二負型類比資料NA2至第二輸入端
22。
值得注意的是,當類比資料於運算放大模組40運算處理時,類比資料係維持於進入運算放大模組40之通道運算處理,並不會切換至另一通道。舉例而論,當第一正型類比資料PA1於運算放大模組40運算處理時,第一正型類比資料PA1係維持於第一通道110中傳輸,並未被切換至第二通道120;當第二負型類比資料NA2於運算放大模組40運算處理時,第二負型類比資料NA2係維持於第二通道120中傳輸,並未被切換至第一通道110。
進一步而論,當第一正型類比資料PA1及第二負型類比資料NA2分別於運算放大模組40運算處理完後,係維持於進入運算放大模組40之通道傳輸,其中第一正型類比資料PA1係於第一通道110傳輸,且第二負型類比資料NA2係於第二通道120傳輸。在實際應用中,由於類比資料維持於原通道傳輸,故不需使用切換開關耦接於運算放大模組以切換資料於其他通道,能夠有效減少開關數量且節省電路面積。此外,由於習知切換開關係為高阻抗(high impedance)開關,容易產生功率消耗(power consumption)及增加電路溫度。相對而論,驅動電路1並未具有切換開關,可有效減少功率消耗並避免電路產生高溫。
此外,如圖1B所示,正型轉換單元210及負型轉換單元220分別轉換第二數位資料D2及第一數位資料D1為第二正型類比資料PA2(正型類比資料)及第一負型類比資料NA1(負型類比資料)。需說明的是,當正型轉換單元210轉換第二數位資料D2為第二正型類比資料PA2時,輸入開關30根據第二切換控制訊號SSW2傳送第二正型類比資料PA2至第二輸入端22。此外,當負型轉換單元220轉換第一數位資料D1為第一負型類比資料NA1時,輸入開關30根據第二切換控制訊號SSW2傳送第一負型類比資料NA1至第一輸入端11。
請參照圖1A及圖1B;第一輸入端11所接收之資料分別為第一正型類比資料PA1及第一負型類比資料NA1,皆為第一數位資料D1之類比資料;且第二輸入端22所接收之資料分別為第二正型類比資料PA2及第二負型類比資料NA2,皆為第二數位資料D2之類比資料,故驅動電路1係為非交換式(non-chopper)驅動電路。
值得注意的是,當第一負型類比資料NA1於運算放大模組40運算處理時,第一負型類比資料NA1係維持於第一通道110中傳輸,並未被切換至第二通道120;當第二正型類比資料PA2於運算放大模組40運算處理時,第二正型類比資料PA2係維持於第二通道120中傳輸,並未被切換至第一通道110。
進一步而論,當第一負型類比資料NA1及第二正型類比資料PA2分別於運算放大模組40運算處理完後,係維持於進入運算放大模組40之通道傳輸,其中第一負型類比資料NA1係於第一通道110傳輸,且第二正型類比資料PA2係於第二通道120傳輸。換言之,驅動電路1並未使用切換開關切換資料至其他通道,可有效減少開關數量且節省電路面積,進而減少功率消耗並避免電路產生高溫。
請參照圖2A及圖2B;圖2A係為第一數位資料及第二數位資料分別進入第一通道及第二通道之驅動電路另一實施例示意圖,圖2B係為第二數位資料及第一數位資料分別進入第一通道及第二通道之驅動電路另一實施例示意圖。相對於圖1A及圖1B,圖2A及圖2B所示之驅動電路1A更包含控制模組50,且運算放大模組10A更包含第一運算單元410及第二運算單元420。
需說明的是,控制模組50輸出複數個控制訊號至輸入開關30及運算放大模組40A,進而控制類比資料之傳輸路徑,其中該些控制訊號包含切換控制訊號、正型輸出控制訊號及負型輸出控制訊號。
在此實施例中,第一運算單元410耦接於第一輸入端11並設置於第一通道110,且第二運算單元420耦接於第二輸入端22並設置於第二通道120。在實際情況中,驅動電路1A係使用第一運算單元410及第二運算單元420運算處理類比資料以輸出至顯示面板。
如圖2A所示,第一輸入端11傳送第一正型類比資料PA1(正型類比資料)至第一運算單元410,且第二輸入端22傳送第二負型類比資料NA2(負型類比資料)至第二運算單元420。值得注意的是,第一正型類比資料PA1及第二負型類比資料NA2分別維持於第一通道110及第二通道120傳輸。
此外,如圖2B所示,第一輸入端11傳送第一負型類比資料NA1(負型類比資料)至第一運算單元410,且第二輸入端傳送第二正型類比資料PA2(正型類比資料)至第二運算單元420。值得注意的是,第一負型類比資料NA1及第二正型類比資料PA2分別維持於第一通道110及第二通道120傳輸。
需說明的是,驅動電路1A係使用控制模組50輸出該些控制訊號以控制輸入開關,決定類比資料之傳輸路徑,且該些類比資料於運算放大模組40A中於原通道維持運算傳輸,簡化後端電路結構以降低成本。
至於第一運算單元410及第二運算單元420之詳細電路結構,可以係為運算放大器(operational amplifier),包含複數個電晶體。在實際情況中,控制模組50產生控制訊號以控制該些電晶體導通或關閉,進而運算處理該些類比資料。
值得注意的是,於驅動電路1及驅動電路1A係使用全壓(full AVDD)運算類比資料,其操作電壓範圍約為0伏特至16伏特,但不以此為限。此外,本發明更提供半壓(half AVDD)驅動電路以說明類比資料之傳輸路徑。
請參照圖3A及圖3B;圖3A係為第一數位資料及第二數位資料分別進入第一通道及第二通道之驅動電路另
一實施例示意圖,圖3B係為第二數位資料及第一數位資料分別進入第一通道及第二通道之驅動電路另一實施例示意圖。如圖3A及圖3B所示,相對於圖2實施例,驅動電路1B之第一運算單元410A包含第一正型輸出單元411及第一負型輸出單元412,且第二運算單元420A包含第二正型輸出單元421及第二負型輸出單元422。
在實際情況中,第一正型輸出單元411之操作電壓係為第一負型輸出單元412之操作電壓之2倍,其中第一正型輸出單元411之操作電壓範圍約為8伏特至16伏特,第一負型輸出單元412之操作電壓範圍約為0伏特至8伏特,但不以此為限。進一步而論,第二正型輸出單元421之操作電壓係為第二負型輸出單元422之操作電壓之2倍,其中第二正型輸出單元421之操作電壓範圍約為8伏特至16伏特,第二負型輸出單元422之操作電壓範圍約為0伏特至8伏特,但不以此為限。換言之,驅動電路1B之第一運算單元410A係使用半壓(half AVDD)運算處理類比資料。
如圖3A所示,第一輸入端11依照正型輸出控制訊號S1傳送第一正型類比資料PA1(正型類比資料)至第一正型輸出單元411,且第二輸入端22依照負型輸出控制訊號S2傳送第二負型類比資料NA2(負型類比資料)至第二負型輸出單元422。值得注意的是,第一正型類比資料PA1及第二負型類比資料NA2係分別維持於第一通道110及第二通道120運算處理,並未切換至其他通道,故能夠節省後端之切換開關。
此外,請參照圖3B,第一輸入端11依照負型輸出控制訊號S2傳送第一負型類比資料NA1(負型類比資料)至第一負型輸出單元412,且第二輸入端22依照正型輸出控制訊號S1傳送第二正型類比資料PA2(正型類比資料)至第二正型輸出單元421。值得注意的是,第一負型類比資料NA1及第二正型類比資料PA2係分別維持於第一通道110及第二通道120運算處理,並未切換至其他通道,故能夠節省後端之
切換開關。
至於第一正型輸出單元411、第一負型輸出單元412、第二正型輸出單元421及第二負型輸出單元422之詳細電路結構,可以係為運算放大器(operational amplifier),包含複數個電晶體。在實際情況中,控制模組50產生控制訊號以控制該些電晶體導通或關閉,進而運算處理該些類比資料。
根據本發明之另一具體實施利,提供一種資料傳送方法,用於顯示器之驅動電路。請參照圖4,圖4係為本發明之資料傳送方法之流程圖。
資料傳送方法首先執行步驟S100:根據第一切換控制訊號分別自正型轉換單元及負型轉換單元傳送第一正型類比資料及第二負型類比資料至運算放大模組之第一輸入端及第二輸入端。可如圖1A所示,輸入開關30根據第一切換控制訊號SSW1分別自正型轉換單元210及負型轉換單元210傳送第一正型類比資料PA1及第二負型類比資料NA2至運算放大模組40之第一輸入端11及第二輸入端22。此外,正型轉換單元210及第一輸入端11設置於第一通道110,且負型轉換單元220及第二輸入端22設置於第二通道120。
接著,資料傳送方法執行步驟S200:根據第二切換控制訊號分別自正型轉換單元及負型轉換單元傳送第二正型類比資料及第一負型類比資料至第二輸入端及第一輸入端。可如圖1B所示,輸入開關30根據第二切換控制訊號SSW2分別自正型轉換單元210及負型轉換單元220傳送第二正型類比資料PA2及第一負型類比資料NA1至第二輸入端22及第一輸入端11。
請參照圖5,圖5係為本發明之資料傳送方法之另一流程圖。資料傳送方法於步驟S100後進一步執行步驟S110A:傳送第一正型類比資料至運算放大模組之第一運算單元,並傳送第二負型類比資料至運算放大模組之第二運算單元。可如圖2A所示,第一輸入端11傳送第一正型類比資料
PA1至運算放大模組40A之第一運算單元410,且第二輸入端22傳送第二負型類比資料NA2至運算放大模組40A之第二運算單元420。
此外,本資料傳送方法於步驟S200後進一步執行步驟S210A:傳送第一負型類比資料至運算放大模組之第一運算單元,並傳送第二正型類比資料至運算放大模組之第二運算單元。可如圖2B所示,第一輸入端11傳送第一負.型類比資料NA1至運算放大模組40A之第一運算單元410,且第二輸入端22傳送第二正型類比資料PA2至運算放大模組40A之第二運算單元420。
請參照圖6,圖6係為本發明之資料傳送方法之另一流程圖。相對於圖4流程圖,資料傳送方法於步驟S100後進一步執行步驟S110B:依照正型輸出控制訊號傳送第一正型類比資料至第一運算單元之第一正型輸出單元,並依照負型輸出控制訊號傳送第二負型類比資料至第二運算單元之第二負型輸出單元。可如圖3A所示,。第一輸入端11依照正型輸出控制訊號S1傳送第一正型類比資料PA1至第一運算單元40B之第一正型輸出單元411,且第二輸入端22依照負型輸出控制訊號S2傳送第二負型類比資料NA2至第二運算單元420A之第二負型輸出單元422。
此外,資料傳送方法於步驟S200後進一步執行步驟S210B:依照負型輸出控制訊號傳送第一負型類比資料至第一運算單元之第一負型輸出單元,並依照正型輸出控制訊號傳送第二正型類比資料至第二運算單元之第二正型輸出單元。可如圖3B所示,第一輸入端11依照負型輸出控制訊號S2傳送第一負型類比資料NA1至第一運算單元410A之第一負型輸出單元412,且第二輸入端22依照正型輸出控制訊號S1傳送第二正型類比資料PA2至第二運算單元420A之第二正型輸出單元421。
相較於先前技術,根據本發明之驅動電路1及資
料傳送方法係使用該些控制訊號控制類比資料之傳輸路徑,進而簡化後端電路結構,可降低成本並減少電路面積。在實際情況中,類比資料係維持於原通道運算處理,並未切換至其他通道,故驅動電路1能夠不設置切換開關於運算放大模組40之輸出端,進而大幅節省電路面積。值得注意的是,切換開關係為高阻抗(high impedance)開關,易導致功率損耗並提升電路溫度。然而,本發明之驅動電路1可以不設置高阻抗開關於運算放大模組40之輸出端,故能夠有效減少開關數量且節省電路面積,進而降低成本。
藉由以上較佳具體實施例之詳述,係希望能更加清楚描述本發明之特徵與精神,而並非以上述所揭露的較佳具體實施例來對本發明之範疇加以限制。相反地,其目的是希望能涵蓋各種改變及具相等性的安排於本發明所欲申請之專利範圍的範疇內。
1‧‧‧驅動電路
10‧‧‧通道
11‧‧‧第一輸入端
22‧‧‧第二輸入端
30‧‧‧輸入開關
40‧‧‧運算放大模組
110‧‧‧第一通道
120‧‧‧第二通道
210‧‧‧正型轉換單元
220‧‧‧負型轉換單元
D1‧‧‧第一數位資料
D2‧‧‧第二數位資料
NA2‧‧‧第二負型類比資料
PA1‧‧‧第一正型類比資料
SSW1‧‧‧第一切換控制訊號
Claims (13)
- 一種驅動電路,包含:複數個通道,包含一第一通道及一第二通道,其中一第一數位資料及一第二數位資料交替地於該第一通道及該第二通道中傳輸;一正型轉換單元及一負型轉換單元,分別設置於該第一通道及該第二通道並轉換該第一數位資料及該第二數位資料為一正型類比資料及一負型類比資料:一輸入開關,耦接於該正型轉換單元及該負型轉換單元;以及一運算放大模組,具有一第一輸入端及一第二輸入端並耦接於該輸入開關,其中該第一輸入端及該第二輸入端分別設置於該第一通道及該第二通道;該輸入開關根據一切換控制訊號分別傳送該正型類比資料及該負型類比資料至該第一輸入端及該第二輸入端或至該第二輸入端及該第一輸入端後,該正型類比資料及該負型類比資料分別維持於進入該運算放大模組之該些通道之一通道傳輸;其中該切換控制訊號包含一第一切換控制訊號;當該正型轉換單元轉換該第一數位資料為一第一正型類比資料時,該輸入開關根據該第一切換控制訊號傳送該第一正型類比資料至該第一輸入端。
- 如請求項1所述之驅動電路,其中該運算放大模組包含: 一第一運算單元,耦接於該第一輸入端並設置於該第一通道,其中該第一輸入端傳送該正型類比資料或該負型類比資料至該第一運算單元;以及一第二運算單元,耦接於該第二輸入端並設置於該第二通道,其中該第二輸入端傳送該正型類比資料或該負型類比資料至該第二運算單元。
- 如請求項2所述之驅動電路,其中該第一運算單元包含:一第一正型輸出單元,其中該第一輸入端依照一正型輸出控制訊號傳送該正型類比資料至該第一正型輸出單元;以及一第一負型輸出單元,其中該第一正型輸出單元之操作電壓係為該第一負型輸出單元之操作電壓之2倍,且該第一輸入端依照一負型輸出控制訊號傳送該負型類比資料至該第一負型輸出單元。
- 如請求項2所述之驅動電路,其中該第二運算單元包含:一第二正型輸出單元,其中該第二輸入端依照一正型輸出控制訊號傳送該正型類比資料至該第二正型輸出單元;以及一第二負型輸出單元,其中該第二正型輸出單元之操作電壓係為該第二負型輸出單元之操作電壓之2倍,且該第二輸入端依照一負型輸出控制訊號傳送該負型類比資料至該第二負型輸出單元。
- 如請求項3或4所述之驅動電路,進一步包含:一控制模組,輸出複數個控制訊號至該輸入開關及該運算放大模組,其中該些控制訊號包含該切換控制訊號、該正型輸出控制訊號及該負型輸出控制訊號。
- 如請求項1所述之驅動電路,其中該切換控制訊號更包含一第二切換控制訊號;當該正型轉換單元轉換該第二數位資料為一第二正型類比資料時,該輸入開關根據該第二切換控制訊號傳送該第二正型類比資料至該第二輸入端。
- 如請求項6所述之驅動電路,其中當該負型轉換單元轉換該第一數位資料為一第一負型類比資料時,該輸入開關根據該第二切換控制訊號傳送該第一負型類比資料至該第一輸入端。
- 如請求項7所述之驅動電路,其中當該負型轉換單元轉換該第二數位資料為一第二負型類比資料時,該輸入開關根據該第一切換控制訊號傳送該第二負型類比資料至該第二輸入端。
- 一種資料傳送方法,包含以下步驟:(a)根據一第一切換控制訊號分別自一正型轉換單元及一負型轉換單元傳送一第一正型類比資料及一第二負型類比資料至一運算放大模組之一第一輸入端及一第二輸入端,其中該正型轉換單元及該第一輸入端設置於一第一通道,且該負型轉換單元及該第二輸入端設置於一第二通道;以及 (b)根據一第二切換控制訊號分別自該正型轉換單元及該負型轉換單元傳送一第二正型類比資料及一第一負型類比資料至該第二輸入端及該第一輸入端。
- 如請求項9所述之資料傳送方法,於步驟(a)後進一步包含:傳送該第一正型類比資料至該運算放大模組之一第一運算單元,並傳送該第二負型類比資料至該運算放大模組之一第二運算單元。
- 如請求項9所述之資料傳送方法,於步驟(b)後進一步包含:傳送該第一負型類比資料至該運算放大模組之一第一運算單元,並傳送該第二正型類比資料至該運算放大模組之一第二運算單元。
- 如請求項9所述之資料傳送方法,於步驟(a)後進一步包含:依照一正型輸出控制訊號傳送該第一正型類比資料至該第一運算單元之一第一正型輸出單元,並依照一負型輸出控制訊號傳送該第二負型類比資料至該第二運算單元之一第二負型輸出單元。
- 如請求項9所述之資料傳送方法,於步驟(b)後進一步包含:依照一負型輸出控制訊號傳送該第一負型類比資料至該第一運算單元之一第一負型輸出單元,並依照一正型輸出控制訊號傳送該第二正型類比資料至該第二運算單元之一第二正型輸出單元。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW102124220A TWI545537B (zh) | 2013-07-05 | 2013-07-05 | 驅動電路及資料傳送方法 |
CN201310469707.2A CN104282252B (zh) | 2013-07-05 | 2013-10-10 | 驱动电路及数据传送方法 |
US14/321,470 US9094031B2 (en) | 2013-07-05 | 2014-07-01 | Driving circuit and data transmitting method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW102124220A TWI545537B (zh) | 2013-07-05 | 2013-07-05 | 驅動電路及資料傳送方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201503081A TW201503081A (zh) | 2015-01-16 |
TWI545537B true TWI545537B (zh) | 2016-08-11 |
Family
ID=52132417
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW102124220A TWI545537B (zh) | 2013-07-05 | 2013-07-05 | 驅動電路及資料傳送方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9094031B2 (zh) |
CN (1) | CN104282252B (zh) |
TW (1) | TWI545537B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10026375B2 (en) * | 2016-03-29 | 2018-07-17 | Himax Technologies Limited | Output amplifier of a source driver and control method thereof |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3668394B2 (ja) * | 1999-09-13 | 2005-07-06 | 株式会社日立製作所 | 液晶表示装置およびその駆動方法 |
TW201017615A (en) * | 2008-10-28 | 2010-05-01 | Novatek Microelectronics Corp | Driving apparatus |
KR101138467B1 (ko) * | 2010-06-24 | 2012-04-25 | 삼성전기주식회사 | 전류 구동 회로 및 이를 포함한 광 스토리지 시스템 |
TW201241815A (en) * | 2011-04-01 | 2012-10-16 | Fitipower Integrated Tech Inc | Source driver of LCD panel |
-
2013
- 2013-07-05 TW TW102124220A patent/TWI545537B/zh not_active IP Right Cessation
- 2013-10-10 CN CN201310469707.2A patent/CN104282252B/zh active Active
-
2014
- 2014-07-01 US US14/321,470 patent/US9094031B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN104282252A (zh) | 2015-01-14 |
CN104282252B (zh) | 2017-03-01 |
US20150009057A1 (en) | 2015-01-08 |
TW201503081A (zh) | 2015-01-16 |
US9094031B2 (en) | 2015-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9437152B2 (en) | Scan driving circuit | |
US7271630B2 (en) | Push-pull buffer amplifier and source driver | |
US10984740B2 (en) | Display driving device | |
TW201344666A (zh) | 驅動裝置、驅動裝置運作方法及自我判斷電壓轉換速率增強放大器 | |
KR20190001563A (ko) | 디스플레이 장치, 소스 구동 회로 및 그 제어 방법 | |
US8059115B2 (en) | Source driving circuit of LCD apparatus | |
JP2018511832A (ja) | ソースドライバ、及び液晶ディスプレイ | |
US9703416B2 (en) | Touch circuit, touch panel and display apparatus | |
US20130194251A1 (en) | Panel driving device having a source driving circuit, and liquid crystal display apparatus having the same | |
TWI436346B (zh) | 驅動電路及其運作方法 | |
TWI545537B (zh) | 驅動電路及資料傳送方法 | |
US10565952B1 (en) | GOA circuit and liquid crystal display device | |
US20190189047A1 (en) | Data driving device and display device including the same | |
TWI392226B (zh) | 運算放大器、顯示器之源極驅動器及其相關控制該運算放大器之方法 | |
US8692618B2 (en) | Positive and negative voltage input operational amplifier set | |
JP5456261B2 (ja) | Lcdパネルコラムドライバ用出力アーキテクチャ | |
KR20080015727A (ko) | 액정표시장치의 구동회로 및 구동장치 | |
TWI530087B (zh) | 高速運算放大器及其運作方法 | |
TWI420456B (zh) | 顯示器之驅動電路及其運作方法 | |
JP2005184828A (ja) | スタティックウェル間のレベルシフトを伴う電源供給を必要としないゲートドライバ | |
TWI499209B (zh) | 驅動電路及其資料傳送方法 | |
WO2015003363A1 (zh) | 一种液晶面板的数据驱动电路、液晶面板和液晶显示装置 | |
WO2021254406A1 (zh) | 电平转换电路、显示面板 | |
TWI439895B (zh) | 觸控感測裝置 | |
TWI459348B (zh) | 源極驅動器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |