CN113168801B - 源极驱动电路及驱动方法、显示装置 - Google Patents

源极驱动电路及驱动方法、显示装置 Download PDF

Info

Publication number
CN113168801B
CN113168801B CN201980001768.1A CN201980001768A CN113168801B CN 113168801 B CN113168801 B CN 113168801B CN 201980001768 A CN201980001768 A CN 201980001768A CN 113168801 B CN113168801 B CN 113168801B
Authority
CN
China
Prior art keywords
signal
amplifier
power supply
driving
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201980001768.1A
Other languages
English (en)
Other versions
CN113168801A (zh
Inventor
杨燕
洪青桦
刘蕊
孙伟
陈明
谷其兵
陈相逸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of CN113168801A publication Critical patent/CN113168801A/zh
Application granted granted Critical
Publication of CN113168801B publication Critical patent/CN113168801B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0254Control of polarity reversal in general, other than for liquid crystal displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

一种源极驱动电路,该源极驱动电路包括用于根据原始驱动信号生成驱动信号的缓冲放大器,缓冲放大器包括:第一放大器(OP1)、第二放大器(OP2)。第一放大器(OP1)的高电平端与第一电源信号端(AVDD)连接,低电平端与第二电源信号端(HAVDD‑)连接,输出端用于输出正极性驱动信号;第二放大器(OP2)的高电平端与第三电源信号端(HAVDD+)连接,低电平端与第四电源信号端(VSS)连接,输出端用于输出负极性驱动信号;其中,第二电源信号端(HAVDD‑)的电压小于第三电源信号端(HAVDD+)的电压。源极驱动电路通过增加第一放大器(OP1)、第二放大器(OP2)高电平端和低电平端的压差,从而增加了缓冲放大器输出驱动信号的速度,减小驱动信号生成的时间。

Description

源极驱动电路及驱动方法、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种源极驱动电路及驱动方法、显示装置。
背景技术
显示面板通常采用逐行扫描的方式实现画面的显示。在一帧的显示时间内,控制芯片需要逐行扫描显示区域内的所有像素单元。
随着显示面板帧率的提高,每一行子像素单元的充电时间越来越小,如何使得每一像素单元能够达到预设的充电要求,已经成为显示面板设计的关键问题。
需要说明的是,在上述背景技术部分发明的信息仅用于加强对本发明的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本发明的目的在于提供一种源极驱动电路及驱动方法、显示装置。该源极驱动电路能够解决相关技术中数据信号在相邻有效脉冲间隔时间内无法达到预设电压的技术问题。
本发明的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本发明的实践而习得。
根据本发明的一个方面,提供一种源极驱动电路,包括用于根据原始驱动信号生成驱动信号的缓冲放大器,所述缓冲放大器包括:第一放大器、第二放大器。第一放大器的高电平端与第一电源信号端连接,低电平端与第二电源信号端连接,输出端用于输出正极性驱动信号;第二放大器的高电平端与第三电源信号端连接,低电平端与第四电源信号端连接,输出端用于输出负极性驱动信号;其中,所述第二电源信号端的电压小于第三电源信号端的电压。
本发明的一种示例性实施例中,所述第一电源信号端的电压为模拟电源信号电压;所述第四电源信号端的电压为接地端的电压;所述第二电源信号端的电压小于半值模拟电源信号的电压;所述第三电源信号端的电压大于半值模拟电源信号的电压。
本发明的一种示例性实施例中,所述缓冲放大器还包括开关组件;所述第一放大器的低电平端通过所述开关组件与所述第二电源信号端连接、第五电源信号端择一连接;所述第二放大器的高电平端通过所述开关组件与所述第三电源信号端、所述第五电源信号端择一连接;所述开关组件用于:在第一驱动状态下,连接所述第一放大器的低电平端与所述第二电源信号端,以及连接所述第二放大器的高电平端与所述第三电源信号端;在第二驱动状态下,连接所述第一放大器的低电平端与所述第五电源信号端,以及连接第二放大器的高电平端与所述第五电源信号端。
本发明的一种示例性实施例中,所述第五电源信号端的电压等于半值模拟电源信号的电压。
本发明的一种示例性实施例中,所述源极驱动电路还包括:检测电路、运算电路、控制电路。检测电路用于实时检测所述原始驱动信号各行有效脉冲信号的电位;运算电路与所述检测电路连接,用于根据各行有效脉冲信号的电位实时计算当前行有效脉冲信号与上一行有效脉冲信号的电位差;控制电路与所述运算电路、开关组件连接,用于根据当前行有效脉冲信号与上一行有效脉冲信号的电位差向所述开关组件发送一控制信号,以控制所述开关组件的驱动状态;其中,当前行有效脉冲信号与上一行有效脉冲信号的电位差大于预设值时,控制所述开关组件在当前行的至少部分时段工作于所述第一驱动状态;当前行有效脉冲信号与上一行有效脉冲信号的电位差小于预设值时,控制所述开关组件在当前行驱动时段内工作于所述第二驱动状态。
本发明的一种示例性实施例中,所述开关组件包括:第一开关单元、第二开关单元、第三开关单元、第四开关单元。第一开关单元连接所述第一放大器的低电平端、所述第二电源信号端、第一控制端,用于响应所述第一控制端的信号以连通所述第一放大器的低电平端与所述第二电源信号端;第二开关单元连接所述第二放大器的高电平端、所述第三电源信号端、第一控制端,用于响应所述第一控制端的信号以连通所述第二放大器的高电平端与所述第三电源信号端;第三开关单元连接所述第一放大器的低电平端、所述第五电源信号端、第二控制端,用于响应所述第二控制端的信号以连通所述第一放大器的低电平端与所述第五电源信号端;第四开关单元连接所述第二放大器的高电平端、所述第五电源信号端、所述第二控制端,用于响应所述第二控制端的信号以连通所述第二放大器的高电平端与所述第五电源信号端。
本发明的一种示例性实施例中,所述第一开关单元包括第一开关晶体管,第一开关晶体管的第一端连接所述第一放大器的低电平端,第二端连接所述第二电源信号端,控制端连接所述第一控制端;
所述第二开关单元包括第二开关晶体管,第二开关晶体管的第一端连接所述第二放大器的高电平端,第二端连接所述第三电源信号端,控制端连接所述第一控制端;
所述第三开关单元包括第三开关晶体管,第三开关晶体管的第一端连接所述第一放大器的低电平端,第二端连接所述所述第五电源信号端,控制端连接所述第二控制端;
所述第四开关单元包括第四开关晶体管,第四开关晶体管的第一端连接所述第二放大器的高电平端,第二端连接所述所述第五电源信号端,控制端连接所述所述第二控制端。
本发明的一种示例性实施例中,所述第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管为N型晶体管或P型晶体管。
根据本发明的一个方面,提供一种源极驱动电路驱动方法,用于驱动上述的源极驱动电路,该方法包括:
在正向驱动阶段,利用第一放大器输出正极性驱动信号;
在反向驱动阶段,利用第二放大器输出负极性驱动信号。
本发明的一种示例性实施例中,所述源极驱动电路还包括开关组件,所述方法还包括:
利用所述开关组件:
在第一驱动状态下,导通第一放大器的低电平端与第二电源信号端,以及导通第二放大器的高电平端与第三电源信号端;
在第二驱动状态下,导通第一放大器的低电平端与第五电源信号端,以及导通第二放大器的高电平端与第五电源信号端。
本发明的一种示例性实施例中,所述源极驱动电路还包括检测电路、运算电路、控制电路,所述方法还包括:
利用检测电路实时检测原始驱动信号各行有效脉冲信号的电位;
利用运算电路根据各行有效脉冲信号的电位实时计算当前行有效脉冲信号与上一行有效脉冲信号的电位差;
利用控制电路根据当前行有效脉冲信号与上一行有效脉冲信号的电位差向所述开关组件发送一控制信号,以控制所述开关组件的驱动状态;
其中,当前行有效脉冲信号与上一行有效脉冲信号的电位差大于预设值时,控制所述开关组件在当前行的至少部分时段工作于所述第一驱动状态;
当前行有效脉冲信号与上一行有效脉冲信号的电位差小于预设值时,控制所述开关组件在当前行驱动时段内工作于所述第二驱动状态。
根据本发明的一个方面,提供一种显示装置,该显示装置包括上述的源极驱动电路。
本公开提供一种源极驱动电路及驱动电路、显示装置,该源极驱动电路包括用于根据原始驱动信号生成驱动信号的缓冲放大器,所述缓冲放大器包括:第一放大器、第二放大器。第一放大器的高电平端与第一电源信号端连接,低电平端与第二电源信号端连接,输出端用于输出正极性驱动信号;第二放大器的高电平端与第三电源信号端连接,低电平端与第四电源信号端连接,输出端用于输出负极性驱动信号;其中,所述第二电源信号端的电压小于第三电源信号端的电压。一方面,本公开提供源极驱动电路可以通过提高模拟电源信号AVDD的电压提高其输出的驱动信号的电压,从而解决子像素单元充电不足的技术问题;另一方面,本公开提供的源极驱动电路通过增加第一放大器、第二放大器高电平端和低电平端的压差,从而增加了放大器输出电压变化的速度,减小驱动信号生成的时间,进而解决了由于模拟电源信号AVDD增加造成的驱动信号生成时间变长的技术问题;此外,通过将所述第二电源信号端的电平设置为小于第三电源信号端的电平,可以减小正向驱动0灰阶的电压以及增加反向驱动0灰阶的电压,即增大数据信号变为0灰阶时的目标压降,从而增加数据信号压降的速率,从而进一步缩短数据信号转变为0灰阶的速度。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本发明。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本发明的实施例,并与说明书一起用于解释本发明的原理。显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为相关技术中源极驱动电路的结构示意图;
图2为相关技术中源极驱动电路输出信号的时序图;
图3为本公开源极驱动电路一种示例性实施例的结构示意图;
图4为本公开源极驱动电路一种示例性实施例中输出信号的时序图;
图5为相关技术与本公开中源极驱动电路输出驱动信号生成画面的对比图;
图6为本公开源极驱动电路另一种示例性实施例的结构示意图;
图7为本公开源极驱动电路另一种示例性实施例的结构示意图;
图8为本公开源极驱动电路另一种示例性实施例的结构示意图;
图9为本公开源极驱动电路另一种示例性实施例的结构示意图;
图10为本公开源极驱动电路驱动方法一种示例性实施例的流程图。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施例使得本发明将更加全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。
虽然本说明书中使用相对性的用语,例如“上”“下”来描述图标的一个组件对于另一组件的相对关系,但是这些术语用于本说明书中仅出于方便,例如根据附图中所述的示例的方向。能理解的是,如果将图标的装置翻转使其上下颠倒,则所叙述在“上”的组件将会成为在“下”的组件。其他相对性的用语,例如“高”“低”“顶”“底”“左”“右”等也作具有类似含义。当某结构在其它结构“上”时,有可能是指某结构一体形成于其它结构上,或指某结构“直接”设置在其它结构上,或指某结构通过另一结构“间接”设置在其它结构上。
用语“一个”、“一”、“所述”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。
相关技术中,随着显示面板帧率的提高,每一行子像素单元的充电时间越来越小,再考虑到数据线路电阻及其寄生电容造成的压降,从而使得远离源极驱动电路一侧的子像素单元的充电电压不能达到预设要求,最终造成显示面板显示不均匀。
基于上述技术问题,同时鉴于模拟电源信号AVDD为源极驱动电路提供基准电源,相关技术可以通过提高模拟电源信号AVDD的电压以提高驱动信号的电压,从而解决上述技术问题。然而,提高模拟电源信号AVDD后,驱动信号相邻行有效脉冲的电位差会有所增加。例如,以第一行显示255灰阶,第二行显示0灰阶为例,当模拟电源信号AVDD电压为18V时,第一行有效脉冲电压为16V,第二行有效脉冲电压为8V;当模拟电源信号AVDD电压为20V时,第一行有效脉冲电压为18V,第二行有效脉冲电压为9V。显然,前者相邻行有效脉冲电压的压差(8V)小于后者相邻行有效脉冲电压的压差(9V)。
如图1所示,为相关技术中源极驱动电路的结构示意图,相关技术中,源极驱动电路可以包括用于根据原始驱动信号生成驱动信号的缓冲放大器,相关技术中,所述缓冲放大器可以包括:第一放大器OP11、第二放大器OP12。第一放大器OP11的高电平端接收模拟电源信号AVDD,低电平端接收半值模拟电源信号HAVDD,输出端用于输出正极性驱动信号;第二放大器OP12的高电平端接收半值模拟电源信号HAVDD,低电平端连接接地端GND,输出端用于输出负极性驱动信号。该缓冲放大器用于提信号的带载能力,以将带载能力较弱的原始驱动信号转换为带载能力较强的驱动信号。如图2所述,为相关技术中源极驱动电路输出信号的时序图,OP11指第一放大器OP11输出的正极性驱动信号,OP12指第二放大器OP12输出的负极性驱动信号,LV255指驱动信号在255灰度下的电压,LV0指驱动信号在0灰度下的电压。其中,第一放大器OP11输出驱动信号的电压范围在半值模拟电源信号HAVDD的电压到模拟电源信号AVDD的电压之间,第二放大器OP12输出驱动信号的电压范围在半值模拟电源信号HAVDD的电压到接地端GND的电压之间。由于第一放大器OP11和第二放大器OP12共用半值模拟电源信号HAVDD,因此,在0灰度下,正极性驱动信号的电压与负极性驱动信号的电压相等。
由于该缓冲放大器转化信号也需要时间,且原始驱动信号相邻行脉冲信号的压差越大该缓冲放大器转化信号所需时间越长。因此,模拟电源信号AVDD电压的增加会增加源极驱动电路输出驱动信号的时间。从而导致数据信号在相邻有效脉冲间隔时间内无法达到预设电压。
基于上述问题,本示例性实施例提供一种源极驱动电路,如图3所示,为本公开源极驱动电路一种示例性实施例的结构示意图,该源极驱动电路包括用于根据原始驱动信号生成驱动信号的缓冲放大器,所述缓冲放大器包括:第一放大器OP1、第二放大器OP2。第一放大器OP1的高电平端与第一电源信号端AVDD连接,低电平端与第二电源信号端HAVDD-连接,输出端用于输出正极性驱动信号;第二放大器OP2的高电平端与第三电源信号端HAVDD+连接,低电平端与第四电源信号端VSS连接,输出端用于输出负极性驱动信号;其中,所述第二电源信号端HAVDD-的电平小于第三电源信号端HAVDD+的电平。
其中,第一电源信号端AVDD的电压可以为模拟电源信号AVDD的电压,第二电源信号端HAVDD-的电压可以小于半值模拟电源信号HAVDD的电压,第三电源信号端HAVDD+的电压可以大于半值模拟电源信号HAVDD的电压,第四电源信号端VSS的电压可以为接地端的电压。第二电源信号端HAVDD-的电压位于第一电源信号端AVDD电压和第四电源信号端VSS电压之间;第三电源信号端HAVDD+的电压位于第一电源信号端AVDD电压和第四电源信号端VSS电压之间。
如图4所述,为本公开源极驱动电路一种示例性实施例中输出信号的时序图,OP1指第一放大器OP1输出的正极性驱动信号,OP2指第二放大器OP2输出的负极性驱动信号,LV255指驱动信号在255灰度下的电压,LV0指驱动信号在0灰度下的电压。其中,第一放大器OP1输出驱动信号的电压范围在第二电源信号端HAVDD-的电压到第一电源信号端AVDD的电压之间,第二放大器OP2输出驱动信号的电压范围在第三电源信号端HAVDD+的电压到第四电源信号端VSS的电压之间。其中,由于第二电源信号端HAVDD-的电压小于第三电源信号端HAVDD+的电压,在0灰阶时,第一放大器OP1输出驱动信号的电压小于第二放大器OP2输出驱动信号的电压。
本公开提供一种源极驱动电路,一方面,本公开提供的源极驱动电路可以通过提高模拟电源信号AVDD的电压提高其输出的驱动信号的电压,从而解决子像素单元充电不足的技术问题;另一方面,本公开提供的源极驱动电路通过增加第一放大器、第二放大器高电平端和低电平端的压差,从而增加了放大器输出电压变化的速度,减小驱动信号生成的时间,进而解决了由于模拟电源信号AVDD增加造成的驱动信号生成时间变长的技术问题;此外,在正负极性驱动中,0灰度的伽马电压分别对应第二电源信号端HAVDD-、第三电源信号端HAVDD+的电压,通过将所述第二电源信号端的电平设置为小于第三电源信号端的电平,可以减小正极性驱动下0灰阶的电压以及增加负极性驱动下0灰阶的电压,即增大数据信号变为0灰阶时的目标压降,从而增加数据信号压降的速率,进而进一步缩短数据信号转变为0灰阶的速度。如图5所示,为相关技术与本公开中源极驱动电路输出驱动信号生成画面的对比图,其中,左侧图为相关技术中源极驱动电路输出驱动信号生成的画面,右侧为本公开中源极驱动电路输出驱动信号生成的画面,左侧画面和右侧画面均为相同图像信号驱动下形成的画面。显然,左侧画面黑白对比度小于右侧画面的黑白对比度,具体表现为,右侧画面中“BOE”字样的清晰程度高于左侧画面中“BOE”字样的清晰程度。
本示例性实施例中,该源极驱动电路设置有两个电源信号端:第二电源信号端HAVDD-、第三电源信号端HAVDD+的电压,该设置虽然可以改善显示效果,但也会增加源极驱动电路的功耗。当驱动信号相邻行有效脉冲的电压差较小时,并不会存在上述“数据信号在相邻有效脉冲间隔时间内无法达到预设电压”的技术问题。如图6所示,为本公开源极驱动电路另一种示例性实施例的结构示意图,所述缓冲放大器还可以包括开关组件1;所述第一放大器OP1的低电平端通过所述开关组件1与所述第二电源信号端HAVDD-、第五电源信号端HAVDD择一连接;所述第二放大器OP2的高电平端通过所述开关组件与所述第三电源信号端HAVDD+、所述第五电源信号端HAVDD择一连接;所述开关组件用于:在第一驱动状态下,连接所述第一放大器OP1的低电平端与所述第二电源信号端HAVDD-,以及连接所述第二放大器OP2的高电平端与所述第三电源信号端HAVDD+;在第二驱动状态下,连接所述第一放大器OP1的低电平端与所述第五电源信号端HAVDD,以及连接第二放大器OP2的高电平端与所述第五电源信号端HAVDD。其中,当驱动信号相邻行有效脉冲的电压差较大时,开关组件工作于第一驱动状态,从而解决数据信号在相邻有效脉冲间隔时间内无法达到预设电压的技术问题;其中,当驱动信号相邻行有效脉冲的电压差较小时,开关组件工作于第二驱动状态,从而解决源极驱动电路耗功耗较大的技术问题。
本示例性实施例中,如图7所示,为本公开源极驱动电路另一种示例性实施例的结构示意图,所述开关组件可以包括:第一开关单元11、第二开关单元12、第三开关单元13、第四开关单元14。第一开关单元11连接所述第一放大器OP1的低电平端、所述第二电源信号端HAVDD-、第一控制端CN1,用于响应所述第一控制端CN1的信号以连通所述第一放大器OP1的低电平端与所述第二电源信号端HAVDD-;第二开关单元12连接所述第二放大器OP2的高电平端、所述第三电源信号端HAVDD+、第一控制端CN1,用于响应所述第一控制端CN1的信号以连通所述第二放大器OP2的高电平端与所述第三电源信号端HAVDD+;第三开关单元13连接所述第一放大器OP1的低电平端、所述第五电源信号端HAVDD、第二控制端CN2,用于响应所述第二控制端CN2的信号以连通所述第一放大器OP1的低电平端与所述第五电源信号端HAVDD;第四开关单元14连接所述第二放大器OP2的高电平端、所述第五电源信号端HAVDD、所述第二控制端CN2,用于响应所述第二控制端CN2的信号以连通所述第二放大器OP2的高电平端与所述第五电源信号端HAVDD。
如图8所示,为本公开源极驱动电路另一种示例性实施例的结构示意图,本发明的一种示例性实施例中,所述第一开关单元11可以包括第一开关晶体管T1,第一开关晶体管的第一端连接所述第一放大器OP1的低电平端,第二端连接所述第二电源信号端HAVDD-,控制端连接所述第一控制端CN1;所述第二开关单元12可以包括第二开关晶体管T2,第二开关晶体管的第一端连接所述第二放大器OP2的高电平端,第二端连接所述第三电源信号端HAVDD+,控制端连接所述第一控制端CN1;所述第三开关单元13可以包括第三开关晶体管T3,第三开关晶体管的第一端连接所述第一放大器OP1的低电平端,第二端连接所述所述第五电源信号端HAVDD,控制端连接所述第二控制端CN2;所述第四开关单元14可以包括第四开关晶体管T4,第四开关晶体管的第一端连接所述第二放大器OP2的高电平端,第二端连接所述所述第五电源信号端,控制端连接所述所述第二控制端CN2。其中,所述第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管为N型晶体管或P型晶体管。
本示例性实施例中,如图9所示,为本公开源极驱动电路另一种示例性实施例的结构示意图,所述源极驱动电路还包括:检测电路2、运算电路3、控制电路4。检测电路2用于实时检测所述原始驱动信号各行有效脉冲信号的电位;运算电路3与所述检测电路2连接,用于根据各行有效脉冲信号的电位实时计算当前行有效脉冲信号与上一行有效脉冲信号的电位差;控制电路4与所述运算电路、开关组件连接,用于根据当前行有效脉冲信号与上一行有效脉冲信号的电位差向所述开关组件发送一控制信号,以控制所述开关组件的驱动状态;其中,当前行有效脉冲信号与上一行有效脉冲信号的电位差大于预设值时,控制所述开关组件在当前行的至少部分时段工作于所述第一驱动状态;当前行有效脉冲信号与上一行有效脉冲信号的电位差小于预设值时,控制所述开关组件在当前行驱动时段内工作于所述第二驱动状态。该设置可以实时控制开关组件的驱动状态,从而即解决了数据信号在相邻有效脉冲间隔时间内无法达到预设电压的技术问题;同时解决了源极驱动电路耗功耗较大的技术问题。其中,当前行有效脉冲信号与上一行有效脉冲信号的电位差大于预设值时,即可以控制所述开关组件在当前行有效脉冲的部分时段工作于所述第一驱动状态,也可以控制所述开关组件在当前行有效脉冲的全部时段工作于所述第一驱动状态。
本示例性实施例还提供一种源极驱动电路驱动方法,用于驱动上述的源极驱动电路,如图10所示,为本公开源极驱动电路驱动方法一种示例性实施例的流程图,该方法包括:
步骤S1:在正向驱动阶段,利用第一放大器输出正极性驱动信号;
步骤S2:在反向驱动阶段,利用第二放大器输出负极性驱动信号。
本示例性实施例中,所述源极驱动电路还包括开关组件,所述方法还包括:
利用所述开关组件:
在第一驱动状态下,导通第一放大器的低电平端与第二电源信号端,以及导通第二放大器的高电平端与第三电源信号端;
在第二驱动状态下,导通第一放大器的低电平端与第五电源信号端,以及导通第二放大器的高电平端与第五电源信号端。
本示例性实施例中,所述源极驱动电路还包括检测电路、运算电路、控制电路,所述方法还包括:
利用检测电路实时检测原始驱动信号各行有效脉冲信号的电位;
利用运算电路根据各行有效脉冲信号的电位实时计算当前行有效脉冲信号与上一行有效脉冲信号的电位差;
利用控制电路根据当前行有效脉冲信号与上一行有效脉冲信号的电位差向所述开关组件发送一控制信号,以控制所述开关组件的驱动状态;
其中,当前行有效脉冲信号与上一行有效脉冲信号的电位差大于预设值时,控制所述开关组件在当前行的至少部分时段工作于所述第一驱动状态;
当前行有效脉冲信号与上一行有效脉冲信号的电位差小于预设值时,控制所述开关组件在当前行驱动时段内工作于所述第二驱动状态。
本公开提供的源极驱动电路驱动方法与上述的源极驱动电路具有相同的技术特征和工作原理,上述内容已经做出详细说明,此处不再赘述。
本示例性实施例还提供一种显示装置,该显示装置包括上述的源极驱动电路。
本公开提供的显示装置与上述的源极驱动电路具有相同的技术特征和工作原理,上述内容已经做出详细说明,此处不再赘述。
该显示装置可以包括但不限于电视机、手机、VR显示设备、笔记本等显示设备。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限。

Claims (8)

1.一种源极驱动电路,该源极驱动电路包括用于将原始驱动信号生成驱动信号的缓冲放大器,其特征在于,所述缓冲放大器包括:
第一放大器,高电平端与第一电源信号端连接,低电平端与第二电源信号端连接,输出端用于输出正极性驱动信号;
第二放大器,高电平端与第三电源信号端连接,低电平端与第四电源信号端连接,输出端用于输出负极性驱动信号;
其中,所述第二电源信号端的电压小于第三电源信号端的电压;
所述缓冲放大器还包括开关组件,所述开关组件用于:
在第一驱动状态下,连接所述第一放大器的低电平端与所述第二电源信号端,以及连接所述第二放大器的高电平端与所述第三电源信号端;
在第二驱动状态下,连接所述第一放大器的低电平端与第五电源信号端,以及连接所述第二放大器的高电平端与所述第五电源信号端;
所述源极驱动电路还包括:
检测电路,用于实时检测所述原始驱动信号各行有效脉冲信号的电位;
运算电路,与所述检测电路连接,用于根据各行有效脉冲信号的电位实时计算当前行有效脉冲信号与上一行有效脉冲信号的电位差;
控制电路,与所述运算电路、开关组件连接,用于根据当前行有效脉冲信号与上一行有效脉冲信号的电位差向所述开关组件发送控制信号,以控制所述开关组件的驱动状态;
其中,当前行有效脉冲信号与上一行有效脉冲信号的电位差大于预设值时,控制所述开关组件在当前行的至少部分时段工作于所述第一驱动状态;
当前行有效脉冲信号与上一行有效脉冲信号的电位差小于预设值时,控制所述开关组件在当前行驱动时段内工作于所述第二驱动状态。
2.根据权利要求1所述的源极驱动电路,其特征在于,所述第一电源信号端的电压为模拟电源信号电压;
所述第四电源信号端的电压为接地端的电压;
所述第二电源信号端的电压小于半值模拟电源信号的电压;
所述第三电源信号端的电压大于半值模拟电源信号的电压。
3.根据权利要求1所述的源极驱动电路,其特征在于,所述第五电源信号端的电压等于半值模拟电源信号的电压。
4.根据权利要求1所述的源极驱动电路,其特征在于,所述开关组件包括:
第一开关单元,连接所述第一放大器的低电平端、所述第二电源信号端、第一控制端,用于响应所述第一控制端的信号以连通所述第一放大器的低电平端与所述第二电源信号端;
第二开关单元,连接所述第二放大器的高电平端、所述第三电源信号端、第一控制端,用于响应所述第一控制端的信号以连通所述第二放大器的高电平端与所述第三电源信号端;
第三开关单元,连接所述第一放大器的低电平端、所述第五电源信号端、第二控制端,用于响应所述第二控制端的信号以连通所述第一放大器的低电平端与所述第五电源信号端;
第四开关单元,连接所述第二放大器的高电平端、所述第五电源信号端、所述第二控制端,用于响应所述第二控制端的信号以连通所述第二放大器的高电平端与所述第五电源信号端。
5.根据权利要求4所述的源极驱动电路,其特征在于,所述第一开关单元包括:
第一开关晶体管,第一端连接所述第一放大器的低电平端,第二端连接所述第二电源信号端,控制端连接所述第一控制端;
所述第二开关单元包括:
第二开关晶体管,第一端连接所述第二放大器的高电平端,第二端连接所述第三电源信号端,控制端连接所述第一控制端;
所述第三开关单元包括:
第三开关晶体管,第一端连接所述第一放大器的低电平端,第二端连接所述所述第五电源信号端,控制端连接所述第二控制端;
所述第四开关单元包括:
第四开关晶体管,第一端连接所述第二放大器的高电平端,第二端连接所述所述第五电源信号端,控制端连接所述所述第二控制端。
6.根据权利要求5所述的源极驱动电路,其特征在于,所述第一开关晶体管、第二开关晶体管、第三开关晶体管、第四开关晶体管为N型晶体管或P型晶体管。
7.一种源极驱动电路驱动方法,用于驱动权利要求1-6任一项所述的源极驱动电路,其特征在于,包括:
在正向驱动阶段,利用第一放大器输出正极性驱动信号;
在反向驱动阶段,利用第二放大器输出负极性驱动信号;
利用所述开关组件:
在第一驱动状态下,导通第一放大器的低电平端与第二电源信号端,以及导通第二放大器的高电平端与第三电源信号端;
在第二驱动状态下,导通第一放大器的低电平端与第五电源信号端,以及导通第二放大器的高电平端与第五电源信号端;
利用检测电路实时检测原始驱动信号各行有效脉冲信号的电位;
利用运算电路根据各行有效脉冲信号的电位实时计算当前行有效脉冲信号与上一行有效脉冲信号的电位差;
利用控制电路根据当前行有效脉冲信号与上一行有效脉冲信号的电位差向所述开关组件发送一控制信号,以控制所述开关组件的驱动状态;
其中,当前行有效脉冲信号与上一行有效脉冲信号的电位差大于预设值时,控制所述开关组件在当前行的至少部分时段工作于所述第一驱动状态;
当前行有效脉冲信号与上一行有效脉冲信号的电位差小于预设值时,控制所述开关组件在当前行驱动时段内工作于所述第二驱动状态。
8.一种显示装置,其特征在于,包括权利要求1-6任一项所述的源极驱动电路。
CN201980001768.1A 2019-09-23 2019-09-23 源极驱动电路及驱动方法、显示装置 Active CN113168801B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2019/107364 WO2021056158A1 (zh) 2019-09-23 2019-09-23 源极驱动电路及驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN113168801A CN113168801A (zh) 2021-07-23
CN113168801B true CN113168801B (zh) 2022-11-25

Family

ID=75165427

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980001768.1A Active CN113168801B (zh) 2019-09-23 2019-09-23 源极驱动电路及驱动方法、显示装置

Country Status (3)

Country Link
US (1) US11205372B2 (zh)
CN (1) CN113168801B (zh)
WO (1) WO2021056158A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111951743A (zh) * 2020-08-10 2020-11-17 Tcl华星光电技术有限公司 源驱动芯片以及显示装置
CN115206226B (zh) * 2022-09-07 2023-01-24 惠科股份有限公司 显示驱动电路和显示面板
CN115762423B (zh) * 2022-12-19 2024-03-26 惠科股份有限公司 源极驱动器和显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101806968A (zh) * 2009-09-01 2010-08-18 友达光电股份有限公司 源极驱动器及显示器的驱动方法
CN102436789A (zh) * 2011-11-18 2012-05-02 友达光电股份有限公司 显示面板及驱动显示面板的方法
CN103985347A (zh) * 2014-04-08 2014-08-13 友达光电股份有限公司 电荷分享装置、数据驱动电路及显示装置的驱动方法

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004274719A (ja) * 2003-02-18 2004-09-30 Fujitsu Hitachi Plasma Display Ltd プリドライブ回路、容量性負荷駆動回路及びプラズマディスプレイ装置
JP4637077B2 (ja) * 2006-10-17 2011-02-23 パナソニック株式会社 駆動電圧出力回路、表示装置
JP2009042428A (ja) * 2007-08-08 2009-02-26 Nec Electronics Corp 増幅回路および表示装置
JP2009194485A (ja) * 2008-02-12 2009-08-27 Nec Electronics Corp 演算増幅器回路、及び表示装置
US8009155B2 (en) * 2008-04-02 2011-08-30 Himax Technologies Limited Output buffer of a source driver applied in a display
JP2010041368A (ja) * 2008-08-05 2010-02-18 Nec Electronics Corp 演算増幅回路及び表示パネル駆動装置
JP2010041370A (ja) * 2008-08-05 2010-02-18 Nec Electronics Corp 演算増幅回路及び表示パネル駆動装置
KR101037561B1 (ko) * 2009-02-18 2011-05-27 주식회사 실리콘웍스 전류소모가 적은 액정디스플레이 구동회로
US20110050665A1 (en) * 2009-08-28 2011-03-03 Himax Technologies Limited Source driver and compensation method for offset voltage of output buffer thereof
FR2954018B1 (fr) * 2009-12-16 2012-08-24 St Microelectronics Tours Sas Alimentation a decoupage multiniveaux
KR101611387B1 (ko) * 2010-01-18 2016-04-27 삼성디스플레이 주식회사 전원 회로 및 이를 갖는 액정 표시 장치
KR101698570B1 (ko) * 2010-03-25 2017-01-23 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP2012008197A (ja) * 2010-06-22 2012-01-12 Renesas Electronics Corp 駆動回路、駆動方法、及び表示装置、
KR101228293B1 (ko) * 2010-12-27 2013-01-31 주식회사 실리콘웍스 중간전압 전원공급회로가 내장된 디스플레이 구동회로 및 이를 포함하는 디스플레이 구동시스템
TWI469518B (zh) * 2011-03-31 2015-01-11 Raydium Semiconductor Corp 源極驅動器之輸出緩衝器
KR102070862B1 (ko) * 2013-08-30 2020-01-29 주식회사 실리콘웍스 평판 디스플레이 장치 및 소스 드라이버 집적회로
KR20150127500A (ko) * 2014-05-07 2015-11-17 삼성전자주식회사 소스 드라이버 및 이를 포함하는 디스플레이 장치.
TWI525994B (zh) * 2014-11-14 2016-03-11 瑞鼎科技股份有限公司 驅動電路之位準偏移器
KR102470761B1 (ko) * 2015-07-29 2022-11-24 삼성전자주식회사 출력 신호의 슬루 레이트를 향상시키는 버퍼 증폭기 회로와 이를 포함하는 장치들
KR102496120B1 (ko) * 2016-02-26 2023-02-06 주식회사 엘엑스세미콘 디스플레이 구동 장치
US10026375B2 (en) * 2016-03-29 2018-07-17 Himax Technologies Limited Output amplifier of a source driver and control method thereof
CN106097991B (zh) * 2016-05-30 2018-08-07 深圳市华星光电技术有限公司 液晶面板的数据驱动电路及驱动方法
KR102431351B1 (ko) * 2017-09-13 2022-08-11 주식회사 디비하이텍 반전력 버퍼 증폭기
KR20200011113A (ko) * 2018-07-24 2020-02-03 주식회사 디비하이텍 반전력 버퍼 증폭기, 소스 드라이버, 및 디스플레이장치
KR102575248B1 (ko) * 2018-08-01 2023-09-07 주식회사 디비하이텍 반전력 버퍼 증폭기, 데이터 드라이버, 및 디스플레이 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101806968A (zh) * 2009-09-01 2010-08-18 友达光电股份有限公司 源极驱动器及显示器的驱动方法
CN102436789A (zh) * 2011-11-18 2012-05-02 友达光电股份有限公司 显示面板及驱动显示面板的方法
CN103985347A (zh) * 2014-04-08 2014-08-13 友达光电股份有限公司 电荷分享装置、数据驱动电路及显示装置的驱动方法

Also Published As

Publication number Publication date
US20210166610A1 (en) 2021-06-03
WO2021056158A1 (zh) 2021-04-01
CN113168801A (zh) 2021-07-23
US11205372B2 (en) 2021-12-21

Similar Documents

Publication Publication Date Title
CN113168801B (zh) 源极驱动电路及驱动方法、显示装置
US10255847B2 (en) Level shift circuit and display driver
US7196568B2 (en) Input circuit, display device and information display apparatus
US8009134B2 (en) Display device
US20060221033A1 (en) Display device
CN109036256B (zh) 伽马电压调节电路及显示装置
US10964245B2 (en) Shift register circuit and gate driver
JP5078223B2 (ja) 有機el画素回路
KR20100132054A (ko) 시프트 레지스터 및 그 구동방법
US11270617B2 (en) Drive circuit for display panel, and drive method and display panel thereof
KR100877456B1 (ko) 표시 구동 방법, 표시 소자, 및 표시 장치
US20100220045A1 (en) Display device
KR20070007591A (ko) 평판 디스플레이 장치의 전압 발생 회로
CN111696483B (zh) 显示面板及其驱动方法、显示装置
KR100761612B1 (ko) 전기 광학 장치 및 전자 기기
EP0726558B1 (en) A circuit for driving a thin film transistor liquid crystal display
JP2010113274A (ja) ビデオ電圧供給回路、電気光学装置および電子機器
CN113811943B (zh) 显示面板、显示装置
US11373616B2 (en) Display driver suppressing color unevenness of liquid crystal display
US10783818B2 (en) Dual gate transistor circuit, pixel circuit and gate drive circuit thereof
US6999054B2 (en) Active matrix display and driving method thereof
KR100786845B1 (ko) 삼각파 및 구형파 발진기 및 이를 이용하는 유기 발광 표시장치
JP3876803B2 (ja) 電気光学装置及びその駆動方法、駆動回路並びに電子機器
JP2007279198A (ja) 電気光学装置および電子機器
CN115631719A (zh) 一种显示装置及驱动显示装置的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant