TWI552130B - 顯示裝置及其閘極移位暫存器的初始化方法 - Google Patents

顯示裝置及其閘極移位暫存器的初始化方法 Download PDF

Info

Publication number
TWI552130B
TWI552130B TW103144607A TW103144607A TWI552130B TW I552130 B TWI552130 B TW I552130B TW 103144607 A TW103144607 A TW 103144607A TW 103144607 A TW103144607 A TW 103144607A TW I552130 B TWI552130 B TW I552130B
Authority
TW
Taiwan
Prior art keywords
initialization
level
node
pulse
pulse wave
Prior art date
Application number
TW103144607A
Other languages
English (en)
Other versions
TW201525963A (zh
Inventor
李炫宰
Original Assignee
樂金顯示科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 樂金顯示科技股份有限公司 filed Critical 樂金顯示科技股份有限公司
Publication of TW201525963A publication Critical patent/TW201525963A/zh
Application granted granted Critical
Publication of TWI552130B publication Critical patent/TWI552130B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

顯示裝置及其閘極移位暫存器的初始化方法
本發明係關於一種顯示裝置及其閘極移位暫存器的初始化方法。
近年來,各種類型的平板顯示器FPD已開發出且商業化。通常,平板顯示器的一掃描驅動電路順次將一掃描脈波透過使用一閘極移位暫存器供給至掃描線。
掃描驅動電路的閘極移位暫存器包含複數個級,每一級包括複數個薄膜電晶體(TFT)。這些級彼此級聯相連接並順次產生輸出。
每一級包含用於控制一上拉電晶體的一Q節點以及用於控制一下拉電晶體的Q桿(QB)節點。另外,每一級包含複數個開關電路,用於響應於一起始脈波和一移位時脈控制Q節點的電勢以及QB節點的電勢。
在第k(k是正整數)級中,當Q節點的電勢置位於導通電平且QB節點的電勢置位於關斷電平時,具有特定的相位的一移位時脈通過上拉薄膜電晶體(TFT)輸入,具有特定相位的移位時脈輸出作為第k級的一掃描脈波。這個掃描脈波提供給連接到第k級的一掃描線,並且同時作 為第(k+1)級的一起始脈波。
這些級的輸出端一對一的連接至掃描線。從每一級輸出的一掃描脈波每一圖框產生一次,並提供給相應的掃描線。為此,初始化為關斷電平的每一級的Q節點電勢必須在掃描脈波輸出定時之前置位於接通電平,並且與掃描脈波輸出的完成同步復位為關斷電平。另一方面,初始化為接通電平的每一級的QB節點電勢必須在掃描脈波輸出定時之前置位於關斷電平,並且與掃描脈波輸出的完成同步復位為接通電平。
然而,每一級中的Q節點和QB節點的電勢由於包含寄生電容的各種因素可能不正確復位。當顯示裝置以長時間間隔間歇地驅動,特別是在承載一較大負載電流的一大面積、高分辨率面板上時可發生遮種情況。
當Q節點和QB節點的電勢不正確復位而提供驅動電源時,不同級的上拉薄膜電晶體(TFT)在驅動初期期間在幾個圖框同時打開以觸發輸出多個掃描脈波的多個輸出。多路輸出劣降顯示質量。此外,當多個上拉薄膜電晶體(TFT)同時導通時,這可能導致過電流和癱瘓顯示裝置中的一個模塊電源的作業。
本發明之一方面在於提供一種顯示裝置及其閘極移位暫存器的初始化方法,本發明的顯示裝置透過穩定化閘極移位暫存器的初始化作業可增加顯示質量。
本發明的一種示例性實施例提供的一種顯示裝置包含:一顯示面板;一位準偏移器,將一起始脈波、一初始化脈波、以及N相移位 時脈移位至一預定的電壓,N為等於或大於2的整數;以及一閘極移位暫存器,包含複數個級,這些級分別連接至顯示面板之掃描線且在透過起始脈波定義的一驅動週期之內響應於N相移位時脈移位起始脈波以順次輸出一掃描脈波,其中這些級在驅動週期之前的一初始化週期之內響應於初始化脈波和N相移位時脈同時復位,其中初始化週期包含當初始化脈波維持在接通電平時的一主初始化週期,以及當初始化脈波維持在關斷電平時的一子初始化週期,以及其中N相移位時脈在主初始化週期之內,相比較於初始化脈波更慢一預定長度的時間而在接通電平下同時輸入。
其中具有接通電平的初始化脈波的一通脈波寬度相比較於具有接通電平的N相移位時脈的通脈波寬度更大。
其中N相移位時脈在子初始化週期之內在接通電平下順次輸入,並且具有N相移位時脈之間的一預定的相位差。
每一級包含:一上拉薄膜電晶體,連接於一輸出時脈的一輸入端與一輸出節點之間,並且根據一Q節點的電勢而開關,其中輸出時脈的輸入端輸出作為N相移位時脈之一個的一掃描脈波;一下拉薄膜電晶體,連接於高電勢電壓的一輸入端與輸出節點之間,並且根據一QB節點的電勢而開關;一開關薄膜電晶體,連接於一低電勢電壓的一輸入端與Q節點之間,並且響應於起始脈波而開關以置位Q節點;以及一復位開關電路,在初始化週期期間響應於除輸出時脈之外的N相移位始脈的另一個和初始化脈波,將Q節點的電勢復位至關斷電平且同時將QB節點的電勢復位至接通電平。
復位開關電路包含:一開關薄膜電晶體,響應於初始化脈 波而導通以將Q節點的電勢復位至關斷電平;一開關薄膜電晶體,響應於N相移位時脈的一個而導通以將QB節點的電勢復位至接通電平;以及一開關薄膜電晶體,根據QB節點的電勢而導通以將Q節點的電勢復位至關斷電平。
本發明另一實施例提供了一種顯示裝置的閘極移位暫存器的初始化方法,此閘極移位暫存器包含複數個級,這些級分別連接至一顯示面板之掃描線且在一定義的驅動週期之內順次產生一掃描脈波,此種顯示裝置的閘極移位暫存器的初始化方法包含:輸出一控制訊號,控制訊號包含一起始脈波、一初始化脈波、以及N相移位時脈,N為等於或大於2的一整數;以及在驅動週期之前的一初始化週期之內,響應於初始化脈波和N相移位時脈同時復位這些級,其中初始化週期包含當初始化脈波維持在接通電平時的一主初始化週期,以及當初始化脈波維持在關斷電平時的一子初始化週期,以及其中N相移位時脈在主初始化週期之內,相比較於初始化脈波更慢一預定長度的時間而在接通電平下同時輸入。
以上關於本發明內容的說明及以下實施方式的說明係用以示範與解釋本發明的原理,並且提供本發明的專利申請範圍更進一步的解釋。
10‧‧‧顯示面板
11‧‧‧定時控制器
12‧‧‧源極驅動積體電路
13‧‧‧位準偏移器
14‧‧‧閘極移位暫存器
15‧‧‧印刷電路板
40‧‧‧復位開關電路
50‧‧‧置位開關電路
DATA‧‧‧數位視訊資料
CLK‧‧‧移位時脈
CLK1至CLK4‧‧‧移位時脈
Vg1至Vgn‧‧‧閘極輸出訊號
IP‧‧‧初始化週期
Vst‧‧‧起始脈波
QRST‧‧‧初始化脈波
MIP‧‧‧主初始化週期
TD‧‧‧預定長度的時間
SIP‧‧‧子初始化週期
STG1至STGn‧‧‧級
VGL‧‧‧低電勢電壓
VGH‧‧‧高電勢電壓
C‧‧‧升壓電容器
NO‧‧‧輸出節點
T1、T2、T3、T4、T5、T8‧‧‧開關薄膜電晶體
T6‧‧‧上拉薄膜電晶體
T7‧‧‧下拉薄膜電晶體
Tqrst‧‧‧開關薄膜電晶體
STG‧‧‧級
PW1‧‧‧初始化脈波之通(ON)脈波寬度
PW2‧‧‧移位時脈之通(ON)脈波寬度
DP‧‧‧驅動週期
Q‧‧‧節點
QB‧‧‧節點
第1圖為示意性表示根據本發明一示例性實施例的一顯示裝置的方框圖;第2圖為表示一閘極移位暫存器的一個結構之圖式; 第3圖為表示輸入到閘極移位暫存器中的控制訊號的一實例之圖式;第4圖及第5圖表示閘極移位暫存器的每一級之等效電路之圖式;第6A圖至第6C圖為表示在主初始化週期期間級的一第一初始化作業之圖式;以及第7A圖至第10C圖為用於說明在一第二子初始化週期期間的一些級的一第二初始化作業之圖式。
在下文中,將參考第1圖至第10C圖詳明描述本發明的一示例性實施例。
第1圖為示意性表示根據本發明一示例性實施例的一顯示裝置的方框圖。
請參考第1圖,顯示裝置包含一顯示面板10、一資料驅動電路、一掃描驅動電路、以及一定時控制器11。
根據本發明的本示例性實施例的顯示裝置可以是任何顯示裝置,其透過線順次掃描順次將一掃描脈波(或閘極脈波)供給至掃描線(或閘極線)且將數位視訊資料寫入至畫素。舉例而言,根據本發明的本示例性實施例的顯示裝置可實現為一液晶顯示裝置(LCD)、一有機發光二極體顯示裝置(OLED)、一場發射顯示裝置(FED)、或一電泳顯示裝置(EPD)。雖然本顯示裝置在以下的示例性實施例中表示實現為液晶顯示裝置,但應注意的是,本發明的顯示裝置並不限定於液晶顯示裝置。液晶顯示器可以是任何形式,包括一透射型液晶顯示裝置、一半透射液晶顯示裝置、以及一反射型液晶顯示裝置。
一顯示面板10具有形成於兩個基板之間的一液晶層。一薄膜電晶體(TFT)陣列形成在顯示面板10的底基板上,並且薄膜電晶體(TFT)陣列包括資料線、與資料線相交叉的掃描線、形成於資料線與掃描線的交叉處的薄膜電晶體(TFT)、連接到薄膜電晶體(TFT)且由畫素電極和共同電極之間的一電場驅動的液晶單元、以及存儲電容器。包含一黑矩陣和濾光器的一彩色濾光器陣列形成於顯示面板10的頂基板上。彩色濾光器陣列與薄膜電晶體陣列構成一畫素陣列,並且電子顯示影像形成於畫素陣列上。
液晶顯示裝置可實現為一液晶模式,例如一扭轉向列(TN)模式、一垂直配向(VA)模式、一面內切換(IPS)模式、或一邊緣場切換(FFS)模式。共同電極在一垂直電場驅動方法,例如扭轉向列(TN)模式或垂直配向(VA)模式中形成於頂基板上。另一方面,共同電極在一水平電場驅動方法,例如面內切換(IPS)模式或邊緣場切換(FFS)模式中與畫素電極形成於底基板上。偏振器與光軸成直角形成在顯示面板10的頂及底基板上,並且用於設定與液晶層相接觸的一介面液晶之預傾斜角的配向層形成於顯示面板10的頂及底基板上。
資料驅動電路包含複數個源極驅動積體電路12。源極驅動積體電路12從定時控制器11接收數位視訊資料DATA。源極驅動積體電路12響應於來自定時控制器11的一源極定時控制訊號分別將數位視訊資料DATA轉換成一伽馬補償電壓以產生一資料電壓,並且與一閘極脈波同步將資料電壓供給至顯示面板10的資料線。源極驅動積體電路12可透過一玻璃上晶片(COG)製程或帶自動結合(TAB)製程連接到顯示面板10的資料線。
掃描驅動電路包含一連接於定時控制器11與顯示面板10的掃描線之間的一位準偏移器13以及一閘極移位暫存器14。
位準偏移器13接收包括一起始脈波Vst、一初始化脈波QRST、以及一N相(N為等於或大於2的整數)移位時脈CLK的一控制訊號。位準偏移器13將控制訊號的電晶體-電晶體邏輯(TTL)邏輯電平電壓移位至能夠接通閘極移位暫存器14之薄膜電晶體(TFT)的一閘極高電壓VGH或閘極低電壓VGL。位準偏移器13將已經移位到位的起始脈波Vst、初始化脈波QRST、以及一N相移位時脈CLK供給至閘極移位暫存器14。
閘極移位暫存器14包含用於移位起始脈波Vst並順次輸出一掃描脈波的一些級,其中移位起始脈波Vst是在響應於起始脈波Vst確定的一驅動週期之中響應於N相移位時脈CLK進行的。具體而言,這些級的特徵在於,在驅動週期之前的一初始化週期中,這些級響應於起始脈波Vst和N相移位脈波CLK而同時復位。閘極移位暫存器14的詳細描述和初始化作業將在後面參照第2圖至第10C圖進行描述。
閘極移位暫存器14可以GIP(gate-in-panel)方式直接形成在顯示面板10的底基板上。在GIP(gate-in-panel)方式中,位準偏移器13可安裝在一印刷電路板(PCB)15上。閘極移位暫存器14在與畫素陣列相同的製程中形成於顯示面板10上的畫素陣列之外的一非顯示區域(即,邊框區域)中。
定時控制器11通過一介面例如一低電壓差分訊號(LVDS)介面或一最小化傳輸差分訊號(TMDS)介面從一外部主機電腦接收數位視訊資料DATA。定時控制器11將從主機電腦輸入的數位視訊資料DATA傳 送至源極驅動積體電路12。
定時控制器11通過一低電壓差分訊號(LVDS)或最小化傳輸差分訊號(TMDS)介面接收電路從一主機電腦接收一定時訊號,例如一垂直同步訊號、一水平同步訊號、一資料使能訊號、或一主時脈。定時控制器11基於從主機電腦接收的定時訊號產生用於控制資料驅動電路及掃描驅動電路的作業定時的定時控制訊號。定時控制訊號包含用於控制掃描驅動電路之作業定時的一掃描定時控制訊號以及用於控制源極驅動積體電路12之作業定時以及一資料電壓之極性的一資料定時控制訊號。
掃描定時控制訊號包含一初始化脈波QRST、一起始脈波Vst、N相移位時脈CLK、一閘極輸出使能訊號(圖未示)等。
在初始化週期期間,初始化脈波QRST通過位準偏移器13電平移位且然後輸入到閘極移位暫存器14中用作同時復位閘極移位暫存器14的所有級的復位訊號。初始化脈波QRST的特徵在於它相比較於移位時脈CLK具有一個更大的脈波寬度以實現穩定的初始化。起始脈波Vst通過位準偏移器13電平移位且然後輸入至閘極移位暫存器14中以控制移位起始定時。N相移位時脈CLK通過位準偏移器13電平移位且然後輸入到閘極移位暫存器14中並作為用於移位起始脈波Vst的時脈訊號。
定時控制訊號包含一源極起始脈波、一源極採樣時脈、一極性控制訊號、一源極輸出使能訊號等。源極起始脈波控制源極驅動積體電路12的移位起始定時。源極採樣時脈為基於上升沿或下降沿控制源極驅動積體電路12中的資料採樣定時的一時脈訊號。極性控制訊號控制從源極驅動積體電路12輸出的一資料電壓的極性。如果定時控制器11和源極驅動 積體電路12之間的一資料傳輸介面是一一小型的低電壓差分訊號(LVDS)介面,則可省去源極起始脈波和源極採樣時脈。
第2圖表示閘極移位暫存器14的一個結構。第3圖表示輸入到閘極移位暫存器14中的控制訊號的一實例。第4圖及第5圖表示閘極移位暫存器14的每一級之等效電路。
請參照第2圖及第3圖,閘極移位暫存器14包含相關性彼此連接的複數個級STG1至STGn。級STG1至STGn的輸出端一對一連接至掃描線。
級STG1至STGn響應於起始脈波Vst和N相移位時脈CLK產生閘極輸出訊號Vg1至Vgn。閘極輸出訊號Vg1至Vgn響應於N相移位時脈CLK順次移動相位。N相移位時脈CLK可以是相位為2或更多的移位時脈。儘管本發明的N相移位時脈CLK圖示為四相移位時脈CLK1至CLK4,但應注意的是,在本發明的技術精神不限於此。起始脈波Vst提供到第一級以控制閘極輸出訊號Vg1至Vgn的移位起始定時,並且定義在其中正常輸出閘極輸出訊號Vg1至Vgn的一驅動週期DP。每一閘極輸出訊號Vg1至Vgn作為一掃描脈波提供至當前級所連接的掃描線,並作為控制下一級的起始定時的一進位訊號。因此,第一級之後的其他級設置為響應於一相鄰前級的一閘極輸出訊號且開始工作。
置位一級意味著此級的Q和QB節點的電勢在允許掃描脈波輸出的條件下而改變。允許掃描脈波輸出的此條件是Q節點的電勢應為處於接通電平且QB節點的電勢應為處於關斷電平。
級STG1至STGn接收一初始化脈波QRST,並且在驅動週 期DP之前的一初始化週期IP之內響應於初始化脈波QRST和移位時脈CLK1至CLK4同時復位。
復位一級意味著此級的Q和QB節點的電勢在防止掃描脈波輸出的條件下而改變。防止掃描脈波輸出的此條件是Q節點的電勢應為處於關斷電平且QB節點的電勢應為處於接通電平。
初始化脈波QRST定義初始化週期IP。初始化週期IP為在接通電平輸入初始化脈波QRST之後立刻開始且持續到在接通電平輸入起始脈波Vst的一週期。
初始化週期IP包括當初始化脈波QRST保持在接通電平的一主初始化週期MIP以及當初始化脈波QRST保持在關斷電平的一子初始化週期SIP。為了提高初始化作業的可靠性,主初始化週期MIP之內,移位時脈CLK1至CLK4相比較於初始化脈波QRST慢一預定長度的時間TD而在導通電平下同時輸入。初始化脈波QRST之通(ON)脈波寬度PW1相比較於具有接通電平的移位時脈CLK1至CLK4之通(ON)脈波寬度PW2更大。因為用來同時初始化所有級STG1至STGn,因此當應用初始化脈波QRST時其為重負載。因此,初始化脈波QRST的通(ON)脈波寬度PW1可相比較於移位時脈CLK1至CLK4的通(ON)脈波寬度PW2大3至250倍,以達到穩定的初始化。
此外,考慮到初始化脈波QRST和移位時脈CLK1至CLK4之間的負載差別,初始化脈波QRST必須在接通水平下相比較於移位時脈CLK1至CLK4更早一預定長度的時間首先輸入。預定長度的時間TD可根據負載差異來適當地確定。儘管第3圖表示出移位時脈CLK1至CLK4與主 初始化週期MIP之末端部同步,但是本發明的技術精神不限於本實例。只要移位時脈CLK1及CLK4在主初始化週期MIP之內在接通電平下相比較於初始脈波QRST更慢輸入就可以。
為了進一步提供初始化作業的可靠性,移位時脈CLK1至CLK4之間具有預定相位差,在子初始化週期SIP之內處於接通電平順次輸入。
將以第一級作為一實例,將參考第4圖及第5圖描述級STG1至STGn的每一級的電路結構。雖然構成每一級的薄膜電晶體(TFT)在本發明的示例性實施例中表示為P型,但是明顯的是,本發明的技術精神並不限於本實例,而是可適用於包含N型薄膜電晶體(TFT)的一級。在包含P型薄膜電晶體(TFT)的一級中,一低電勢電壓VGL充當一接通驅動電壓,並且一高電勢電壓VGH充當一關斷驅動電壓。
請參考第4圖,第一級STG1包含根據Q節點的電勢開關的一上拉薄膜電晶體(TFT)T6、根據QB節點的電勢開關的一下拉薄膜電晶體(TFT)T7、用於復位Q節點和QB節點的一復位開關電路40、以及用於置位Q節點和QB節點的一置位開關電路50。
上拉薄膜電晶體(TFT)T6連接於移位時脈CLK1至CLK4中的一個且輸出作為掃描脈波的一移位時脈(根據級變化)的輸入端與一輸出節點NO之間,並且根據Q節點的電勢接通。上拉薄膜電晶體(TFT)T6的一控制電極連接至Q節點,上拉薄膜電晶體(TFT)T6的第一電極連接至移位時脈的輸入端,以及上拉薄膜電晶體(TFT)T6的第二電極連接至輸出節點NO。一升壓電容器C連接於上拉薄膜電晶體(TFT)T6的控制 電極和輸出節點NO之間。當移位時脈在Q節點和QB節點已置位之後輸入時,升壓電容器C與移位時脈同步升壓上拉薄膜電晶體(TFT)T6的控制電極,從而有效地打開上拉薄膜電晶體(TFT)T6。
下拉薄膜電晶體(TFT)T7連接於高電勢電壓VGH的輸入端和輸出節點NO之間,並根據QB節點的電勢開關。下拉薄膜電晶體(TFT)T7的一控制電極連接到QB節點,下拉薄膜電晶體(TFT)T7的第一電極連接到輸出節點NO,以及下拉薄膜電晶體(TFT)T7的第二電極連接至高電勢電壓VGH的輸入端。
復位開關電路40功能上復位Q節點和QB節點。復位開關電路40響應於除了移位時脈之外的一些另外的移位時脈例如CLK3和初始化脈波QRST,將Q節點復位到關斷電平,並在同一時間將QB節點的電勢復位至接通電平。移位時脈CLK3可以是除移位時脈之外不與移位時脈相重疊的移位時脈CLK2至CLK的任何一個。
復位開關電路40可包含一開關薄膜電晶體(TFT)Tqrst、一開關薄膜電晶體(TFT)T4、以及一開關薄膜電晶體(TFT)T3。
薄膜電晶體(TFT)Tqrst響應於初始化脈波QRST接通以將Q節點的電勢復位到關斷電平。開關薄膜電晶體(TFT)Tqrst的一控制電極連接到初始化脈波QRST的輸入端,開關薄膜電晶體(TFT)Tqrst的第一電極連接到Q節點,並且開關薄膜電晶體(TFT)Tqrst的第二電極連接到高電勢電壓VGH的輸入端。開關薄膜電晶體(TFT)T4響應於一些移位時脈CLK3接通以將QB節點的電勢復位至導通電平。開關薄膜電晶體(TFT)T4的一控制電極連接至移位時脈CLK3的輸入端,開關薄膜電晶體(TFT) Tqrst的第一電極連接到低電勢電壓VGL的輸入端,以及開關薄膜電晶體(TFT)Tqrst的第二電極連接到QB節點。開關薄膜電晶體(TFT)T3根據QB節點的電勢接通以將Q節點的電勢復位至關斷電平。開關薄膜電晶體(TFT)T3的一控制電極連接到QB節點,開關薄膜電晶體(TFT)T3的電極連接到Q節點,以及開關薄膜電晶體(TFT)T3的第二電極連接到高電勢電壓VGH的輸入端。
置位開關電路50響應於起始脈波Vst,將Q節點的電勢置位到導通電平同時將QB節點的電勢置位到關斷電平。置位開關電路50可實現為一開關薄膜電晶體(TFT)T1,如第4圖中所示。開關薄膜電晶體(TFT)T1的一控制電極連接至起始脈波Vst的輸入端,開關薄膜電晶體(TFT)T1的第一電極連接到低電勢電壓VGL的輸入端,以及開關薄膜電晶體(TFT)T1的第二電極連接到Q節點。
如第5圖所示,置位開關電路50可進一步包含一開關薄膜電晶體(TFT)T2、一開關薄膜電晶體(TFT)T5、以及一開關薄膜電晶體(TFT)T8。開關薄膜電晶體(TFT)T2的一控制電極連接至移位時脈CLK4的輸入端,開關薄膜電晶體(TFT)T2的第一電極連接到開關薄膜電晶體(TFT)T1的第二電極,以及開關薄膜電晶體(TFT)T2的第二電極連接到Q節點。開關薄膜電晶體(TFT)T5的一控制電極連接到起始脈波Vst的輸入端,開關薄膜電晶體(TFT)T5的第一電極連接到QB節點,以及開關薄膜電晶體(TFT)T5的第二電極連接到高電勢電壓VGH的輸入端。開關薄膜電晶體(TFT)T8的一控制電極連接到Q節點,開關薄膜電晶體(TFT)T8的第一電極連接到QB節點,以及開關薄膜電晶體(TFT)T8的第二電 極連接到高電勢電壓VGH的輸入端。
第6A圖至第6C圖為表示在主初始化週期期間級的一第一初始化作業。
在主初始化週期中,首先,初始化脈波QRST在接通電平下首先輸入,以及移位時脈CLK1至CLK4然後在接通電平下同時輸入。這些級STG主初始化週期期間同時復位。結果,每一級STG的Q節點首先初始化為關斷電平的高電勢電壓VGH,每一級STG的QB節點首先初始化為接通電平的低電勢電壓VGL,以及每一級STG的輸出節點首先初始化為關斷電平的高電勢電壓VGH。
第7A圖至第10C圖為用於說明在子初始化週期期間的一第二初始化作業。
第7A圖至第7C圖表示在一第一子初始化週期期間一些級的一第二子初始化作業。
第一子初始化週期中,移位時脈CLK4在導通水平下輸入,多個第(4K+2)(k為包括零的正整數)級STG2、STG6、...響應於移位時脈CLK4同時復位。結果,每一第(4K+2)級STG2、STG6、...的Q節點第二初始化為關斷電平的高電勢電壓VGH,每一第(4K+2)級STG2、STG6、...的QB節點第二初始化為接通水平的低電勢電壓VGL,每一第(4K+2)級STG2、STG6、...的輸出節點第二初始化為關斷電平的高電勢電壓VGH。同時,第(4K+1)、第(4K+3)、以及第(4K+4)級都保持在第一初始化狀態。
第7A圖至第10C圖為用於說明在一第二子初始化週期期間的一些級的第二初始化作業。
第8A圖至第8C圖表示在一第二子初始化週期期間的一些級的一第二初始化作業。
在第二子初始化週期中,移位時脈CLK1在接通電平下輸入,多個第(4K+3)級STG3、STG7、...響應於移位時脈CLK1同時復位。結果,每一第(4K+3)級STG3、STG7、...的Q節點第二初始化為關斷電平的高電勢電壓VGH,每一第(4K+3)級STG3、STG7、...的QB節點第二初始化為接通水平的低電勢電壓VGL,以及每一第(4K+3)級STG3、STG7、...的輸出節點第二初始化為關斷電平的高電勢電壓VGH。同時,第(4K+1)和第(4K+4)級都保持在第一初始化狀態,並且第(4K+2)級都保持在第二初始化狀態。
第9A圖至第9C圖表示在一第三子初始化週期期間一些級的一第二初始化作業。
在第三子初始化週期中,移位時脈CLK2在接通電平下輸入,多個第(4K+4)級STG4、STG8、...響應於移位時脈CLK2同時復位。結果,每一第(4K+4)級STG4、STG8、...的Q節點第二初始化為關斷電平的高電勢電壓VGH,每一第(4K+4)級STG4、STG8、...的QB節點第二初始化為接通電平的低電勢電壓VGL,以及每一第(4K+4)級STG4、STG8、...的輸出節點第二初始化為關斷電平的高電勢電壓VGH。同時,第(4K+1)級都保持在第一初始化狀態,並且第(4K+2)和(4K+3)級都保持在第二初始化狀態。
第10A圖至第10C圖表示在一第四子初始化週期期間一些級的一第二初始化作業。
在第四子初始化週期中,移位時脈CLK3在接通電平下輸入,多個第(4K+1)級STG1、STG5、...響應於移位時脈CLK3同時復位。結果,每一第(4K+1)級STG1、STG5、...的Q節點第二初始化為關斷電平的高電勢電壓VGH,每一第(4K+1)級STG1、STG5、...的QB節點第二初始化為接通電平的低電勢電壓VGL,每一第(4K+1)級STG1、STG5、...的輸出節點第二初始化為關斷電平的高電勢電壓VGH。同時,第(4K+2)和第(4K+4)級都保持在第二初始化狀態。
以這種方式,初始化作業可在子初始化週期期間重複多次。
如以上詳細說明,根據本發明,一初始化脈波和移位時脈在驅動期間之前的初始化週期期間在接通電平下輸入以同時復位這些級,從而穩定閘極移位暫存器的初始作業。此外,在初始化過程中透過考慮初始化脈波與移位時脈之間的負載差別,當初始化脈波處於接通電平時,在主初始化週期中移位時脈相比較於初始化脈波更慢一預定長度的時間在接通電平下輸入。這提高了初始化作業的可靠性。
此外,初始化作業的可靠性透過在主初始化週期之後的子初始化週期期間響應於順次輸入的移位時脈反复初始化這些級得到進一步的提高。
從前面的描述中,本領域的技術人員將容易理解,在不脫離本發明的技術思想的範圍內可進行各種變化和修改。因此,本發明的技術範圍並不限於說明書的詳細描述的內容而是由所附之專利申請範圍定義。
10‧‧‧顯示面板
11‧‧‧定時控制器
12‧‧‧源極驅動積體電路
13‧‧‧位準偏移器
14‧‧‧閘極移位暫存器
15‧‧‧印刷電路板
Vst‧‧‧起始脈波
QRST‧‧‧初始化脈波
DATA‧‧‧數位視訊資料
CLK‧‧‧移位時脈
VGL‧‧‧低電勢電壓
VGH‧‧‧高電勢電壓

Claims (8)

  1. 一種顯示裝置,包含:一顯示面板;一位準偏移器,將一起始脈波、一初始化脈波、以及N相移位時脈移位至一預定的電壓,N係為等於或大於2的一整數;以及一閘極移位暫存器,包含複數個級,該些級分別連接至該顯示面板之掃描線且在透過該起始脈波定義的一驅動週期之內響應於該N相移位時脈移位該起始脈波以順次輸出一掃描脈波,其中該些級在該驅動週期之前的一初始化週期之內響應於該初始化脈波和該些N相移位時脈同時復位,其中該初始化週期包含當該初始化脈波維持在該接通電平時的一主初始化週期,以及當該初始化脈波維持在該關斷電平時的一子初始化週期,以及其中該些N相移位時脈在該主初始化週期之內,相比較於該初始化脈波更慢一預定長度的時間而在該接通電平下同時輸入。
  2. 如請求項1所述之顯示裝置,其中具有該接通電平的該初始化脈波的一通脈波寬度相比較於具有該接通電平的該些N相移位時脈的通脈波寬度更大。
  3. 如請求項1所述之顯示裝置,其中該些N相移位時脈在該 子初始化週期之內在該接通電平下順次輸入,並且具有該些N相移位時脈之間的一預定的相位差。
  4. 如請求項1所述之顯示裝置,其中每一該些級包含:一上拉薄膜電晶體,連接於一輸出時脈的一輸入端與一輸出節點之間,並且根據一Q節點的電勢而開關,其中該輸出時脈的該輸入端輸出作為該些N相移位時脈之一個的一掃描脈波;一下拉薄膜電晶體,連接於高電勢電壓的一輸入端與該輸出節點之間,並且根據一QB節點的電勢而開關;一開關薄膜電晶體,連接於一低電勢電壓的一輸入端與該Q節點之間,並且響應於該起始脈波而開關以置位該Q節點;以及一復位開關電路,在該初始化週期期間響應於除該輸出時脈之外的該些N相移位始脈的另一個和該初始化脈波,將該Q節點的該電勢復位至該關斷電平且同時將該QB節點的該電勢復位至該接通電平。
  5. 如請求項4所述之顯示裝置,其中該復位開關電路包含:一開關薄膜電晶體,響應於該初始化脈波而導通以將該Q節點的該電勢復位至該關斷電平;一開關薄膜電晶體,響應於該些N相移位時脈的一個而導通以將該QB節點的該電勢復位至該接通電平;以及一開關薄膜電晶體,根據該QB節點的該電勢而導通 以將該Q節點的該電勢復位至該關斷電平。
  6. 一種顯示裝置的閘極移位暫存器的初始化方法,該閘極移位暫存器包含複數個級,該些級分別連接至一顯示面板之掃描線且在一定義的驅動週期之內順次產生一掃描脈波,該顯示裝置的閘極移位暫存器的初始化方法包含:輸出一控制訊號,該控制訊號包含一起始脈波、一初始化脈波、以及N相移位時脈,N係為等於或大於2的一整數;以及在該驅動週期之前的一初始化週期之內,響應於該初始化脈波和該些N相移位時脈同時復位該些級,其中該初始化週期包含當該初始化脈波維持在該接通電平時的一主初始化週期,以及當該初始化脈波維持在該關斷電平時的一子初始化週期,以及其中該些N相移位時脈在該主初始化週期之內,相比較於該初始化脈波更慢一預定長度的時間而在該接通電平下同時輸入。
  7. 如請求項6所述之顯示裝置的閘極移位暫存器的初始化方法,其中具有該接通電平的該初始化脈波的一通脈波寬度相比較於具有該接通電平的該些N相移位時脈的一通脈波寬度更大。
  8. 如請求項6所述之顯示裝置的閘極移位暫存器的初始化方法,其中該些N相移位時脈在該子初始化週期之內在該接 通電平下順次輸入,並且具有該些N相移位時脈之間的一預定的相位差。
TW103144607A 2013-12-26 2014-12-19 顯示裝置及其閘極移位暫存器的初始化方法 TWI552130B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130164613A KR102156769B1 (ko) 2013-12-26 2013-12-26 표시장치와 그의 게이트 쉬프트 레지스터 초기화방법

Publications (2)

Publication Number Publication Date
TW201525963A TW201525963A (zh) 2015-07-01
TWI552130B true TWI552130B (zh) 2016-10-01

Family

ID=53372181

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103144607A TWI552130B (zh) 2013-12-26 2014-12-19 顯示裝置及其閘極移位暫存器的初始化方法

Country Status (6)

Country Link
US (1) US9607565B2 (zh)
KR (1) KR102156769B1 (zh)
CN (1) CN104751763B (zh)
DE (1) DE102014118718B4 (zh)
GB (1) GB2522991B (zh)
TW (1) TWI552130B (zh)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102120070B1 (ko) * 2013-12-31 2020-06-08 엘지디스플레이 주식회사 표시장치 및 그 구동방법
CN106575494B (zh) * 2014-07-31 2019-11-05 乐金显示有限公司 显示装置
KR102230370B1 (ko) * 2014-08-06 2021-03-23 엘지디스플레이 주식회사 표시장치
CN105185339B (zh) 2015-10-08 2017-12-29 京东方科技集团股份有限公司 移位寄存器单元、栅线驱动装置以及驱动方法
KR102437684B1 (ko) * 2015-11-30 2022-08-29 엘지디스플레이 주식회사 표시장치
KR102558898B1 (ko) * 2015-12-31 2023-07-24 엘지디스플레이 주식회사 Gip 구동 장치 및 이를 구비하는 유기발광 표시 장치
CN105810169A (zh) * 2016-05-25 2016-07-27 深圳市华星光电技术有限公司 液晶显示器的驱动***及驱动方法
KR102635916B1 (ko) * 2016-09-30 2024-02-08 엘지디스플레이 주식회사 표시패널 및 이를 포함하는 보더리스 타입의 표시장치
KR102488272B1 (ko) * 2016-10-24 2023-01-13 엘지디스플레이 주식회사 게이트 구동 회로를 가지는 표시패널
CN106782406B (zh) * 2017-02-08 2019-04-09 京东方科技集团股份有限公司 移位寄存器电路及其驱动方法、栅极驱动电路、显示面板
KR102579251B1 (ko) * 2017-12-04 2023-09-15 엘지디스플레이 주식회사 게이트 드라이버와 이를 포함한 표시장치 및 그 구동방법
JP7366522B2 (ja) * 2018-03-22 2023-10-23 カシオ計算機株式会社 液晶制御回路、電子時計、および液晶制御方法
CN108492791B (zh) * 2018-03-26 2019-10-11 京东方科技集团股份有限公司 一种显示驱动电路及其控制方法、显示装置
CN109785790B (zh) * 2019-01-17 2023-07-18 浙江理工大学 应用于心理感知实验的点阵控制集成电路***
TWI760714B (zh) * 2019-03-19 2022-04-11 矽創電子股份有限公司 顯示面板之驅動電路及驅動方法
CN110660370A (zh) * 2019-09-16 2020-01-07 昆山龙腾光电股份有限公司 信号调整电路和显示装置
KR20210081505A (ko) * 2019-12-23 2021-07-02 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20210086135A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 게이트 구동부 및 이를 포함한 유기 발광 표시 장치
TWI730722B (zh) * 2020-04-14 2021-06-11 友達光電股份有限公司 驅動裝置與顯示裝置
CN114120923B (zh) * 2020-08-26 2022-11-25 深圳市柔宇科技股份有限公司 扫描驱动电路及显示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003091978A1 (en) * 2002-04-26 2003-11-06 Toshiba Matsushita Display Technology Co., Ltd. El display panel driving method
TW201013625A (en) * 2008-09-26 2010-04-01 Au Optronics Corp Apparatus, shift register unit, liquid crystal displaying device and method for eliminating afterimage
TW201110551A (en) * 2009-06-01 2011-03-16 Sharp Kk Level shifter circuit, scanning line driving device and display apparatus
TW201331923A (zh) * 2011-12-15 2013-08-01 Sharp Kk 液晶顯示裝置及其驅動方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101344835B1 (ko) * 2006-12-11 2013-12-26 삼성디스플레이 주식회사 게이트 구동 신호 지연을 감소시키는 방법 및 액정 표시장치
KR101296646B1 (ko) * 2007-04-04 2013-08-14 엘지디스플레이 주식회사 전기영동 표시장치와 그 구동방법
KR101341005B1 (ko) 2008-12-19 2013-12-13 엘지디스플레이 주식회사 쉬프트 레지스터
KR101407307B1 (ko) * 2008-12-20 2014-06-16 엘지디스플레이 주식회사 쉬프트 레지스터
US8330702B2 (en) * 2009-02-12 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit, display device, and electronic device
JP5473686B2 (ja) * 2010-03-11 2014-04-16 三菱電機株式会社 走査線駆動回路
JP5485811B2 (ja) 2010-06-23 2014-05-07 株式会社ジャパンディスプレイ 双方向シフトレジスタ、及びこれを用いた画像表示装置
KR101769069B1 (ko) * 2010-11-29 2017-08-18 삼성디스플레이 주식회사 주사 구동 장치 및 그 구동 방법
KR101793633B1 (ko) * 2011-01-14 2017-11-21 삼성디스플레이 주식회사 주사 구동 장치 및 그 구동 방법
CN102651186B (zh) * 2011-04-07 2015-04-01 北京京东方光电科技有限公司 移位寄存器及栅线驱动装置
KR101481675B1 (ko) * 2011-10-04 2015-01-22 엘지디스플레이 주식회사 양 방향 쉬프트 레지스터
JP5903622B2 (ja) 2011-12-15 2016-04-13 パナソニックIpマネジメント株式会社 電力供給システムおよび充放電用パワーコンディショナ
KR101929039B1 (ko) * 2012-03-06 2018-12-13 엘지디스플레이 주식회사 쉬프트 레지스터와 이를 이용한 표시장치
TWI452560B (zh) * 2012-03-26 2014-09-11 Innocom Tech Shenzhen Co Ltd 移位暫存裝置及顯示系統

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003091978A1 (en) * 2002-04-26 2003-11-06 Toshiba Matsushita Display Technology Co., Ltd. El display panel driving method
TW201013625A (en) * 2008-09-26 2010-04-01 Au Optronics Corp Apparatus, shift register unit, liquid crystal displaying device and method for eliminating afterimage
TW201110551A (en) * 2009-06-01 2011-03-16 Sharp Kk Level shifter circuit, scanning line driving device and display apparatus
TW201331923A (zh) * 2011-12-15 2013-08-01 Sharp Kk 液晶顯示裝置及其驅動方法

Also Published As

Publication number Publication date
DE102014118718B4 (de) 2017-12-21
KR20150076027A (ko) 2015-07-06
CN104751763B (zh) 2017-07-04
US9607565B2 (en) 2017-03-28
CN104751763A (zh) 2015-07-01
KR102156769B1 (ko) 2020-09-16
DE102014118718A1 (de) 2015-07-02
GB2522991B (en) 2016-01-13
US20150187313A1 (en) 2015-07-02
TW201525963A (zh) 2015-07-01
GB2522991A (en) 2015-08-12

Similar Documents

Publication Publication Date Title
TWI552130B (zh) 顯示裝置及其閘極移位暫存器的初始化方法
US10403222B2 (en) Gate driver on array circuit having clock-controlled inverter and LCD panel
KR102167138B1 (ko) 쉬프트 레지스터 및 그를 이용한 표시 장치
US8581890B2 (en) Liquid crystal display, flat display and gate driving method thereof
KR101324410B1 (ko) 쉬프트 레지스터와 이를 이용한 표시장치
US20150213762A1 (en) Gate driving circuit, tft array substrate, and display device
KR101678214B1 (ko) 쉬프트 레지스터와 이를 이용한 표시장치
KR102120070B1 (ko) 표시장치 및 그 구동방법
EP2498260A1 (en) Shift register and the scanning signal line driving circuit provided there with, and display device
KR102230370B1 (ko) 표시장치
CN102270434A (zh) 显示驱动电路
US20180151143A1 (en) Shift register, image display including the same, and method of driving the same
KR101691492B1 (ko) 쉬프트 레지스터, 이의 구동방법, 및 이를 이용하는 디스플레이 장치
US11081033B2 (en) Shift register unit and driving method thereof, gate driver, display panel and display device
KR101749755B1 (ko) 게이트 쉬프트 레지스터와 이를 이용한 표시장치
KR20120044771A (ko) 게이트 쉬프트 레지스터와 이를 이용한 표시장치
KR101929039B1 (ko) 쉬프트 레지스터와 이를 이용한 표시장치
KR20130067989A (ko) 게이트 쉬프트 레지스터 및 이를 이용한 표시장치
KR101980754B1 (ko) 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
KR20180057975A (ko) 쉬프트 레지스터, 이를 포함한 영상 표시장치 및 그 구동방법
KR20130017281A (ko) 쉬프트 레지스터와 이를 이용한 표시장치
KR20140036729A (ko) 게이트 쉬프트 레지스터 및 이를 이용한 평판 표시 장치
JP2009181612A (ja) シフトレジスタ回路及び液晶表示装置
KR102223902B1 (ko) 쉬프트 레지스터 및 그를 이용한 표시 장치
KR20160044173A (ko) 네로우 베젤을 갖는 표시패널과 그를 포함한 표시장치